CN1322386C - 可抑制电磁干扰的抵销电路及其运行方法 - Google Patents

可抑制电磁干扰的抵销电路及其运行方法 Download PDF

Info

Publication number
CN1322386C
CN1322386C CNB2004100150753A CN200410015075A CN1322386C CN 1322386 C CN1322386 C CN 1322386C CN B2004100150753 A CNB2004100150753 A CN B2004100150753A CN 200410015075 A CN200410015075 A CN 200410015075A CN 1322386 C CN1322386 C CN 1322386C
Authority
CN
China
Prior art keywords
source signal
electromagnetic interference
phase
interference source
motherboard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004100150753A
Other languages
English (en)
Other versions
CN1641521A (zh
Inventor
庄国铭
郑裕强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitac Computer Shunde Ltd
Getac Technology Corp
Original Assignee
Mitac Computer Shunde Ltd
Mitac Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitac Computer Shunde Ltd, Mitac Technology Corp filed Critical Mitac Computer Shunde Ltd
Priority to CNB2004100150753A priority Critical patent/CN1322386C/zh
Publication of CN1641521A publication Critical patent/CN1641521A/zh
Application granted granted Critical
Publication of CN1322386C publication Critical patent/CN1322386C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Noise Elimination (AREA)
  • Structure Of Printed Boards (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

本发明揭示一种可抑制电磁干扰的抵销电路及其运行方法。本发明是将在主机板上所撷取或耦合的干扰源信号经过移相器,然后通过移相器将干扰源信号做相位移转,并输出移相干扰源信号至接地层或电源层,而与原先接地层或电源层会产生电磁干扰的噪声互相抵销。本发明只需在主机板上预留放置移相器的位置,不但可以达成抑制电磁干扰的效用,还可以减少重新布局的次数与成本。

Description

可抑制电磁干扰的抵销电路及其运行方法
技术领域
本发明是关于一种抵销电路及其运行方法,特别是有关于一种可抑制电磁干扰的抵销电路及其运行方法。
背景技术
对于目前的主机板而言,由于主机板上的组件(例如是时脉产生器)的操作频率愈来愈高,所以电磁干扰(EMI)的问题愈来愈严重。由于电磁干扰会造成人体的伤害,所以各国对于主机板所产生的电磁干扰都有明确的限定标准,因此如何降低主机板的电磁干扰问题便成为研发人员急需解决的目标。
而现有的解决因主机板的噪声所产生的电磁干扰,只有经由重新布局才能解决。然而,由于现有的方法无法评估重新布局后的结果是好或坏,所以如果重新布局后的主机板所量测到的电磁干扰仍然过高,则必须再重新布局一次,因此成本会增加。
发明内容
本发明的目的在于提供一种可抑制电磁干扰的抵销电路,其可以达成抑制电磁干扰的效用,还可以减少重新布局的次数与成本。
为达成上述目的,本发明可抑制电磁干扰的抵销电路包括一移相器,其置于该主机板上,用以接收在该主机板上所撷取或耦合的一干扰源信号,并且将该干扰源信号做相位移转,而输出一移相干扰源信号至产生该噪声的该接地层与该电源层其中之一。
本发明还提出一种可抑制电磁干扰的抵销电路的运行方法,在该运行方法中,首先会撷取或耦合在主机板上的干扰源信号。接着,会将干扰源信号做相位移转。之后,会输出移相干扰源信号至产生此噪声的接地层与电源层其中之一。
由于本发明只需在主机板上预留放置移相器的位置,所以不但可以达成抑制电磁干扰的效用,还可以减少重新布局的次数与成本。
附图说明:
图1表示的是根据本发明一较佳实施例可抑制电磁干扰的抵销电路的示意图。
具体实施方式:
请参照图1,其表示的是根据本发明一较佳实施例可抑制电磁干扰的抵销电路的示意图。此抵销电路适用于主机板。此主机板具有接地层及电源层,其中接地层或电源层具有会产生电磁干扰的一噪声。由图1可知,抵销电路包括移相器102。移相器102置于主机板上,用以接收在主机板上所撷取或耦合的干扰源信号,并且将干扰源信号做相位移转,而输出移相干扰源信号至产生此噪声的接地层或电源层104,所以可与原先接地层或电源层104会产生电磁干扰的噪声互相抵销。在此要说明的是,干扰源信号可从主机板上会产生较严重的电磁干扰的位置撷取或耦合出来。一般而言,由于愈高频的信号会产生愈严重的电磁干扰,所以干扰源信号可从例如从主机板中的时脉产生器撷取或耦合出来。另外,移相器102可以为反相器。如果使用反相器,则反相器会将干扰源信号做反相,而输出反相干扰源信号至产生此噪声的接地层或电源层104,而与原先接地层或电源层104会产生电磁干扰的噪声互相抵销。
接下来将依照图1来说明本发明的抵销电路的运行方法。在该运行方法中,首先会撷取或耦合在主机板上的干扰源信号。接着,将干扰源信号输入至移相器102,移相器102会将干扰源信号做相位移转。之后,移相器102会输出移相干扰源信号至产生此噪声的接地层或电源层104,而与原先接地层或电源层104会产生电磁干扰的噪声互相抵销。
综上所述,本发明是将在主机板上所撷取或耦合的干扰源信号经过移相器,然后通过移相器将干扰源信号信号做相位移转,而输出移相干扰源信号至接地层或电源层,而与原先接地层或电源层会产生电磁干扰的噪声的噪声互相抵销。由于本发明只需在主机板上预留放置移相器的位置,所以不但可以达成抑制电磁干扰的效用,还可以减少重新布局的次数与成本。

Claims (11)

1.一种可抑制电磁干扰的抵销电路,适用于一主机板,该主机板具有一接地层及一电源层,该接地层与该电源层其中之一具有会产生电磁干扰的一噪声,其特征在于:该抵销电路包括:
一移相器,置于该主机板上,用以接收在该主机板上撷取或耦合的一干扰源信号,并且将该干扰源信号做相位移转,而输出一移相干扰源信号至产生该噪声的该接地层与该电源层其中之一。
2.如权利要求1所述的可抑制电磁干扰的抵销电路,其特征在于:其中该移相干扰源信号用以抵销该噪声。
3.如权利要求1所述的可抑制电磁干扰的抵销电路,其特征在于:其中该干扰源信号由该主机板上的一时脉产生器所产生。
4.如权利要求1所述的可抑制电磁干扰的抵销电路,其特征在于:其中该移相器为一反相器。
5.如权利要求4所述的可抑制电磁干扰的抵销电路,其特征在于:其中该反相器用以将该干扰源信号做反相,而输出一反相干扰源信号。
6.一种可抑制电磁干扰的抵销电路的运行方法,适用于一主机板,该主机板具有一接地层及一电源层,该接地层与该电源层其中之一具有会产生电磁干扰的一噪声,其特征在于:该运行方法包括下列步骤:
撷取或耦合在该主机板上的一干扰源信号;
将该干扰源信号做相位移转;以及
输出一移相干扰源信号至产生该噪声的该接地层与该电源层其中之一。
7.如权利要求6所述的可抑制电磁干扰的抵销电路的运行方法,其特征在于:其中该移相干扰源信号用以抵销该噪声。
8.如权利要求6所述的可抑制电磁干扰的抵销电路的运行方法,其特征在于:其中该干扰源信号由该主机板上的一时脉产生器所产生。
9.如权利要求6所述的可抑制电磁干扰的抵销电路的运行方法,其特征在于:其中将该干扰源信号做相位移转,而输出该移相干扰源信号通过一移相器来达成。
10.如权利要求9所述的可抑制电磁干扰的抵销电路的运行方法,其特征在于:其中该移相器为一反相器。
11.权利要求10所述的可抑制电磁干扰的抵销电路的运行方法,其特征在于:其中该反相器用以将该干扰源信号做反相,而输出一反相干扰源信号。
CNB2004100150753A 2004-01-09 2004-01-09 可抑制电磁干扰的抵销电路及其运行方法 Expired - Fee Related CN1322386C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100150753A CN1322386C (zh) 2004-01-09 2004-01-09 可抑制电磁干扰的抵销电路及其运行方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100150753A CN1322386C (zh) 2004-01-09 2004-01-09 可抑制电磁干扰的抵销电路及其运行方法

Publications (2)

Publication Number Publication Date
CN1641521A CN1641521A (zh) 2005-07-20
CN1322386C true CN1322386C (zh) 2007-06-20

Family

ID=34867912

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100150753A Expired - Fee Related CN1322386C (zh) 2004-01-09 2004-01-09 可抑制电磁干扰的抵销电路及其运行方法

Country Status (1)

Country Link
CN (1) CN1322386C (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1201363A (zh) * 1997-05-19 1998-12-09 日本电气株式会社 降低由印刷电路板辐射的电磁噪音
CN1210661A (zh) * 1996-10-07 1999-03-10 富士全录股份有限公司 印刷电路板装置
EP1122993A2 (en) * 2000-02-04 2001-08-08 Lucent Technologies Inc. Noise cancellation by addition of phase shifted signal
CN1314777A (zh) * 2000-03-22 2001-09-26 神达电脑股份有限公司 用于抑制高速线路电磁干扰的抵消线路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1210661A (zh) * 1996-10-07 1999-03-10 富士全录股份有限公司 印刷电路板装置
CN1201363A (zh) * 1997-05-19 1998-12-09 日本电气株式会社 降低由印刷电路板辐射的电磁噪音
EP1122993A2 (en) * 2000-02-04 2001-08-08 Lucent Technologies Inc. Noise cancellation by addition of phase shifted signal
CN1314777A (zh) * 2000-03-22 2001-09-26 神达电脑股份有限公司 用于抑制高速线路电磁干扰的抵消线路

Also Published As

Publication number Publication date
CN1641521A (zh) 2005-07-20

Similar Documents

Publication Publication Date Title
Smaini et al. Single-chip CMOS pulse generator for UWB systems
CN100508391C (zh) 消除信号毛刺的装置和方法
CN202268868U (zh) 扩频时钟信号检测系统
US11112820B1 (en) Method for transmitting signals between domains having different clocks, circuit, and electronic apparatus thereof
US7295048B2 (en) Method and apparatus for generating spread spectrum clock signals having harmonic emission suppressions
CN101257305B (zh) 用于降低电磁干扰的方法及装置
CN203057161U (zh) 自适应宽带干扰对消装置
CN103544129A (zh) Spi接口以及经由spi接口的串行通信方法
CN103049586A (zh) 电源分配系统的仿真方法及目标阻抗的获取方法
US8499186B2 (en) Clock generator and USB module
Gimeno et al. Analysis and specification of an IR-UWB transceiver for high-speed chip-to-chip communication in a server chassis
CN1322386C (zh) 可抑制电磁干扰的抵销电路及其运行方法
CN104335493A (zh) 用于减少互调失真的方法、基站以及在基站中的装置
CN102694578B (zh) 用于电力线防泄密阻断的信号发生器及其合成信号的方法
CN101093403B (zh) 减小时钟电路和时钟管理电路中的电磁干扰的方法
CN212646773U (zh) 一种用于改善处理器时钟信号端电磁辐射的电路结构
CN105451157B (zh) 用于信息的非接触式通信的方法、系统和设备
CN104917497A (zh) 一种基于逻辑延时锁定的抗干扰电路及方法
CN102117398A (zh) 一种超高频无源射频识别阅读器
CN206573710U (zh) 雷达干扰模块与装置
CN105573188A (zh) 综述单片机控制系统的抗干扰器
CN101719799B (zh) 一种降低设备辐射的装置及方法
CN103207332A (zh) 变电站二次设备遭受空间磁场干扰风险的评估方法
US6512402B2 (en) Method and apparatus for shifting the frequency spectrum of noise signals
CN105870903A (zh) 耐受高电压的输出入电路与相关装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070620

Termination date: 20130109