CN101719799B - 一种降低设备辐射的装置及方法 - Google Patents
一种降低设备辐射的装置及方法 Download PDFInfo
- Publication number
- CN101719799B CN101719799B CN 200910241443 CN200910241443A CN101719799B CN 101719799 B CN101719799 B CN 101719799B CN 200910241443 CN200910241443 CN 200910241443 CN 200910241443 A CN200910241443 A CN 200910241443A CN 101719799 B CN101719799 B CN 101719799B
- Authority
- CN
- China
- Prior art keywords
- clock
- phase
- processing
- line card
- circuit module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000005855 radiation Effects 0.000 title claims abstract description 45
- 238000000034 method Methods 0.000 title claims abstract description 33
- 238000012545 processing Methods 0.000 claims abstract description 138
- 230000001360 synchronised effect Effects 0.000 claims description 106
- 230000000694 effects Effects 0.000 abstract description 4
- 238000013461 design Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 3
- 238000011161 development Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 241000282414 Homo sapiens Species 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000005670 electromagnetic radiation Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000007480 spreading Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明公开了一种降低设备辐射的装置,包括:时钟相位处理电路和/或时钟处理电路。相应的,本发明提供一种降低设备辐射的方法,包括:根据设备内不同的槽位标识,将设备内不同槽位的工作时钟设为反相;和/或,根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相。如此,使所产生的辐射达到相互抵消的效果,进而减小设备的辐射。因此,本发明不仅易于降低设备的辐射,而且成本低。
Description
技术领域
本发明涉及设备电磁兼容技术,特别是涉及一种降低设备辐射的装置及方法。
背景技术
随着现代科技的发展,电气及电子设备的数量及种类不断增加,这使得电磁环境日益复杂。为了减少设备间的电磁相互干扰、保证各种设备能正常运转、以及减轻恶劣的电磁环境对人类及生态产生的不良影响,电磁兼容越来越受到重视,而且各个国家及标准组织对设备的电磁兼容也都做出了强制性要求。
目前,对于设备的电磁辐射控制方式主要有两种:一种是通过设备的屏蔽设计,抑制系统内部向外辐射,例如设备外壳增加防辐射涂层;另一种是在电路原理设计及印制电路板设计时,通过相应的辐射控制措施,抑制系统的辐射源,如降低时钟频率、增加滤波器件、线路耦合等。
随着通信系统的不断发展,系统设备规模越来越大且工作频率也越来越高,导致系统设备对外的辐射也就越来越大。特别是在同步网络环境中,系统设备上各业务处理线卡的端口及内部工作时钟都同步于设备中的时钟子卡提供的时钟,所有的时钟均同相位,整个系统的时钟同时翻转,造成系统对外辐射的能量很大。然而,要使系统设备的辐射符合相关标准的规定,就要对电路原理及印制电路板的设计提出更高的要求,也使得电路设计的难度更大。或者,额外增加用来抑制辐射的器件来降低系统设备的辐射,但这样就会提高产品的成本。
日本专利申请号为JP2001084053“Electromagnetic Interference SuppressionCircuit and Method and Method For Designing Digital Circuit”的文件中提出:通过向不同的电路模块提供不同相位的时钟,以及通过将能量分散到不同相位的时钟边沿来减小电路的辐射。然而,该文件中所提出的用处理电路对时钟进行不同的相位延时处理的方法,会提高系统的复杂度与成本。
发明内容
有鉴于此,本发明的主要目的在于提供一种降低设备辐射的装置及方法,不仅易于降低设备的辐射,而且成本低。
为达到上述目的,本发明公开了一种降低设备辐射的装置,包括:时钟相位处理电路,用于根据设备内不同的槽位标识,对相邻槽位上的线卡所接收到的、由同源系统时钟发送的同步时钟进行反相处理。
其中,该装置还包括:时钟处理电路,根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相;和/或,所述时钟相位处理电路还用于以第一同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟,及以第二同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟。
上述装置中,所述时钟相位处理电路包括:接收单元、读取单元、判断单元、反相器、输出单元;其中,接收单元,用于接收由同源系统时钟发送的同步时钟;读取单元,用于在收到所述同步时钟时读取设备内不同槽位的槽位标识;判断单元,用于根据所述槽位标识判断是否对所接收到的同步时钟进行反相处理,并在进行反相处理时通知反相器;反相器,用于生成与所述同步时钟反相的第一同步时钟;输出单元,用于输出所述第一同步时钟、以及用于输出经所述判断单元判断得知不进行反相处理的第二同步时钟。
相应的,本发明还公开了另一种降低设备辐射的装置,包括:时钟处理电路,用于根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相。
上述装置中,所述时钟处理电路包括:接收单元、读取单元、判断单元、反相器、输出单元;其中,接收单元,用于接收传输给电路模块的时钟;读取单元,用于在收到所述电路模块的时钟时读取不同电路模块的位置标识;判断单元,用于根据所述位置标识判断是否对所述电路模块的时钟进行反相处理,并在进行反相处理时通知反相器;反相器,用于生成与所述参考时钟反相的第一工作时钟;输出单元,用于输出所述与参考时钟反相的第一工作时钟,以及用于输出经所述判断单元判断得知不进行反相处理的、并与所述参考时钟同相的第二工作时钟。
相应的,本发明提供一种降低设备辐射的方法,包括:根据设备内不同的槽位标识,对相邻槽位上的线卡所接收到的、由同源系统时钟发送的同步时钟进行反相处理;其中,所述槽位标识包括:奇槽位标识、偶槽位标识。
上述方法中,所述对相邻槽位上的线卡所接收到的、由同源系统时钟发送的同步时钟进行反相处理包括:读取设备内不同槽位的槽位标识,根据所述槽位标识判断是否对槽位上的线卡接收到的同步时钟进行反相处理,如果对所述同步时钟进行反相处理,则通过反相器生成与所述同步时钟反相的第一同步时钟;如果对所述同步时钟不进行反相处理,则输出与所述同步时钟同相的第二同步时钟。
其中,该方法还包括:以所述第一同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟;和/或,以所述第二同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟。
上述方法中,所述根据所述槽位标识判断是否对槽位上的线卡接收到的同步时钟进行反相处理包括:在线卡所在的槽位标识为奇槽位标识时,对所述线卡所接收的同步时钟进行反相处理;线卡所在的槽位标识为偶槽位标识时,对所述线卡所接收的同步时钟不进行反相处理;或者,在线卡所在的槽位标识为偶槽位标识时,对所述线卡所接收的同步时钟进行反相处理;线卡所在的槽位标识为奇槽位标识时,对所述线卡所接收的同步时钟不进行反相处理。
其中,该方法还包括:根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相;其中,所述位置标识包括:奇位标识、偶位标识。
上述方法中,所述将相邻电路模块的工作时钟设为反相包括:将所述电路模块所接收的时钟作为参考时钟,在读取到的电路模块的位置标识为奇位标识时,将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的第一工作时钟;在所述电路模块的位置标识为偶位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟;或者,将所述电路模块所接收的时钟作为参考时钟,在读取到的电路模块的位置标识为偶位标识,则将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的第一工作时钟;在所述电路模块的位置标识为奇位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟。
相应的,本发明还提供了另一种降低设备辐射的方法,包括:根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相;其中,所述位置标识包括:奇位标识、偶位标识。
上述方法中,所述将相邻电路模块的工作时钟设为反相包括:将所述电路模块所接收的时钟作为参考时钟,在读取到的电路模块的位置标识为奇位标识时,将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的第一工作时钟;所述电路模块的位置标识为偶位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟;或者,将所述电路模块所接收的时钟作为参考时钟,读取到的电路模块的位置标识为偶位标识,则将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的第一工作时钟;所述电路模块的位置标识为奇位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟。
由以上技术方案可以看出,对于多槽位设备,本发明通过同源的系统时钟将同步时钟传送到各线卡,根据所述线卡所在槽位的不同如奇槽位、偶槽位对所述同步时钟分别做反相、不反相处理,然后通过锁相环等时钟处理电路产生各线卡内部所需的各频率的工作时钟。如此,使得奇、偶槽位上的线卡工作在相位相反的时钟下,其各自产生的辐射会有相互抵消的效果。
另外,对于槽位较少的设备、或者多槽位设备上的各线卡,在系统时钟送到线卡后,本发明根据线卡内部不同的电路模块也分别对系统时钟进行反相、不反相处理,然后通过锁相环等时钟处理电路产生各电路模块所需的工作时钟。这样,同一线卡内的不同电路模块工作在相位相反的时钟下,其各自产生的辐射会有相互抵消的效果。
由此可见,与现有技术相比,本发明通过将系统设备内不同槽位的工作时钟及同一线卡内不同电路模块的时钟设为反相,形成一种相互抵消的作用,进而减小系统的辐射。并且,本发明增加的额外器件少、措施少,实现简单,节省系统成本。
附图说明
图1为本发明降低设备辐射的装置实施例一的结构示意图;
图2为本发明降低设备辐射的装置实施例二的结构示意图;
图3为本发明设备时钟处理示意图一;
图4为本发明降低设备辐射的方法实施例一的流程示意图;
图5为本发明降低设备辐射的方法实施例二的流程示意图;
图6为本发明设备时钟处理示意图二。
具体实施方式
本发明的基本思想在于:根据设备内不同的槽位标识,将设备内不同槽位的工作时钟设为反相;和/或,根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相。如此,使所产生的辐射达到相互抵消的效果,进而减小设备的辐射。
需要说明的是,所述槽位标识包括:奇槽位标识、偶槽位标识;所述位置标识包括:奇位标识、偶位标识。
为使本发明上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施例对本发明作进一步详细的说明。
装置实施例一:
如图1所示,本发明的降低设备辐射的装置,包括:时钟相位处理电路,用于根据设备内不同的槽位标识,对相邻槽位上的线卡所接收到的、由同源系统时钟发送的同步时钟进行反相处理。
其中,该装置还包括:时钟处理电路,根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相。所述时钟相位处理电路还用于以第一同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟,及以第二同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟。
上述装置中,所述时钟相位处理电路包括:接收单元、读取单元、判断单元、反相器、输出单元。其中:
接收单元,用于接收由同源系统时钟发送的同步时钟;
读取单元,用于在收到所述同步时钟时读取设备内不同槽位的槽位标识;
判断单元,用于根据所述槽位标识判断是否对所接收到的同步时钟进行反相处理,并在进行反相处理时通知反相器;
反相器,用于生成与所述同步时钟反相的第一同步时钟;
输出单元,用于输出所述第一同步时钟、以及用于输出经所述判断单元判断得知不进行反相处理的第二同步时钟。
因此,对于多槽位设备,同源的系统时钟送到各线卡,奇槽位上的线卡与偶槽位上的线卡对系统时钟所传送的同步时钟分别做反相或不反相处理,然后再通过锁相环等时钟处理电路产生各线卡内部各自所需的工作时钟。如图2所示,系统时钟201向整个设备内的各线卡如线卡1、线卡2等提供同步时钟206。时钟相位处理电路202、204,根据线卡所在槽位的不同如奇槽位、偶槽位分别将系统时钟201提供的同步时钟206做反相、不反相处理,分别输出与同步时钟206反相的同步时钟207、同相的同步时钟208。时钟处理电路203、205,分别以线卡内的同步时钟207、208作为参考时钟,对应生成线卡内所需的各频率的时钟。这样,奇、偶槽位上的线卡工作在相位相反的时钟下,其各自产生的辐射会相互抵消。
装置实施例二:
本发明提供一种降低设备辐射的装置实施例二,如图3所示,该装置包括:时钟处理电路,用于根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相。
其中,所述时钟处理电路包括:接收单元、读取单元、判断单元、反相器、输出单元。其中:
接收单元,用于接收传输给电路模块的时钟;
读取单元,用于在收到所述电路模块的时钟时读取不同电路模块的位置标识;
判断单元,用于根据所述位置标识判断是否对所述电路模块的时钟进行反相处理,并在进行反相处理时通知反相器;
反相器,用于生成与所述参考时钟反相的第一工作时钟;
输出单元,用于输出所述与参考时钟反相的第一工作时钟,以及用于输出经所述判断单元判断得知不进行反相处理的、并与所述参考时钟同相的第二工作时钟。
更进一步的,对于槽位较少的设备或者多槽位设备的各线卡内,本实施例在同源的系统时钟送到线卡后,针对各线卡内部不同电路模块也分别对系统时钟进行反相、不反相处理,然后通过锁相环等时钟处理电路产生各模块所需的工作时钟。这样,同一线卡内的不同电路模块工作在相位相反的时钟下,其各自产生的辐射会相互抵消。
以上描述的本发明降低设备辐射的装置实施例,相应的,下面来说明一下本发明降低设备辐射的方法实现过程。
方法实施例一:
本实施例中,根据设备内各线卡所在槽位的不同对时钟电路进行处理,例如:根据槽位标识的不同来划分奇偶槽位,然后分别将同源系统时钟提供的同步时钟做反相、不反相处理,使得不同槽位如奇槽位、偶槽位上的线卡分别得到与同步时钟反相的第一同步时钟、与同步时钟同相的第二同步时钟。如图4所示,本实施的实现流程主要包括以下步骤:
步骤401,系统时钟向整个设备提供同步时钟;
步骤402,时钟相位处理电路读取槽位标识;
其中,所述槽位标识由线卡所在槽位位置决定,包括:奇槽位标识、偶槽位标识等,奇、偶槽位标识可由高、低电平进行标识,而此处采用高电平标识奇槽位、低电平标识偶槽位。本实施例依据所述奇槽位、偶槽位,分别对使用同源系统时钟的线卡进行同步时钟的反相、不反相处理。其中,所述槽位标识可通过记录在背板上的槽位信息来获取。需要说明的是,所述奇槽位标识也可采用低电平,而相应的偶槽位标识可采用高电平标识。
需要指出的是,本步骤的读取槽位标识可与步骤401同步进行,当然也可在时钟相位处理电路收到所述同步时钟后,读取槽位标识,这里并不对此进行限定。
步骤403,时钟相位处理电路根据所述线卡的槽位标识,判断是否将所述同步时钟进行反相处理,如果进行反相处理,则执行步骤404;如果不进行反相处理,则执行步骤405;
例如:所述槽位标识为奇槽位标识时,时钟相位处理电路判断得知线卡处于奇槽位,据此,将所述系统时钟提供的同步时钟做反相。
需要说明的是,本实施例中,在线卡所在的槽位标识为奇槽位标识时,对所述线卡所接收的同步时钟进行反相处理;线卡所在的槽位标识为偶槽位标识时,对所述线卡所接收的同步时钟不进行反相处理;或者,反过来,即:在线卡所在的槽位标识为偶槽位标识时,对所述线卡所接收的同步时钟进行反相处理;线卡所在的槽位标识为奇槽位标识时,对所述线卡所接收的同步时钟不进行反相处理。
步骤404,时钟相位处理电路将系统时钟提供的同步时钟做反相处理,输出与所述同步时钟反相的第一同步时钟,然后执行步骤406;
其中,时钟相位处理电路通过反相器对所述同步时钟进行反相处理,得到所述第一同步时钟。
需要指出的是,除了可在线卡上对应进行反相、不反相处理之外,本实施例的反相处理操作也可在设备的源时钟上进行,例如:在源时钟分发同步时钟到背板之前,根据背板中各线卡的槽位对应进行反相、不反相处理;本实施例的反相处理操作也可在设备的接收电路缓冲器(buffer)上根据各线卡的槽位对应进行反相、不反相处理。
步骤405,时钟相位处理电路对所述系统时钟提供的同步时钟不进行反相处理,输出与所述同步时钟同相的第二同步时钟,然后执行步骤407;
步骤406,时钟处理电路以线卡内的第一同步时钟为参考时钟,生成线卡内所需的各频率的工作时钟。
这里,通过包括锁相环等模块的时钟处理电路产生各线卡内部所需的各频率的工作时钟。
步骤407,时钟处理电路以线卡内的第二同步时钟为参考时钟,生成线卡内所需的各频率的工作时钟。
如此,本实施例通过将同源的系统时钟传送到各个线卡,根据线卡所在槽位的不同如奇槽位、偶槽位,对系统时钟发送的同步时钟分别做反相、不反相处理,然后通过所述时钟处理电路产生各线卡内部各自所需的工作时钟。如此,奇、偶槽位上的线卡工作在相位相反的工作时钟下,其各自产生的辐射会相互抵消。
方法实施例二:
本实施例中,对于线卡内部的时钟处理主要是:根据线卡内部不同的电路模块也分别对系统时钟进行反相、不反相处理,然后通过锁相环等时钟处理电路产生各电路模块所需的工作时钟。其主要的处理过程如图5所示,
步骤501,系统时钟向整个设备提供同步时钟;
步骤502,时钟处理电路收到传输给电路模块的时钟,读取线卡内的电路模块的位置标识;
步骤503,时钟处理电路根据所述电路模块的位置标识,判断是否将所述电路模块的时钟进行反相处理,如果进行反相处理,则执行步骤504;如果不进行反相处理,则执行步骤505;
其中,采用所述电路模块的位置标识来区分不同的电路模块,并将不同的电路模块进行反相或不反相处理,将其所产生的辐射相互抵消。这里,所述位置标识来间隔标识出不同的电路模块,包括:奇位标识、偶位标识等。
例如:对位置标识为奇位标识的电路模块进行反相处理,而对位置标识为偶位标识的电路模块不进行反相处理。当然,也可反过来,对偶位标识电路模块的时钟进行反相处理,而对具有奇位标识的电路模块的时钟不进行反相处理。将所述电路模块所接收的时钟作为参考时钟,在读取到的电路模块的位置标识为奇位标识时,将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的工作时钟;所述电路模块的位置标识为偶位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的工作时钟。
或如:将所述电路模块所接收时钟作为参考时钟,读取到的电路模块的位置标识为偶位标识,则将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的工作时钟;所述电路模块的位置标识为奇位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的工作时钟。
需要说明的是,对于单一板卡或板卡较少的设备,也可直接对板卡内的各电路模块的时钟进行反相、不反相处理,此时该电路模块的时钟为系统时钟所传送的同步时钟,而所述同步时钟为电路模块的参考时钟;对于多个板卡的设备,除了上述实施例一将设备内不同槽位上板卡的工作时钟设为反相之外,还可进一步采用本实施例的方法对板卡内的各电路模块的时钟进行反相、不反相处理,此时该电路模块的时钟为已经进行一次相位处理而得到的第一同步时钟、第二同步时钟,而所述第一同步时钟、第二同步时钟为电路模块的参考时钟。
步骤504,时钟处理电路根据电路模块的参考时钟,对所述电路模块的时钟进行反相处理,得到所述与所述参考时钟反相的第一工作时钟。
其中,时钟处理电路通过反相器,根据所述参考时钟,对所述电路模块的时钟进行反相处理,得到与所述参考时钟反相的第一工作时钟。
步骤505,时钟处理电路根据所述电路模块的参考时钟,对所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟。
例如:将线卡内时钟相位处理电路提供的第一同步时钟作为参考时钟,并根据所述参考时钟对奇位标识的电路模块进行反相处理,生成与所述参考时钟反相的第一工作时钟。如图6所示,对奇位标识的电路模块进行反相处理,生成与所述参考时钟601反相的第一工作时钟603,对偶位标识的电路模块不进行反相处理,生成与参考时钟601同相的第二工作时钟604。
如此,本实施例根据线卡内部不同的电路模块,也分别对系统时钟发送的同步时钟进行反相、不反相处理,然后通过锁相环等产生各电路模块所需的工作时钟。这样,同一线卡内的不同电路模块工作在相位相反的工作时钟下,其各自产生的辐射会相互抵消。
对于上述的各实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述即可。以上所述,仅为本发明的较佳实施例而已,只是用来说明和解释本发明,并非用于限定本发明的保护范围。在本发明的精神和权利要求保护范围之内,对本发明所作的任何修改、等同替换,都落入本发明的保护范围。
Claims (9)
1.一种降低设备辐射的装置,其特征在于,包括:
时钟相位处理电路,用于根据设备内不同的槽位标识,对相邻槽位上的线卡所接收到的、由同源系统时钟发送的同步时钟进行反相处理,
所述时钟相位处理电路包括:接收单元、读取单元、判断单元、反相器、输出单元;其中,
接收单元,用于接收由同源系统时钟发送的同步时钟;
读取单元,用于在收到所述同步时钟时读取设备内不同槽位的槽位标识;
判断单元,用于根据所述槽位标识判断是否对所接收到的同步时钟进行反相处理,并在进行反相处理时通知反相器;
反相器,用于生成与所述同步时钟反相的第一同步时钟;
输出单元,用于输出所述第一同步时钟、以及用于输出经所述判断单元判断得知不进行反相处理的第二同步时钟。
2.根据权利要求1所述的降低设备辐射的装置,其特征在于,该装置还包括:
时钟处理电路,根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相;和/或,
所述时钟相位处理电路还用于以第一同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟,及以第二同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟。
3.一种降低设备辐射的装置,其特征在于,包括:
时钟处理电路,用于根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相,
所述时钟处理电路包括:接收单元、读取单元、判断单元、反相器、输出单元;其中,
接收单元,用于接收传输给电路模块的时钟;
读取单元,用于在收到所述电路模块的时钟时读取不同电路模块的位置标识;
判断单元,用于根据所述位置标识判断是否对所述电路模块的时钟进行反相处理,并在进行反相处理时通知反相器;
反相器,用于生成与所述参考时钟反相的第一工作时钟;
输出单元,用于输出所述与参考时钟反相的第一工作时钟,以及用于输出经所述判断单元判断得知不进行反相处理的、并与所述参考时钟同相的第二工作时钟。
4.一种降低设备辐射的方法,其特征在于,包括:
根据设备内不同的槽位标识,对相邻槽位上的线卡所接收到的、由同源系统时钟发送的同步时钟进行反相处理;
其中,所述槽位标识包括:奇槽位标识、偶槽位标识,
所述对相邻槽位上的线卡所接收到的、由同源系统时钟发送的同步时钟进行反相处理包括:
读取设备内不同槽位的槽位标识,根据所述槽位标识判断是否对槽位上的线卡接收到的同步时钟进行反相处理,如果对所述同步时钟进行反相处理,则通过反相器生成与所述同步时钟反相的第一同步时钟;
如果对所述同步时钟不进行反相处理,则输出与所述同步时钟同相的第二同步时钟。
5.根据权利要求4所述的降低设备辐射的方法,其特征在于,该方法还包括:
以所述第一同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟;和/或,
以所述第二同步时钟为参考时钟,生成所述线卡内所需的各频率的工作时钟。
6.根据权利要求4所述的降低设备辐射的方法,其特征在于,所述根据所述槽位标识判断是否对槽位上的线卡接收到的同步时钟进行反相处理包括:
在线卡所在的槽位标识为奇槽位标识时,对所述线卡所接收的同步时钟进行反相处理;线卡所在的槽位标识为偶槽位标识时,对所述线卡所接收的同步时钟不进行反相处理;或者,
在线卡所在的槽位标识为偶槽位标识时,对所述线卡所接收的同步时钟进行反相处理;线卡所在的槽位标识为奇槽位标识时,对所述线卡所接收的同步时钟不进行反相处理。
7.根据权利要求4至6中任一项所述的降低设备辐射的方法,其特征在于,该方法还包括:
根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相;
其中,所述位置标识包括:奇位标识、偶位标识。
8.根据权利要求7所述的降低设备辐射的方法,其特征在于,所述将相邻电路模块的工作时钟设为反相包括:
将所述电路模块所接收的时钟作为参考时钟,在读取到的电路模块的位置标识为奇位标识时,将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的第一工作时钟;在所述电路模块的位置标识为偶位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟;或者,
将所述电路模块所接收的时钟作为参考时钟,在读取到的电路模块的位置标识为偶位标识,则将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的第一工作时钟;在所述电路模块的位置标识为奇位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟。
9.一种降低设备辐射的方法,其特征在于,包括:
根据同一线卡内各不同电路模块的位置标识,将相邻电路模块的工作时钟设为反相;
其中,所述位置标识包括:奇位标识、偶位标识,
所述将相邻电路模块的工作时钟设为反相包括:
将所述电路模块所接收的时钟作为参考时钟,在读取到的电路模块的位置标识为奇位标识时,将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的第一工作时钟;所述电路模块的位置标识为偶位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟;或者,
将所述电路模块所接收的时钟作为参考时钟,读取到的电路模块的位置标识为偶位标识,则将所述电路模块的时钟通过反相器进行反相处理,生成与所述参考时钟反相的第一工作时钟;所述电路模块的位置标识为奇位标识时,所述电路模块的时钟不进行反相处理,得到与所述参考时钟同相的第二工作时钟。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910241443 CN101719799B (zh) | 2009-12-02 | 2009-12-02 | 一种降低设备辐射的装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910241443 CN101719799B (zh) | 2009-12-02 | 2009-12-02 | 一种降低设备辐射的装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101719799A CN101719799A (zh) | 2010-06-02 |
CN101719799B true CN101719799B (zh) | 2013-03-20 |
Family
ID=42434322
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200910241443 Active CN101719799B (zh) | 2009-12-02 | 2009-12-02 | 一种降低设备辐射的装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101719799B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9232306B2 (en) * | 2012-06-10 | 2016-01-05 | Apple Inc. | Systems and methods for reducing stray magnetic flux |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1614912A (zh) * | 2004-11-26 | 2005-05-11 | 上海贝豪通讯电子有限公司 | 消除移动通信装置中射频干扰的方法 |
CN101379739A (zh) * | 2005-12-01 | 2009-03-04 | X-Emi公司 | 用以降低电磁干扰的技术 |
-
2009
- 2009-12-02 CN CN 200910241443 patent/CN101719799B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1614912A (zh) * | 2004-11-26 | 2005-05-11 | 上海贝豪通讯电子有限公司 | 消除移动通信装置中射频干扰的方法 |
CN101379739A (zh) * | 2005-12-01 | 2009-03-04 | X-Emi公司 | 用以降低电磁干扰的技术 |
Also Published As
Publication number | Publication date |
---|---|
CN101719799A (zh) | 2010-06-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3014777A1 (en) | Baseband cancellation of direct sequence spread spectrum platform radio interference | |
WO2006108334A1 (fr) | Procede et appareil de detection d'une source de rayonnement electromagnetique dans un dispositif electrique | |
CN106464612A (zh) | 用于在物理传输介质上提供功率节省和干扰缓解的系统和方法 | |
US9158329B2 (en) | Bridge device | |
Siergiejczyk et al. | Train call recorder and electromagnetic interference | |
CN106972896B (zh) | 一种干扰频谱处理方法及移动终端 | |
KR20120011430A (ko) | 무선 통신 장치를 위한 유에스비 연결장치 | |
CN101719799B (zh) | 一种降低设备辐射的装置及方法 | |
US7647034B2 (en) | Design support system and design method for circuit board, and noise analysis program | |
EP3472949B1 (en) | Harmonic suppressing local oscillator signal generation | |
CN114204962B (zh) | 接收信号的方法和装置 | |
CN112540642A (zh) | 一种多时钟域处理方法、装置、设备和介质 | |
CN112272033A (zh) | 应用于电子设备的降噪装置及相关方法、存储介质 | |
CN205722748U (zh) | 一种低压差分信号的防电磁干扰电路及显示屏接口电路 | |
CN105451157B (zh) | 用于信息的非接触式通信的方法、系统和设备 | |
WO2015081550A1 (zh) | 变频控制方法、装置及通信设备 | |
CN102893543A (zh) | 传输设备、传输方法及传输系统 | |
CN203537405U (zh) | 一种多频段无线信号屏蔽系统 | |
EP1459193B1 (en) | A system with a clocked interface | |
JP2017139656A (ja) | 無線通信端末 | |
Huang et al. | Design and implementation of multi-node simulated phased array beam data transmission based on MLVDS | |
US7519120B2 (en) | Clock EMI reduction | |
WO2011087372A1 (en) | Method of reducing emission of electromagnetic radiation on high speed communication backplane | |
CN105515784A (zh) | 用于通信设备的高速接口板卡和设置方法 | |
Wu et al. | Comparison of Radio Frequency Interference (RFI) Issue between Differential and Common Modes in USB Channel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |