CN1264510A - 数据流的适配与连接的方法和电路装置 - Google Patents
数据流的适配与连接的方法和电路装置 Download PDFInfo
- Publication number
- CN1264510A CN1264510A CN 98806863 CN98806863A CN1264510A CN 1264510 A CN1264510 A CN 1264510A CN 98806863 CN98806863 CN 98806863 CN 98806863 A CN98806863 A CN 98806863A CN 1264510 A CN1264510 A CN 1264510A
- Authority
- CN
- China
- Prior art keywords
- data
- channel
- leaving
- stm
- pdh
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/07—Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
- H04J3/076—Bit and byte stuffing, e.g. SDH/PDH desynchronisers, bit-leaking
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/062—Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
- H04J3/0623—Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1605—Fixed allocated frame structures
- H04J3/1611—Synchronous digital hierarchy [SDH] or SONET
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Time-Division Multiplex Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
用于数据信道的适配和连接的方法与电路装置,在同步数字体系的一个网络中,借助于同步传输方式STM在包含在其中的传输单元:外壳C、虚拟网络VC和传输帧TU中传输这些数据信道,并且这些信道也许可能转移到准同步数字体系的网络中。为此,预先规定一个具有存储区(141,…,14n)的存储模块(14),通过至少一个控制模块(70)以多路工作方式在这些存储区中写入“到达”信道的、在传输单元中包装一个确定体系等级的数据,并且在适配于“离开”信道的频率的情况下重新读出这些数据,其中根据所选择的通信路径实现“到达”的信道写入存储区(141,…,14n)中或从存储区(141,…,14n)中读出“离开”的信道,因此从准同步或同步数字体系“到达”的数据信道转移到一个所分配的“离开”数据信道中。
Description
本发明涉及一个按照权利要求1或者7的前序部分的电路装置。
同步数字体系(SDH(在USA为SONET))(参见例如[5])的传输网络因此而突出,即全部有关的网络元件在正常情况下以一个唯一的、中央产生的时钟脉冲频率工作,该时钟脉冲频率由网络元件从一个可选择的输入端的数据流中选出。因此,通过一个任意结构的数据网络能够建立一个树状的频率分配网络。根据一个提供信号的信息,该信息表明所涉及的数据流的频率的质量,可以在出现干扰时自动地转接到最好的偏移频率源上。借助于从SDH传输网络到准同步数字体系(PDH)网络的传输,预先规定多路转换器(例如终端多路转换器、加/减多路转换器),也许仅仅通过一个唯一的数据通信给该多路转换器提供系统时钟脉冲。如果取消该数据通信,则相关的多路转换器以一个内部产生的时钟脉冲频率继续工作。在这种情况下,由多路转换器交给SDH传输网络的信号的频率与另外在这个范围内存在的时钟脉冲频率不一致。因此必须通过特殊的为此预先规定的措施补偿在这些时钟脉冲频率之间的差值,该措施在[1]-[5]中说明。
准同步数字体系(PDH)不允许,直接从一个数据流中推断出一个单独的信道;这必须始终运行多路系统的所有体系级,在这些体系级中信道综合为具有始终较高信道数目的系统。在接收方上,为了可以接着继续分配各个的信道,以相反的顺序运行相同的体系级。与此相比,同步数字体系(SDH)能够在一个高信道系统的内部直接存取确定带宽的信号,这是为了把该信号传送给用户或交换中心。这也是可能的,为了通过另外的信号流交换确定的信号,不必须运行全部的多路体系,就存取宽带的信号流。通过一个计算机控制的耦合网络实现这个存取(参见[6],48-55页或[5],283页)。
在[2]和[5]中详尽地描述了在同步数字体系(SDH)中传输的数据流的结构。同步数字体系(SDH)基于传输方式(STM-n)的同步传输,在该传输方式中插入有效信息。基本传输方式STM-1,其包括一个具有9行和270列的帧或者包括2430个具有8位数据容量的数组,具有19440位的最大数据内容。以8000Hz的时钟脉冲频率传输STM-1方式,对此建立具有155,52Mbit/s的容量的传输信道。
正如在图1中指出的,同步传输方式STM-1的第一个9列的行1-3(再生节标题)和5-9(多路节标题)形成节标题(节过顶SOH)。第一个9列的行4包含管理单元指示字(指针)AU-4PTR,其表明数组,在该数组中创建由管理单元AU-4接收的信号或者虚拟外壳(例如VC-4)的第一个数组(J1)。同步传输方式STM-1的剩余的261列,这些列预先规定用于接收虚拟外壳VC-4,形成有效数组(有效载荷),其依赖于要传输的数据的结构和传输速率被不同地构造。在一个虚拟外壳VC-4中,该外壳具有一个路径帧标题(路径过顶POH),例如可能包含三个34兆位/秒的信道或63个2兆位/秒的信道,或也可能包含ATM单元的连续的序列。在图6-1和图6-2中指出了这个确定的多路结构。虚拟外壳VC-4连同帧标题POH一起包含一个C-4外壳、三个具有虚拟外壳VC-3的传输帧TU3或63个具有虚拟外壳VC-12的传输帧TU12,这些虚拟外壳具有每一个外壳C-3或者C-12以及一个帧标题POH。虚拟外壳VC-3和VC-12在传送帧中是可以移位的,该传送帧包含所谓的从属单元TU-3或者TU-12,这些外壳在第一字节中时分复用地具有一个追踪的管理单元指示字(指针),其指向虚拟外壳VC-3和VC-12的第一数组。传输帧TU-3或者TU-12综合为传输组TUG-3或者TUG-2和TUG-3。一个传输组TUG-3包含一个传送帧TU-3或七个传送组TUG-2,从中包含了全部的三个传送帧TU-12。通过标题数组POH有效信息可以向下识别直到外壳级。不分解完整的同步传输方式STM-1,各个有效信道就因此可以推断出或补充一个传输方式STM-1。通过在相应的帧结构(AU-4、TU-3、TU-12)中包含的指示字PTR说明在有效数组中传输的开始。各个外壳因此是可以识别的,并且可以通过同步数字体系(SDH)的元件不同地联合各个外壳,并且通过网络引导各个外壳。根据[1]的2.7章和2.11章,对于具有较高级数的虚拟外壳VC-n(n=3或4)和对于具有较低级数的虚拟外壳VC-m(m=11、12或2)预先规定连接级或者耦合数组(高级命令路径连接功能(HPC-n)或者低级命令路径连接功能(LPC-n))。
因此,在连接级或者耦合网络中可以实现信道的连接,所有信号应当例如根据[4]、5页或[5]、282页互相同步地或者在一个时钟脉冲信号的脉冲波前确定同一个体系级。连接的信号的帧必须附加同相位地经过。根据[1]的2.4章,在一个适配级中,该适配级串接连接级(多路节适配(MSA)在高级命令路径连接功能(HPC-n)前面,并且高级命令路径适配(HPA-n)在低级命令路径连接功能(LPC-n)前面),以一个时钟脉冲信号进行同步。
在一个串接的适配级中通过指示字处理功能(指针处理功能)校正在接收信号中的漂移和准同步偏移。根据[1]的2.5.3章,借助于数据缓冲器实现指示字处理功能,以供给的信号的时钟脉冲把数据写入在该数据缓冲器中,并且以系统时钟脉冲(TO)重新从数据缓冲器中读出数据。依赖于在写时钟脉冲与读时钟脉冲之间的偏差改变数据缓冲器的填充位置。如果对于一个虚拟外壳VC-n,填充位置未超过一个预先规定的阈值,则帧偏移增加三个数组(对于VC-4),据此忽略三个读周期。如果对于一个虚拟外壳VC-n,填充位置超过一个预先规定的阈值,则帧偏移减少三个数组(对于VC-4),据此从数据缓冲器中读出对应数目的字节。为此,给读时钟留下时钟脉冲的痕迹。结合一个如此的同步过程,分别实施指示字位置的相应校正。该已说明的同步过程在[2]中在题目“频率调整”下详尽阐述(参见[3]的列5和尤其是[5]的第4章)。
虽然在一个连接级或者一个耦合数组中可以不费劲地实现同步数据流的连接,也就是说,没有分解整个的STM-1方式,从终端多路转换器的方框图中,正如在[1]的图2-1中描述的,可以看出,费劲地实现了适配(多路节适配、高级命令路径适配、低级命令路径适配)和连接(高级命令路径连接,低级命令路径连接)。
本发明的任务在于,给出一个用于数据信道的适配与连接的方法与电路装置,该电路装置可以不费劲地实现。
通过在权利要求1或者7的标记部分中给出的措施行解决了该任务。本发明的有益扩展在另外的权利要求中给出。
通过根据本发明的方法在一个工作过程中实现了在同步方式STM中包含的数据信道的适配和连接。适配级与连接级联合在一起,并且以一个唯一的存储模块实现匹配级和连接级,该存储模块具有多个灵活的数据缓冲器。因此,得出了较低的硬件费用,这明显地有益涉及了价格和位置需求。此外,降低了一个时钟脉冲周期的所需要的处理时间。
下面根据附图示范地详细说明本发明。图示:
图1建立一个STM-1帧的可能性,
图2具有串接的耦合数组200的适配级100a、100b,
图3同时适配并连接STM-1方式的一个模块30,
图4同时适配并连接STM-1方式的一个电路装置,其具有一个可寻址的、灵活的数据缓冲器,和
图5与灵活的数据缓冲器串接的模块,其预先规定用于继续处理同步的并且耦合的数据。
图6简化设置的形式的从图4和图5中已知的电路装置。
图1指出了同步传输方式STM-1的结构。图2指出了一个例如公开于[1]和[4]的用于二个SDH数据的适配与连接的装置。在模块100a和100b中实现SDH数据流的适配,该模块在[3]和[4]中说明。在模块200中实现数据信道的连接。该信道包含一个耦合数组,正如在[5]的图7.35中指出的。图3指出了一个根据本发明的用于同时适配并连接STM-1方式的模块30。图4指出了一个在图3中指出的模块30的可能的扩展。从[1]与[2]中公开了通过相应功能块的SDH数据流的处理。在[3]中说明了数据流的适配的一个可能的电路装置。在这里所选择的参考标记继续在图4中引用。对此指出了一个电路装置,通过该电路装置分解同步传输方式STM-1a,STM-1b,并且使在其中包含的信道或者相应的虚拟外壳VC-n或外壳C-n与时钟脉冲频率互相协调一致,并且该传输方式关于空间和/或时间情况连接在预先规定的输出端上。只要虚拟外壳VC-n从同步传输方式STM-1a、STM-b转移到同步方式STM-1c、STM-d,则通过虚拟外壳VC-n移位到附属的传输帧TU-n并且通过相关的管理单元指示字(指针)的跟踪实现适配于一个新的频率。只要交给PDH的网络外壳C-n,则实现了对此预先规定的时钟脉冲频率的适配。
在图4指出了同步传输方式STM-1a和STM-1b的二个处理信道,该同步传输方式例如转移到同步传输方式STM-1c和STM-1d,或应当把其信道交给准同步数字体系PDH的网络。可是,根据本发明的电路装置也可能仅仅具有一个同步方式STM-1a的处理信道,应当把其外壳交给准同步数字体系PDH的网络。本发明此外可以用于在同一个、在一个较高或较低的体系等级中数据的转移。
在图4中指出了一个接收接口2、一个帧同步设备5、一个帧计数器8(例如也可以是行计数器、列计数器或字节计数器)、一个节标题接收设备7、一个管理单元指示字接收设备12、一个第一控制模块50、一个存储模块14、一个填充位置测量器15、一个保持存储器53以及一个第二控制模块60。在接收接口2的输入端1中馈入一个“到达”的STM-1方式。在接收接口2中如此预处理这个方式,即在数据输出端3上以二进制格式(主要是8位并行)给出其数据DEa,并且在数据脉冲输出端4上给出附属的数据时钟脉冲DTa。帧同步设备5在出现一个帧识别字或者出现一个已定义的检测位时检查数据DE,在数据流中以每个同步方式STM-1a周期性地传输该检测位。随着每个帧识别字的出现,帧同步设备5通过其置位输入端6设置帧计数器8在一个已定义的值。帧计数器8此外随着数据时钟脉冲的每个时钟脉冲转换一次。从计数器状态中因此能够确定,位于数据输出端3上的位在当时的STM-1帧中占据那个位置(在字节并行传输的情况下帧计数器对数组或者字节计数)。因为已知了STM-1帧的开端,则可以把该帧分解为帧的数组并处理。此外,可以确定,是否存在由节标题(SOH)或由虚拟外壳VC-n产生的位。帧计数器8通过输出端9把一个管理指示字接收时钟脉冲交给管理指示字接收设备12,通过输出端10把一个节标题接收时钟脉冲交给节标题接收设备7,并且通过输出端11把一个写时钟脉冲STa交给第一控制模块50,通过该写时钟脉冲在控制模块50中写入在同步传输方式STM-1中包含的有效负载(行1-9,列10-261),并且在那里继续处理。
节标题接收时钟脉冲控制节标题(SOH或者RSOH和MSOH)的位的读出,由帧计数器8通过输出端10交给节标题接收设备7这个节标题接收时钟脉冲。在节标题接收设备7中暂时存储这些位,并且在传输到控制模块50之后首先根据在[1]中给出的准则继续处理。管理指示字接收时钟脉冲控制管理单元指示字AU-4的住的读出,由帧计数器8通过输出端10交给节标题接收设备7这个管理指示字接收时钟脉冲。根据该管理单元指示字(PTR)控制模块50,该模块包含一个多路转换器51和一个与保持存储器53连接的定址逻辑电路,确定在同步传输方式STM-1的有效负载(有效载荷)的内部一个虚拟外壳VC-4开始,据此虚拟外壳VC-4例如根据[1]和[2]的推荐进一步分解为预先规定用于适配和连接的传输帧TU-3或者TU12,分解为虚拟外壳VC-3或者VC12或分解为外壳C-3或者C-12。
此外,可以供给控制模块50至少一个准同步数据流90,该数据流在处理之后也许完全写入准同步的信号的接口中,或部分地写入存储区141,…,14n中的至少一个中,并且正如上面已说明的,接着再分配在要离开的数据流中。根据本发明的解决方案可以用于数据的处理,这些数据从准同步数字体系通向同步数字体系、从同步数字体系通向准同步数字体系,或在同步数字体系中经过一个较高的或较低的等级。本发明可以有益地用于灵活的多路转换器、加/减多路转换器或交叉连接系统,正如在[6]中在53至55页上说明的。因此也可能用在非同步的传输系统中,在该系统中仅仅适配并连接准同步数据流。
因此控制模块50的职责是这个任务,根据时分复用方法在所分配存储模块14的区域141,…,14n中写入所供给的传输帧TU-n,虚拟外壳VC-n或也许在其中包含的外壳C-n。通过定址逻辑电路52实现用作各个数据信道的数据缓冲器的存储区141,…,14n的分配,通过控制信号CTRL对该定址逻辑电路编程。通过在存储区141,…,14n上改变传输帧TU-n的分配、虚拟外壳VC-n或也许在其中包含的外壳C-n,实现各个信道的通信路径的改变(接入耦合网络,参见[7]的2.3.1.1章)。通过这种方式能够根据数据和空间任意地混合同步方式STM-1a和STM-1b的信道,以及给准同步数字体系(PDH)分配所接通的网络的任意的输入端。后者也自然适合于这种情况,即仅仅存在同步方式STM-n的传输信道。理所当然也可以给PDH网络仅仅分配少量的信道,并且把另外的信道分配给一个或多个同步方式STM-n(加/减电路转换器)。与在[4]中指出的电路装置的区别在于,其仅仅允许借助于一个确定的系统时钟脉冲适配一个SDH数据流,通过根据本发明的解决方案可以利用加/减电路转换器的全部功能。
因此第一控制模块50,其根据存在的帧时钟脉冲RT和允许可能的数据时钟脉冲DT已知了在处于处理中的STM-1方式的内部存在的位的位置,以及已知了传输帧TU的、虚拟外壳VC或外壳C的位置,以及已知了分配给他们的存储模块14的存储区141,…,14n,是处在这种情况中,以时分复用的工作方式把传输帧TU或者外壳VC、C输入所分配的存储区141,…,14n,这些存储区设计为所分配的信道的数据缓冲器。只要不存在“到达的”和“离开的”信号的频率偏差,则传输帧TU或者外壳VC、C在一定数目的读时钟脉冲内部连续穿过所分配的存储区141,…,14n,该数目与存储区141,…,14n的存储单元的数目一致。根据由管理指示字接收装置12确定的指示字(PTR),重新要建立的同步方式STM-n的管理单元指示字(指针)的值的指示字可以计算通过所分配的存储区141,…,14n的通流时间和可能的把“到达”的数据流适配于新的时钟脉冲频率的偏移。
为了监控各个的存储区141,…,14n的填充位置,首先预先规定一个以时分复用方法工作的填充位置测量器15(为了避免硬件的重复在[4]中特别说明了时分复用方法),其把相应的数据交给一个第二控制模块60,该模块具有一个定址逻辑电路62和一个电路转换器61。因为“到达的”和“离开的”信号的频率在通常情况下不完全一致,随着填充或者清空存储区141,…,14n的情况在速率之间产生差值,因此存储区141,…,14n或者被填充或者被清空。为了补偿该差值,预先规定了在[2]的第8章中在题目“频率调整”下说明的措施(在8.1.3章中对应TU-n指示字,在8.2.3章中对应TU-3指示字和在8.3.3章对应TU-2指示字)。对此,在考虑“到达”的信号的指示字状态和所进行的校正的情况下计算一个离开的“信号”的指示字状态,如下实施该校正。如果存储区141,…,14n的填充位置太低,则以时分复用工作方式工作的控制模块60在几个准确定义的帧位置上中断读时钟脉冲LT,因此相关的存储区141,…,14n的填充位置升高。如果存储区141,…,14n的填充位置太高,则控制模块60在几个准确定义的帧位置上附加插入读时钟脉冲LT,因此相关的存储区141,…,14n的填充位置下降。为了尽可能地抵挡较大的波动,填充位置主要始终保持在50%的范围。
对于交给准同步数字体系(PDH)的数据流PDH1,…,PDHn,这些数据流包含外壳C-n,依赖于存储区141,…,14n的填充位置实现频率的适配,以该频率读出数据流。如果存储区141,…,14n的填充位置太低,则控制模块60降低相关数据流的时钟脉冲频率,该数据流被交给输出端PDH1,…,PDHn中的一个,因此相关的存储区141,…,14n的填充位置升高,如果存储区141,…,14n的填充位置太高,则控制模块60升高相关PDH数据流的时钟脉冲频率,因此相关的存储区141,…,14n的填充位置下降。
虽然在图4中互相独立地说明了二个控制模块50和60、保持存储器53和填充位置测量器,他们的功能主要结合为一个唯一的元件,例如处理器,其以多路工作方式控制各个信道的数据的写入和读出。此外,通过一个软件控制的处理器或者通过相应的软件模块实现这些功能。而在图4的电路装置中通过数据连接56互相确定在控制模块50和60中的变化过程。根据通过节标题SOHa;SOHb传送的信息,此外可以通过第一控制模块50实现一个保护功能。附加于多路节保护,也可以实现子网络连接保护(参见[5],36页)。只要同步传输方式STMa、STMb传输相同的有效数据,则可以分别转换到品质更好的信道上(参见[5],34页)。
图5指出了同存储模块14串接的模块,其预先规定用于继续处理同步的和耦合的数据,并且例如在图4中指出的,其是第二控制模块60的一个完整的组成部分,在第一控制模块50的这个组成部分中确定其变化过程。仿照[3]简短地阐述该模块的功能。从SDH接口30的输出端23和32给第二帧计数器18提供一个数据时钟脉冲DTc、d和帧时钟脉冲RTc、d。在一个管理单元指示字发送设备24中,正如说明说明的,计算新的管理单元指示字,其由第二帧计数器18控制地通过多路转换器29插入在“离开”的数据流中。在一个节标题发送设备26中,由一个接口预处理节标题(SOH)的到达的位,其由第二帧计数器18控制地通过多路转换器29插入在“离开”的数据流中,并且传输给SDH接口30。为了从存储模块(14)中读出数据,由第二帧计数器18的一个输出端20把读时钟脉冲LTs交给控制模块60。依赖于存储区141,…,14n的填充位置,在确定的帧位置上的读时钟脉冲LTs中附加地包含或清除时钟脉冲。为了读出交给准同步数字体系(PDH)的数据,在第二控制模块60中预先规定一个时钟脉冲发生器63,其为每个PDH信道产生一个时钟脉冲信号LTp,依赖于相应的存储区141,…,14n的填充位置改变该信号。在第二控制模60中预先规定的多路转换器61因此预定用于,以预先规定的读时钟脉冲LTs、LTp交替地读出定址的存储区。
图6以简化设置的形式指出了从图4和图5中已知的电路装置。其中指出了一个与处理器80以及存储模块14连接的控制模块70,其具有仅仅一个电路转换器71、仅仅一个与保持存储器53连接的定址逻辑电路72以及一个填充位置测量器15。帧计数器8通过输出端9、10或者11把管理指示字接收时钟脉冲、节标题接收时钟脉冲和用于输入有效数据(有效载荷)的写时钟脉冲直接交给控制模块70,因此节标题、管理指示字和有效数据直接写入在控制模块70中,并且可以在那借助于处理器80以上面已说明的方式进行处理。此外可以通过数据时钟脉冲DTa实现数据的写入(点画线),因此通过交给帧计数器8的输出端9、10或者11的信号在管理指示字的、节标题的和有效数组的位之间进行区分。对此,为了在存储区141,…,14n中写入和从存储区141,…,14n中读出数据,使用了仅仅一个多路转换器71和仅仅一个定址逻辑电路72,由处理器80控制多路转换器和定址逻辑电路。图6明确了,为了实现根据本发明的解决方法已知了不同形式的扩展。可以象已经提到的通过一个软件控制的处理器或者通过相应的软件模块实现必须的功能。
可以在一个准同步或同步的数字体系的传输系统中实现根据本发明的数据信道的适配和连接。此外根据本发明的装置可以作为加/减多路转换器使用,其用于一个另外的准同步或同步传输系统的到达的和离开的信道的适配与连接。
参考文献:
[1]ITU-T建议书G.783(文本01/94)
[2]ITU-T建议书G.707(文本03/96,代替早的建议书G.707,G.708和G.709)
[3]DE-PS4018687C2
[4]WO93/25029
[5]M.Sexton,A.reid,传输网络-SONET和同步数字体系,Artech出版社1992
[6]G.Siegmund,宽带ISDN的ATM技术,v.Decker’s出版社,Heidelberg 1994年2月版
[7]G.Altehage,电话与ISDN的数字交换系统,v.Decker’s出版社,Heidelberg 1991
Claims (11)
1.数据信道的适配与连接或者耦合的方法,在一个第一数字传输系统(SDH;PDH)的内部,可能借助于传输方式在包含在其中的传输单元中传输数据信道,其中“到达”的信道的数据以多路工作的方式被写入存储模块的存储区,并且在适配于频率的情况下或者在适配于“离开”的信道的频率的情况下重新读出这些数据,其特征在于,根据所选择的通信路径如此控制“到达”的信道的数据写入存储模块(14)的存储区(141,…,14n)和从存储模块的存储区中读出“离开”的信道的数据,即“到达”的数据信道同时随着适配转换到一个所分配的“离开”数据信道。
2.按照权利要求1的方法,其特征在于,供给至少一个来自第二数字传输系统(PDH;SDH)的“到达”的信道(PDH-1,…,PDH-n;STM-1a),和/或把至少一个“离开”的信道(PDH-1,…,PDH-n;STM-1a)交给第二数字传输系统(PDH;SDH)。
3.按照权利要求1或2的方法,其特征在于,借助于传输方式(STM-1a)在包含在其中的传输单元(C;VC和TU)中同步传输在第一传输系统(SDH)中的数据,“到达”的信道的、在同步的或准同步数据流中传输的数据以多路工作方式被写入存储模块(14)的存储区(141,…,14n),根据所选择的通信路径读出这些数据,以及在“离开”的传输方式(STM-1c)中和/或在第二数字传输系统(PDH)的“离开”准同步数据信道(PDH-1)中插入这些数据,或在准同步数据流中传输第一传输系统(PSH)的数据,其中“到达”信道的、在同步的或准同步数据流中传输的数据以多路工作方式被写入在存储模块(14)的存储区(141,…,14n)中,根据所选择的通信路径读出这些数据,以及在“离开”的准同步数据信道(PDH-1)中和/或在第二数字传输系统(SDH)的“离开”的传输方式(STM-1c)中插入这些数据。
4.按照权利要求1、2或3的方法,其特征在于,根据所分配的存储区(141,…,14n)的填充位置控制“离开“的准同步数据信道的频率。
5.按照权利要求2的方法,其特征在于,通过处理节标题信息、指示字信息和路径帧标题信息向下分解传输方式(STM-1a)直到所希望的体系等级,并且在连接和可能进行的指示字信息校正之后重新与“离开”的传输方式(STM-1c)合并。
6.按照权利要求5的方法,其特征在于,通过相应地读出数据和适配指示字信息保持存储区(141,…,14n)的填充位置在二个预先确定的极限值之间,主要保持在端值的中间。
7.数据信道的适配与连接或者耦合的电路装置,在数字传输系统的网络内部,可能借助于传输方式在包含在其中的传输单元中传输数据信道,其中预先规定一个具有存储区(141,…,14n)的存储模块(14),在这些存储区中以多路工作方式可以写入“到达”的信道的数据,并且在适配于“离开”的信道的频率的情况下可以重新读出这些数据,其特征在于,预先规定至少一个与保持存储器(53)连接的定址逻辑电路(72),通过该逻辑电路,在写与读时根据在保持存储器(53)中确定的把“到达”信道分配给“离开”信道,按照所选择的通信路径如此分别地对存储区(141,…,14n)定址,“到达”的数据信道同时随着适配可以转移到一个所分配的“离开”数据信道中。
8.按照权利要求7的电路装置,其特征在于,预先规定一个多路转换器(71)用于控制保持存储器(53),可以供给该多路转换器“到达”的数据,并且可以从该多路转换器取出“离开”的数据,通过保持存储器借助于定址逻辑电路(72)可以对存储模块(14)的存储区(141,…,14n)定址,在这些存储区中由多路转换器(71)写入并重新读出所供给的数据,因此实现了彼此所分配的“到达”和“离开”的数据信道的耦合。
9.按照权利要求7或8的用于数据信道的适配和连接的电路装置,在同步数字传输系统的网络的内部或边缘上,借助于传输方式(STM-1a)在包含在其中的传输单元(C;VC和TU)中传输该数据信道,其特征在于,“到达”的信道的、在传输单元(C;VC和TU)中包装一个确定体系等级的数据以多路工作方式可以写入存储模块(14)的存储区(141,…,14n)中,可以从中读出这些数据,并且可以在“离开”的传输方式(STM-1c)中或在至少一个“离开”的准同步数据信道(PDH-1)中插入这些数据。
10.按照权利要求7或8的用于数据信道的适配和连接的电路装置。在准同步数字传输系统的网络的内部或边缘上,在准同步数据流中传输该数据信道,其特征在于,“到达”的信道的、在准同步数据流中传输的数据以多路工作方式可以写入存储模块(14)的存储区(141,…,14n)中,可以从中读出这些数据,并且在“离开”的传输方式(STM-1a)的一个确定的体系等级的传输单元(C;VC和TU)中或在至少一个“离开”的准同步数据信道(PDH-1)中插入这些数据。
11.按照要求7、8、9或10的电路装置,其特征在于,预先规定一个填充位置测量器(15),其监控各个存储区(141,…,14n)的填充位置,并且告知多路转换器(71),多路转换器通过改变读时钟脉冲使填充位置保持在二个极限值之间。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CH1632/97 | 1997-07-04 | ||
CH163297 | 1997-07-04 | ||
CH1632/1997 | 1997-07-04 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1264510A true CN1264510A (zh) | 2000-08-23 |
CN1155177C CN1155177C (zh) | 2004-06-23 |
Family
ID=4214991
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB98806863XA Expired - Fee Related CN1155177C (zh) | 1997-07-04 | 1998-07-01 | 数据流的适配与连接的方法和电路装置 |
Country Status (7)
Country | Link |
---|---|
EP (1) | EP0993711B1 (zh) |
JP (1) | JP2002508127A (zh) |
CN (1) | CN1155177C (zh) |
DE (1) | DE59808179D1 (zh) |
ES (1) | ES2192773T3 (zh) |
RU (1) | RU2216110C2 (zh) |
WO (1) | WO1999001955A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1323496C (zh) * | 2002-05-23 | 2007-06-27 | 中兴通讯股份有限公司 | 同步数字体系光传输系统中电路业务自动指配的方法 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100399413B1 (ko) * | 2001-08-06 | 2003-09-26 | 삼성전자주식회사 | 동기식 디지털 계위 전송 시스템의 고계위 신호 연결 장치 |
CN101656586B (zh) * | 2008-08-20 | 2013-08-07 | 中兴通讯股份有限公司 | 提高同步数字体系虚级联延时补偿缓存效率的方法及装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4018687A1 (de) * | 1989-07-18 | 1991-01-31 | Siemens Ag | Verfahren und anordnung zur uebertragung eines blocks aus vier verwaltungseinheiten au-31 oder aus drei verwaltungseinheiten au-32 in einem synchronen transport-modul stm-1 |
DE4238899A1 (de) * | 1992-11-19 | 1994-05-26 | Philips Patentverwaltung | Übertragungssystem der synchronen digitalen Hierarchie |
-
1998
- 1998-07-01 EP EP98928048A patent/EP0993711B1/de not_active Expired - Lifetime
- 1998-07-01 JP JP50604099A patent/JP2002508127A/ja active Pending
- 1998-07-01 RU RU2000102643A patent/RU2216110C2/ru not_active IP Right Cessation
- 1998-07-01 ES ES98928048T patent/ES2192773T3/es not_active Expired - Lifetime
- 1998-07-01 WO PCT/CH1998/000285 patent/WO1999001955A1/de active IP Right Grant
- 1998-07-01 DE DE59808179T patent/DE59808179D1/de not_active Expired - Fee Related
- 1998-07-01 CN CNB98806863XA patent/CN1155177C/zh not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1323496C (zh) * | 2002-05-23 | 2007-06-27 | 中兴通讯股份有限公司 | 同步数字体系光传输系统中电路业务自动指配的方法 |
Also Published As
Publication number | Publication date |
---|---|
EP0993711A1 (de) | 2000-04-19 |
WO1999001955A1 (de) | 1999-01-14 |
JP2002508127A (ja) | 2002-03-12 |
DE59808179D1 (de) | 2003-06-05 |
EP0993711B1 (de) | 2003-05-02 |
ES2192773T3 (es) | 2003-10-16 |
CN1155177C (zh) | 2004-06-23 |
RU2216110C2 (ru) | 2003-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0788695B1 (en) | Method for disassembling and assembling frame structures containing pointers | |
EP0650652B1 (en) | Method for implementing switching in time or space domain | |
US5287513A (en) | Multiplex data ring transmission | |
CA1331639C (en) | Process for coupling and uncoupling signals into and out of the sub-areas of supplementary signals of transport modules of a synchronous digital signal hierarchy | |
EP0645065B1 (en) | Method and equipment for monitoring the fill rate of an elastic buffer memory in a synchronous digital telecommunication system | |
EP0689744B1 (en) | Method for controlling conditional connections in a synchronous digital telecommunications system | |
AU4072693A (en) | Method and equipment for elastic buffering in a synchronous digital telecommunication system | |
EP0525770A2 (en) | Method and apparatus for renewing AU-4 and TU-3 pointers of synchronous digital hierarchy | |
CN1155177C (zh) | 数据流的适配与连接的方法和电路装置 | |
CN1106093C (zh) | 用于限制由指针移动引起的抖动的设备和方法 | |
US5579310A (en) | Method for switching through digital signals | |
WO1994013073A1 (en) | A method for testing a network element in a synchronous digital telecommunication system | |
AU675134B2 (en) | Method and device for making a justification decision at a node of a synchronous digital telecommunication system | |
EP0650654B1 (en) | Method for implementing time switching and a time switch | |
EP1040708B1 (en) | Inserting a plurality of higher order virtual containers into a higher order stmframe in an sdh system | |
FI94811C (fi) | Menetelmä ja laite synkronisessa digitaalisessa tietoliikennejärjestelmässä käytettävien signaalien kehysten kohdistamiseksi |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |