CN118678077A - 视频文件生成方法及装置 - Google Patents

视频文件生成方法及装置 Download PDF

Info

Publication number
CN118678077A
CN118678077A CN202310265118.6A CN202310265118A CN118678077A CN 118678077 A CN118678077 A CN 118678077A CN 202310265118 A CN202310265118 A CN 202310265118A CN 118678077 A CN118678077 A CN 118678077A
Authority
CN
China
Prior art keywords
module
video
image
video file
digital camera
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310265118.6A
Other languages
English (en)
Inventor
焦点
李才顺
李盟
张振
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhaoyi Innovation Technology Group Co ltd
Original Assignee
Zhaoyi Innovation Technology Group Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhaoyi Innovation Technology Group Co ltd filed Critical Zhaoyi Innovation Technology Group Co ltd
Priority to CN202310265118.6A priority Critical patent/CN118678077A/zh
Publication of CN118678077A publication Critical patent/CN118678077A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Studio Devices (AREA)

Abstract

本申请提供一种视频文件生成方法及装置,应用于视频文件生成装置,所述视频文件生成装置包括微处理器模块、以及与所述微处理器模块电连接的图像采集模块和数字摄像头接口模块,所述方法包括:通过所述微处理器模块控制所述图像采集模块进行视频数据采集,得到多帧连续的第一视频图像,所述第一视频图像为第一格式的视频图像;通过所述数字摄像头接口模块从所述多帧连续的第一视频图像中抽取多帧目标视频图像;通过所述微处理器模块,根据所述多帧目标视频图像生成视频文件,从而能基于硬件实现对视频数据的抽帧压缩,而非依靠微处理器模块上运行的纯软件程序来实现,降低了对微处理器模块的性能要求。

Description

视频文件生成方法及装置
【技术领域】
本申请涉及图像处理领域,具体涉及一种视频文件生成方法及装置。
【背景技术】
视频是连续的图像序列,由连续的帧构成,一帧即为一幅图像。由于人眼的视觉暂留效应,当帧序列以一定的速率播放时,我们看到的就是动作连续的视频。
视频压缩技术是计算机处理视频的前提。视频信号数字化后,数据带宽很高,通常在20MB/秒以上,因此计算机很难对之进行保存和处理。采用压缩技术通常可以将数据带宽降到1-10MB/秒,这样就可以将视频信号保存在计算机中并作相应的处理。
但是,现有的视频压缩技术主要依靠高算力的编解码芯片来完成,对芯片性能要求较高,不利于降低成本。
【发明内容】
本申请的目的在于提供一种视频文件生成方法及装置,无需借助高性能芯片即可实现视频压缩,有利于降低成本。
一方面,本申请实施例提供了一种视频文件生成方法,应用于视频文件生成装置,所述视频文件生成装置包括微处理器模块、以及与所述微处理器模块电连接的图像采集模块和数字摄像头接口模块,且所述图像采集模块和所述数字摄像头接口模块电连接,所述方法包括:
通过所述微处理器模块控制所述图像采集模块进行视频数据采集,得到多帧连续的第一视频图像,所述第一视频图像为第一格式的视频图像;
通过所述数字摄像头接口模块从所述多帧连续的第一视频图像中抽取多帧目标视频图像;
通过所述微处理器模块,根据所述多帧目标视频图像生成视频文件。
另一方面,本申请实施例提供了一种视频文件生成装置,包括微处理器模块、以及与所述微处理器模块电连接的图像采集模块和数字摄像头接口模块,且所述图像采集模块和所述数字摄像头接口模块电连接;
其中,所述视频文件生成装置执行上述任一项所述的视频文件生成方法。
本申请实施例提供的视频文件生成方法及装置,视频文件生成装置包括微处理器模块、图像采集模块和数字摄像头接口模块,其中,通过微处理器模块控制图像采集模块进行视频数据采集,得到多帧连续的第一视频图像,第一视频图像为第一格式的视频图像;通过数字摄像头接口模块从多帧连续的第一视频图像中抽取多帧目标视频图像;通过微处理器模块,根据多帧目标视频图像生成视频文件,从而能基于硬件实现对视频数据的抽帧压缩,而非依靠微处理器模块上运行的纯软件程序来实现,简化了处理流程,降低了对微处理器模块的算力要求,无需借助高性能芯片即可实现视频压缩,有利于降低压缩成本。
【附图说明】
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的视频文件生成装置的结构示意图;
图2是本申请实施例提供的视频文件生成方法的流程示意图;
图3是本申请实施例提供的视频文件生成方法的另一流程示意图;
图4是本申请实施例提供的视频文件生成装置的另一结构示意图;
图5是本申请实施例提供的数字摄像头接口模块的结构示意图。
【具体实施方式】
下面结合附图和实施例,对本申请作进一步的详细描述。特别指出的是,以下实施例仅用于说明本申请,但不对本申请的范围进行限定。同样的,以下实施例仅为本申请的部分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本文描述中,需要理解的是,术语“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多种该特征。
在本文描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
可以理解的是,本文描述中的“在……上”、“在……之上”和“在……上方”的含义应当以最宽方式被解读,以使得“在……上”不仅表示其“在”某物“上”且其间没有居间特征或层(即直接在某物上)的含义,而且还包括“在”某物“上”且其间有居间特征或层的含义。
这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一项”还意图包括复数。“多个”的含义是两个或两个以上。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所陈述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
本申请实施例提供了一种视频文件生成方法及装置。
请参见图1和图2,图1是本申请实施例提供的视频文件生成方法的流程示意图,图2是本申请实施例提供的视频文件生成装置的结构示意图。其中,该视频文件生成方法应用于视频文件生成装置10,该视频文件生成装置10包括微处理器模块11、以及与所述微处理器模块11电连接的图像采集模块12和数字摄像头接口模块13,且所述图像采集模块12和所述数字摄像头接口模块13电连接。
具体的,该视频文件生成方法包括以下步骤S101-S103,其中:
步骤S101.通过所述微处理器模块11控制所述图像采集模块12进行视频数据采集,得到多帧连续的第一视频图像,所述第一视频图像为第一格式的视频图像;
步骤S102.通过所述数字摄像头接口模块13从所述多帧连续的第一视频图像中抽取多帧目标视频图像;
步骤S103.通过所述微处理器模块11,根据所述多帧目标视频图像生成视频文件。
其中,微处理器模块11可以是片上系统(system on chip,SOC)的处理器模块,用于执行软件程序,该片上系统例如可以是微控制单元芯片MCU。图像采集模块12主要包括数字摄像头,例如CMOS摄像头,用于进行视频拍摄,并输出视频数据的数字信号,例如,在CMOS摄像头中,CCD(charge coupled device,电荷耦合器件)阵列扫描输出原始的R、G、B彩色图像信号,进行曝光、校正、白电平调整等处理后,根据输出要求转换成多种图像格式的数字信号。第一格式可以是压缩的图像格式,比如有损压缩的JPEG格式,也可以是原图像格式,比如RGB格式。
数字摄像头接口模块13可以集成在该片上系统SOC内,相当于片上系统的一个外设模块,能支持包含YCbCr422/RGB565等多种颜色空间的图像,还支持压缩格式的图像,比如JPEG图像。数字摄像头接口模块13能抓取图像采集模块12输出的图像数据,但不执行像素格式转换或数据处理。目标视频图像是通过数字摄像头接口模块13从第一视频图像中抽取出来的,其是部分的第一视频图像,相当于对第一视频图像进行了一次压缩,减少了后续处理的图像数据量。
由上述可知,一方面,本申请实施例采用了数字摄像头实现图像采集,故相对于其它采用模拟摄像头的方案来说,省略了将模拟信号转换为数字信号的步骤,另一方面,本申请实施例利用数字摄像头接口模块抓取第一视频图像,也即通过硬件实现对视频图像的一次压缩,而非依靠微处理器模块上运行的纯软件程序来实现,故简化了处理流程,降低了对微处理器模块的算力要求,无需借助高性能芯片即可实现视频压缩,有利于降低压缩成本。
应当理解的是,上述视频文件生成方法中所示的步骤不是排它性的,还可以在所示步骤中的任何步骤之前、之后或之间执行其它步骤。
请参见图3,图3是本申请实施例提供的视频文件生成方法的另一流程示意图,下面将结合图1至图3进一步描述上述步骤S101-S103。
步骤S101.通过所述微处理器模块11控制所述图像采集模块12进行视频数据采集,得到多帧连续的第一视频图像,所述第一视频图像为第一格式的视频图像。
其中,图像采集模块12可以是数字摄像头,数字摄像头用于进行视频拍摄,并输出视频数据的数字信号。第一格式可以是压缩的图像格式,比如有损压缩的JPEG格式,也可以是原图像格式,比如RGB格式,也即图像采集模块12输出的图像数据可以是未压缩的视频数字信号,也可以是压缩的视频数字信号。
在一些实施方式中,请参见图4,图4是本申请实施例提供的视频文件生成装置10的另一结构示意图。其中,所述图像采集模块12包括图像采集单元121和图像编码单元122,此时,上述步骤S101具体可以包括:
S1011.通过所述微处理器模块11控制所述图像采集单元121进行视频数据采集,得到多帧连续的第二视频图像,所述第二视频图像为第二格式的视频图像;
S1012.通过所述图像编码单元122对多帧连续的所述第二视频图像进行编码,得到多帧连续的所述第一视频图像。
其中,第一格式不同于第二格式,第一格式可以是编码后的图像格式,比如JPEG格式,第二格式可以是未编码的图像格式,比如RGB格式。
在一些实施方式中,上述步骤S1011具体可以包括:
通过所述微处理器模块11向所述图像采集单元121发送拍摄指令,以使所述图像采集单元121根据所述拍摄指令执行相应的拍摄操作,所述拍摄指令包括开始拍摄指令和结束拍摄指令。
其中,微处理器模块11可以生成开始拍摄指令和结束拍摄指令,并将这些指令发送给图像采集单元121,而图像采集单元121接收到开始拍摄指令时,可以启动拍摄操作,接收到结束拍摄指令时,可以终止拍摄操作。
在一些实施方式中,请继续参见图4,视频文件生成装置10更包括串行总线接口模块14,比如I2C接口模块,串行总线接口模块14可以集成在片上系统内。微处理器模块11和图像采集模块12之间通过串行总线接口模块14进行数据通信,比如经由串行总线接口模块14,微处理器模块11可以对图像采集单元121进行拍摄有关的初始化设置,比如拍摄图像的分辨率和拍摄频率,拍摄频率指每秒拍摄的帧数,微处理器模块11也可以对图像编码单元122进行编码格式的相关设置。
例如,在上述步骤S1012之前,该视频文件生成方法还可以包括:
经由所述串行总线接口模块14及串行摄像头控制总线,通过所述微处理器模块11设置所述图像编码单元122的编码格式为所述第一格式。
其中,串行摄像头控制总线是SCCB(Serial Camera Control Bus),用户可以将JPEG作为第一格式来设置图像编码单元122的编码格式,从而后续图像采集单元121生成的视频数据可以直接通过图像编码单元122进行JPEG编码,实现视频数据的一次压缩。
步骤S102.通过所述数字摄像头接口模块13从所述多帧连续的第一视频图像中抽取多帧目标视频图像。
其中,数字摄像头接口(Digital camera Interface,DCI)模块13主要用于对图像采集模块12输出的视频数据捕获的同时进行帧间抽帧,也即从输出的视频数据中抽取一部分图像帧出来进行后续处理,以减少数据量,实现对视频数据的又一次压缩。
在一些实施方式中,请继续参见图3,在执行上述步骤S102之前,该视频文件生成方法还包括:通过所述微处理器模块11设置所述数字摄像头接口模块13的采样频率。
此时,上述步骤S102具体可以包括:通过所述数字摄像头接口模块13,根据所述采样频率从所述多帧连续的第一视频图像进行抽样采样,以得到多帧目标视频图像。
其中,采样频率可以由用户通过微处理器模块11(例如通过软件程序)设置,采样频率通常小于视频数据的拍摄频率,比如每隔一帧或两帧采样一次,也即下采样。用户可以提前设置数字摄像头接口模块13的采样频率,从而后续在视频拍摄时,数字摄像头接口模块13可以直接基于采样频率对拍摄数据进行采样。
具体的,数字摄像头接口模块13的下采样功能是基于硬件实现的,请参见图5,图5是本申请实施例提供的数字摄像头接口模块13的结构示意图,其中,所述数字摄像头接口模块13包括控制寄存器131、信号处理单元132、像素(first input first output,FIFO)先进先出单元133、以及FIFO控制单元134,所述信号处理单元132和所述像素FIFO单元133、以及所述FIFO控制单元134电连接,所述FIFO控制单元134还和所述控制寄存器131、以及所述像素FIFO单元133电连接。
其中,信号处理单元132可以根据外部输入的信号,产生有用的信号信息为其它内部单元所用。像素FIFO单元133用于存储图像的像素数据,其相当于一个先入先出的缓冲器,即第一个进入其内的像素数据第一个被移出,通常具有较小的存储空间。
控制寄存器131可以用来设置采样频率,例如,上述步骤“通过所述微处理器模块11设置所述数字摄像头接口模块13的采样频率”具体包括:
通过所述微处理器模块11设置所述控制寄存器131中目标位域的数值为目标值,所述目标值与所述采样频率相对应。
其中,控制寄存器131对应一个位域结构体,对位域结构体的访问相当于对控制寄存器131的访问。位域结构体中不同的位域可以设置不同的功能项,具体根据需求而定,比如若控制寄存器131对应32位的结构体,则可以将0-31位划分成多个位域,每个位域包括至少一位,比如位域9:8,0,1等,其中,位域1可以为snap项,用于设置快照模式(采样模式),位域9:8可以为FR[1:0]项,用于设置捕获(采样)频率。
例如,snap项设置为1时,快照模式是非连续捕获(间隔捕获),snap项设置为0时,快照模式是连续捕获。FR[1:0]项设置为00时,代表捕获所有帧,FR[1:0]项设置为01时,代表每隔一帧捕获一次,FR[1:0]项设置为10时,代表每隔三帧捕获一次,等等。
其中,目标位域是指与采样频率有关的位域,比如将上述snap项和FR[1:0]项对应的位域作为目标位域,且若需要设置采样频率为每隔一帧捕获一次,则可以将snap项的数值设置为1,将FR[1:0]项的数值设置为01,也即1和01为对应目标位域的目标值。
进一步地,上述步骤S102具体可以包括:
S1021.通过信号处理单元132获取输入信号,所述输入信号包括所述第一视频图像;
S1022.通过FIFO控制单元134,根据所述控制寄存器131的所述目标值控制像素FIFO单元133从所述多帧连续的第一视频图像中进行抽样采样。
其中,信号处理单元132和微处理器模块11、以及图像采集模块12电连接,其可以捕获图像采集模块12输出的图像数据(像素数据),并接收微处理器模块11发送的信号。FIFO控制单元134可以根据信号处理单元132接收的信号、以及控制寄存器131的设置情况,控制像素FIFO单元133选择性地将像素数据按帧压入其内。
具体的,微处理器模块11可以向信号处理单元132发送图像帧的相关信号,比如帧开始信号和帧结束信号,也即,所述输入信号还包括帧开始信号和帧结束信号,此时,上述步骤“通过所述FIFO控制单元134,根据所述控制寄存器131的所述目标值控制所述像素FIFO单元133从所述多帧连续的第一视频图像中进行抽样采样”,具体包括:
通过所述FIFO控制单元134,根据所述控制寄存器131的所述目标值、所述帧开始信号和所述帧结束信号,控制所述像素FIFO单元133从所述第一视频图像中抽取所述目标视频图像。
其中,图像帧的相关信号可以包括行同步信号HS、列同步信号VS(可以看作帧开始信号)、像素时钟信号DCLK、帧结束信号等。FIFO控制单元134可以根据帧开始信号、帧结束信号和目标值来设置控制寄存器131的cap位,其中,cap位为控制寄存器134对应的位域结构体中的一个位域,用于使能或禁止帧捕获操作。比如,初始时刻置位cap位的数值为1,1代表使能帧捕获,此时,FIFO控制单元134检测帧开始信号,一旦检测到帧开始信号,则控制像素FIFO单元133按帧将图像数据进行存储,当检测到帧结束信号,也即一帧结束时,若目标值代表的采样频率为隔一帧捕获一次,则控制像素FIFO单元133停止数据存储,且将cap位的数值设置为0,0代表禁止帧捕获,直至下一次检测到帧开始信号时,重新将cap位设置为1。
步骤S103.通过所述微处理器模块11,根据所述多帧目标视频图像生成视频文件。
其中,视频文件可以是MJPEG格式的文件,可以直接将目标视频图像封装为视频文件,也可以从中筛选出一部分进行封装,实现对视频数据的第三次压缩。
在一些实施方式中,请继续参见图4和图3,所述视频文件生成装置10还包括直接内存访问(Direct Memory Access,DAM)模块15及内存模块16,此时,上述步骤S103具体包括以下步骤S1031-S1035,其中:
步骤S1031.通过所述微处理器模块11,控制所述数字摄像头接口模块13将所述多帧目标视频图像通过DMA模块15存储到所述内存模块16中。
其中,内存模块16可以是RAM,能提供随时读写功能,DMA模块15和微处理器模块11以及数字摄像头接口模块13电连接。当像素FIFO单元133非空时,DMA模块15发送DMA请求给数字摄像头接口模块13,以实时将像素FIFO单元133中的数据传输至内存模块16中。
步骤S1032.获取所述内存模块16中相邻时刻存储的两帧所述目标视频图像的第一像素数据和第二像素数据。
步骤S1033.确定所述第一像素数据和所述第二像素数据之间的均方误差值。
步骤S1034.根据所述均方误差值对多帧所述目标视频图像进行筛选,得到多帧筛选图像。
其中,对于内存模块16中已存储的图像数据,可以通过均方误差函数进一步筛选,该均方误差函数为:均方误差值其中,yi为当前帧目标视频图像中第i个像素点的像素值,yi’为下一帧目标视频图像中第i个像素点的像素值,n为目标视频图像的像素点总数。
当均方误差值MSE(y,y′)比较大,比如大于或等于指定阈值时,可以认为这两帧目标视频图像之间的内容差异较大,均需要保留(也即均作为筛选图像保留)以保证视频的流畅度,而当均方误差值MSE(y,y′)小于指定阈值时,可以认为这两帧目标视频图像之间的内容差异较小,可以舍弃这两帧中后一存储时刻对应的目标视频图像(也即只将前一存储时刻对应的目标视频图像作为筛选图像),从而既能不影响视频流畅度,又能减少数据量,实现对视频数据的又一次压缩。
步骤S1035.根据所述多帧筛选图像生成视频文件。
其中,可以将筛选图像添加例如MJPEG文件所需的格式,封装成视频文件。
在一些实施方式中,请继续参见图4,所述视频文件生成装置10更包括与所述微处理器模块11电连接的安全数字输入输出(Secure Digital Input and Output,SDIO)模块17,所述SDIO模块17与外部存储器18电连接,此时,上述步骤S1035更包括:
将所述多帧筛选图像通过所述微处理器模块11封装为预设视频文件格式,并将封装后的所述筛选图像通过所述SDIO模块17顺序的写入所述外部存储器18中。
其中,外部存储器18可以是SD卡,SDIO模块17可以集成在片上系统内,预设视频文件格式可以包括MJPEG格式或其它视频格式。通过在片上系统内集成SDIO模块17,从而在对筛选图像进行封装后,可以通过文件系统将其顺序的写入SD卡,而存储在内存模块16中的数据可以删除,进而能解决MCU的存储空间不足的问题,且在写入SD卡时可以控制视频文件的时长和帧率。
基于上述视频文件生成方法的实施例,相应地,本申请实施例还提供一种视频文件生成装置。请继续参见图1和图4,其中,视频文件生成装置10包括微处理器模块11、以及与微处理器模块11电连接的图像采集模块12和数字摄像头接口模块13,且所述图像采集模块12和所述数字摄像头接口模块13电连接;其中,所述视频文件生成装置10执行如上述任一实施例提供的视频文件生成方法。
在一些实施方式中,所述微处理器模块11、所述数字摄像头接口模块13、所述串行总线接口模块14、所述DMA模块15、所述SDIO模块17均包含于片上系统中。
应当理解的是,本申请实施例提供的视频文件生成装置10中涉及的各个结构可参考上述视频文件生成方法实施例,此处不再赘述。
综上所述,本申请实施例提供的视频文件生成方法及装置,视频文件生成装置10包括微处理器模块11、图像采集模块12和数字摄像头接口模块13,其中,通过微处理器模块11控制图像采集模块12进行视频数据采集,得到多帧连续的第一视频图像,第一视频图像为第一格式的视频图像;通过数字摄像头接口模块13从多帧连续的第一视频图像中抽取多帧目标视频图像;通过微处理器模块11,根据多帧目标视频图像生成视频文件,从而能基于硬件实现对视频数据的抽帧压缩,而非依靠微处理器模块11上运行的纯软件程序来实现,简化了处理流程,降低了对微处理器模块11的算力要求,无需借助高性能芯片即可实现视频压缩,有利于降低压缩成本。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (11)

1.一种视频文件生成方法,其特征在于,应用于视频文件生成装置,所述视频文件生成装置包括微处理器模块、以及与所述微处理器模块电连接的图像采集模块和数字摄像头接口模块,且所述图像采集模块和所述数字摄像头接口模块电连接,所述方法包括:
通过所述微处理器模块控制所述图像采集模块进行视频数据采集,得到多帧连续的第一视频图像,所述第一视频图像为第一格式的视频图像;
通过所述数字摄像头接口模块从所述多帧连续的第一视频图像中抽取多帧目标视频图像;
通过所述微处理器模块,根据所述多帧目标视频图像生成视频文件。
2.根据权利要求1所述的视频文件生成方法,其特征在于,所述图像采集模块包括图像采集单元和图像编码单元,所述通过所述微处理器模块控制所述图像采集模块进行视频数据采集,得到多帧连续的第一视频图像,包括:
通过所述微处理器模块控制所述图像采集单元进行视频数据采集,得到多帧连续的第二视频图像,所述第二视频图像为第二格式的视频图像;
通过所述图像编码单元对多帧连续的所述第二视频图像进行编码,得到多帧连续的所述第一视频图像。
3.根据权利要求2所述的视频数据处理方法,其特征在于,所述通过所述微处理器模块控制所述图像采集单元进行视频数据采集,包括:
通过所述微处理器模块向所述图像采集单元发送拍摄指令,以使所述图像采集单元根据所述拍摄指令执行相应的拍摄操作,所述拍摄指令包括开始拍摄指令和结束拍摄指令。
4.根据权利要求2所述的视频文件生成方法,其特征在于,所述视频文件生成装置更包括串行总线接口模块,在通过所述图像编码单元对所述第二视频图像进行编码之前,还包括:
经由所述串行总线接口模块及串行摄像头控制总线,通过所述微处理器模块设置所述图像编码单元的编码格式为所述第一格式。
5.根据权利要求1所述的视频文件生成方法,其特征在于,在通过所述数字摄像头接口模块从所述多帧连续的第一视频图像中抽取多帧目标视频图像之前,还包括:
通过所述微处理器模块设置所述数字摄像头接口模块的采样频率;
所述通过所述数字摄像头接口模块从所述多帧连续的第一视频图像中抽取多帧目标视频图像,包括:通过所述数字摄像头接口模块,根据所述采样频率从所述多帧连续的第一视频图像中进行抽样采样,以得到多帧目标视频图像。
6.根据权利要求5所述的视频文件生成方法,其特征在于,所述数字摄像头接口模块包括控制寄存器、信号处理单元、像素FIFO先进先出单元、以及FIFO控制单元,所述信号处理单元和所述像素FIFO单元、以及所述FIFO控制单元电连接,所述FIFO控制单元还和所述控制寄存器、以及所述像素FIFO单元电连接,
其中,所述通过所述微处理器模块设置所述数字摄像头接口模块的采样频率,包括:通过所述微处理器模块设置所述控制寄存器中目标位域的数值为目标值,所述目标值与所述采样频率相对应;
所述通过所述数字摄像头接口模块,根据所述采样频率从所述多帧连续的第一视频图像中进行抽样采样,更包括:
通过所述信号处理单元获取输入信号,所述输入信号包括所述第一视频图像;
通过所述FIFO控制单元,根据所述控制寄存器的所述目标值控制所述像素FIFO单元从所述多帧连续的第一视频图像中进行抽样采样。
7.根据权利要求6所述的视频文件生成方法,其特征在于,所述输入信号还包括帧开始信号和帧结束信号,所述通过所述FIFO控制单元,根据所述控制寄存器的所述目标值控制所述像素FIFO单元从所述多帧连续的第一视频图像中进行抽样采样,包括:
通过所述FIFO控制单元,根据所述控制寄存器的所述目标值、所述帧开始信号和所述帧结束信号,控制所述像素FIFO单元从所述第一视频图像中抽取所述目标视频图像。
8.根据权利要求5所述的视频文件生成方法,其特征在于,所述视频文件生成装置还包括DAM直接内存访问模块及内存模块,所述通过所述微处理器模块,根据所述多帧目标视频图像生成视频文件,包括:
通过所述微处理器模块,控制所述数字摄像头接口模块将所述多帧目标视频图像通过所述DMA模块存储到所述内存模块中;
获取所述内存模块中相邻时刻存储的两帧所述目标视频图像的第一像素数据和第二像素数据;
确定所述第一像素数据和所述第二像素数据之间的均方误差值;
根据所述均方误差值对多帧所述目标视频图像进行筛选,得到多帧筛选图像;
根据所述多帧筛选图像生成视频文件。
9.根据权利要求8所述的视频文件生成方法,其特征在于,所述视频文件生成装置更包括与所述微处理器模块电连接的SDIO安全数字输入输出模块,所述SDIO模块与外部存储器电连接,其中所述根据所述多帧筛选图像生成视频文件更包括:
将所述多帧筛选图像通过所述微处理器模块封装为预设视频文件格式,并将封装后的所述筛选图像通过所述SDIO模块顺序的写入所述外部存储器中。
10.一种视频文件生成装置,其特征在于,包括微处理器模块、以及与所述微处理器模块电连接的图像采集模块和数字摄像头接口模块,且所述图像采集模块和所述数字摄像头接口模块电连接;
其中,所述视频文件生成装置执行如所述权利要求1-9中任一项所述的视频文件生成方法。
11.根据权利要求10所述的视频文件生成装置,其特征在于,所述微处理器模块、所述数字摄像头接口模块、所述串行总线接口模块、所述DMA模块、所述SDIO模块均包含于片上系统中。
CN202310265118.6A 2023-03-14 2023-03-14 视频文件生成方法及装置 Pending CN118678077A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310265118.6A CN118678077A (zh) 2023-03-14 2023-03-14 视频文件生成方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310265118.6A CN118678077A (zh) 2023-03-14 2023-03-14 视频文件生成方法及装置

Publications (1)

Publication Number Publication Date
CN118678077A true CN118678077A (zh) 2024-09-20

Family

ID=92721513

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310265118.6A Pending CN118678077A (zh) 2023-03-14 2023-03-14 视频文件生成方法及装置

Country Status (1)

Country Link
CN (1) CN118678077A (zh)

Similar Documents

Publication Publication Date Title
CN101572826B (zh) 超声视频显示装置和方法
US8879858B1 (en) Multi-channel bit packing engine
US20080316331A1 (en) Image processing apparatus and method for displaying captured image without time delay and computer readable medium stored thereon computer executable instructions for performing the method
US9030569B2 (en) Moving image processing program, moving image processing device, moving image processing method, and image-capturing device provided with moving image processing device
JPH1042286A (ja) 画像処理装置、方法及びコンピュータ可読メモリ装置
KR100902419B1 (ko) 캡쳐 영상을 시간 지연 없이 표시할 수 있는 영상 처리장치, 방법 및 상기 방법을 프로그램화하여 수록한컴퓨터로 읽을 수 있는 기록매체
JP2001238190A (ja) 画像処理装置及びその制御処理方法
CN115460414A (zh) 一种基板管理控制芯片的视频压缩方法、系统及相关组件
CN1697483A (zh) 图像显示装置
WO2004112396A1 (ja) 画像データの圧縮とサムネール画像の作成を行う電子機器、画像処理装置、データ構造
US9967465B2 (en) Image frame processing method
JP2003101951A (ja) 撮像装置、画像処理方法、記録媒体およびプログラム
CN101247475B (zh) 进行图像采集和摄像的装置和方法
CN201044473Y (zh) 进行图像采集和摄像的装置
CN118678077A (zh) 视频文件生成方法及装置
TWI475875B (zh) 三維影像產生裝置
US20100328514A1 (en) Image processing device, imaging apparatus, and thumbnail image displaying method
EP1890475A1 (en) Video frame buffer
KR100776943B1 (ko) 고성능 비디오 캡쳐 카드 및 다채널 비디오 캡쳐 방법
US7805069B2 (en) Imaging device, system and associated methods using multiple harmonized data streams
KR100353894B1 (ko) 제이펙 화상 데이터 버퍼링을 위한 메모리 구조 및 주소어드레스 방법
JPH1042244A (ja) 画像処理装置
JP4266477B2 (ja) 情報処理装置及びその制御方法
KR100902421B1 (ko) 캡쳐 영상을 시간 지연 없이 표시할 수 있는 영상 처리장치, 방법 및 상기 방법을 프로그램화하여 수록한컴퓨터로 읽을 수 있는 기록매체
WO1999018719A1 (en) Method of and apparatus for transmitting scaled and compressed raw ccd video data from a video camera

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination