CN118260895A - 印制电路板的拓扑结构处理方法及装置 - Google Patents
印制电路板的拓扑结构处理方法及装置 Download PDFInfo
- Publication number
- CN118260895A CN118260895A CN202410382883.0A CN202410382883A CN118260895A CN 118260895 A CN118260895 A CN 118260895A CN 202410382883 A CN202410382883 A CN 202410382883A CN 118260895 A CN118260895 A CN 118260895A
- Authority
- CN
- China
- Prior art keywords
- data
- pcb
- topology
- stage
- design
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000003672 processing method Methods 0.000 title claims abstract description 25
- 238000013461 design Methods 0.000 claims abstract description 310
- 238000007689 inspection Methods 0.000 claims abstract description 88
- 238000010586 diagram Methods 0.000 claims abstract description 51
- 238000000034 method Methods 0.000 claims abstract description 50
- 238000001514 detection method Methods 0.000 claims description 39
- 238000004590 computer program Methods 0.000 claims description 26
- 238000013480 data collection Methods 0.000 claims description 18
- 238000012545 processing Methods 0.000 claims description 13
- 238000003860 storage Methods 0.000 claims description 13
- 238000013500 data storage Methods 0.000 claims description 9
- 239000000758 substrate Substances 0.000 claims description 5
- 230000009471 action Effects 0.000 description 16
- 230000008569 process Effects 0.000 description 16
- 230000006870 function Effects 0.000 description 14
- 238000004458 analytical method Methods 0.000 description 9
- 230000008676 import Effects 0.000 description 7
- 230000006854 communication Effects 0.000 description 6
- 238000012790 confirmation Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 5
- 238000004891 communication Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 5
- 238000004904 shortening Methods 0.000 description 5
- 238000012795 verification Methods 0.000 description 5
- 238000011161 development Methods 0.000 description 3
- 230000018109 developmental process Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 241000723353 Chrysanthemum Species 0.000 description 2
- 235000007516 Chrysanthemum Nutrition 0.000 description 2
- 238000012938 design process Methods 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000005457 optimization Methods 0.000 description 2
- 238000010422 painting Methods 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 239000000872 buffer Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000000547 structure data Methods 0.000 description 1
- 230000001502 supplementing effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 238000010200 validation analysis Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/10—Geometric CAD
- G06F30/18—Network design, e.g. design based on topological or interconnect aspects of utility systems, piping, heating ventilation air conditioning [HVAC] or cabling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2115/00—Details relating to the type of the circuit
- G06F2115/12—Printed circuit boards [PCB] or multi-chip modules [MCM]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Evolutionary Computation (AREA)
- General Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本申请实施例提供了一种印制电路板的拓扑结构处理方法及装置,其中,该方法包括:获取指定PCB的电路原理图网表数据和一组PCB设计数据,其中,一组PCB设计数据包含与指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据;将电路原理图网表数据导入到一组PCB设计数据中,得到待处理设计数据,其中,电路原理图网表数据包含具有指定标识的待检查器件,指定标识用于标识待进行拓扑结构检查的器件;按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构。
Description
技术领域
本申请实施例涉及计算机领域,具体而言,涉及一种印制电路板的拓扑结构处理方法及装置。
背景技术
印制电路板(Printed Circuit Board,简称PCB)是用于连接和支持电子组件的基板,其实电子设备中不可或缺的组成部分,PCB的主要功能是为电子元件提供机械支撑,并确保它们之间的电气连接。相关技术中,在PCB设计过程中,Layout(布局或者设计)工程师需要在每个布局设计阶段中对网络拓扑进行多次检查并反复优化,才能确保最终PCB设计的正确性。
然而,上述印制电路板的拓扑结构处理方法,需要Layout工程师在每个布局设计阶段搭配电路原理图与设计需求对网络拓扑进行检查,人工检查的工作量大,工时很长。由此可见,相关技术中的印制电路板的拓扑结构处理方法,存在检查耗时长的问题。
发明内容
本申请实施例提供了一种印制电路板的拓扑结构处理方法及装置,以至少解决相关技术中的印制电路板的拓扑结构处理方法存在检查耗时长的问题。
根据本申请的一个实施例,提供了一种印制电路板的拓扑结构处理方法,包括:获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,其中,所述一组PCB设计数据包含与所述指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据;将所述电路原理图网表数据导入到所述一组PCB设计数据中,得到待处理设计数据,其中,所述电路原理图网表数据包含具有指定标识的待检查器件,所述指定标识用于标识待进行拓扑结构检查的器件;按照一组指定拓扑结构对所述待处理设计数据中与所述待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,所述一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构。
根据本申请的另一个实施例,提供了一种印制电路板的拓扑结构处理装置,包括:获取单元,用于获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,其中,所述一组PCB设计数据包含与所述指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据;导入单元,用于将所述电路原理图网表数据导入到所述一组PCB设计数据中,得到待处理设计数据,其中,所述电路原理图网表数据包含具有指定标识的待检查器件,所述指定标识用于标识待进行拓扑结构检查的器件;执行单元,用于按照一组指定拓扑结构对所述待处理设计数据中与所述待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,所述一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构。
根据本申请实施例的又一个方面,提供一种计算机程序产品或计算机程序,该计算机程序产品或计算机程序包括计算机指令,该计算机指令存储在计算机可读存储介质中。计算机设备的处理器从计算机可读存储介质读取该计算机指令,处理器执行该计算机指令,使得该计算机设备执行上述任一项方法实施例中的步骤。
根据本申请的又一个实施例,还提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。
根据本申请的又一个实施例,还提供了一种电子设备,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行上述任一项方法实施例中的步骤。
通过本申请,通过获取指定PCB的电路原理图网表数据和一组PCB设计数据,一组PCB设计数据包含与指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据,也就是,在当前PCB设计阶段所输出的PCB设计数据;将电路原理图网表数据导入到一组PCB设计数据中,电路原理图网表数据包含具有指定标识的待检查器件,由于通过指定标识来标识待进行拓扑结构检查的器件,得到的待处理设计数据包含了具有指定标识的待检查器件的PCB设计数据,因此,基于指定标识可以对待处理设计数据进行拓扑结构识别,可以识别到与该待检查器件对应的目标拓扑结构,通过上述方式,可以将电路原理图网表数据导入到不同PCB设计阶段的PCB设计数据,从而实现对待核查的拓扑结构模块的自动识别,识别到的拓扑结构可以辅助进行拓扑核查,或者,可以自动进行拓扑核查,可以实现减少人工检查工作量的目的,解决相关技术中的印制电路板的拓扑结构处理方法存在检查耗时长的问题,达到缩短拓扑核查耗时的技术效果。
附图说明
图1是本申请实施例的一种可选的终端设备的硬件结构框图。
图2是根据本申请实施例的一种可选的PCB拓扑设计的流程示意图。
图3是根据本申请实施例的一种可选的印制电路板的拓扑结构处理方法的流程示意图。
图4是根据本申请实施例的一种可选的指定标识的示意图。
图5是根据本申请实施例的一种可选的印制电路板的拓扑结构处理方法的示意图。
图6是根据本申请实施例的另一种可选的印制电路板的拓扑结构处理方法的示意图。
图7是根据本申请实施例的一种可选的拓扑结构的示意图。
图8是根据本申请实施例的另一种可选的拓扑结构的示意图。
图9是根据本申请实施例的又一种可选的拓扑结构的示意图。
图10是根据本申请实施例的又一种可选的拓扑结构的示意图;
图11是根据本申请实施例的另一种可选的印制电路板的拓扑结构处理方法的流程示意图。
图12是根据本申请实施例的又一种可选的服务器系统的结构框图。
图13是根据本申请实施例的一种可选的计算机系统的结构框图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本申请的实施例。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
本申请实施例中所提供的方法实施例可以在终端设备或者类似的运算装置中执行。以运行在终端设备上为例,图1是本申请实施例的一种可选的终端设备的硬件结构框图。如图1所示,终端设备可以包括一个或多个(图1中仅示出一个)处理器102(处理器102可以包括但不限于微处理器MCU或可编程逻辑器件FPGA等的处理装置)和用于存储数据的存储器104,其中,上述终端设备还可以包括用于通信功能的传输设备106以及输入输出设备108。本领域普通技术人员可以理解,图1所示的结构仅为示意,其并不对上述终端设备的结构造成限定。例如,终端设备还可包括比图1中所示更多或者更少的组件,或者具有与图1所示不同的配置。
存储器104可用于存储计算机程序,例如,应用软件的软件程序以及模块,如本申请实施例中的印制电路板的拓扑结构处理方法对应的计算机程序,处理器102通过运行存储在存储器104内的计算机程序,从而执行各种功能应用以及数据处理,即实现上述的方法。存储器104可包括高速随机存储器,还可包括非易失性存储器,如一个或者多个磁性存储装置、闪存、或者其他非易失性固态存储器。在一些实例中,存储器104可进一步包括相对于处理器102远程设置的存储器,这些远程存储器可以通过网络连接至终端设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
传输设备106用于经由一个网络接收或者发送数据。上述的网络具体实例可包括终端设备的通信供应方提供的无线网络。在一个实例中,传输设备106包括一个网络适配器(Network Interface Controller,简称为NIC),其可通过基站与其他网络设备相连从而可与互联网进行通讯。在一个实例中,传输设备106可以为射频(Radio Frequency,简称为RF)模块,其用于通过无线方式与互联网进行通讯。
上述终端设备可以是用于对PCB的网络拓扑进行检查的设备,对PCB的网络拓扑进行检查可以是在PCB设计过程中执行的。相关技术中,在PCB设计过程中,针对有拓扑需求的电路,Layout工程师需要先理解电路设计的功能与要求,然后在布局时,让器件摆放的位置尽量能符合电路拓扑,同时又能符合布线的要求,并在板端进行设计时设定规则,确保实际布线时能匹配拓扑需求的走线长度与间距等相关规则,在每个Layout设计阶段中,Layout工程师需要多次检查并反复优化,才能确保最终PCB设计的正确性。
拓扑检查是PCB设计完成时的一个关键检查步骤,有助于确保电路板的布局和布线符合设计要求,并且可以避免潜在的问题,增加产品质量的可靠度。相关技术中提供了很多的检查方式,以人工核查为例,Layout工程师完成PCB网络拓扑设计的流程图可以如图2所示,其中,PCB拓扑设计的流程可以包括以下步骤:
步骤1,前期准备资料收集,主要是对拓扑需求资料的收集,Layout工程师会选定网络群组,确定各岗位的拓扑需求清单(即,设计需求资料),根据各岗位的拓扑设计需求,研读设计需求与规范。硬件工程师(Hardware Engineer,HWE)进行PCB结构设计,确定拓扑结构,创建电路原理图,并导出Netlist(网表数据)提供给Layout工程师导入PCB Layout图。
这里,电子电路的电路拓扑是电路组件互连网络所采取的形式。部分电路会要求特定的组件摆放顺序与走线顺序,甚至有些走线还会有长度与阻抗的要求,这就是拓扑需求。
步骤2,规则设置。在规则设置步骤,开始确认拓扑种类与需求。在进行规则设置时,可以导入网表数据(即,Layout板端输入数据),进行设计规范设置。在规则设置时,通常会做topology(拓扑结构)设定(例如,组件摆放顺序与连接顺序),由于拓扑通常会伴随着走线阻抗(线宽/线距)与长度(线长)限制的需求,将这些限制进行规则设置,可以确保设计能符合需求。
这里,上述的拓扑种类可以包括以下至少之一:点到点拓扑结构,单一驱动器与接收器,简单的A点到B点的拓扑结构;菊花拓扑结构,用最短的线将所有缓冲器串接起来,设定起点与终点作连接,例如设定A、B、C和D中的A为起点,C为终点,由A接到B,B接到D,再由D接到C;星型拓扑结构,多点连接,控制驱动器到接收器的布线长度一致;远程簇型拓扑结构,菊花拓扑结构与星型拓扑结构延伸的拓扑结构,驱动器到交叉点的长度大于交叉点到接收端的距离,常应用于DDR(Double Data Rate Synchronous Dynamic Random AccessMemory,双倍速率同步动态随机存储器)等。
步骤3,布局。在PCB布局的步骤,Layout工程师会依照电路原理图,尽量将组件(即,拓扑需求器件)放置在能符合拓扑结构与走线限制的位置,这个步骤很关键的,同时也会对照器件在原理图的位置是否与拓扑需求一致,以通过布局设计降低后续调整设计的影响程度。
步骤4,布线。布线步骤是工作量较大的步骤,需要依照规则设置并对照拓扑需求走线,完成板端设计的所有走线,持续调整布局布线,优化设计到完成拓扑需求的网络走线,并进行丝印。
步骤5,PCB检查。PCB检查步骤是Layout工作的一个核心步骤,出图前,Layout工程师会进行所有项目的最终检查,包括结构检查、网络检查、多余线段多余贯孔/平衡铜等基本检查,DRC(Design Rule Check,设计规则检查)检查、丝印检查、制造信息检查,其中也有拓扑检查。这里,出图是指Layout工程师完成PCB Layout图后,将图转换成底片文件与相关数据文件给PCB厂商,这些档案也称为Gerberfiles。
在PCB检查之后,可以输出光绘,并进行光绘审查,然后进行PCB制板生产/打样资料,PCB工程EQ(Quality Engineer,质量工程师)确认,贴片资料输出,项目完成。
步骤6,报表制作。Layout工程是可以依据网络拓扑需求清单,进行数据汇整,完成报表。
在Layout拓扑设计的流程中,Layout工程师需要在规则设置、布局、布线、PCB检查这四个主要步骤中,依据拓扑需求清单反复进行拓扑检查,才能在最终设计中确认是否满足整个拓扑需求,人工检查的工作量大,工时很长,同时,由于是人工手动检查,则难免会出现遗漏等情况。
然而,对于上述人工核查的方法,存在以下问题:需要在Layout设计完成时才能作拓扑检查;无法对应Layout每个阶段的设计需求,进行网络拓扑模拟预测;无法自动导入网表、与电路原理图连动,需要依据″网络拓扑需求清单″选定要检查的网络。
相关技术中还提供了其他检查方式,例如,设计规则检查、仿真分析检查、使用第三方工具检查等。例如,通过选定要检查的网络群组,定义参考网络来获取拓扑结构的顺序,根据比对来判断网络的拓扑结构是否有误。然而,虽然可以使用拓扑检查工具进行拓扑结构检查,但还是需要一定比例的人工检查环节才能确保最终的PCB设计是符合拓扑需求的。然而,这些方法都是仅能进行局部的检查补助工具,还是以人工检查方式相对更可靠,但是拓扑检查需要搭配电路原理图与设计需求,各个环节都需要进行检查,所以人工检查的工作量大,工时很长,也很难避免疏漏的情况。
为了至少部分解决上述问题,通过获取PCB的电路原理图网表数据和一组与PCB所处的PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据,将电路原理图网表数据导入到PCB设计数据中,电路原理图网表数据包含具有指定标识的待检查器件,由于通过指定标识来标识待进行拓扑结构检查的器件,得到的待处理设计数据包含了具有指定标识的待检查器件的PCB设计数据,因此,基于指定标识可以对待处理设计数据进行拓扑结构识别,可以识别到与待检查器件对应的拓扑结构,通过上述方式,可以实现减少人工检查工作量的目的,从而缩短拓扑核查耗时。
在本实施例中提供了一种印制电路板的拓扑结构处理方法,图3是根据本申请实施例的一种可选的印制电路板的拓扑结构处理方法的流程示意图,如图3所示,该流程包括如下步骤:
步骤S302,获取指定PCB的电路原理图网表数据和一组PCB设计数据,其中,一组PCB设计数据包含与指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据;
步骤S304,将电路原理图网表数据导入到一组PCB设计数据中,得到待处理设计数据,其中,电路原理图网表数据包含具有指定标识的待检查器件,指定标识用于标识待进行拓扑结构检查的器件;
步骤S306,按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构。
本实施例中的印制电路板的拓扑结构处理方法可以是由前述终端设备执行的,该终端设备可以是Layout工程师的终端设备,其上可以运行有目标应用程序,该目标应用程序可以是用于进行拓扑结构识别,也可以用于进行拓扑结构检测,还可以用于执行其他操作。相关技术中已有多款PCB设计软件,Cadence作为应用广泛的一种PCB设计软件,不仅拥有强大的功能和多款相关软件做支撑,还提供了开放式的二次开发接口和较为完善的开发语言库,用户可根据自身的需要进行改良编写与开发。Skill程序语言是Cadence软件内置的一种基于C语言和LISP语言的高级程序设计语言,Cadence为Skill语言提供了丰富的交互式函数,研究Skill语言继而编写工具,投入相关的应用可以提高工作效率,缩短冗长的工作时程。为此,目标应用程序可以是基于Cadence+Skill的应用程序,对应地,本实施例中的印制电路板的拓扑结构处理方法可以是一种基于Cadence Skill自动评估与分析PCB拓扑结构的智能检测方法。这里,由终端设备执行的步骤可以是由目标应用程序执行的。
对于指定PCB,终端设备可以获取指定PCB的电路原理图网表数据和一组PCB设计数据,一组PCB设计数据包含与指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据,不同的PCB设计阶段对应的PCB设计数据的种类和数量不完全相同。
指定PCB的设计流程可以被划分为多个PCB设计阶段,可以包括但不限于以下阶段:收集拓扑需求资料的资料收集阶段,设置PCB规则的规则设置阶段,对指定PCB的PCB设计图中的器件进行布局的布局阶段,对PCB设计图进行布线的布线阶段,以及对PCB设计图进行检查的PCB检查阶段,还可以包含其他阶段,或者,与前述不完全相同的PCB设计阶段,本实施例中对此不做限定。
不同的PCB设计阶段,其所产出的PCB设计数据不同,因此,在处于不同的PCB设计阶段时,本阶段所产生的PCB设计数据或者本阶段所产生的PCB设计数据结合之前的一个或多个PCB设计阶段所产生的PCB设计数据可以作为与本PCB设计阶段对应的一组PCB设计数据。电路原理图网表数据与前述类似,其中对于具有需求的器件额外增加了指定标识,该指定标识用于标识待进行拓扑结构检查的器件,相应的,电路原理图网表数据中具有指定标识的器件为待检查器件。
例如,如图4所示,由硬件工程师在电路原理图设计时,将有拓扑需求的器件新增″Topo″关键字(指定标识的示例),后续Layout工程师在PCB设计时,通过AllegroSkill编写软件处理程序,就能实现在导入网表之后,自动透过关键词汇链接需求数据。
相应地,Skill程序放入到Skill菜单中,执行Skill程序就能够快速利用Auto PCBTopo IDM功能(对应于拓扑结构处理方法)在PCB布局设计中自动评估与分析PCB拓扑结构,使得Layout工程师在任何阶段都能快速高效地使用智能化的判断数据,随时给与完整PCB拓扑结构的数据反馈,提高Layout拓扑设计检测流程的时间效率。这里,只要提供拓扑需求器件与拓扑需求网络的列表,Auto PCB Topo IDM功能一样可以将PCB设计资料进行拓扑结构模组识别并提供列表报表以因应全方位的检测需求。
终端设备可以将电路原理图网表数据导入到一组PCB设计数据中,电路原理图网表数据所导入的可以是一组PCB设计数据中的全部或者部分,从而得到待处理设计数据,将电路原理图网表数据导入到一组PCB设计数据中可以通过目标应用程序的导入指令执行的,例如,透过Skill编程可以实现自动导入网表。
对于得到的待处理设计数据,可以按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别,通过比对该待检查器件与其他器件之间的连接关系,可以确定出一组指定拓扑结构中与该待检查器件对应的拓扑结构,从而得到目标拓扑结构。这里,得到的目标拓扑结构的拓扑结构信息可以包含待检查器件的器件信息、网络信息(目标拓扑结构中的其他拓扑器件的器件信息)、拓扑结构种类,还可以其他的相关信息,例如,长度限制要求等,本实施例中对此不做限定。
这里,目标拓扑结构可以由待检查器件以及其他拓扑器件所形成的拓扑结构,该拓扑结构的拓扑结构种类是一组指定拓扑结构对应的拓扑结构种类中的一种。得到的目标拓扑结构的拓扑结构信息可以直接进行输出,也可以通过拓扑结构列表的形式输出,拓扑结构列表中可以包括器件信息、网络信息、长度限制要求和拓扑结构种类等信息中的全部或者部分。此外,也可以针对目标拓扑结构进行拓扑核查,拓扑核查可以是基于设定的拓扑核查规则执行的,得到的核查结果可以与目标拓扑结构一起输出。
相关技术中,在Layout拓扑需求资料收集的流程里,大部分的规格可能都还没有确定下来,Layout工程师很难透过当下现有的数据资料来进行需求评估,将所有岗位的问题都涵盖分析与反馈。当Layout工程师收集好拓扑需求资料时,在有限的资料基础下,如何更快速的提供评估结果给各岗位判断与跟进,对项目时效就有重要作用。而鉴于PCBLayout设计的数据越来越巨量,通过专门检查拓扑的工具来补助人工检查工作的适用性也在逐渐降低。
此外,Layout工程师在网表数据输入后,在每个Layout阶段(即,PCB设计阶段)都需要一一识别网络拓扑需求清单来选定要检查的网络,以进行拓扑需求器件的布局定位。同时需要手动定义参考网络拓扑来对照检查网络,才能获取要检查清单网络的拓扑结构。而如果有拓扑设计需求的变更时,需要在每个Layout阶段再重新逐一反复动作检查来对齐拓扑需求数据资料,耗时长,且易出现遗漏。
在本实施例中,通过提供新形态的检查方法,能自动检查所有拓扑数据,快速对应各个Layout阶段的设计,不仅可以减少Layout工程师在反复对比判断中所花费的检查时间,也可以避免Layout工程师在繁杂的资料数据比对中遗漏检查的部分,Layout工程师可以将精力集中处理实际设计需求里较难实现的部分,聚焦在设计质量上,提早发现问题并解决问题,从而进行PCB设计的调整与优化处理。
通过上述步骤,获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,其中,一组PCB设计数据包含与指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据;将电路原理图网表数据导入到一组PCB设计数据中,得到待处理设计数据,其中,电路原理图网表数据包含具有指定标识的待检查器件,指定标识用于标识待进行拓扑结构检查的器件;按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构,解决了相关技术中的印制电路板的拓扑结构处理方法存在检查耗时长的问题,达到缩短拓扑核查耗时的技术效果,缩短拓扑核查耗时,提高了拓扑核查效率。
在一些示例性实施例中,在获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据之后,上述方法还包括:
S11,基于一组PCB设计数据进行PCB设计阶段识别,得到目标PCB设计阶段,其中,指定PCB的不同PCB设计阶段对应不同类型的PCB设计数据。
目标PCB设计阶段可以是由Layout工程师手动选择的。为了提高拓扑结构处理的自动化程度,同时提高处理的效率,考虑到指定PC B的不同PC B设计阶段对应不同类型的PCB设计数据,可以基于一组PCB设计数据进行PCB设计阶段识别,得到目标PCB设计阶段。
通过本实施例,基于获取到的PCB设计数据进行PCB设计阶段识别,可以提高拓扑结构处理的自动化程度,同时提高处理的效率。
在一些示例性实施例中,基于一组PCB设计数据进行PCB设计阶段识别,得到目标PCB设计阶段,包括:
S21,在从一组PCB设计数据中不包含完整的PCB规则设置数据、PCB布局位置数据和PCB布线层面长度数据的情况下,确定指定PCB所处的PCB设计阶段为资料收集阶段;
S22,在从一组PCB设计数据中包含完整的PCB规则设置数据、且不包含完整的PCB布局位置数据和PCB布线层面长度数据的情况下,确定指定PCB所处的PCB设计阶段为规则设置阶段;
S23,在从一组PCB设计数据中包含完整的PCB规则设置数据和PCB布局位置数据、且不包含完整的PCB布线层面长度数据的情况下,确定指定PCB所处的PCB设计阶段为布局阶段;
S24,在从一组PCB设计数据中包含完整的PCB规则设置数据、PCB布局位置数据和PCB布线层面长度数据的情况下,确定指定PCB所处的PCB设计阶段为布线阶段;
S25,在从一组PCB设计数据中包含完整的PCB规则设置数据、PCB布局位置数据和PCB布线层面长度数据、且包含出图底片数据的情况下,确定指定PCB所处的PCB设计阶段为PCB检查阶段。
在本实施例中,可以创建每个PCB设计阶段的识别规则,其中,资料收集阶段的识别规则为:PCB设计资料(即,PCB设计数据)中无完整PCB规则设置数据、PCB布局位置数据和PCB布线层面长度数据,规则设置阶段的识别规则为:PCB设计资料中有完整的PCB规则设置数据,无完整的PCB布局位置数据和PCB布线层面长度数据,布局阶段的识别规则为:PCB设计资料中有完整的PCB规则设置数据和PCB布局位置数据,无完整的PCB布线层面长度数据,布线阶段的识别规则为:PCB设计资料中有完整的PCB规则设置数据、PCB布局位置数据和PCB布线层面长度数据,PCB检查阶段的识别规则为:PCB设计资料中有完整的PCB规则设置数据、PCB布局位置数据、PCB布线层面长度数据以及出图底片,其中,出图底片数据是由PCB布局图转换成的底片数据。
对于不同的PCB设计阶段,还可以设置对应的检测动作,即,针对本PCB设计阶段所需要执行的操作。例如,对于资料收集阶段,其对应的检测动作可以是:自动将网表数据、Topo拓扑需求器件(具有指定标识的器件的示例)与网络(一组指定拓扑结构)进行拓扑结构模块识别,并条列出拓扑结构列表(即,拓扑结构列表);对于规则设置阶段,其对应的检测动作可以是:自动将PCB规则设置数据、网表数据、Topo拓扑需求器件与网络进行拓扑结构模块识别,并条列拓扑结构列表;对于布局阶段,其对应的检测动作可以是:自动将PCB布局位置数据、规则设置数据、网表数据、电路原理图页码数据、Topo拓扑需求器件与网络进行拓扑结构模块识别,并条列清单报表;对于布线阶段,其对应的检测动作可以是:自动将PCB布线层面长度数据、布局位置数据、规则设置数据、网表数据、电路原理图页码数据、Topo拓扑需求器件与网络进行拓扑结构模块识别,并条列拓扑结构列表;对于PCB检查阶段,其对应的检测动作可以是:自动将PCB布线层面长度数据、布局位置数据、电路原理图页码数据、规则设置数据、网表数据、Topo拓扑需求器件与网络进行拓扑结构模块识别,并条列拓扑结构列表。
对应地,如果一组PCB设计数据满足资料收集阶段的识别规则,则可以确定指定PCB所处的PCB设计阶段为资料收集阶段;如果一组PCB设计数据满足规则设置阶段的识别规则,则可以确定指定PCB所处的PCB设计阶段为规则设置阶段;如果一组PCB设计数据满足布局阶段的识别规则,则可以确定指定PCB所处的PCB设计阶段为布局阶段;如果一组PCB设计数据满足布线阶段的识别规则,则可以确定指定PCB所处的PCB设计阶段为布线阶段;如果一组PCB设计数据满足PCB检查阶段的识别规则,则可以确定指定PCB所处的PCB设计阶段为PCB检查阶段。
通过本实施例,通过设置不同PCB设计阶段的识别规则,并将一组PCB设计数据与不同PCB设计阶段的识别规则进行匹配,从而确定出当前的PCB设计阶段,可以提高PCB设计阶段识别的准确性和便捷性。
在一些示例性实施例中,输出识别到的目标拓扑结构的拓扑结构信息,包括:
S31,在目标PCB设计阶段为资料收集阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式进行输出;
S32,在目标PCB设计阶段为规则设置阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和目标长度数据一起进行输出,其中,目标长度数据为从PCB规则设置数据中截取的长度数据;
S33,在目标PCB设计阶段为布局阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和PCB布局位置数据一起进行输出;
S34,在目标PCB设计阶段为布线阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和PCB布线层面长度数据一起进行输出;
S35,在目标PCB设计阶段为PCB检查阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和出图底片数据一起进行输出。
对于不同的PCB设计阶段,还可以设置对应的输出方式,例如,对于资料收集阶段,其对应的输出方式可以是:将条列出的拓扑结构列表提供给硬件工程师,以加速确认拓扑需求资料是否正确;对于规则设置阶段,其对应的输出方式可以是:将条列出的拓扑结构列表提供给硬件工程师以加速确认PCB拓扑结构与规则设置数据是否正确,同时依据条列出的拓扑结构列表,截取规则设置的长度数据提供给布局阶段摆放器件时,预测器件位置;对于布局阶段,其对应的输出方式可以是:拓扑结构列表与PCB布局位置数据一同提供给硬件工程师,以加速确认PCB布局拓扑结构资料是否正确;对于布线阶段,其对应的输出方式可以是:拓扑结构列表与PCB布线层面长度位置资料一同提供给硬件工程师,以加速确认PCB走线拓扑结构资料是否正确;对于PCB检查阶段,其对应的输出方式可以是:拓扑结构列表与PCB最终设计资料一同提供给硬件工程师,以加速确认PCB拓扑设计资料是否正确。
相应的,如果目标PCB设计阶段为资料收集阶段,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式进行输出;如果目标PCB设计阶段为规则设置阶段,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和目标长度数据一起进行输出,目标长度数据为从PCB规则设置数据中截取的长度数据;如果目标PCB设计阶段为布局阶段,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和PCB布局位置数据一起进行输出;如果目标PCB设计阶段为布线阶段,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和PCB布线层面长度数据一起进行输出;如果目标PCB设计阶段为PCB检查阶段,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和出图底片数据一起进行输出。
通过本实施例,针对不同的PCB设计阶段输出不同的检测结果,可以加快硬件工程师执行后续操作的速度,提高PCB设计的效率。
在一些示例性实施例中,在按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别之后,上述方法还包括:
S41,对待处理设计数据中,识别到的目标拓扑结构中的一组拓扑器件所处的位置页码进行检测,得到与一组拓扑器件对应的位置页码信息,其中,目标拓扑结构的拓扑结构信息包含与一组拓扑器件对应的位置页码信息。
一个好的布局设计能够降低后续调整设计的影响大小,Layout工程师在布局时会落实器件摆位与电路原理图同步,原理图都会把器件相关的周围器件画在同一页,如图5所示。基于此,在本实施例中,可以对识别到的目标拓扑结构中的一组拓扑器件所处的位置页码进行检测,得到与一组拓扑器件对应的位置页码信息,得到的与一组拓扑器件对应的位置页码信息可以包含在目标拓扑结构的拓扑结构信息中。
例如,可以在通过Allegro Skill编写软件处理程序写入以下规则:原理图中器件相关的周围器件画在同一页中,作为上述程序的一种自我检测功能。
通过本实施例,通过识别拓扑结构中的拓扑器件对应的位置页码,并输出识别出的位置页码信息,可以提高拓扑检测的全面性。
在一些示例性实施例中,除了自动识别拓扑结构以外,还可以自动对识别到的拓扑结构进行拓扑核查。这里,考虑到一般拓扑检查主要是检查PCB布局布线的网络是否有符合线路拓扑结构,其次是检查连接关系的顺序与线长等是否符合要求,因此,通过设置不同类型的拓扑结构对应的连接关系的顺序、线长以及其他参数中的全部或者部分,可以实现自动化的拓扑检测。
在本实施例中,为指定PCB的不同拓扑结构类型设置有对应的拓扑结构检查规则,与一种拓扑结构类型对应的拓扑结构检查规则用于对拓扑结构中的拓扑器件以及拓扑器件的结构参数进行检查的参数(例如,接关系的顺序、线长等)。
对于目标拓扑结构,与目标拓扑结构对应的拓扑结构类型为目标拓扑结构类型,在按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别之后,上述方法还包括:
S51,使用与目标拓扑结构类型对应的目标拓扑结构检查规则对目标拓扑结构进行检查,得到目标拓扑结构的检查结果。
与目标拓扑结构类型对应的拓扑结构检查规则为目标拓扑结构检查规则,可以使用目标拓扑结构检查规则对目标拓扑结构进行检查,得到目标拓扑结构的检查结果,目标拓扑结构的检查结果可以用于指示拓扑结构核查是否通过,还可以指示其他的信息,例如,核查到的参数等,本实施例中对于核查结果的内容不做限定。
通过本实施例,通过设置不同拓扑结构类型对应的拓扑结构检查规则,并使用设置的拓扑结构检查规则对识别到的拓扑结构进行自动核查,可以提高拓扑核查的效率,缩短拓扑核查时间。
在一些示例性实施例中,获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,包括:
S61,从指定数据存储路径中读取出指定PCB的电路原理图网表数据和一组PCB设计数据。
在本实施例中,可以将PCB的电路原理图网表数据和PCB设计数据放入到指定数据存储路径中,从而可以直接从指定数据存储路径中读取出所需的数据。对应地,指定PCB的电路原理图网表数据和一组PCB设计数据可以是从该指定数据存储路径中读取出的。
这里,针对相关技术中需要依据网络拓扑需求清单选定要检查的网络的问题,通过如Skill编程、以及定义档案位置实现自动导入网表,将Netlist(网表数据)自动导入PCBLayout图并开始进行检查。
通过本实施例,通过指定数据存储路径,并从指定的数据存储路径中读取所需的数据,可以提高拓扑结构处理的便捷性。
下面结合可选示例对本实施例中的印制电路板的拓扑结构处理方法进行解释说明。在本可选示例中,目标应用程序为通过Allegro Skill编写的软件处理程序,指定标识为″Topo″关键字。
相关技术中,在PCB设计中,Layout工程师从电路原理图导入网表与接收拓扑设计需求后,需要手动定义拓扑结构,然后在每个步骤反复进行拓扑检查,耗费大量的时间逐一比对布局布线的设计,过程中还有各种数据对比时检查遗漏的风险问题。
对此,本可选示例中提供了一种依照拓扑设计需求的数据自动预估与分析PCB拓扑结构的智能检测方法,可以自动链接网表数据、网络拓扑需求清单、拓扑设计需求的数据作同步检测。在Cadence Layout设计中,通过Allegro Skill编写软件程序,建立拓扑结构模块资料数据库(即,上述指定拓扑结构的数据库),将资料库与关键关连性(例如,将有拓扑需求的器件新增″Topo″关键字与电路原理图页码数据,是电路原理图与网络拓扑需求的关键连结点,让数据与需求更明确)加以整合,深化成能自动进行资料识别的智能检测技术方案,即,Auto PCB Topo IDM功能。
在Auto PCB Topo IDM功能开启后,Allegro Skill编写软件程序会自动导入网表,然后将PCB设计资料与拓扑需求资料的数据进行比对,透过识别规则判断当前PCB设计资料的Layout阶段,以进一步提供应对的检测动作。其中,在资料收集阶段,基于拓扑需求资料确认检测动作,在规则设置阶段,基于规则设置与拓扑结构资料确认检测动作,预测长度提供给布局;在布局阶段,通过布局拓扑结构位置确认检测动作;在布线阶段,通过走线拓扑结构确认检测动作,在PCB检查阶段,通过进行PCB设计数据拓扑结构确认检测动作。
此外,还可以创建拓扑需求器件网络(拓扑需求器件网络的示意如图6所示)识别规则。为加强拓扑需求识别的能力,通过Allegro Skill编写软件处理程序,搭配拓扑结构模块数据资料库,建立相似网络名称的过滤规则,深化Skill识别网络名称的能力,让自动化流程能达到智能判断的水平。
上述拓扑结构模块数据资料库的建立方式为:导入典型结构模块数据(如图7、图8、图9和图10所示),可以搭配拓扑需求器件位置与拓扑需求网络的识别能力,实现网络拓扑的智能判断。
结合建立电路原理图页码与拓扑需求器件位置的识别规则,可以完成电路原理图网表数据、拓扑结构模块数据资料库、拓扑设计需求与板端数据(即,PCB设计数据)的连接,以支持Allegro Skill程序语言编写软件程序。而通过建立关键连接点与数据库,将网表数据进行获取、识别与分析拓扑,大大改进了相关技术中人工核查存在的问题,使得Layout工程师在每个Layout阶段中,能更直接的判断问题,能更加快速的进行设计调整。
如图11所示,本可选示例中的印制电路板的拓扑结构处理方法的流程可以包括:
步骤S1102,将电路原理图网表数据与Allegro BRD档案(即,PCB设计数据)放在同一个文件夹,打开Allegro BRD档案,选取Auto PCB Topo IDM功能,执行Skill程序。
将要输入的电路原理图网表数据放在与Allegro BRD档案同一个数据存储路径,可以使Allegro Skill在编写程序时,减少数据路径截取问题与简化繁杂流程,加速软件执行操作。
步骤S1104,自动将电路原理图网表数据导入Allegro BRD档案,并执行Layout阶段检测动作,网表与PCB板端设计资料的数据进行规则识别。
Allegro BRD档案自动导入电路原理图网表数据,透过Allegro Skill的编写加入识别数据与数据路径的自动输入程序。导入数据后,自动进行Layout阶段识别规则与当前PCB设计资料判别的检测动作。
步骤S1106,自动搜寻″Topo″关键词的器件,识别Topo拓扑需求器件网络,透过网络结构判断拓扑种类并汇总网络清单。
识别5种Layout阶段后,通过Allegro Skill编写软件处理程序,自动搜寻硬件工程师在电路原理图设计时,新增的″Topo″拓扑需求器件,结合拓扑结构模块数据资料库,识别网络结构自动判断拓扑种类,并将相关拓扑需求汇总到拓扑需求网络清单。
步骤S1108,除错提醒流程,若无需调整10秒钟后自动进入下一个步骤。提醒识别的Layout阶段与网络清单,并提供手动调整功能。同时也提供外部网络列表汇入功能,提供客制化需求。
这里,新增一个有10秒钟时间限制的除错提醒流程,使自动智能化的发明能保有传统手动调整的弹性,同时提供外部网络列表汇入的功能,使发明的客制化能力更全。
步骤S1110,提供即时预测数据流程,比对规则设置与资料库数据提供各个Layout阶段所需的预测数据。
透过Layout阶段与拓扑网络结构的判别结果,结合规则设置与拓扑结构模块资料库的数据,提供实时的预测数据,其中包含高亮拓扑电路所有器件,器件页码识别,长度预估数据,以帮助Layout工程师更快速有效的完成拓扑需求的相关工作。
步骤S1112,最终PCB设计资料完整检测流程,识别为PCB检查阶段后,Skill自动进行所有数据源的最终检测分析动作。
当Layout阶段判别结果为PCB检查阶段时,透过Allegro Skill编写,流程会自动针对所有数据源进行最终检测分析动作的处理程序,其中检测流程包括电路原理图网表数据、PCB板端设计数据、规则设置数据与拓扑结构模块数据库的数据源、然后进行″Topo″拓扑需求器件搜寻汇总、规则设置数据检测、拓扑结构模块数据资料库比对检测,拓扑器件位置页码识别检测等,将PCB最终设计数据进行完整的检测分析流程。
步骤S1114,依照最终检测分析的结果,快速提供PCB设计拓扑需求检查报告。
将PCB最终设计资料进行完整的检测分析流程后,透过Allegro Skill编写自动汇整分析资料的处理程序,提供PCB设计拓扑检测结果分析报告,将这些板端数据透过自动化智能化分析,更快速识别对比出我们需要的拓扑设计报告,能够让设计人员一目了然,提早发现问题、反馈问题、解决问题,作最快速地的优化处理与更新。
步骤S1116,运行Skill结束。
选取指定按钮,结束本功能,透过Allegro Skill编写Exit结束功能的处理程序。
通过上述Auto PCB Topo IDM功能,在PCB Layout设计中,自动评估与分析PCB拓扑结构的板端实时状态,使Layout工程师可以在任何阶段有效率地使用智能化判断的数据,能更精准设计拓扑需求的正确性,在设计中能随时整合数据与反馈拓扑结构状态,减少Layout工程师手动反复量测的时间,提高Layout工程师在提供板端数据时有更精准又有效率的反馈,同时也节省了与各岗位交互的数据资料对齐讨论的时间。
通过本可选示例,可以自动导入网表数据,提供设计预测,分析拓扑结构,快速地进行自动且智能的检测,提高了工作效率和反馈问题的准确度,有利于缩短设计时间、检查时间、讨论时间与更新时间,进而提高产品设计质量。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到根据上述实施例的方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本申请各个实施例所述的方法。
在本实施例中还提供了一种印制电路板的拓扑结构处理装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
图12是根据本申请实施例的印制电路板的拓扑结构处理装置的结构框图,如图12所示,该装置包括:
获取单元1202,用于获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,其中,一组PCB设计数据包含与指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据;
导入单元1204,用于将电路原理图网表数据导入到一组PCB设计数据中,得到待处理设计数据,其中,电路原理图网表数据包含具有指定标识的待检查器件,指定标识用于标识待进行拓扑结构检查的器件;
执行单元1206,用于按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构。
通过上述模块,获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,其中,一组PCB设计数据包含与指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据;将电路原理图网表数据导入到一组PCB设计数据中,得到待处理设计数据,其中,电路原理图网表数据包含具有指定标识的待检查器件,指定标识用于标识待进行拓扑结构检查的器件;按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构,解决了相关技术中的印制电路板的拓扑结构处理方法存在检查耗时长的问题,达到缩短拓扑核查耗时的技术效果,缩短拓扑核查耗时,提高了拓扑核查效率。
在一些示例性实施例中,上述装置还包括:识别单元,用于在获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据之后,基于一组PCB设计数据进行PCB设计阶段识别,得到目标PCB设计阶段,其中,指定PCB的不同PCB设计阶段对应不同类型的PCB设计数据。
在一些示例性实施例中,指定PCB的设计流程被划分收集拓扑需求资料的资料收集阶段、设置PCB规则的规则设置阶段、对指定PCB的PCB设计图中的器件进行布局的布局阶段、对PCB设计图进行布线的布线阶段、以及对PCB设计图进行检查的PCB检查阶段。识别单元包括:第一确定模块,用于在从一组PCB设计数据中不包含完整的PCB规则设置数据、PCB布局位置数据和PCB布线层面长度数据的情况下,确定指定PCB所处的PCB设计阶段为资料收集阶段;第二确定模块,用于在从一组PCB设计数据中包含完整的PCB规则设置数据、且不包含完整的PCB布局位置数据和PCB布线层面长度数据的情况下,确定指定PCB所处的PCB设计阶段为规则设置阶段;第三确定模块,用于在从一组PCB设计数据中包含完整的PCB规则设置数据和PCB布局位置数据、且不包含完整的PCB布线层面长度数据的情况下,确定指定PCB所处的PCB设计阶段为布局阶段;第四确定模块,用于在从一组PCB设计数据中包含完整的PCB规则设置数据、PCB布局位置数据和PCB布线层面长度数据的情况下,确定指定PCB所处的PCB设计阶段为布线阶段;第五确定模块,用于在从一组PCB设计数据中包含完整的PCB规则设置数据、PCB布局位置数据和PCB布线层面长度数据、且包含出图底片数据的情况下,确定指定PCB所处的PCB设计阶段为PCB检查阶段,其中,出图底片数据是由PCB布局图转换成的底片数据。
在一些示例性实施例中,指定单元包括:第一输出模块,用于在目标PCB设计阶段为资料收集阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式进行输出;第二输出模块,用于在目标PCB设计阶段为规则设置阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和目标长度数据一起进行输出,其中,目标长度数据为从PCB规则设置数据中截取的长度数据;第三输出模块,用于在目标PCB设计阶段为布局阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和PCB布局位置数据一起进行输出;第四输出模块,用于在目标PCB设计阶段为布线阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和PCB布线层面长度数据一起进行输出;第五输出模块,用于在目标PCB设计阶段为PCB检查阶段的情况下,将目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和出图底片数据一起进行输出。
在一些示例性实施例中,上述装置还包括:检测单元,用于在按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别之后,对待处理设计数据中,识别到的目标拓扑结构中的一组拓扑器件所处的位置页码进行检测,得到与一组拓扑器件对应的位置页码信息,其中,目标拓扑结构的拓扑结构信息包含与一组拓扑器件对应的位置页码信息。
在一些示例性实施例中,与目标拓扑结构对应的拓扑结构类型为目标拓扑结构类型,为指定PCB的不同拓扑结构类型设置有对应的拓扑结构检查规则,与一种拓扑结构类型对应的拓扑结构检查规则用于对拓扑结构中的拓扑器件以及拓扑器件的结构参数进行检查的参数。上述装置还包括:检查单元,用于在按照一组指定拓扑结构对待处理设计数据中与待检查器件对应的拓扑结构进行识别之后,使用与目标拓扑结构类型对应的目标拓扑结构检查规则对目标拓扑结构进行检查,得到目标拓扑结构的检查结果。
在一些示例性实施例中,获取单元包括:读取模块,用于从指定数据存储路径中读取出指定PCB的电路原理图网表数据和一组PCB设计数据。
需要说明的是,上述各个模块是可以通过软件或硬件来实现的,对于后者,可以通过以下方式实现,但不限于此:上述模块均位于同一处理器中;或者,上述各个模块以任意组合的形式分别位于不同的处理器中。
根据本申请的一个方面,提供了一种计算机程序产品,该计算机程序产品包括计算机程序/指令,该计算机程序/指令包含用于执行流程图所示的方法的程序代码。图13示意性地示出了用于实现本申请实施例的电子设备的计算机系统的结构框图。如图13所示,计算机系统1300包括CPU 1301,其可以根据存储在ROM 1302(Read-Only Memory,只读存储器)中的程序或者从存储部分1308加载到RAM 1303(Random Access Memory,随机访问存储器)中的程序而执行各种适当的动作和处理。在RAM1303中,还存储有系统操作所需的各种程序和数据。CPU 1301、ROM 1302以及RAM 1303通过总线1304彼此相连。I/O接口1305(Input/Output接口,输入/输出接口)也连接至总线1304。
以下部件连接至输入/输出接口1305:包括键盘、鼠标等的输入部分1306;包括诸如CRT(Cathode Ray Tube,阴极射线管)、LCD(Liquid Crystal Display,液晶显示器)等以及扬声器等的输出部分1307;包括硬盘等的存储部分1308;以及包括诸如局域网卡、调制解调器等的网络接口卡的通信部分13013。通信部分13013经由诸如因特网的网络执行通信处理。驱动器1310也根据需要连接至I/O接口1305。可拆卸介质1311,诸如磁盘、光盘、磁光盘、半导体存储器等等,根据需要安装在驱动器1310上,以便于从其上读出的计算机程序根据需要被安装入存储部分1308。
特别地,根据本申请的实施例,各个方法流程图中所描述的过程可以被实现为计算机软件程序。例如,本申请的实施例包括一种计算机程序产品,其包括承载在计算机可读介质上的计算机程序,该计算机程序包含用于执行流程图所示的方法的程序代码。在这样的实施例中,该计算机程序可以通过通信部分13013从网络上被下载和安装,和/或从可拆卸介质1311被安装。在该计算机程序被中央处理器1301执行时,执行本申请的系统中限定的各种功能。
需要说明的是,图13示出的电子设备的计算机系统1300仅是一个示例,不应对本申请实施例的功能和使用范围带来任何限制。
本申请实施例还提供了一种计算机可读存储介质,该计算机可读存储介质中存储有计算机程序,其中,该计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。
在一个示例性实施例中,上述计算机可读存储介质可以包括但不限于:U盘、ROM、RAM、移动硬盘、磁碟或者光盘等各种可以存储计算机程序的介质。
本申请的实施例还提供了一种电子设备,包括存储器和处理器,该存储器中存储有计算机程序,该处理器被设置为运行计算机程序以执行上述任一项方法实施例中的步骤。
在一个示例性实施例中,上述电子设备还可以包括传输设备以及输入输出设备,其中,该传输设备和上述处理器连接,该输入输出设备和上述处理器连接。
本实施例中的具体示例可以参考上述实施例及示例性实施方式中所描述的示例,本实施例在此不再赘述。
显然,本领域的技术人员应该明白,上述本申请的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本申请不限制于任何特定的硬件和软件结合。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (10)
1.一种印制电路板的拓扑结构处理方法,其特征在于,
包括:
获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,其中,所述一组PC B设计数据包含与所述指定PC B所处的目标PC B设计阶段对应的、待进行拓扑结构检查的PCB设计数据;
将所述电路原理图网表数据导入到所述一组PCB设计数据中,得到待处理设计数据,其中,所述电路原理图网表数据包含具有指定标识的待检查器件,所述指定标识用于标识待进行拓扑结构检查的器件;
按照一组指定拓扑结构对所述待处理设计数据中与所述待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,所述一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构。
2.根据权利要求1所述的方法,其特征在于,
在所述获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据之后,所述方法还包括:
基于所述一组PCB设计数据进行PCB设计阶段识别,得到所述目标PCB设计阶段,其中,所述指定PCB的不同PCB设计阶段对应不同类型的PCB设计数据。
3.根据权利要求2所述的方法,其特征在于,
所述指定PC B的设计流程被划分收集拓扑需求资料的资料收集阶段、设置PC B规则的规则设置阶段、对所述指定PCB的PCB设计图中的器件进行布局的布局阶段、对所述PCB设计图进行布线的布线阶段、以及对所述PC B设计图进行检查的PC B检查阶段;
所述基于所述一组PCB设计数据进行PCB设计阶段识别,得到所述目标PCB设计阶段,包括:
在从所述一组PCB设计数据中不包含完整的PC B规则设置数据、PC B布局位置数据和PC B布线层面长度数据的情况下,确定所述指定PC B所处的PC B设计阶段为所述资料收集阶段;
在从所述一组PC B设计数据中包含完整的所述PC B规则设置数据、且不包含完整的所述PC B布局位置数据和所述PC B布线层面长度数据的情况下,确定所述指定PC B所处的PCB设计阶段为所述规则设置阶段;
在从所述一组PC B设计数据中包含完整的所述PC B规则设置数据和所述PC B布局位置数据、且不包含完整的所述PC B布线层面长度数据的情况下,确定所述指定PC B所处的PCB设计阶段为所述布局阶段;
在从所述一组PCB设计数据中包含完整的所述PC B规则设置数据、所述PCB布局位置数据和所述PC B布线层面长度数据的情况下,确定所述指定PC B所处的PC B设计阶段为所述布线阶段;
在从所述一组PC B设计数据中包含完整的所述PC B规则设置数据、所述PC B布局位置数据和所述PCB布线层面长度数据、且包含出图底片数据的情况下,确定所述指定PCB所处的PCB设计阶段为所述PCB检查阶段,其中,所述出图底片数据是由所述PCB布局图转换成的底片数据。
4.根据权利要求3所述的方法,其特征在于,
所述输出识别到的目标拓扑结构的拓扑结构信息,包括:
在所述目标PC B设计阶段为所述资料收集阶段的情况下,将所述目标拓扑结构的拓扑结构信息以拓扑结构列表的方式进行输出;
在所述目标PCB设计阶段为所述规则设置阶段的情况下,将所述目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和目标长度数据一起进行输出,其中,所述目标长度数据为从所述PC B规则设置数据中截取的长度数据;
在所述目标PC B设计阶段为所述布局阶段的情况下,将所述目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和所述PC B布局位置数据一起进行输出;
在所述目标PC B设计阶段为所述布线阶段的情况下,将所述目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和所述PC B布线层面长度数据一起进行输出;
在所述目标PC B设计阶段为所述PC B检查阶段的情况下,将所述目标拓扑结构的拓扑结构信息以拓扑结构列表的方式和所述出图底片数据一起进行输出。
5.根据权利要求1所述的方法,其特征在于,
在所述按照一组指定拓扑结构对所述待处理设计数据中与所述待检查器件对应的拓扑结构进行识别之后,所述方法还包括:
对所述待处理设计数据中,识别到的所述目标拓扑结构中的一组拓扑器件所处的位置页码进行检测,得到与所述一组拓扑器件对应的位置页码信息,其中,所述目标拓扑结构的拓扑结构信息包含与所述一组拓扑器件对应的位置页码信息。
6.根据权利要求1所述的方法,其特征在于,
与所述目标拓扑结构对应的拓扑结构类型为目标拓扑结构类型,为所述指定PC B的不同拓扑结构类型设置有对应的拓扑结构检查规则,与一种拓扑结构类型对应的拓扑结构检查规则用于对拓扑结构中的拓扑器件以及拓扑器件的结构参数进行检查的参数;
在所述按照一组指定拓扑结构对所述待处理设计数据中与所述待检查器件对应的拓扑结构进行识别之后,所述方法还包括:
使用与所述目标拓扑结构类型对应的目标拓扑结构检查规则对所述目标拓扑结构进行检查,得到所述目标拓扑结构的检查结果。
7.根据权利要求1至6中任一项所述的方法,其特征在于,
所述获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,包括:
从指定数据存储路径中读取出所述指定PCB的所述电路原理图网表数据和所述一组PCB设计数据。
8.一种印制电路板的拓扑结构处理装置,其特征在于,
包括:
获取单元,用于获取指定印制电路板PCB的电路原理图网表数据和一组PCB设计数据,其中,所述一组PCB设计数据包含与所述指定PCB所处的目标PCB设计阶段对应的、待进行拓扑结构检查的PCB设计数据;
导入单元,用于将所述电路原理图网表数据导入到所述一组PC B设计数据中,得到待处理设计数据,其中,所述电路原理图网表数据包含具有指定标识的待检查器件,所述指定标识用于标识待进行拓扑结构检查的器件;
执行单元,用于按照一组指定拓扑结构对所述待处理设计数据中与所述待检查器件对应的拓扑结构进行识别,并输出识别到的目标拓扑结构的拓扑结构信息,其中,所述一组指定拓扑结构中的指定拓扑结构是与指定的拓扑结构类型对应的拓扑结构。
9.一种计算机可读存储介质,其特征在于,
所述计算机可读存储介质中存储有计算机程序,其中,所述计算机程序被处理器执行时实现权利要求1至7中任一项所述的方法的步骤。
10.一种电子设备,包括存储器、处理器以及存储在所述存储器上并可在所述处理器上运行的计算机程序,其特征在于,
所述处理器执行所述计算机程序时实现权利要求1至7中任一项所述的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410382883.0A CN118260895A (zh) | 2024-03-31 | 2024-03-31 | 印制电路板的拓扑结构处理方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410382883.0A CN118260895A (zh) | 2024-03-31 | 2024-03-31 | 印制电路板的拓扑结构处理方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN118260895A true CN118260895A (zh) | 2024-06-28 |
Family
ID=91604912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410382883.0A Pending CN118260895A (zh) | 2024-03-31 | 2024-03-31 | 印制电路板的拓扑结构处理方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN118260895A (zh) |
-
2024
- 2024-03-31 CN CN202410382883.0A patent/CN118260895A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112327808A (zh) | 一种汽车故障诊断方法、系统和汽车故障诊断仪 | |
US7143375B2 (en) | Logical equivalence verifying device, method and computer readable medium thereof | |
WO2011060655A1 (zh) | 软件业务功能覆盖率的统计方法及系统 | |
JPH08190587A (ja) | 業務プロセスのシミュレーションシステム | |
CN102567565B (zh) | 一种电缆参数的处理方法和系统 | |
CN106611084B (zh) | 集成电路的设计方法及装置 | |
CN112506757A (zh) | 自动测试方法、系统、计算机设备及其介质 | |
CN111624475B (zh) | 大规模集成电路的测试方法及系统 | |
CN111858959A (zh) | 组件关系图谱的生成方法、装置、计算机设备及存储介质 | |
KR20080001624A (ko) | 설계 검증 장치, 설계 검증 방법 및 cad 시스템 | |
CN109144848B (zh) | 一种Verilog HDL代码白盒测试辅助平台及其工作过程 | |
JPH08147344A (ja) | 論理回路設計用パス解析表示装置 | |
CN109241594A (zh) | T型拓扑结构线长检查方法、装置、设备及可读存储介质 | |
CN118260895A (zh) | 印制电路板的拓扑结构处理方法及装置 | |
CN101866373A (zh) | 用于电子设计自动化的执行监视器 | |
CN112765041B (zh) | 游戏自动化测试方法、装置及电子设备 | |
CN110941932B (zh) | 一种面向硬件逻辑设计的需求建模与验证方法 | |
CN115081389A (zh) | 一种印刷电路板走线检查方法、装置、设备、存储介质 | |
CN115098362A (zh) | 页面测试方法、装置、电子设备以及存储介质 | |
CN1841077B (zh) | 多个测试流的校准信息的汇编 | |
CN118503270B (zh) | 一种nl2sql数据集构建方法、装置、设备及介质 | |
CN117032835B (zh) | 一种场景化编排的造数装置及方法 | |
CN115758976B (zh) | Pdk中器件差异的比较方法、电子设备和计算机可读介质 | |
CN118504506A (zh) | 一种芯片时序路径可视化方法、设备及存储介质 | |
CN115841093A (zh) | 数据检测方法及装置、存储介质、电子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |