CN118034472B - 一种多按键复位电路 - Google Patents
一种多按键复位电路 Download PDFInfo
- Publication number
- CN118034472B CN118034472B CN202410442809.3A CN202410442809A CN118034472B CN 118034472 B CN118034472 B CN 118034472B CN 202410442809 A CN202410442809 A CN 202410442809A CN 118034472 B CN118034472 B CN 118034472B
- Authority
- CN
- China
- Prior art keywords
- resistor
- triode
- diode
- switch
- operational amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 34
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 34
- 239000010703 silicon Substances 0.000 claims abstract description 34
- 239000003990 capacitor Substances 0.000 claims description 10
- 230000009191 jumping Effects 0.000 claims description 6
- 238000005070 sampling Methods 0.000 description 7
- 244000208734 Pisonia aculeata Species 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
Landscapes
- Electronic Switches (AREA)
Abstract
本发明公开了一种多按键复位电路,包括第一开关、第二开关、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第一三极管、第二三极管、第一可控硅、第二可控硅、第三二极管、第四二极管,第一开关一端、第二开关一端、第二三极管集电极、第七电阻一端和电源连接,第一开关另一端和第三二极管阳极、第四二极管阳极连接,第二开关另一端和第一可控硅阳极、第二可控硅阳极连接,第二三极管基极和第四二极管阴极连接,第二三极管发射极和第四电阻一端、第二可控硅控制极连接,第二可控硅阴极和第三电阻一端连接。
Description
技术领域
本发明涉及电子电路技术领域,特别涉及一种多按键复位电路。
背景技术
公开号:CN105425927A公开了一种多按键复位电路及具有复位按键的电子产品,可以在所有的复位按键同时被按下时,执行复位操作,但由于通过两个按键按下升压的方式进行检测和输出,只能实现一种复位信号输出,并且按下后直接扫描进行复位操作,由于扫描的方式发送复位信号是不可逆的,无法进行撤回。
发明内容
针对上述技术问题,本发明的目的是提供一种多按键复位电路,包括第一开关SW1、第二开关SW2、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第一三极管Q1、第二三极管Q2、第一可控硅D1、第二可控硅D2、第三二极管D3、第四二极管D4,所述第一开关SW1一端、第二开关SW2一端、第二三极管Q2集电极、第七电阻R7一端和电源连接,第一开关SW1另一端和第三二极管D3阳极、第四二极管D4阳极连接,第二开关SW2另一端和第一可控硅D1阳极、第二可控硅D2阳极连接,第二三极管Q2基极和第四二极管D4阴极连接,第二三极管Q2发射极和第四电阻R4一端、第二可控硅D2控制极连接,第二可控硅D2阴极和第三电阻R3一端连接,第一可控硅D1阴极和第一电阻R1一端连接,第一可控硅D1控制极和第二电阻R2一端、第一三极管Q1集电极连接,第一三极管Q1基极和第六电阻R6一端、第三二极管D3阴极连接,第一三极管Q1发射极和第五电阻R5一端、第七电阻R7另一端连接,第一电阻R1另一端、第二电阻R2另一端、第三电阻R3另一端、第四电阻R4另一端、第五电阻R5另一端、第六电阻R6另一端和接地端连接。
进一步的,还包括第三连接端P3、第一运算放大器U1、第二运算放大器U2、第三锁存器U3、第三三极管Q3、第八电阻R8、第九电阻R9、第十二电阻R12、第十四电阻R14,所述第三连接端P3一端和第三锁存器U3第十一引脚跳接,第十四电阻R14一端和第三锁存器U3第十一引脚连接,第三锁存器U3第十八引脚和第一可控硅D1阴极连接,第三锁存器U3第七引脚和第二可控硅D2阴极连接,第三连接端P3另一端和第十二电阻R12一端、第三三极管Q3发射极连接,第三三极管Q3基极和第二运算放大器U2输出端连接,第三三极管Q3集电极和第一运算放大器U1输出端连接,第一运算放大器U1同相端和第一开关SW1另一端连接,第一运算放大器U1反相端和第八电阻R8一端、第九电阻R9一端、第二运算放大器U2反相端连接,第二运算放大器U2同相端和第二开关SW2另一端连接,第九电阻R9另一端和电源连接,第十四电阻R14另一端和接地端连接。
进一步的,还包括第三开关SW3、第一电容C1、第四运算放大器U4、第十电阻R10、第十五电阻R15、第十六电阻R16、第十七电阻R17、第五二极管D5、第六二极管D6、第七二极管D7、第四MOS管Q4、第五三极管Q5、第六三极管Q6、第七三极管Q7,所述第三开关SW3一端和电源连接,第三开关SW3另一端和第一电容C1一端、第十五电阻R15一端、第五二极管D5阳极、第七二极管D7阳极连接,第七二极管D7阴极和第三锁存器U3第十一引脚连接,第五二极管D5阴极和第六二极管D6阴极、第七三极管Q7基极连接,第七三极管Q7发射极和第四MOS管Q4栅极连接,第七三极管Q7集电极和电源连接,第四MOS管Q4漏极和第五三极管Q5集电极、第六三极管Q6集电极连接,第五三极管Q5基极和第三锁存器U3第六引脚连接,第五三极管Q5发射极和第十六电阻R16一端连接,第六三极管Q6基极和第三锁存器U3第十九引脚连接,第六三极管Q6发射极和第十七电阻R17一端连接,第六二极管D6阳极和第四运算放大器U4同相端、第十电阻R10一端、第十二电阻R12另一端连接,第四运算放大器U4反相端和第八电阻R8另一端连接,第四运算放大器U4输出端和第三锁存器U3第十一引脚连接,第十电阻R10另一端、第十五电阻R15另一端、第十六电阻R16另一端、第十七电阻R17另一端、第一电容C1另一端接地端连接。
进一步的,还包括第一连接端P1、第二连接端P2,所述第一连接端P1和第五三极管Q5发射极或第一可控硅D1阴极跳接,第二连接端P2和第六三极管Q6发射极或第二可控硅D2阴极跳接。
进一步的,还包括第十八电阻R18、第十九电阻R19,所述第十八电阻R18一端和电源连接,第十八电阻R18另一端和第十九电阻R19一端、第四MOS管Q4源极连接,第十九电阻R19另一端和接地端连接。
进一步的,还包括第十三电阻R13,所述第十三电阻R13一端和第四运算放大器U4反相端连接,第十三电阻R13另一端和接地端连接。
进一步的,还包括第十一电阻R11,所述第十一电阻R11一端和第三锁存器U3第一引脚连接,第十一电阻R11另一端和接地端连接。
本发明与现有技术相比的有益效果是:
可以对双按键提供两个复位模式信号输出,可以不对输出的信号进行周期扫描,并且无周期扫描时不需要额外按键对采样进行辅助,同时复位信号撤回功能。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的电路结构图。
图2和图3为本发明提供跳接电路示意图。
具体实施方式
为了使本发明的目的及优点更加清楚明白,以下结合实施例对本发明进行具体说明,应当理解,以下文字仅仅用以描述本发明的一种或几种具体的实施方式,并不对本发明具体请求的保护范围进行严格限定。
本发明公开了一种多按键复位电路,包括第一开关SW1、第二开关SW2、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第一三极管Q1、第二三极管Q2、第一可控硅D1、第二可控硅D2、第三二极管D3、第四二极管D4,所述第一开关SW1一端、第二开关SW2一端、第二三极管Q2集电极、第七电阻R7一端和电源连接,第一开关SW1另一端和第三二极管D3阳极、第四二极管D4阳极连接,第二开关SW2另一端和第一可控硅D1阳极、第二可控硅D2阳极连接,第二三极管Q2基极和第四二极管D4阴极连接,第二三极管Q2发射极和第四电阻R4一端、第二可控硅D2控制极连接,第二可控硅D2阴极和第三电阻R3一端连接,第一可控硅D1阴极和第一电阻R1一端连接,第一可控硅D1控制极和第二电阻R2一端、第一三极管Q1集电极连接,第一三极管Q1基极和第六电阻R6一端、第三二极管D3阴极连接,第一三极管Q1发射极和第五电阻R5一端、第七电阻R7另一端连接,第一电阻R1另一端、第二电阻R2另一端、第三电阻R3另一端、第四电阻R4另一端、第五电阻R5另一端、第六电阻R6另一端和接地端连接。
具体地,还包括第三连接端P3、第一运算放大器U1、第二运算放大器U2、第三锁存器U3、第三三极管Q3、第八电阻R8、第九电阻R9、第十二电阻R12、第十四电阻R14,所述第三连接端P3一端和第三锁存器U3第十一引脚跳接,第十四电阻R14一端和第三锁存器U3第十一引脚连接,第三锁存器U3第十八引脚和第一可控硅D1阴极连接,第三锁存器U3第七引脚和第二可控硅D2阴极连接,第三连接端P3另一端和第十二电阻R12一端、第三三极管Q3发射极连接,第三三极管Q3基极和第二运算放大器U2输出端连接,第三三极管Q3集电极和第一运算放大器U1输出端连接,第一运算放大器U1同相端和第一开关SW1另一端连接,第一运算放大器U1反相端和第八电阻R8一端、第九电阻R9一端、第二运算放大器U2反相端连接,第二运算放大器U2同相端和第二开关SW2另一端连接,第九电阻R9另一端和电源连接,第十四电阻R14另一端和接地端连接。
具体地,还包括第三开关SW3、第一电容C1、第四运算放大器U4、第十电阻R10、第十五电阻R15、第十六电阻R16、第十七电阻R17、第五二极管D5、第六二极管D6、第七二极管D7、第四MOS管Q4、第五三极管Q5、第六三极管Q6、第七三极管Q7,所述第三开关SW3一端和电源连接,第三开关SW3另一端和第一电容C1一端、第十五电阻R15一端、第五二极管D5阳极、第七二极管D7阳极连接,第七二极管D7阴极和第三锁存器U3第十一引脚连接,第五二极管D5阴极和第六二极管D6阴极、第七三极管Q7基极连接,第七三极管Q7发射极和第四MOS管Q4栅极连接,第七三极管Q7集电极和电源连接,第四MOS管Q4漏极和第五三极管Q5集电极、第六三极管Q6集电极连接,第五三极管Q5基极和第三锁存器U3第六引脚连接,第五三极管Q5发射极和第十六电阻R16一端连接,第六三极管Q6基极和第三锁存器U3第十九引脚连接,第六三极管Q6发射极和第十七电阻R17一端连接,第六二极管D6阳极和第四运算放大器U4同相端、第十电阻R10一端、第十二电阻R12另一端连接,第四运算放大器U4反相端和第八电阻R8另一端连接,第四运算放大器U4输出端和第三锁存器U3第十一引脚连接,第十电阻R10另一端、第十五电阻R15另一端、第十六电阻R16另一端、第十七电阻R17另一端、第一电容C1另一端接地端连接。
具体地,还包括第一连接端P1、第二连接端P2,所述第一连接端P1和第五三极管Q5发射极或第一可控硅D1阴极跳接,第二连接端P2和第六三极管Q6发射极或第二可控硅D2阴极跳接。
具体地,还包括第十八电阻R18、第十九电阻R19,所述第十八电阻R18一端和电源连接,第十八电阻R18另一端和第十九电阻R19一端、第四MOS管Q4源极连接,第十九电阻R19另一端和接地端连接。
具体地,还包括第十三电阻R13,所述第十三电阻R13一端和第四运算放大器U4反相端连接,第十三电阻R13另一端和接地端连接。
具体地,还包括第十一电阻R11,所述第十一电阻R11一端和第三锁存器U3第一引脚连接,第十一电阻R11另一端和接地端连接。
考虑到两个按键按下后均具备输出,如需要两个复位模式的独立信号,需要双按键的两个复位模式在全部按下后进行区分,因此,先通过第一开关SW1和第二开关SW2按下的先后顺序作为两个复位模式的区分,若第一开关SW1先按下时,第一开关SW1电源信号一路经第三二极管D3反馈到第一三极管Q1,第一三极管Q1截止,另一路经第四二极管D4反馈到第二三极管Q2,第二三极管Q2导通,信号反馈到第二可控硅D2控制极,当第二开关SW2按下后,第二可控硅D2导通经第三电阻R3回路,若第二开关SW2先按下时,第七电阻R7端电源信号经第一三极管Q1、第六电阻R6回路,第一三极管Q1导通信号反馈到第一可控硅D1控制极,第二三极管Q2处于截止状态,此时第二开关SW2电源信号经第一可控硅D1导通经第一电阻R1回路,当第一开关SW1导通后,信号经第四二极管D4反馈到第二三极管Q2,第二可控硅D2导通,也就是说,若第一开关SW1为先则在第二开关SW2按下后,第三电阻R3和第二可控硅D2连接端存在端电压,而第一电阻R1和第一可控硅D1连接不存在端电压,若第二开关SW2为先则在第一开关SW1按下后,第一电阻R1和第一可控硅D1连接端以及第二可控硅D2和第三电阻R3连接端均存在端电压,防止按键全部按下后一致,区分两个模式下不同按键组合输出的信号。
考虑到区分后需要对第一电阻R1和第三电阻R3进行实时扫描,增加功耗,而采样需要额外设置按键进行,因此通过第一运算放大器U1和第二运算放大器U2分别采样第一开关SW1和第二开关SW2电压,信号经第三三极管Q3、第十二电阻R12回路并反馈到第三连接端P3,第三连接端P3另一端则跳接在第三锁存器U3的十一引脚,当第一运算放大器U1和第二运算放大器U2均输出时,第三三极管Q3导通时第三锁存器U3采样第三电阻R3和第一电阻R1,随后经输出端反馈到主控芯片,而第九电阻R9和第八电阻R8用于设置第一运算放大器U1和第二运算放大器U2参考电压,此方案中不连接第十三电阻R13,直接与回路,第十二电阻R12也直接进行回路,以此去除多余的采样按键。
考虑到模式选择后,不能根据需要进行撤回,因此先去除第三连接端P3与第十四电阻R14的跳接,并且,第十二电阻R12和第十电阻R10连接进行分压作为第四运算放大器U4同相端信号输入,而第十三电阻R13则与第八电阻R8进行二次分压作为第四运算放大器U4反相端参考信号,当第三三极管Q3导通时,第四运算放大器U4输出信号到第三锁存器U3,第三锁存器U3采样,同时信号也经第六二极管D6反馈到第七三极管Q7,第四MOS管Q4截止,第五三极管Q5和第十六电阻R16连接端以及第六三极管Q6和第十七电阻R17连接端无输出,当第三三极管Q3截止后,若无撤回则第五三极管Q5和第六三极管Q6输出第三锁存器U3采样信号,若撤回时,第三开关SW3按下,信号一路反馈到第一电容C1储能,一路经第七二极管D7反馈到第三锁存器U3的十一引脚,一路经第五二极管D5反馈到第七三极管Q7,第七三极管Q7导通,第四MOS管Q4截止,当第一开关SW1和第二开关SW2全部松开后,第一电容C1经第五二极管D5、第七三极管Q7反馈到第四MOS管Q4,另一路经第七二极管D7反馈到第三锁存器U3,第三锁存器U3再次采样第三电阻R3和第一电阻R1端电压信号,当第四MOS管Q4因第一电容C1端电压处于第五二极管D5门限之下后,第四MOS管Q4导通,第五三极管Q5和第六三极管Q6恢复,此时第三锁存器U3因再次采样覆盖之前采样,以此先将第一开关SW1和第二开关SW2全部按下后作为前置采样,让第三开关SW3可对前置采样进行撤回。
第一连接端P1作为跳脚,其一端与第五三极管Q5发射极或第一可控硅D1阴极跳接,第二连接端P2则与第六三极管Q6发射极或第二可控硅D2阴极跳接,另一端和芯片连接,在不进行撤回和采样时通过跳接让第一可控硅D1和第二可控硅D2直接进行反馈到第一连接端P1和第二连接端P2,第一连接端P1和第二连接端P2在分别和选通芯片的AB输入端连接,例74LS139,A和B连接后5引脚和7引脚或6引脚和7引脚输出两个复位模式信号,选通芯片附图未示出,需要撤回和采样时,通过第五三极管Q5和第六三极管Q6反馈到第一连接端P1和第二连接端P2,完成两种复位信号的输出选择。第十八电阻R18和第十九电阻R19用于第四MOS管Q4栅极输入时具备较高的负压差,也可直接采用电源提供了,第十一电阻R11用于无禁用功能时回路。
对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。不应将权利要求中的任何标记视为限制所涉及的权利要求。
Claims (7)
1.一种多按键复位电路,其特征在于,包括第一开关、第二开关、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第一三极管、第二三极管、第一可控硅、第二可控硅、第三二极管、第四二极管,所述第一开关一端、第二开关一端、第二三极管集电极、第七电阻一端和电源连接,第一开关另一端和第三二极管阳极、第四二极管阳极连接,第二开关另一端和第一可控硅阳极、第二可控硅阳极连接,第二三极管基极和第四二极管阴极连接,第二三极管发射极和第四电阻一端、第二可控硅控制极连接,第二可控硅阴极和第三电阻一端连接,第一可控硅阴极和第一电阻一端连接,第一可控硅控制极和第二电阻一端、第一三极管集电极连接,第一三极管基极和第六电阻一端、第三二极管阴极连接,第一三极管发射极和第五电阻一端、第七电阻另一端连接,第一电阻另一端、第二电阻另一端、第三电阻另一端、第四电阻另一端、第五电阻另一端、第六电阻另一端和接地端连接。
2.根据权利要求1所述的多按键复位电路,其特征在于,还包括第三连接端、第一运算放大器、第二运算放大器、第三锁存器、第三三极管、第八电阻、第九电阻、第十二电阻、第十四电阻,所述第三连接端一端和第三锁存器第十一引脚跳接,第十四电阻一端和第三锁存器第十一引脚连接,第三锁存器第十八引脚和第一可控硅阴极连接,第三锁存器第七引脚和第二可控硅阴极连接,第三连接端另一端和第十二电阻一端、第三三极管发射极连接,第三三极管基极和第二运算放大器输出端连接,第三三极管集电极和第一运算放大器输出端连接,第一运算放大器同相端和第一开关另一端连接,第一运算放大器反相端和第八电阻一端、第九电阻一端、第二运算放大器反相端连接,第二运算放大器同相端和第二开关另一端连接,第九电阻另一端和电源连接,第十四电阻另一端和接地端连接。
3.根据权利要求2所述的多按键复位电路,其特征在于,还包括第三开关、第一电容、第四运算放大器、第十电阻、第十五电阻、第十六电阻、第十七电阻、第五二极管、第六二极管、第七二极管、第四MOS管、第五三极管、第六三极管、第七三极管,所述第三开关一端和电源连接,第三开关另一端和第一电容一端、第十五电阻一端、第五二极管阳极、第七二极管阳极连接,第七二极管阴极和第三锁存器第十一引脚连接,第五二极管阴极和第六二极管阴极、第七三极管基极连接,第七三极管发射极和第四MOS管栅极连接,第七三极管集电极和电源连接,第四MOS管漏极和第五三极管集电极、第六三极管集电极连接,第五三极管基极和第三锁存器第六引脚连接,第五三极管发射极和第十六电阻一端连接,第六三极管基极和第三锁存器第十九引脚连接,第六三极管发射极和第十七电阻一端连接,第六二极管阳极和第四运算放大器同相端、第十电阻一端、第十二电阻另一端连接,第四运算放大器反相端和第八电阻另一端连接,第四运算放大器输出端和第三锁存器第十一引脚连接,第十电阻另一端、第十五电阻另一端、第十六电阻另一端、第十七电阻另一端、第一电容另一端接地端连接。
4.根据权利要求3所述的多按键复位电路,其特征在于,还包括第一连接端、第二连接端,所述第一连接端和第五三极管发射极或第一可控硅阴极跳接,第二连接端和第六三极管发射极或第二可控硅阴极跳接。
5.根据权利要求3所述的多按键复位电路,其特征在于,还包括第十八电阻、第十九电阻,所述第十八电阻一端和电源连接,第十八电阻另一端和第十九电阻一端、第四MOS管源极连接,第十九电阻另一端和接地端连接。
6.根据权利要求3所述的多按键复位电路,其特征在于,还包括第十三电阻,所述第十三电阻一端和第四运算放大器反相端连接,第十三电阻另一端和接地端连接。
7.根据权利要求2所述的多按键复位电路,其特征在于,还包括第十一电阻,所述第十一电阻一端和第三锁存器第一引脚连接,第十一电阻另一端和接地端连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410442809.3A CN118034472B (zh) | 2024-04-12 | 2024-04-12 | 一种多按键复位电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410442809.3A CN118034472B (zh) | 2024-04-12 | 2024-04-12 | 一种多按键复位电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN118034472A CN118034472A (zh) | 2024-05-14 |
CN118034472B true CN118034472B (zh) | 2024-06-21 |
Family
ID=90993676
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410442809.3A Active CN118034472B (zh) | 2024-04-12 | 2024-04-12 | 一种多按键复位电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN118034472B (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105425927A (zh) * | 2015-12-29 | 2016-03-23 | 青岛歌尔声学科技有限公司 | 多按键复位电路及具有复位按键的电子产品 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2121048U (zh) * | 1992-05-30 | 1992-11-04 | 北方交通大学 | 保龄球微机自动控制装置 |
-
2024
- 2024-04-12 CN CN202410442809.3A patent/CN118034472B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105425927A (zh) * | 2015-12-29 | 2016-03-23 | 青岛歌尔声学科技有限公司 | 多按键复位电路及具有复位按键的电子产品 |
Non-Patent Citations (1)
Title |
---|
磁选机激磁高频开关电源技术原理与应用;李建中 等;《中国钨业》;20101226;第25卷(第06期);第42-45页 * |
Also Published As
Publication number | Publication date |
---|---|
CN118034472A (zh) | 2024-05-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN118034472B (zh) | 一种多按键复位电路 | |
CN117112335B (zh) | 一种用于显卡连接的提示电路 | |
CN116799748B (zh) | 一种像增强器夜视全彩光照度自动保护电路 | |
CN216720891U (zh) | 高边驱动电路及具有其的控制器 | |
CN117060694A (zh) | 一种便携式电源控制电路 | |
CN205847223U (zh) | 一种具备硬件强制关机功能的单键软开关机电路 | |
CN218995629U (zh) | 一种芯片漏电检测电路 | |
CN105897240A (zh) | 一种具备硬件强制关机功能的单键软开关机电路 | |
CN204859144U (zh) | 一种自锁开关电路 | |
CN213027985U (zh) | 一种一键开关机电路 | |
CN217085556U (zh) | 一种开关机控制电路及使用其的电子设备 | |
CN115951603A (zh) | 一种mcu主控芯片电路板 | |
CN117879598B (zh) | 一种基于运算放大器的信号采集电路 | |
CN109491675B (zh) | 一种烧录系统及烧录方法 | |
CN205123700U (zh) | 一种负载自动启动开关电路及点火电路 | |
CN219067863U (zh) | 按键控制断电保护电路 | |
CN113054967A (zh) | 开关机的控制电路及方法 | |
CN212208207U (zh) | 一种开关机控制电路 | |
CN216530538U (zh) | 一种带自锁复位功能的保护电路 | |
CN117879598A (zh) | 一种基于运算放大器的信号采集电路 | |
CN216356664U (zh) | 一种延时电平转换电路及电子设备 | |
CN212846768U (zh) | 一种基于ch340的纯硬件冷启动电路 | |
CN221061507U (zh) | 美容仪 | |
CN214337781U (zh) | 一种控制电路 | |
CN117318271B (zh) | 一种低压降双电源供电电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant |