CN117877441B - 显示装置和显示装置的驱动方法 - Google Patents

显示装置和显示装置的驱动方法 Download PDF

Info

Publication number
CN117877441B
CN117877441B CN202410280929.8A CN202410280929A CN117877441B CN 117877441 B CN117877441 B CN 117877441B CN 202410280929 A CN202410280929 A CN 202410280929A CN 117877441 B CN117877441 B CN 117877441B
Authority
CN
China
Prior art keywords
driving circuit
pixel unit
switch
display
black
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202410280929.8A
Other languages
English (en)
Other versions
CN117877441A (zh
Inventor
张嘉羲
袁海江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202410280929.8A priority Critical patent/CN117877441B/zh
Publication of CN117877441A publication Critical patent/CN117877441A/zh
Application granted granted Critical
Publication of CN117877441B publication Critical patent/CN117877441B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供了一种显示装置和显示装置的驱动方法。本申请将每个第一像素单元的发光颜色与第二像素单元的发光颜色设置为不同,且使第二像素单元发白光,通过在插黑模式下使第一像素单元显示黑画面,第二像素单元显示正常画面,从而提升插黑显示时画面的整体亮度。

Description

显示装置和显示装置的驱动方法
技术领域
本申请涉及显示技术领域,特别是涉及一种显示装置和显示装置的驱动方法。
背景技术
就目前行业发展趋势,对面板的刷新率要求越来越高,从最开始的60Hz到后来的120Hz、240Hz和480Hz,但对应液晶面板来说,在高频刷新率下液晶反应不及时,会造成严重的拖影现象。为了解决这一异常,自插黑技术运营而生,即在逐帧扫描驱动之后的同时插入黑色画面,使人眼无法捕捉到拖影现象,达到更好的高刷新率视觉效果。
但在插黑的同时,会无法避免的造成亮度降低。
发明内容
本申请主要解决的技术问题是提供一种显示装置和显示装置的驱动方法,解决现有技术中插黑时显示面板亮度低的问题。
为了解决上述技术问题,本申请提供的第一个技术方案为:提供一种显示装置,其中,包括:
阵列排布的多个重复单元,每个重复单元包括多个第一像素单元和一个第二像素单元,每个第一像素单元的发光颜色与第二像素单元的发光颜色不同;其中,第二像素单元发白光;每个像素单元均包括显示开关和插黑开关;
栅极驱动电路,与每一像素单元中的显示开关耦接并控制显示开关的开启与关闭;
插黑驱动电路,与每一像素单元中的插黑开关耦接并控制插黑开关的开启与关闭;
显示装置包括正常显示模式和插黑显示模式,在插黑显示模式下,第一像素单元显示黑画面,第二像素单元显示正常画面。
其中,栅极驱动电路为至少一个;
当第一像素单元中的显示开关与第二像素单元中的显示开关耦接相同的栅极驱动电路时,第一像素单元中的显示开关的导电类型与第二像素单元中的显示开关的导电类型相反;
当第一像素单元中的显示开关与第二像素单元中的显示开关分别耦接不同的栅极驱动电路时,第一像素单元中的显示开关的导电类型与第二像素单元中的显示开关的导电类型相同或相反。
其中,栅极驱动电路为两个,分别定义为第一栅极驱动电路和第二栅极驱动电路,显示装置包括显示区和设置于显示区侧边的边框区;栅极驱动电路设置于边框区;显示装置还包括源极驱动电路,源极驱动电路与栅极驱动电路分别位于显示区不同侧的边框区。
其中,第一栅极驱动电路与每一第一像素单元中的显示开关耦接并控制显示开关的开启与关闭,第二栅极驱动电路与每一第二像素单元中的显示开关耦接并控制显示开关的开启与关闭。
其中,
第一栅极驱动电路和第二栅极驱动电路分别位于显示相对两侧的边框区,插黑驱动电路与源极驱动电路分别位于显示区相对两侧的边框区;
或,
第二栅极驱动电路还与每一像素单元中的插黑开关耦接并控制插黑开关的开启与关闭,以使得第二栅极驱动电路还作为插黑驱动电路使用;第一栅极驱动电路与第二栅极驱动电路分别位于显示区相对两侧的边框区;
或,
第二栅极驱动电路还与每一像素单元中的插黑开关耦接并控制插黑开关的开启与关闭,以使得第二栅极驱动电路还作为插黑驱动电路使用;第二栅极驱动电路与源极驱动电路分别位于显示区相对两侧的边框区。
其中,第一栅极驱动电路与第一像素单元中的显示开关耦接并控制显示开关的开启与关闭;第二栅极驱动电路与第一像素单元中的显示开关耦接并控制显示开关的开启与关闭;第一栅极驱动电路和第二栅极驱动电路分别位于显示区相对两侧的边框区,插黑驱动电路与源极驱动电路分别位于显示区相对两侧的边框区;其中,第一栅极驱动电路的帧起始信号的驱动时序与第二栅极驱动电路的帧起始信号的驱动时序相同。
其中,显示装置还包括多个开关单元,开关单元包括第一开关单元和/或第二开关单元;每个开关单元对应一行重复单元设置;
第一栅极驱动电路通过第一开关单元实现第一栅极驱动电路与对应行重复单元中第二像素单元的导通与断开,以控制第二像素单元中显示开关的开启与关闭;
和/或,
第二栅极驱动电路通过第二开关单元实现第二栅极驱动电路与对应行重复单元中第二像素单元的导通与断开,以控制第二像素单元中显示开关的开启与关闭。
其中,插黑驱动电路还与第二像素单元中的显示开关耦接并控制显示开关的开启与关闭。
其中,栅极驱动电路为一个;
栅极驱动电路与每一像素单元的显示开关耦接,插黑驱动电路与每一像素单元的插黑开关耦接;
或,
栅极驱动电路还与每一像素单元中的插黑开关耦接并控制插黑开关的开启与关闭,以使得栅极驱动电路还作为插黑驱动电路使用,其中,每个第一像素单元中,显示开关的导电类型与插黑开关的导电类型相反。
为了解决上述技术问题,本申请提供的第二个技术方案为:提供一种显示装置的驱动方法,用于驱动上述的显示装置,其中,包括:
控制栅极驱动电路和插黑驱动电路工作,以在插黑显示模式下,驱动第一像素单元显示黑画面,且驱动第二像素单元显示正常画面。
本申请的有益效果:区别于现有技术,本申请提供了一种显示装置和显示装置的驱动方法,显示装置包括阵列排布的多个重复单元、栅极驱动电路和插黑驱动电路。每个重复单元包括多个第一像素单元和一个第二像素单元,每个第一像素单元的发光颜色与第二像素单元的发光颜色不同。其中,第二像素单元发白光。每个像素单元均包括显示开关和插黑开关。栅极驱动电路与每一像素单元中的显示开关耦接并控制显示开关的开启与关闭。插黑驱动电路与每一像素单元中的插黑开关耦接并控制插黑开关的开启与关闭。显示装置包括正常显示模式和插黑显示模式,在插黑显示模式下,第一像素单元显示黑画面,第二像素单元显示正常画面。本申请将每个第一像素单元的发光颜色与第二像素单元的发光颜色设置为不同,且使第二像素单元发白光,通过在插黑模式下使第一像素单元显示黑画面,第二像素单元显示正常画面,从而提升插黑显示时画面的整体亮度。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出任何创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是本申请提供的显示装置第一实施例的结构示意图;
图2是本申请提供的重复单元中第一像素单元和第二像素单元第一实施例的结构示意图;
图3是图1中栅极驱动电路和插黑驱动电路中帧起始信号的时序示意图;
图4是本申请提供的显示装置第二实施例的结构示意图;
图5是本申请提供的显示装置第三实施例的结构示意图;
图6是本申请提供的重复单元中第一像素单元和第二像素单元第二实施例的结构示意图;
图7是本申请提供的显示装置第四实施例的结构示意图;
图8是本申请提供的重复单元中第一像素单元和第二像素单元第三实施例的结构示意图;
图9是本申请提供的显示装置第五实施例的结构示意图;
图10是本申请提供的重复单元中第一像素单元和第二像素单元第四实施例的结构示意图;
图11是图9中栅极驱动电路和插黑驱动电路中帧起始信号的时序示意图;
图12是本申请提供的显示装置第六实施例的结构示意图;
图13是图12中栅极驱动电路中帧起始信号的时序示意图;
图14是本申请提供的显示装置第七实施例的结构示意图;
图15是本申请提供的重复单元中第一像素单元和第二像素单元第五实施例的结构示意图;
图16是图14中栅极驱动电路中帧起始信号的时序示意图;
图17是本申请提供的显示装置的驱动方法一实施例方式的流程示意图。
附图标号说明:
10、重复单元;10A、第一像素单元;10B、第二像素单元;110、像素单元;111、像素电极;T1、显示开关;T2、插黑开关;Clc、像素电容;Cst、存储电容;A-com、阵列基板侧公共电极;CF-com、彩膜基板侧公共电极;Data、数据线;Gate、扫描线;20、开关单元;21、第一开关单元;22、第二开关单元;30、信号控制线;101、显示区;102、边框区。
具体实施方式
下面结合说明书附图,对本申请实施例的方案进行详细说明。
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、接口、技术之类的具体细节,以便透彻理解本申请。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
请参阅图1至图3,图1是本申请提供的显示装置第一实施例的结构示意图,图2是本申请提供的重复单元中第一像素单元和第二像素单元第一实施例的结构示意图,图3是图1中栅极驱动电路和插黑驱动电路中帧起始信号的时序示意图。
本申请提供一种显示装置。显示装置包括阵列排布的多个重复单元10、栅极驱动电路和插黑驱动电路。每个重复单元10包括多个第一像素单元10A和一个第二像素单元10B,每个第一像素单元10A的发光颜色与第二像素单元10B的发光颜色不同。其中,第二像素单元10B发白光。每个像素单元110均包括显示开关T1和插黑开关T2。栅极驱动电路与每一像素单元110中的显示开关T1耦接并控制显示开关T1的开启与关闭。插黑驱动电路与每一像素单元110中的插黑开关T2耦接并控制插黑开关T2的开启与关闭。显示装置包括正常显示模式和插黑显示模式,在插黑显示模式下,第一像素单元10A显示黑画面,第二像素单元10B显示正常画面。
本申请将每个第一像素单元10A的发光颜色与第二像素单元10B的发光颜色设置为不同,且使第二像素单元10B发白光,通过在插黑模式下使第一像素单元10A显示黑画面,第二像素单元10B显示正常画面,从而提升插黑显示时画面的整体亮度。
此处对重复单元10内像素单元110的排布方式、第一像素单元10A的发光颜色以及每个重复单元10中第一像素单元10A的个数不作限制,根据实际需求进行选择。
需要说明的是,本申请中的第一像素单元10A和第二像素单元10B均是像素单元110。
在本实施例中,每个重复单元10中,第一像素单元10A为三个,三个第一像素单元10A的发光颜色分别为红色、绿色和蓝色。每个重复单元10中,三个第一像素单元10A与第二像素单元10B并排设置。
显示装置还包括多条数据线Data。像素单元110还包括像素电容Clc、存储电容Cst、像素电极111、阵列基板侧公共电极A-com和彩膜基板侧公共电极CF-com。显示开关T1的输入端与数据线Data电连接,显示开关T1的输出端与像素电极111电连接,显示开关T1的控制端与栅极驱动电路的输出端电连接。数据线Data输出的数据电压经显示开关T1传输至像素电极111以对像素电极111进行充电。存储电容Cst的一端与像素电极111电连接,存储电容Cst的另一端与阵列基板侧公共电极A-com电连接。像素电容Clc的一端与像素电极111电连接,像素电容Clc的另一端与彩膜基板侧公共电极CF-com电连接。插黑开关T2的输入端与像素电极111电连接,插黑开关T2的输出端与阵列基板侧公共电极A-com电连接,插黑开关T2的控制端与插黑驱动电路的输出端电连接。
每一像素电极111与每一彩膜基板侧公共电极CF-com之间设置有液晶分子,当像素电极111与对应的彩膜基板侧公共电极CF-com之间具有电位差时会产生电场,该电场会驱动对应的液晶分子偏转,使得像素单元110显示正常画面。当像素电极111与对应的彩膜基板侧公共电极CF-com之间的电位相同时,对应的液晶分子不偏转,像素单元110显示黑画面。
具体地,像素单元110中,当显示开关T1开启,插黑开关T2关闭时,彩膜基板侧公共电极CF-com与像素电极111之间具有电位差,以驱动像素单元110显示正常画面。当显示开关T1关闭,插黑开关T2开启时,彩膜基板侧公共电极CF-com与像素电极111之间的电位相同,以驱动像素单元110显示黑画面。当像素单元110中显示开关T1和插黑开关T2同时开启时,第二像素单元10B中插黑开关T2的沟道宽度小于第二像素单元10B中显示开关T1的沟道宽度以使第二像素单元10B中像素电极111的充电速度大于像素电极111的放电速度时,第二像素单元10B能显示正常画面,但画面亮度会降低。
显示装置包括显示区101和设置于显示区101侧边的边框区102。栅极驱动电路设置于边框区102。显示装置还包括源极驱动电路,源极驱动电路与栅极驱动电路分别位于显示区101不同侧的边框区102。
栅极驱动电路为至少一个。栅极驱动电路包括多个级联的移位寄存器单元(图未示)。此处对移位寄存器单元的具体结构不作限制,根据实际需求进行选择。每个移位寄存器单元与至少一行重复单元10对应设置并耦接,以驱动对应行重复单元10中的像素单元110显示画面。也就是说,每个移位寄存器单元可以驱动一行重复单元10,也可以驱动多行重复单元10,此处不作限制,根据实际需求进行选择。
栅极驱动电路为多个时,多个栅极驱动电路的结构可以相同,也可以不相同,此处不作限制,根据实际需求进行选择。
在一些实施例中,当第一像素单元10A中的显示开关T1与第二像素单元10B中的显示开关T1耦接相同的栅极驱动电路时,第一像素单元10A中的显示开关T1的导电类型与第二像素单元10B中的显示开关T1的导电类型相反。可以理解为,栅极驱动电路为一个时,栅极驱动电路与第一像素单元10A中的显示开关T1耦接,且与第二像素单元10B中的显示开关T1耦接;或者,栅极驱动电路为两个时,第一像素单元10A的显示开关T1分别同时与两个栅极驱动电路耦接,第二像素单元10B的显示开关T1与该两个栅极驱动电路中的至少一个耦接,以使至少一个栅极驱动电路能同时驱动第一像素单元10A和第二像素单元10B,从而在第一像素单元10A中的显示开关T1的导电类型与第二像素单元10B中的显示开关T1的导电类型相反的情况下,在插黑显示模式下,在第一像素单元10A中,显示开关T1关闭,插黑开关T2开启,第一像素单元10A显示黑画面;在第二像素单元10B中,显示开关T1开启,第二像素单元10B显示正常画面。
在另一些实施例中,当第一像素单元10A中的显示开关T1与第二像素单元10B中的显示开关T1分别耦接不同的栅极驱动电路时,第一像素单元10A中的显示开关T1的导电类型与第二像素单元10B中的显示开关T1的导电类型相同或相反。可以理解为,栅极驱动电路为两个时,两个栅极驱动电路中的一个与第一像素单元10A中的显示开关T1耦接,两个栅极驱动电路中的另一个与第二像素单元10B中的显示开关T1耦接,以使得第一像素单元10A和第二像素单元10B分别被独立控制,第一像素单元10A中的显示开关T1的导电类型与第二像素单元10B中的显示开关T1的导电类型相同或相反并不影响各像素单元110在不同显示模式下的显示情况。
显示装置还包括位于显示区101的多条扫描线Gate。数据线Data与扫描线Gate纵横交错限定多个像素单元110。像素单元110呈阵列排布。扫描线Gate的延伸方向为像素单元110的行方向,数据线Data的延伸方向为像素单元110的列方向。
在本实施例中,栅极驱动电路为一个。栅极驱动电路与每一像素单元110中的显示开关T1耦接并控制显示开关T1的开启与关闭。第一像素单元10A中的显示开关T1的导电类型与第二像素单元10B中的显示开关T1的导电类型相反。具体地,第一像素单元10A中的显示开关T1为N型晶体管,第二像素单元10B中的显示开关T1为P型晶体管。插黑驱动电路与栅极驱动电路分别位于显示区101相对两侧的边框区102。
此处对插黑驱动电路和栅极驱动电路的结构不作限制,根据实际需求进行选择。
本实施例中,第一像素单元10A中的插黑开关T2的导电类型与第二像素单元10B中的插黑开关T2的导电类型相同,具体地,像素单元110中的显示开关T1均为N型晶体管。第二像素单元10B中的插黑开关T2的沟道宽度小于第二像素单元10B中的显示开关T1的沟道宽度以使第二像素单元10B中像素电极111的充电速度大于像素电极111的放电速度。
本实施例中,在一帧画面内,插黑驱动电路的帧起始信号STV2的驱动时序延后栅极驱动电路的帧起始信号STV1的驱动时序。
栅极驱动电路在驱动对应行重复单元10中的像素单元110显示时,在正常显示模式下,栅极驱动电路控制第一像素单元10A中的显示开关T1开启,以及控制第二像素单元10B中的显示开关T1关闭;同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2关闭,以及控制第二像素单元10B中的插黑开关T2关闭,以使第一像素单元10A显示正常画面,第二像素单元10B显示黑画面。在插黑显示模式下,栅极驱动电路控制第一像素单元10A中的显示开关T1关闭,以及控制第二像素单元10B中的显示开关T1开启;同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2打开,以及控制第二像素单元10B中的插黑开关T2打开,以使第一像素单元10A显示黑画面,第二像素单元10B显示正常画面。
请参阅图4,图4是本申请提供的显示装置第二实施例的结构示意图。
在一些实施例中,如图4所示,插黑驱动电路可以与源极驱动电路分别位于显示区101相对两侧的边框区102。
请参阅图5和图6,图5是本申请提供的显示装置第三实施例的结构示意图,图6是本申请提供的重复单元中第一像素单元和第二像素单元第二实施例的结构示意图。
在一些实施例中,第一像素单元10A中的插黑开关T2的导电类型与第二像素单元10B中的插黑开关T2的导电类型可以相反。具体地,第一像素单元10A中的插黑开关T2为N型晶体管,第二像素单元10B中的插黑开关T2为P型晶体管。栅极驱动电路在驱动对应行重复单元10中的像素单元110显示时,在正常显示模式下,栅极驱动电路控制第一像素单元10A中的显示开关T1开启,以及控制第二像素单元10B中的显示开关T1关闭;同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2关闭,以及控制第二像素单元10B中的插黑开关T2打开,以使第一像素单元10A显示正常画面,第二像素单元10B显示黑画面。在插黑显示模式下,栅极驱动电路控制第一像素单元10A中的显示开关T1关闭,以及控制第二像素单元10B中的显示开关T1开启;同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2打开,以及控制第二像素单元10B中的插黑开关T2关闭,以使第一像素单元10A显示黑画面,第二像素单元10B显示正常画面。相比于上述实施例,本实施例中在插黑显示模式下,第二像素单元10B的显示画面更亮,画面亮度提升效果更好。
请参阅图图7和图8,图7是本申请提供的显示装置第四实施例的结构示意图,图8是本申请提供的重复单元中第一像素单元和第二像素单元第三实施例的结构示意图。
本申请提供的显示装置第四实施例与本申请提供的显示装置第一实施例的结构基本相同,不同之处在于:栅极驱动电路还与每一像素单元110中的插黑开关T2耦接并控制插黑开关T2的开启与关闭,以使得栅极驱动电路还作为插黑驱动电路使用,其中,每个像素单元110中,显示开关T1的导电类型与插黑开关T2的导电类型相反。
在本实施例中,栅极驱动电路还与每一像素单元110中的插黑开关T2耦接并控制插黑开关T2的开启与关闭,以使得栅极驱动电路还作为插黑驱动电路使用,其中,每个第一像素单元10A中,显示开关T1的导电类型与插黑开关T2的导电类型相反。
可以理解为,栅极驱动电路与插黑驱动电路为同一电路。
具体地,第一像素单元10A中的显示开关T1为N型晶体管,第一像素单元10A中的插黑开关T2为P型晶体管。第二像素单元10B中的显示开关T1为P型晶体管,第二像素单元10B中的插黑开关T2为P型晶体管。其中,第二像素单元10B中,插黑开关T2的沟道宽度小于显示开关T1的沟道宽度。
栅极驱动电路在驱动对应行重复单元10中的像素单元110显示时,在正常显示模式下,栅极驱动电路控制第一像素单元10A中的显示开关T1开启,并控制第一像素单元10A中的插黑开关T2关闭,同时,栅极驱动电路还控制第二像素单元10B中的显示开关T1关闭,并控制第二像素单元10B中的插黑开关T2关闭,以使第一像素单元10A显示正常画面,第二像素单元10B显示黑画面。
在插黑显示模式下,栅极驱动电路控制第一像素单元10A中的显示开关T1关闭,并控制第一像素单元10A中的插黑开关T2开启,同时,栅极驱动电路还控制第二像素单元10B中的显示开关T1开启,并控制第二像素单元10B中的插黑开关T2开启,以使第一像素单元10A显示黑画面,第二像素单元10B显示正常画面。
本实施例同样可以达到提升显示装置的画面亮度的效果。
在其他实施例中,第二像素单元10B中的插黑开关T2可以为N型晶体管,在正常显示模式下,栅极驱动电路控制第二像素单元10B中的显示开关T1关闭,并控制第二像素单元10B中的插黑开关T2开启,以使第二像素单元10B显示黑画面。在插黑显示模式下,栅极驱动电路控制第二像素单元10B中的显示开关T1开启,并控制第二像素单元10B中的插黑开关T2关闭,以使第二像素单元10B显示正常画面。相比于本申请提供的显示装置第四实施例,本实施例中在插黑显示模式下,第二像素单元10B的显示画面更亮,画面亮度提升效果更好。
需要说明的是,本申请中,在单个第二像素单元10B中,显示开关T1和插黑开关T2同时开启时,需使插黑开关T2的沟道宽度小于显示开关T1的沟道宽度以使该第二像素单元10B中的像素电极111经显示开关T1的充电速度大于像素电极111经插黑开关T2的放电速度,从而保证在显示开关T1和插黑开关T2同时开启时,第二像素单元10B也能显示正常画面,进而提升显示装置的画面亮度。
请参阅图9至图11,图9是本申请提供的显示装置第五实施例的结构示意图,图10是本申请提供的重复单元中第一像素单元和第二像素单元第四实施例的结构示意图,图11是图9中栅极驱动电路和插黑驱动电路中帧起始信号的时序示意图。
本申请提供的显示装置第五实施例与本申请提供的显示装置第一实施例的结构基本相同,不同之处在于:栅极驱动电路为两个。
在本实施例中,栅极驱动电路为两个,两个栅极驱动电路的结构相同。两个栅极驱动电路分别定义为第一栅极驱动电路和第二栅极驱动电路。
第一栅极驱动电路与每一第一像素单元10A中的显示开关T1耦接并控制显示开关T1的开启与关闭,第二栅极驱动电路与每一第二像素单元10B中的显示开关T1耦接并控制显示开关T1的开启与关闭。
第一栅极驱动电路和第二栅极驱动电路分别位于显示区101相对两侧的边框区102,插黑驱动电路与源极驱动电路分别位于显示区101相对两侧的边框区102。相比于现有技术中将栅极驱动电路和插黑驱动电路设置于显示区101同一侧的边框区102,本实施例将插黑驱动电路与源极驱动电路分别设置于显示区101相对两侧的边框区102,可以减小栅极驱动电路所在的边框区102的宽度,有利于窄边框的设计。
本实施例中,每个像素单元110中的显示开关T1的导电类型均相同。具体地,显示开关T1均为N型晶体管。每个像素单元110中的插黑开关T2的导电类型均相同。具体地,插黑开关T2均为N型晶体管。
本实施例中,在一帧画面内,插黑驱动电路的帧起始信号STV2的驱动时序延后第一栅极驱动电路的帧起始信号STV1-1的驱动时序,且插黑驱动电路的帧起始信号STV2的驱动时序与第二栅极驱动电路的帧起始信号STV1-2的驱动时序相同。栅极驱动电路在驱动对应行重复单元10中的像素单元110显示时,在正常显示模式下,第一栅极驱动电路控制第一像素单元10A中的显示开关T1开启,同时第二栅极驱动电路控制第二像素单元10B中的显示开关T1关闭;同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2关闭,以及控制第二像素单元10B中的插黑开关T2关闭,以使第一像素单元10A显示正常画面,第二像素单元10B显示黑画面。在插黑显示模式下,第一栅极驱动电路控制第一像素单元10A中的显示开关T1关闭,同时第二栅极驱动电路控制第二像素单元10B中的显示开关T1开启;同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2打开,以及控制第二像素单元10B中的插黑开关T2打开,以使第一像素单元10A显示黑画面,第二像素单元10B显示正常画面。
在其他实施例中,在正常显示模式下,第二栅极驱动电路可以控制第二像素单元10B中的显示开关T1开启,以使第二像素单元10B显示正常画面,从而提升显示画面的亮度,相比于本申请提供的显示装置第五实施例,本实施例的显示画面的亮度提升效果更好。
请参阅图图12和图13,图12是本申请提供的显示装置第六实施例的结构示意图,图13是图12中栅极驱动电路中帧起始信号的时序示意图。
本申请提供的显示装置第六实施例与本申请提供的显示装置第五实施例的结构基本相同,不同之处在于:第二栅极驱动电路还与每一像素单元110中的插黑开关T2耦接并控制插黑开关T2的开启与关闭,以使得第二栅极驱动电路还作为插黑驱动电路使用。
在本实施例中,第二栅极驱动电路还与每一像素单元110中的插黑开关T2耦接并控制插黑开关T2的开启与关闭,以使得第二栅极驱动电路还作为插黑驱动电路使用。第一栅极驱动电路与第二栅极驱动电路分别位于显示区101相对两侧的边框区102。
可以理解为,在本实施例中,第二栅极驱动电路除与每一第二像素单元10B中的显示开关T1耦接之外,还与每一插黑开关T2耦接。第二栅极驱动电路与插黑驱动电路为同一电路。即,第二栅极驱动电路与插黑驱动电路为同一电路。
本实施例中,在一帧画面内,第二栅极驱动电路的帧起始信号STV1-2的驱动时序延后第一栅极驱动电路的帧起始信号STV1-1的驱动时序。栅极驱动电路在驱动对应行重复单元10中的像素单元110显示时,在正常显示模式下,第一栅极驱动电路控制第一像素单元10A中的显示开关T1开启,同时第二栅极驱动电路控制第二像素单元10B中的显示开关T1关闭;同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2关闭,以及控制第二像素单元10B中的插黑开关T2关闭,以使第一像素单元10A显示正常画面,第二像素单元10B显示黑画面。在插黑显示模式下,第一栅极驱动电路控制第一像素单元10A中的显示开关T1关闭,同时第二栅极驱动电路控制第二像素单元10B中的显示开关T1开启;同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2打开,以及控制第二像素单元10B中的插黑开关T2打开,以使第一像素单元10A显示黑画面,第二像素单元10B显示正常画面。
相比于本申请提供的显示装置第五实施例,本实施例可以减少插黑驱动电路,可以进一步减少边框区102的宽度,更有利于提升窄边框的设计。
在其他实施例中,第二栅极驱动电路可以与源极驱动电路分别位于显示区101相对两侧的边框区102。
请参阅图图图2、图14至图16,图14是本申请提供的显示装置第七实施例的结构示意图,图15是本申请提供的重复单元中第一像素单元和第二像素单元第五实施例的结构示意图,图16是图14中栅极驱动电路中帧起始信号的时序示意图。
本申请提供的显示装置第七实施例与本申请提供的显示装置第五实施例的结构基本相同,不同之处在于:第一栅极驱动电路与第一像素单元10A中的显示开关T1耦接并控制显示开关T1的开启与关闭;第二栅极驱动电路与第一像素单元10A中的显示开关T1耦接并控制显示开关T1的开启与关闭。
在本实施例中,第一栅极驱动电路与第一像素单元10A中的显示开关T1耦接并控制显示开关T1的开启与关闭;第二栅极驱动电路与第一像素单元10A中的显示开关T1耦接并控制显示开关T1的开启与关闭。第一栅极驱动电路和第二栅极驱动电路分别位于显示区101相对两侧的边框区102,插黑驱动电路与源极驱动电路分别位于显示区101相对两侧的边框区102。
可以理解为,两个栅极驱动电路同时对对应行重复单元10中的第一像素单元10A进行驱动,减少因电路走线负载造成的第一像素单元10A的驱动能力不足的问题,有利于提升显示装置的显示均一性。其次,将插黑驱动电路与源极驱动电路分别设置于显示区101相对两侧的边框区102,以减少栅极驱动电路所在的边框区102的宽度,有利于实现窄边框设计。
第一像素单元10A中的显示开关T1的导电类型与第二像素单元10B中的显示开关T1的导电类型相反。具体地,第一像素单元10A中的显示开关T1为N型晶体管,第二像素单元10B中的显示开关T1为P型晶体管。所有插黑开关T2均为N型晶体管。
进一步地,显示装置还包括多个开关单元20,开关单元20包括第一开关单元21和/或第二开关单元22。每个开关单元20对应一行重复单元10设置。其中,第一栅极驱动电路通过第一开关单元21实现第一栅极驱动电路与对应行重复单元10中第二像素单元10B的导通与断开,以控制第二像素单元10B中显示开关T1的开启与关闭;和/或,第二栅极驱动电路通过第二开关单元22实现第二栅极驱动电路与对应行重复单元10中第二像素单元10B的导通与断开,以控制第二像素单元10B中显示开关T1的开启与关闭。
显示开关T1还包括独立控制的信号控制线30,信号控制线30与栅极驱动电路一一对应设置。开关单元20的输入端与对应的栅极驱动电路的输出端电连接,开关单元20的输出端与第二像素单元10B中的显示开关T1耦接,开关单元20的控制端与一信号控制线30电连接。
在本实施例中,开关单元20包括第一开关单元21和第二开关单元22。一行重复单元10分别对应一个第一开关单元21和一个第二开关单元22。即,第一开关单元21与第二开关单元22一一对应设置。第一开关单元21的输出端与对应的第二开关单元22的输出端电连接,以减少电路连接走线。
本实施例中,在一帧画面内,第一栅极驱动电路的帧起始信号STV1-1的驱动时序与第二栅极驱动电路的帧起始信号STV1-2的驱动时序相同。栅极驱动电路在驱动对应行重复单元10中的像素单元110显示时,在正常显示模式下,第一栅极驱动电路和第二栅极驱动电路同时控制第一像素单元10A中的显示开关T1开启,信号控制线30控制对应的开关单元20关闭,即第一开关单元21和第二开关单元22均关闭,同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2关闭,以及控制第二像素单元10B中的插黑开关T2关闭,以使第一像素单元10A显示正常画面,第二像素单元10B显示黑画面。在插黑显示模式下,第一栅极驱动电路和第二栅极驱动电路同时控制第一像素单元10A中的显示开关T1关闭,信号控制线30控制对应的开关单元20开启,即第一开关单元21和第二开关单元22均开启,同时,插黑驱动电路控制第一像素单元10A中的插黑开关T2开启,以及控制第二像素单元10B中的插黑开关T2开启,以使第一像素单元10A显示黑画面,第二像素单元10B显示正常画面。
相比于本申请提供的显示装置第五实施例,本实施例有利于提升显示装置的显示均一性。
在其他实施中,第二像素单元10B中的插黑开关T2可以为P型晶体管。此处对像素单元110的具体显示情况不作具体描述,请参照上述描述。
请参阅图17,图17是本申请提供的显示装置的驱动方法一实施例方式的流程示意图。
本申请提供一种显示装置的驱动方法。该显示装置的驱动方法用于驱动上述的显示装置。
显示装置的驱动方法具体包括:
S10:控制栅极驱动电路和插黑驱动电路工作,以在插黑显示模式下,驱动第一像素单元显示黑画面,且驱动第二像素单元显示正常画面。
上述显示装置的驱动方法此处不再赘述,请参照上述描述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上仅为本申请的实施方式,并非因此限制本申请的专利保护范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种显示装置,其特征在于,包括:
阵列排布的多个重复单元,每个所述重复单元包括多个第一像素单元和一个第二像素单元,每个所述第一像素单元的发光颜色与所述第二像素单元的发光颜色不同;其中,所述第二像素单元发白光;每个像素单元均包括显示开关和插黑开关;
栅极驱动电路,与每一所述像素单元中的显示开关耦接并控制所述显示开关的开启与关闭;
插黑驱动电路,与每一所述像素单元中的插黑开关耦接并控制所述插黑开关的开启与关闭;
所述显示装置包括正常显示模式和插黑显示模式,在所述插黑显示模式下,所述第一像素单元显示黑画面,所述第二像素单元显示正常画面。
2.根据权利要求1所述的显示装置,其特征在于,所述栅极驱动电路为至少一个;
当所述第一像素单元中的显示开关与所述第二像素单元中的显示开关耦接相同的所述栅极驱动电路时,所述第一像素单元中的显示开关的导电类型与所述第二像素单元中的显示开关的导电类型相反;
当所述第一像素单元中的显示开关与所述第二像素单元中的显示开关分别耦接不同的所述栅极驱动电路时,所述第一像素单元中的显示开关的导电类型与所述第二像素单元中的显示开关的导电类型相同或相反。
3.根据权利要求2所述的显示装置,其特征在于,所述栅极驱动电路为两个,分别定义为第一栅极驱动电路和第二栅极驱动电路,所述显示装置包括显示区和设置于所述显示区侧边的边框区;所述栅极驱动电路设置于所述边框区;所述显示装置还包括源极驱动电路,所述源极驱动电路与所述栅极驱动电路分别位于所述显示区不同侧的边框区。
4.根据权利要求3所述的显示装置,其特征在于,所述第一栅极驱动电路与每一所述第一像素单元中的显示开关耦接并控制所述显示开关的开启与关闭,所述第二栅极驱动电路与每一所述第二像素单元中的显示开关耦接并控制所述显示开关的开启与关闭。
5.根据权利要求4所述的显示装置,其特征在于,
所述第一栅极驱动电路和所述第二栅极驱动电路分别位于所述显示相对两侧的边框区,所述插黑驱动电路与所述源极驱动电路分别位于所述显示区相对两侧的边框区;
或,
所述第二栅极驱动电路还与每一所述像素单元中的插黑开关耦接并控制所述插黑开关的开启与关闭,以使得所述第二栅极驱动电路还作为所述插黑驱动电路使用;所述第一栅极驱动电路与所述第二栅极驱动电路分别位于所述显示区相对两侧的边框区;
或,
所述第二栅极驱动电路还与每一所述像素单元中的插黑开关耦接并控制所述插黑开关的开启与关闭,以使得所述第二栅极驱动电路还作为所述插黑驱动电路使用;所述第二栅极驱动电路与所述源极驱动电路分别位于所述显示区相对两侧的边框区。
6.根据权利要求3所述的显示装置,其特征在于,所述第一栅极驱动电路与所述第一像素单元中的显示开关耦接并控制所述显示开关的开启与关闭;所述第二栅极驱动电路与所述第一像素单元中的显示开关耦接并控制所述显示开关的开启与关闭;所述第一栅极驱动电路和所述第二栅极驱动电路分别位于所述显示区相对两侧的边框区,所述插黑驱动电路与所述源极驱动电路分别位于所述显示区相对两侧的边框区;其中,所述第一栅极驱动电路的帧起始信号的驱动时序与所述第二栅极驱动电路的帧起始信号的驱动时序相同。
7.根据权利要求6所述的显示装置,其特征在于,所述显示装置还包括多个开关单元,所述开关单元包括第一开关单元和/或第二开关单元;每个所述开关单元对应一行所述重复单元设置;
所述第一栅极驱动电路通过所述第一开关单元实现所述第一栅极驱动电路与对应行所述重复单元中所述第二像素单元的导通与断开,以控制所述第二像素单元中所述显示开关的开启与关闭;
和/或,
所述第二栅极驱动电路通过所述第二开关单元实现第二栅极驱动电路与对应行所述重复单元中所述第二像素单元的导通与断开,以控制所述第二像素单元中所述显示开关的开启与关闭。
8.根据权利要求6所述的显示装置,其特征在于,所述插黑驱动电路还与所述第二像素单元中的插黑开关耦接并控制所述插黑开关的开启与关闭。
9.根据权利要求2所述的显示装置,其特征在于,所述栅极驱动电路为一个;
所述栅极驱动电路与每一所述像素单元的显示开关耦接,所述插黑驱动电路与每一所述像素单元的插黑开关耦接;
或,
所述栅极驱动电路还与每一所述像素单元中的插黑开关耦接并控制所述插黑开关的开启与关闭,以使得所述栅极驱动电路还作为所述插黑驱动电路使用,其中,每个所述第一像素单元中,所述显示开关的导电类型与所述插黑开关的导电类型相反。
10.一种显示装置的驱动方法,用于驱动权利要求1至9中任一项所述的显示装置,其特征在于,包括:
控制栅极驱动电路和插黑驱动电路工作,以在插黑显示模式下,驱动第一像素单元显示黑画面,且驱动第二像素单元显示正常画面。
CN202410280929.8A 2024-03-12 2024-03-12 显示装置和显示装置的驱动方法 Active CN117877441B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410280929.8A CN117877441B (zh) 2024-03-12 2024-03-12 显示装置和显示装置的驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410280929.8A CN117877441B (zh) 2024-03-12 2024-03-12 显示装置和显示装置的驱动方法

Publications (2)

Publication Number Publication Date
CN117877441A CN117877441A (zh) 2024-04-12
CN117877441B true CN117877441B (zh) 2024-07-05

Family

ID=90583401

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410280929.8A Active CN117877441B (zh) 2024-03-12 2024-03-12 显示装置和显示装置的驱动方法

Country Status (1)

Country Link
CN (1) CN117877441B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN118155585A (zh) * 2024-05-10 2024-06-07 惠科股份有限公司 显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113593464A (zh) * 2021-08-06 2021-11-02 深圳市华星光电半导体显示技术有限公司 显示面板驱动电路、驱动方法及显示面板
CN114187862A (zh) * 2021-12-15 2022-03-15 厦门天马微电子有限公司 显示装置及显示装置驱动方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4049192B2 (ja) * 2006-05-30 2008-02-20 セイコーエプソン株式会社 電気光学装置の駆動方法、電気光学装置および電子機器
CN113066436A (zh) * 2021-03-26 2021-07-02 深圳市华星光电半导体显示技术有限公司 显示面板及其控制方法、显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113593464A (zh) * 2021-08-06 2021-11-02 深圳市华星光电半导体显示技术有限公司 显示面板驱动电路、驱动方法及显示面板
CN114187862A (zh) * 2021-12-15 2022-03-15 厦门天马微电子有限公司 显示装置及显示装置驱动方法

Also Published As

Publication number Publication date
CN117877441A (zh) 2024-04-12

Similar Documents

Publication Publication Date Title
US10861924B2 (en) Display panel and display device with notch
CN117877441B (zh) 显示装置和显示装置的驱动方法
CN110060650B (zh) 多路复用型液晶显示驱动电路
CN111243496B (zh) 一种像素电路及其驱动方法、显示装置
US10935841B2 (en) Backlight module, display device and driving method thereof
US11380714B2 (en) Array substrate, display panel and display device
CN108279523B (zh) 显示面板和显示装置
CN109637352A (zh) 一种显示面板和显示装置
CN110070821A (zh) 一种显示面板及其驱动方法和显示装置
US20130307839A1 (en) Liquid crystal display device having drive circuits with master/slave control
CN117970686A (zh) 显示面板和显示装置
US20180059464A1 (en) Electro-optical device, electronic apparatus, and control method of electro-optical device
CN215868590U (zh) 放电电路和液晶显示装置
CN109584825A (zh) 显示驱动组件和显示装置
US20230368715A1 (en) Array substrate and display panel
CN109448642B (zh) 显示模组及其驱动方法和显示装置
CN111273472A (zh) 显示面板及其驱动方法、显示装置
WO2020093518A1 (zh) 画素驱动电路、画素结构及显示装置
CN115273736A (zh) 一种发光面板、发光面板的驱动方法及显示装置
CN115064105A (zh) 显示面板的像素驱动电路、驱动方法以及显示装置
CN110136647B (zh) 显示面板及其驱动方法和显示装置
CN109509451B (zh) 显示装置
CN113593485B (zh) 液晶显示装置
CN114326227B (zh) 一种显示面板及其驱动方法、显示装置
CN116863873B (zh) 显示驱动电路、显示驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant