CN113593464A - 显示面板驱动电路、驱动方法及显示面板 - Google Patents
显示面板驱动电路、驱动方法及显示面板 Download PDFInfo
- Publication number
- CN113593464A CN113593464A CN202110900288.8A CN202110900288A CN113593464A CN 113593464 A CN113593464 A CN 113593464A CN 202110900288 A CN202110900288 A CN 202110900288A CN 113593464 A CN113593464 A CN 113593464A
- Authority
- CN
- China
- Prior art keywords
- transistor
- driving
- pixel
- display panel
- goa
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 17
- 238000003780 insertion Methods 0.000 claims abstract description 17
- 230000037431 insertion Effects 0.000 claims abstract description 17
- 239000003990 capacitor Substances 0.000 claims description 19
- 239000004973 liquid crystal related substance Substances 0.000 abstract description 9
- 238000013461 design Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/393—Arrangements for updating the contents of the bit-mapped memory
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本申请公开一种显示面板驱动电路、驱动方法及显示面板,该驱动电路包括GOA驱动单元和像素电路,像素电路包括多个像素单元;GOA驱动单元中包括至少一行GOA驱动单元,GOA驱动单元用于输出多个控制信号,GOA驱动单元连接多个像素单元,多个像素单元中至少一个像素单元包括多个晶体管,多个驱动信号输出至至少一个像素单元的多个晶体管中,以分别控制多个晶体管中的第一晶体管处于打开状态,第二晶体管处于关闭状态。通过控制同一个像素单元中的多个晶体管在同一时刻部分打开另一部分关闭,使得输入的需要显示的数据信号被释放,而不会增加液晶两端的电压差,实现插黑显示;同时由于没有插入黑画面信号,无需提高数据信号的刷新频率。
Description
技术领域
本申请涉及显示面板驱动技术领域,尤其涉及显示面板驱动电路、驱动方法及显示面板。
背景技术
插黑技术是解决液晶显示器画面拖尾现象的有效手段。通过在每两帧或多帧之间插入黑画面帧可以有效减弱画面拖尾的现象。但是为了保证画面不因为插入黑帧而出现有效画面帧率降低从而导致画面闪烁的情况,就需要提高液晶面板的刷新率。对高解析度、高刷新率的高阶显示器而言,提高刷新率会使得本就不够充足的像素充电时间显著缩短,从而降低显示画面的品质;同时,高的刷新率对面板设计及驱动芯片((Integrated CircuitChip,IC)都提出了更高的要求。
发明内容
本申请实施例提供一种显示面板驱动电路,旨在解决现有技术下的显示面板插黑导致的显示面板刷新频率过高,不利于显示面板设计和驱动IC的问题。
第一方面,本申请实施例提供一种显示面板驱动电路,所述驱动电路包括GOA电路和像素电路,所述像素电路包括多个像素单元;所述GOA电路中包括至少一行GOA驱动单元,所述GOA驱动单元用于输出多个控制信号,所述GOA驱动单元连接多个像素单元,所述多个像素单元中至少一个像素单元包括多个晶体管,所述多个驱动信号输出至所述至少一个像素单元的多个晶体管中,以分别控制同一时刻所述多个晶体管中的第一晶体管处于打开状态,第二晶体管处于关闭状态。
在一种可能的实施方式中,所述多个晶体管均包括基准电位端,不同晶体管所对应的基准电位端的电压大小的差值在预设差值范围内。
在一种可能的实施方式中,所述不同晶体管对应的基准电位端的电压大小相等。
在一种可能的实施方式中,所述GOA驱动单元输出第一驱动信号和第二驱动信号,所述至少一个像素单元为一个像素单元,且所述一个像素单元中包括第一晶体管和第二晶体管;所述第一驱动信号输出至所述第一晶体管,以控制所述第一晶体管的打开或关闭,所述第二驱动信号输出至所述第二晶体管,以控制所述第二晶体管的打开或关闭。
在一种可能的实施方式中,所述多个像素单元中每个像素单元中还包括像素电容,同一个像素单元中的多个晶体管均与所述像素电容连接;当所述第一晶体管打开,所述第二晶体管关闭时,所述第一晶体管中的第一栅极接收外部输入的数据信号,所述第一晶体管中的第一漏级连接至像素电容以将所述数据信号充入所述像素电容。
在一种可能的实施方式中,当所述第一晶体管关闭,所述第二晶体管打开时,所述像素电容放电至所述第二晶体管中的所述基准电位端。
在一种可能的实施方式中,所述至少一行GOA驱动电路为多行GOA驱动单元,所述多行GOA驱动单元中每行GOA驱动单元均输出第一驱动信号和第二驱动信号;与所述多行GOA驱动单元连接的至少一个像素单元为多个像素单元,所述多个像素单元中均包括第一晶体管和第二晶体管;所述第一驱动信号输出至所述第一晶体管,以控制所述第一晶体管的打开或关闭,所述第二驱动信号输出至所述第二晶体管,以控制所述第二晶体管的打开或关闭。
第二方面,本申请实施例还提供一种显示面板驱动方法,该显示面板包括如上任一项所述的显示面板驱动电路,所述驱动方法包括:
控制所述GOA电路中的所述GOA驱动单元交替输出多个驱动信号,以控制与所述GOA驱动单元连接的第一晶体管和第二晶体管交替打开或关闭,以实现显示面板的画面插黑。
在一种可能的实施方式中,所述方法还包括:
控制所述多个驱动信号的高电位脉冲之间的相对延迟时间,以控制所述显示面板的插黑区域大小。
第三方面,本申请实施例还提供一种显示面板,所述显示面板包括如上任一项所述的显示面板驱动电路。
本申请实施例提供的显示面板驱动电路,包括GOA驱动单元和像素电路,像素电路包括多个像素单元;GOA驱动单元中包括至少一行GOA驱动单元,GOA驱动单元用于输出多个控制信号,与GOA驱动单元连接的多个像素单元中至少一个像素单元包括多个晶体管,多个驱动信号输出至至少一个像素单元的多个晶体管中,以分别控制多个晶体管中的第一晶体管处于打开状态,第二晶体管处于关闭状态。通过控制同一个像素单元中的多个晶体管,在同一时刻部分打开另一部分关闭,使得输入的需要显示的数据信号被释放,而不会增加液晶两端的电压差,实现插黑显示。同时,由于没有插入黑画面信号,因此无需提高数据信号的刷新频率。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为现有技术下的显示面板驱动电路;
图2为本申请实施例提供的显示面板驱动电路一实施例示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
请参考图1,图1为现有技术中的显示面板驱动电路。在图1所示的驱动电路中,驱动电路包括GOA电路和像素电路,GOA电路中还包括多个GOA驱动单元;而GOA电路用于驱动像素电路。像素单元中包括一个晶体管,该晶体管还包括第一基准电位端Cfcom和像素电容。
在图1中,由左右双驱的GOA驱动单元输出高电位脉冲,控制本行的像素单元内部的晶体管打开,同时需要显示的数据信号(即data信号)给入本行像素所需要的像素电压,同时将该电位写入到像素电容中,通过该电位与基准电位端Cfcom的电压差的大小来控制像素的亮度。为了实现显示面板的画面插黑,在不改变画面帧率的情况下,数据信号的刷新频率需要变为正常不需要插黑时的两倍,这对显示面板的设计和驱动IC提出了更高的要求。
本申请实施例提供一种显示面板驱动电路、驱动方法及显示面板,以下分别进行说明。
在本申请所提供的显示面板驱动电路中,驱动电路同样包括GOA电路和像素电路,且GOA电路控制像素电路,像素电路中包括多个像素单元;通常情况下多个像素单元呈现阵列排布。
同时,GOA电路中包括至少一行GOA驱动单元,GOA驱动单元用于输出多个控制信号,而与GOA驱动单元连接的多个像素单元中至少一个像素单元包括有多个晶体管,多个驱动信号输出至至少一个像素单元的多个晶体管中,以分别控制同一时刻多个晶体管中的第一晶体管处于打开状态,第二晶体管处于关闭状态。
本申请实施例提供的显示面板驱动电路,包括GOA驱动单元和像素电路,像素电路包括多个像素单元;GOA驱动单元中包括至少一行GOA驱动单元,GOA驱动单元用于输出多个控制信号,与GOA驱动单元连接的多个像素单元中至少一个像素单元包括多个晶体管,多个驱动信号输出至至少一个像素单元的多个晶体管中,以分别控制多个晶体管中的第一晶体管处于打开状态,第二晶体管处于关闭状态。通过控制同一个像素单元中的多个晶体管,在同一时刻部分打开另一部分关闭,使得输入的需要显示的数据信号被释放,而不会增加液晶两端的电压差,实现插黑显示。同时,由于没有插入黑画面信号,因此无需提高数据信号的刷新频率。
如图2所示,为本申请实施例提供的显示面板驱动电路一实施例示意图。与现有技术中的驱动电路相比,本申请实施例所提供的驱动电路,GOA驱动单元会输出多个控制信号以控制像素单元中,且像素单元中包括多个晶体管;即多个控制信号会分别控制多个晶体管。同时,同一个像素单元中的多个晶体管不会全部同时打开或同时全部关闭。
在图2所示的实施例中,像素单元中的多个晶体管同样均包括基准电位端,且不同晶体管所对应的基准电位端的电压大小的差值在预设范围内。在一个具体实施例中,同一个像素单元中的不同晶体管对应的基准电位端的电压大小可以相等;即不同晶体管的电压大小的差值为0。
需要说明的是,上述实施例中,判断不同晶体管各自对应的基准电位端的电压大小,是针对同一个像素单元中的多个不同晶体管来说的。
在一个具体实施例中,GOA驱动单元可以输出第一驱动信号和第二驱动信号,而至少一个像素单元为一个像素单元;即仅有一个像素单元中包括第一晶体管和第二晶体管,且该像素单元与输出第一驱动信号和第二驱动信号的GOA驱动单元连接。具体的,第一驱动信号输出至第一晶体管,以控制第一晶体管的打开或关闭;第二驱动信号输出至第二晶体管,以控制第二晶体管的打开或关闭。
其中,同一时刻下,第一晶体管和第二晶体管不会同时打开或关闭;当第一晶体管打开时,第二晶体管关闭;当第一晶体管关闭时,第二晶体管打开。
请参考图2,在图2中,在一行像素单元的两侧分别设置有GOA驱动单元,两侧的GOA驱动单元可以实现左右双驱,减少驱动像素电路所需的时间。同时GOA驱动单元可以输出第一驱动信号main和第二驱动信号sub,以驱动与两个GOA驱动单元连接的多个晶体管。
在上述实施例中,在与同一行GOA驱动单元连接的可以包括多个像素单元;可以仅有一个像素单元中包括多个晶体管,也可以是多个像素单元中每个像素单元均包括多个晶体管。
当一行GOA驱动单元连接的多个像素单元中,有一个像素单元中包括多个晶体管时,一行GOA驱动单元输出的多个控制信号控制同一个像素单元中的不同晶体管。当一行GOA驱动单元连接的多个像素单元中,每个像素单元均包括多个晶体管时,一行GOA驱动单元输出的多个控制信号控制同一个像素单元中的不同晶体管;且一行GOA驱动单元同时控制位于同一行中的多个像素单元。
在本申请的实施例中,多个像素单元中的每个像素单元中还包括有像素电容,同一个像素单元中的多个晶体管均与像素电容连接。通常情况下,当第一晶体管打开时,第二晶体管关闭,而第一晶体管中的第一栅极接收外部输入的数据信号,而第一晶体管中的第一漏级连接至像素电容以将数据信号充入像素电容中。
同时,第二晶体管的第二源级与像素电容连接,当第一晶体管关闭,第二晶体管打开时,像素电容通过第二源级放电至第二晶体管中的基准电位端。由于第一晶体管中的基准电位端和第二晶体管中的基准电位端的电压大小的差值在预设差值范围内,使得放电后的第一晶体管中的基准电位端和第二晶体管中的基准电位端之间的电压较小,即液晶两端的电压减小,液晶不会发生较大偏转,显示面板显示黑画面。
在另一些实施例中,至少一行驱动GOA电路可以为多行GOA驱动单元,多行GOA驱动单元中每行GOA驱动单元均可以输出第一驱动信号和第二驱动信号。而多行GOA驱动单元中每行GOA驱动单元均连接有多个像素单元,多个像素单元中每个像素单元均包括第一晶体管和第二晶体管。不同行的GOA驱动单元驱动与之连接的多个像素单元中的第一晶体管和第二晶体管。
在上述实施例中,位于同一行的GOA驱动单元驱动同一行的像素单元,即GOA驱动单元输出第一驱动信号至位于同一行的第一晶体管,以控制第一晶体管的打开或关闭;GOA驱动单元输出第二驱动信号至位于同一行的第二晶体管,以控制第二晶体管的打开或关闭。
在图2所示的实施例中,像素电路中的每个像素单元中均包括多个晶体管,具体的,可以包括第一晶体管(main TFT)和第二晶体管(sub TFT)。同时GOA电路中每个GOA驱动单元均可以输出两个驱动信号;具体的,可以为第一驱动信号main和第二驱动信号sub。同时第一驱动信号main输入第一晶体管(main TFT),以控制第一晶体管(main TFT)的打开或关闭;而第二驱动信号sub输入第二晶体管(sub TFT),以控制第二晶体管(sub TFT)的打开或关闭。
其中,对于第一行GOA驱动单元来说,两个驱动信号可以分别为G1main和G1sub;对于第二行GOA驱动单元来说,两个驱动信号可以分别为G2main和G2sub;对于第三行GOA驱动单元来说,两个驱动信号可以分别为G3main和G3sub。
在图2中,GOA驱动单元输出的第一驱动信号main的高电位脉冲将第一晶体管(main TFT)打开,从而将外部输入的数据信号(data)的电压充入到像素电容上中,使得显示面板显示当前帧对应的画面。而此时GOA单元输出的第二驱动信号sub为低电位,第二晶体管(sub TFT)关闭,像素电容上的电荷不同通过第二晶体管(sub TFT)被释放。
当需要将上一帧画面刷新插入黑画面时,GOA驱动单元输出的第一驱动信号main为低电位脉冲,第一晶体管(main TFT)处于关闭状态。而此时GOA单元输出的第二驱动信号sub为高电位脉冲,第二晶体管(sub TFT)在第二驱动信号sub的控制下打开,像素电容上的电荷放电至第二晶体管(sub TFT)中的第二基准电位端Acom。
又由于第二晶体管(sub TFT)中的第二基准电位端Acom,与第一晶体管(mainTFT)中的第一基准电位端Cfcom的电压大小相等,且方向相同;使得放电后的第一基准电位端Cfcom和第二基准电位端Acom之间不存在电压差,即液晶两侧不存在电压差,液晶不会发生偏转,像素单元显示黑画面;即显示面板显示的画面中被插黑。
同时,由于显示面板的画面是从上至下依次刷新,因此GOA驱动单元输出的第一驱动信号main和第二驱动信号sub同样也可以向下依次刷新,从而保持插入的黑画面在显示面板中滚动,实现动态插黑。
在另一些实施例中,也可以仅控制部分GOA驱动单元输出第一驱动信号main和第二驱动信号sub,以实现显示面板显示画面的部分区域插黑。
在图2所示的实施例中,同一行中包括两个GOA驱动,以实现两个方向分别驱动像素单元。在另一些实施例中,同一行中也可以仅包括一个GOA驱动单元,利用一个GOA驱动单元驱动同一行的多个像素单元。
本申请实施例还提供一种显示面板的驱动方法,该显示面板包括如上任一项所述的显示面板驱动电路,该驱动方法可以包括:
控制GOA电路中的GOA驱动单元交替输出多个驱动信号,以控制与GOA驱动单元连接的第一晶体管和第二晶体管交替打开或关闭,以实现显示面板的画面插黑。
需要说明的是,上述实施例中,多个驱动信号不会同时输入晶体管中,即第一晶体管和第二晶体管不会同时打开或同时关闭。
在本申请的一些实施例中,还可以控制GOA驱动单元输出的多个驱动信号的高电位脉冲之间的相对延迟时间,以控制显示面板的插黑区域的大小。
具体的,多个驱动信号的高电位脉冲之间的相对延迟时间越大,显示面板中的插黑区域越大。
本申请实施例还提供一种显示面板,该显示面板包括如上任一项所述的显示面板驱动电路,且执行如上任一项所述的显示面板驱动方法中的步骤。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的一种显示面板驱动电路、驱动方法和显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。
Claims (10)
1.一种显示面板驱动电路,其特征在于,所述驱动电路包括GOA电路和像素电路,所述像素电路包括多个像素单元;所述GOA电路中包括至少一行GOA驱动单元,所述GOA驱动单元用于输出多个控制信号,所述GOA驱动单元连接多个像素单元,所述多个像素单元中至少一个像素单元包括多个晶体管,所述多个驱动信号输出至所述至少一个像素单元的多个晶体管中,以分别控制同一时刻所述多个晶体管中的第一晶体管处于打开状态,第二晶体管处于关闭状态。
2.根据权利要求1所述的显示面板驱动电路,其特征在于,所述多个晶体管均包括基准电位端,不同晶体管所对应的基准电位端的电压大小的差值在预设差值范围内。
3.根据权利要求2所述的显示面板驱动电路,其特征在于,所述不同晶体管对应的基准电位端的电压大小相等。
4.根据权利要求1所述的显示面板驱动电路,其特征在于,所述GOA驱动单元输出第一驱动信号和第二驱动信号,所述至少一个像素单元为一个像素单元,且所述一个像素单元中包括第一晶体管和第二晶体管;所述第一驱动信号输出至所述第一晶体管,以控制所述第一晶体管的打开或关闭,所述第二驱动信号输出至所述第二晶体管,以控制所述第二晶体管的打开或关闭。
5.根据权利要求4所述的显示面板驱动电路,其特征在于,所述多个像素单元中每个像素单元中还包括像素电容,同一个像素单元中的多个晶体管均与所述像素电容连接;当所述第一晶体管打开,所述第二晶体管关闭时,所述第一晶体管中的第一栅极接收外部输入的数据信号,所述第一晶体管中的第一漏级连接至像素电容以将所述数据信号充入所述像素电容。
6.根据权利要求5所述的显示面板驱动电路,其特征在于,当所述第一晶体管关闭,所述第二晶体管打开时,所述像素电容放电至所述第二晶体管中的所述基准电位端。
7.根据权利要求4所述的显示面板驱动电路,其特征在于,所述至少一行GOA驱动电路为多行GOA驱动单元,所述多行GOA驱动单元中每行GOA驱动单元均输出第一驱动信号和第二驱动信号;与所述多行GOA驱动单元连接的至少一个像素单元为多个像素单元,所述多个像素单元中均包括第一晶体管和第二晶体管;所述第一驱动信号输出至所述第一晶体管,以控制所述第一晶体管的打开或关闭,所述第二驱动信号输出至所述第二晶体管,以控制所述第二晶体管的打开或关闭。
8.一种显示面板驱动方法,其特征在于,所述显示面板包括如权利要求1-7任一项所述显示面板驱动电路,所述驱动方法包括:
控制所述GOA电路中的所述GOA驱动单元交替输出多个驱动信号,以控制与所述GOA驱动单元连接的第一晶体管和第二晶体管交替打开或关闭,以实现显示面板的画面插黑。
9.根据权利要求8所述的显示面板驱动方法,其特征在于,所述方法还包括:
控制所述多个驱动信号的高电位脉冲之间的相对延迟时间,以控制所述显示面板的插黑区域大小。
10.一种显示面板,其特征在于,所述显示面板包括如权利要求1-7任一项所述的显示面板驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110900288.8A CN113593464A (zh) | 2021-08-06 | 2021-08-06 | 显示面板驱动电路、驱动方法及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110900288.8A CN113593464A (zh) | 2021-08-06 | 2021-08-06 | 显示面板驱动电路、驱动方法及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113593464A true CN113593464A (zh) | 2021-11-02 |
Family
ID=78255745
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110900288.8A Pending CN113593464A (zh) | 2021-08-06 | 2021-08-06 | 显示面板驱动电路、驱动方法及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113593464A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117877441A (zh) * | 2024-03-12 | 2024-04-12 | 惠科股份有限公司 | 显示装置和显示装置的驱动方法 |
CN117975906A (zh) * | 2024-03-27 | 2024-05-03 | 惠科股份有限公司 | 显示面板、显示装置以及显示面板的驱动方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101295112A (zh) * | 2007-04-26 | 2008-10-29 | 中华映管股份有限公司 | 液晶显示面板与液晶显示器的像素电路及其驱动方法 |
CN103472643A (zh) * | 2013-09-25 | 2013-12-25 | 深圳市华星光电技术有限公司 | 一种液晶显示装置、像素结构及其驱动方法 |
CN105869600A (zh) * | 2016-06-12 | 2016-08-17 | 深圳市华星光电技术有限公司 | 液晶显示器及其驱动电路 |
CN108319049A (zh) * | 2018-02-11 | 2018-07-24 | 武汉华星光电技术有限公司 | 液晶显示器及液晶显示器驱动方法 |
CN113066436A (zh) * | 2021-03-26 | 2021-07-02 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及其控制方法、显示装置 |
-
2021
- 2021-08-06 CN CN202110900288.8A patent/CN113593464A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101295112A (zh) * | 2007-04-26 | 2008-10-29 | 中华映管股份有限公司 | 液晶显示面板与液晶显示器的像素电路及其驱动方法 |
CN103472643A (zh) * | 2013-09-25 | 2013-12-25 | 深圳市华星光电技术有限公司 | 一种液晶显示装置、像素结构及其驱动方法 |
CN105869600A (zh) * | 2016-06-12 | 2016-08-17 | 深圳市华星光电技术有限公司 | 液晶显示器及其驱动电路 |
CN108319049A (zh) * | 2018-02-11 | 2018-07-24 | 武汉华星光电技术有限公司 | 液晶显示器及液晶显示器驱动方法 |
CN113066436A (zh) * | 2021-03-26 | 2021-07-02 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及其控制方法、显示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117877441A (zh) * | 2024-03-12 | 2024-04-12 | 惠科股份有限公司 | 显示装置和显示装置的驱动方法 |
CN117975906A (zh) * | 2024-03-27 | 2024-05-03 | 惠科股份有限公司 | 显示面板、显示装置以及显示面板的驱动方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10978114B2 (en) | Shift register unit, gate driving circuit, display device and driving method to reduce noise | |
CN109841193B (zh) | Oled显示面板及包括该oled显示面板的oled显示装置 | |
US6075505A (en) | Active matrix liquid crystal display | |
US7839374B2 (en) | Liquid crystal display device and method of driving the same | |
US8314764B2 (en) | Voltage amplifier and driving device of display device using the voltage amplifier | |
US20040017344A1 (en) | Liquid-crystal display device and driving method thereof | |
EP1662472A2 (en) | Liquid crystal display device | |
US8378945B2 (en) | Liquid crystal display device | |
US20080007506A1 (en) | Liquid crystal display and driving method thereof | |
US20110316897A1 (en) | Display device, method for driving display device, and electronic apparatus | |
US20090085849A1 (en) | Fast Overdriving Method of LCD Panel | |
US10748465B2 (en) | Gate drive circuit, display device and method for driving gate drive circuit | |
CN108319049B (zh) | 液晶显示器及液晶显示器驱动方法 | |
US7161574B2 (en) | Liquid crystal display element driving method and liquid crystal display using the same | |
JP2004013153A (ja) | Lcdパネルのフリッカーを減少させる方法と回路 | |
CN113593464A (zh) | 显示面板驱动电路、驱动方法及显示面板 | |
CN113870762B (zh) | 一种显示面板及其驱动方法、显示装置 | |
US8669975B2 (en) | Electro-optical device and driving circuit | |
KR100550595B1 (ko) | 액정표시장치 | |
CN101533628A (zh) | 液晶显示装置 | |
US8384704B2 (en) | Liquid crystal display device | |
US20100220045A1 (en) | Display device | |
US10482834B2 (en) | Pixel circuit, display device, display apparatus and driving method | |
CN101320177B (zh) | 液晶显示面板及其黑画面插入方法 | |
JP2005128101A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |