CN215868590U - 放电电路和液晶显示装置 - Google Patents
放电电路和液晶显示装置 Download PDFInfo
- Publication number
- CN215868590U CN215868590U CN202121957715.8U CN202121957715U CN215868590U CN 215868590 U CN215868590 U CN 215868590U CN 202121957715 U CN202121957715 U CN 202121957715U CN 215868590 U CN215868590 U CN 215868590U
- Authority
- CN
- China
- Prior art keywords
- discharge
- liquid crystal
- switching transistor
- crystal display
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本实用新型实施例公开了一种放电电路和液晶显示装置,放电电路包括放电单元和放电控制单元,放电单元的第一端通过每列像素单元对应的数据线连接至每个像素单元,放电单元的第二端与位于液晶显示模组上的测试端子连接,放电单元的控制端与放电控制信号输入端连接;放电控制单元的第一端与测试端子连接,放电控制单元的第二端与公共电压输入端连接,放电控制单元的控制端与放电控制信号输入端连接。相对于现有技术,本实用新型实施例提供的技术方案在关机时,能够有效地消除了关机残影,防止开机瞬间出现闪屏现象,有利于提升液晶显示模组的显示质量。
Description
技术领域
本实用新型实施例涉及液晶显示技术领域,尤其涉及一种放电电路和液晶显示装置。
背景技术
液晶显示模组具有体积小、画质好、低驱动电压和制造成本相对较低等优点,在平板显示领域占据主导地位。
液晶显示模组主要由显示面板、背光源以及印刷电路板等结构组成,显示面板又包括像素电极、公共电极和像素单元,像素单元以有源矩阵形式排布在像素电极和公共电极之间,背光源用于为显示面板提供背光。为了避免液晶显示模组在关机时出现残影,或多次开关机后出现闪屏现象,现有技术通常通过栅极驱动电路将关断电压VGL拉升至高电平VGH,以打开薄膜晶体管,使得像素单元中累积的电荷通过数据线进行释放。但是由于不同机种全压设计或正负压设计时,公共电极上的电压VCOM不同,不同电压设计之间的放电速度存在差异,使得各像素单元的电压与公共电极上的电压VCOM仍然存在电压差,使得液晶不能正常偏转,影响关机以及下次开机显示。
实用新型内容
本实用新型实施例提供一种放电电路和液晶显示装置,以使得液晶显示模组在关机时能够加快释放电荷,进而保证模组不会出现闪烁或残影的现象。
第一方面,本实用新型实施例提供了一种放电电路,所述放电电路与液晶显示模组连接,所述液晶显示模组包括驱动芯片和多个像素单元,所述放电电路包括:
放电单元,所述放电单元的第一端通过每列像素单元对应的数据线连接至每个像素单元,所述数据线与所述驱动芯片连接,所述放电单元的第二端与位于所述液晶显示模组上的测试端子连接,所述放电单元的控制端与放电控制信号输入端连接;
放电控制单元,所述放电控制单元的第一端与所述测试端子连接,所述放电控制单元的第二端与公共电压输入端连接,所述放电控制单元的控制端与所述放电控制信号输入端连接,以在所述液晶显示模组接收到关机信号时控制所述公共电压输入端接地。
可选地,所述放电单元包括多个依次循环排列的第一开关晶体管、第二开关晶体管和第三开关晶体管,每一开关晶体管对应一条数据线,在所述液晶显示模组显示过程中,所述第一开关晶体管、第二开关晶体管和第三开关晶体管保持关断。
可选地,所述像素单元包括第一颜色子像素单元、第二颜色子像素单元和第三颜色子像素单元,每一列所述第一颜色子像素单元共同连接至第一节点,每一列所述第二颜色子像素单元共同连接至第二节点,每一列所述第三颜色子像素单元共同连接至第三节点;
所述第一开关晶体管的栅极、第二开关晶体管的栅极和第三开关晶体管的栅极分别与所述放电控制信号输入端连接,所述第一开关晶体管的第一极与所述第一颜色子像素单元对应的数据线连接,所述第一开关晶体管的第二极通过所述第一节点与第一测试端子连接;所述第二开关晶体管的第一极与所述第二颜色子像素单元对应的数据线连接,所述第二开关晶体管的第二极通过所述第二节点与第二测试端子连接;所述第三开关晶体管的第一极与所述第三颜色子像素单元对应的数据线连接,所述第三开关晶体管的第二极通过所述第三节点与第三测试端子连接。
可选地,所述放电控制单元包括第四开关晶体管,所述第四开关晶体管的栅极与所述放电控制信号输入端连接,所述第四开关晶体管的第一极与第四测试端子连接,所述第四开关晶体管的第二极与所述公共电压输入端连接。
可选地,所述第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管的沟道类型相同。
可选地,所述第四测试端子处于悬浮状态,所述公共电压输入端与治具连接。
可选地,所述液晶显示模组还包括印刷电路板,所述测试端子连接至所述印刷电路板的接地端。
可选地,所述放电控制信号输入端与电平移位器连接,所述电平移位器设置于所述印刷电路板上。
可选地,所述液晶显示模组包括阵列基板,所述多个像素单元阵列排布在所述阵列基板上;所述放电单元和所述放电控制单元设置于所述阵列基板上。
第二方面,本实用新型实施例还提供了一种液晶显示装置,该液晶显示装置包括本实用新型任意实施例所提供的放电电路。
本实用新型实施例提供的放电电路和液晶显示装置,通过放电单元连接数据线和测试端子,以及通过放电控制单元连接公共电压输入端与测试端子。在液晶显示模组接收到关机信号时,测试端子接地,放电单元响应于放电控制信号输入端输入的放电控制信号导通,像素单元通过数据线直接对地放电;同时,放电控制单元响应于放电控制信号输入端输入的放电控制信号导通,公共电压输入端与测试端子连接,公共电压直接对地放电。相对于现有技术,本实用新型实施例提供的技术方案在关机时,通过将像素单元和公共电压输入端同时接地,能够加快模组内电荷的放电速度。且正是因为公共电压输入端也会对地放电,因此像素单元的电压与公共电压之间不存在电压差,像素电极与公共电极之间也就不存在电场,液晶能够正常偏转,使得液晶显示模组处于黑态。从而有效地消除了关机残影,能够防止开机瞬间出现闪屏现象,有利于提升液晶显示模组的显示质量。
附图说明
图1为本实用新型实施例提供的一种放电电路的结构示意图;
图2为本实用新型实施例提供的另一种放电电路的结构示意图;
图3为本实用新型实施例提供的另一种放电电路的结构示意图;
图4为本实用新型实施例提供的另一种放电电路的结构示意图;
图5为本实用新型实施例提供的另一种放电电路的结构示意图;
图6为本实用新型实施例提供的一种液晶显示装置的结构示意图。
附图标记:
AA-显示区;PX像素单元;
10-驱动芯片;
20-放电单元;21-测试端子;211-第一测试端子;212-第二测试端子;213-第三测试端子;214-第四测试端子;215-第五测试端子;22-放电控制信号输入端;23-公共电压输入端;
30-放电控制单元;40-印刷电路板;410-电平移位器。
具体实施方式
下面结合附图和实施例对本实用新型作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部结构。
为了消除关机残影,在显示模组关机时需要对模组内部的像素单元进行放电,此时模组内的栅线全部打开,像素单元通过对应连接的数据线将内部残余电荷释放出来。但是不同的机种采用的驱动方式不同,采用全压设计时,公共电极上的电压VCOM为正电压;而采用正负压设计时,公共电极上的电压VCOM为负电压。针对全压设计和正负压设计,在模组关机后,全压设计与正负压设计的放电时间不同,从而导致像素单元上的电压降低至0V时,其与公共电极上的电压VCOM之间仍然存在电压差,使得液晶不能正常偏转,也即该电压差的存在使得液晶不能够偏转至水平状态,导致出现残影的现象。
针对上述问题,本实用新型实施例提供一种放电电路,以加快模组内残余电荷的释放,消除像素单元电压与公共电压VCOM之间的电压差。图1为本实用新型实施例提供的一种放电电路的结构示意图,参考图1,本实用新型实施例提供的放电电路与液晶显示模组连接,液晶显示模组包括驱动芯片10和多个像素单元PX,放电电路包括:
放电单元20,放电单元20的第一端通过每列像素单元PX对应的数据线连接至每个像素单元PX,数据线与驱动芯片10连接,放电单元20的第二端与位于液晶显示模组上的测试端子21连接,放电单元20的控制端与放电控制信号输入端22连接;
放电控制单元30,放电控制单元30的第一端与测试端子21连接,放电控制单元30的第二端与公共电压输入端23连接,放电控制单元30的控制端与放电控制信号输入端22连接,以在液晶显示模组接收到关机信号时控制公共电压输入端23接地。
具体地,各像素单元PX以阵列排布方式设置与显示区AA内,像素单元PX可以由彼此交叉设置的多条扫描线(栅极线)和数据线进行限定,扫描线用于向像素单元PX传输扫描信号,以逐行扫描各行像素单元PX。驱动芯片10与数据线连接,通过数据线向像素单元PX提供数据电压。放电单元20能够根据放电控制信号输入端22输入的放电控制信号导通或关断,以实现对像素单元PX的放电进行控制。放电控制单元30与公共电压输入端23连接,能够根据放电控制信号输入端22输入的放电控制信号将公共电压输入端23与测试端子21连接,其中,测试端子21可接地。因此,当放电控制单元30导通时,公共电压输入端23实现接地,也就是说,实现公共电压VCOM对地放电。
应当理解的是,在本领域内,像素单元PX的像素电极与公共电极之间存在电压差时会产生电场,在电场的作用下,液晶发生偏转,背光源发出的光线能够透过液晶向外发射,实现图像的正常显示。当像素电极与公共电极之间不存在电场时,液晶回到水平位置(即与液晶显示模组厚度垂直的方向)时,背光源发出的光线无法透过液晶发射出去,液晶显示模组处于黑态。若在液晶显示模组关机时,像素电极与公共电极之间仍存在电压差,则会出现关机残影的现象,当进行多次开关机时,由于液晶不能正常偏转,导致显示画面出现闪烁,影响显示效果。
在本实施例中,当液晶显示模组正常显示时,像素单元PX由驱动芯片10驱动,放电单元20根据放电控制信号输入端22输入的放电控制信号关断,数据线与测试端子21之间断开连接,以保证数据线上的电压不会被干扰。同时,放电控制单元30在放电控制信号输入端22输入的放电控制信号控制下关断,以保证公共电压输入端23输入的公共电压VCOM的稳定性。
当液晶显示模组接收到关机信号时,控制测试端子21接地,放电单元20响应放电控制信号输入端22输入的放电控制信号导通,数据线通过放电单元20与测试端子21导通,也即像素单元PX通过数据线直接对地放电。同时放电控制单元30响应放电控制信号输入端22输入的放电控制信号导通,公共电压输入端23与测试端子21连接,使得公共电压VCOM直接对地进行放电。由于像素单元PX和公共电压VCOM同时直接对地进行放电,加快了模组内电荷的放电速度。针对不同的机种,也能保证在短时间内将模组内的电荷降低至0V,从而消除像素单元PX与公共电压VCOM之间的电压差,使得液晶能够正常偏转,从而有效地降低了模组因内电荷残留而导致液晶出现极化的现象而不能正常偏转,避免了关机时出现残影,能够防止开机瞬间出现闪屏现象,有利于提升液晶显示模组的显示质量。
本实用新型实施例提供的放电电路,通过放电单元连接数据线和测试端子,以及通过放电控制单元连接公共电压输入端与测试端子。在液晶显示模组接收到关机信号时,控制测试端子接地放电单元响应于放电控制信号输入端输入的放电控制信号导通,像素单元通过数据线直接对地放电;同时,放电控制单元响应于放电控制信号输入端输入的放电控制信号导通,公共电压输入端与测试端子连接,公共电压直接对地放电。相对于现有技术,本实用新型实施例提供的技术方案在关机时,通过将像素单元和公共电压输入端同时接地,能够加快模组内电荷的放电速度。且正是因为公共电压输入端也会对地放电,因此像素单元的电压与公共电压之间不存在电压差,像素电极与公共电极之间也就不存在电场,液晶能够正常偏转,使得液晶显示模组处于黑态。从而有效地消除了关机残影,能够防止开机瞬间出现闪屏现象,有利于提升液晶显示模组的显示质量。
需要说明的是,在本实施例中,测试端子21可以为位于玻璃基板上的测试PAD,测试端子21也可用于在点灯测试过程中输入测试信号。
可选地,图2为本实用新型实施例提供的另一种放电电路的结构示意图,在上述技术方案的基础上,参考图2,放电单元20包括多个依次循环排列的第一开关晶体管Q1、第二开关晶体管Q2和第三开关晶体管Q3,每一开关晶体管对应一条数据线,在液晶显示模组显示过程中,第一开关晶体管Q1、第二开关晶体管Q2和第三开关晶体管Q3保持关断。
其中,像素单元PX包括第一颜色子像素单元、第二颜色子像素单元和第三颜色子像素单元,每一列第一颜色子像素单元共同连接至第一节点R,每一列第二颜色子像素单元共同连接至第二节点G,每一列第三颜色子像素单元共同连接至第三节点B。
第一开关晶体管Q1的栅极、第二开关晶体管Q2的栅极和第三开关晶体管Q3的栅极分别与放电控制信号输入端22连接,第一开关晶体管Q1的第一极与第一颜色子像素单元对应的数据线连接,第一开关晶体管Q1的第二极通过第一节点R与第一测试端子211连接;第二开关晶体管Q2的第一极与第二颜色子像素单元对应的数据线连接,第二开关晶体管Q2的第二极通过第二节点G与第二测试端子212连接;第三开关晶体管Q3的第一极与第三颜色子像素单元对应的数据线连接,第三开关晶体管Q3的第二极通过第三节点B与第三测试端子213连接。
在本实施例中,第一颜色子像素单元可以为红色子像素,第二颜色子像素单元可以为绿色子像素,第三颜色子像素单元可以为蓝色子像素,每列颜色相同的子像素通过对应的数据线连接至同一节点。其中,每一列红色子像素所连接的数据线分别通过各自对应的第一开关晶体管Q1连接至第一节点R,每一列绿色子像素所连接的数据线分别通过各自对应的第二开关晶体管Q2连接至第二节点G,每一列蓝色子像素所连接的数据线分别通过各自对应的第三开关晶体管Q3连接至第三节点B。在关机时,第一开关晶体管Q1、第二开关晶体管Q2和第三开关晶体管Q3分别响应放电控制信号输入端22输入的放电控制信号导通,各像素单元PX直接对地放电。
进一步地,图3为本实用新型实施例提供的另一种放电电路的结构示意图,参考图3,放电控制单元30包括第四开关晶体管Q4,第四开关晶体管Q4的栅极与放电控制信号输入端22连接,第四开关晶体管Q4的第一极与第四测试端子214连接,第四开关晶体管Q4的第二极与公共电压输入端23连接。
其中,在液晶显示模组关机时,第四开关晶体管Q4响应于放电控制信号输入端22输入的放电控制信号导通,将公共电压输入端23的公共电压VCOM直接对地放电,以快速消除公共电极上的残余电荷。
第一开关晶体管Q1、第二开关晶体管Q2、第三开关晶体管Q3和第四开关晶体管Q4的沟道类型相同,便于线路布局和信号控制。在本实施例中,以第一开关晶体管Q1、第二开关晶体管Q2、第三开关晶体管Q3和第四开关晶体管Q4均为N型晶体管为例进行具体说明。当然,在其他实施例中,第一开关晶体管Q1、第二开关晶体管Q2、第三开关晶体管Q3和第四开关晶体管Q4也可以为P型晶体管。
图4为本实用新型实施例提供的另一种放电电路的结构示意图,并具体示出了LOT点灯测试的电路结构,测试信号均由治具提供。参考图4,在LOT点灯测试时,治具向公共电压输入端23输入参考电压,并分别向第一节点R、第二节点G和第三节点B提供点灯测试信号,测试信号通过放电单元20写入数据线,或由驱动芯片10进行驱动,以点亮模组。此时,第四测试端子214处于悬浮状态。
当模组接收到关机信号时,治具分别向第一节点R、第二节点G和第三节点B提供接地信号,并向放电控制信号输入端22输入高电平的放电控制信号,第一开关晶体管Q1、第二开关晶体管Q2、第三开关晶体管Q3和第四开关晶体管Q4均导通,像素单元PX通过数据线直接对地放电。由于第四测试端子214浮空,因此公共电压VCOM由治具决定,此时治具向公共电压输入端23输入地电压,即可实现像素单元PX电压与公共电压VCOM之间不存在电压差,进而能够消除关机残影。
图5为本实用新型实施例提供的另一种放电电路的结构示意图,并具体示出了在玻璃基板上绑定印刷电路板后的电路结构。绑定在上述各技术方案的基础上,参考图5,液晶显示模组还包括印刷电路板40,测试端子(第一测试端子211、第二测试端子212、第三测试端子213、第四测试端子214和第五测试端子215)连接至印刷电路板40的接地端。
具体地,印刷电路板40通过柔性电路板FPC与液晶显示模组绑定,第一测试端子211、第二测试端子212、第三测试端子213、第四测试端子214和第五测试端子215均为测试PAD,设置于液晶显示模组的下边缘,用于与印刷电路板40连接。当进行点灯测试时,通过治具为印刷电路板40供电,由印刷电路板40向模组提供测试信号。放电控制信号输入端22通过第五测试端子215与电平移位器410连接,电平移位器410用于向放电控制信号输入端22输出高电平VGH或低电平VGL。当模组正常显示图像画面时,电平移位器410输出低电平VGL至放电控制信号输入端22,第一开关晶体管Q1、第二开关晶体管Q2、第三开关晶体管Q3和第四开关晶体管Q4均关断,放电单元20和放电控制单元30均不工作。印刷电路板40向公共电压输入端23输入参考电压,像素单元PX由驱动芯片10进行驱动,模组正常显示。
当模组接收到关机信号时,印刷电路板40停止向公共电压输入端23输入参考电压,驱动芯片10不再控制像素单元PX,模组进行关机操作。此时,印刷电路板40输出高电平VGH至放电控制信号输入端22,第一开关晶体管Q1、第二开关晶体管Q2、第三开关晶体管Q3和第四开关晶体管Q4均导通,放电单元20和放电控制单元30开启。各列第一颜色像素子单元对应的数据线通过第一节点R连接至第一测试端子211,各列第二颜色像素子单元对应的数据线通过第二节点G连接至第二测试端子212,各列第三颜色像素子单元对应的数据线通过第三节点B连接至第三测试端子213,公共电压输入端23通过第四开关晶体管Q4与第四测试端子214连通。其中,公共电压输入端23与公共电极50连接,用于向公共电极50提供公共电压VCOM。第一测试端子211、第二测试端子212、第三测试端子213和第四测试端子214均与印刷电路板40上的地连接,从而实现像素单元PX和公共电极50同时对地放电,加快了模组内电荷的放电速度,且保证了像素单元电压与公共电极50上的公共电压VCOM均降至0V,也即像素单元电压与公共电极50上的公共电压VCOM不存在电压差,液晶能够正常偏转,使得模组处于黑态。从而消除了关机残影,以及防止下次开机瞬间出现闪屏的现象。
在本实施例中,液晶显示模组包括阵列基板,阵列基板上设置有像素单元和栅极驱动电路,放电单元20和放电控制单元30也可设置于阵列基板上。
本实用新型实施例还提供了一种液晶显示装置,该液晶显示装置包括本实用新型任意实施例所提供的放电电路,因而同样具备与上述放电电路相同的有益效果,在此不再赘述。
示例性地,图6为本实用新型实施例提供的一种液晶显示装置的结构示意图,该液晶显示装置可以为图6所示的手机,也可以为任何具有显示功能的电子产品,包括但不限于以下类别:电视机、笔记本电脑、桌上型显示器、平板电脑、数码相机、智能手环、智能眼镜、车载显示器、医疗设备、工控设备、触摸交互终端等,本实用新型实施例对此不作特殊限定。
注意,上述仅为本实用新型的较佳实施例及所运用技术原理。本领域技术人员会理解,本实用新型不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本实用新型的保护范围。因此,虽然通过以上实施例对本实用新型进行了较为详细的说明,但是本实用新型不仅仅限于以上实施例,在不脱离本实用新型构思的情况下,还可以包括更多其他等效实施例,而本实用新型的范围由所附的权利要求范围决定。
Claims (10)
1.一种放电电路,所述放电电路与液晶显示模组连接,所述液晶显示模组包括驱动芯片和多个像素单元,其特征在于,所述放电电路包括:
放电单元,所述放电单元的第一端通过每列像素单元对应的数据线连接至每个像素单元,所述数据线与所述驱动芯片连接,所述放电单元的第二端与位于所述液晶显示模组上的测试端子连接,所述放电单元的控制端与放电控制信号输入端连接;
放电控制单元,所述放电控制单元的第一端与所述测试端子连接,所述放电控制单元的第二端与公共电压输入端连接,所述放电控制单元的控制端与所述放电控制信号输入端连接,以在所述液晶显示模组接收到关机信号时控制所述公共电压输入端接地。
2.根据权利要求1所述的放电电路,其特征在于,所述放电单元包括多个依次循环排列的第一开关晶体管、第二开关晶体管和第三开关晶体管,每一开关晶体管对应一条数据线,在所述液晶显示模组显示过程中,所述第一开关晶体管、第二开关晶体管和第三开关晶体管保持关断。
3.根据权利要求2所述的放电电路,其特征在于,所述像素单元包括第一颜色子像素单元、第二颜色子像素单元和第三颜色子像素单元,每一列所述第一颜色子像素单元共同连接至第一节点,每一列所述第二颜色子像素单元共同连接至第二节点,每一列所述第三颜色子像素单元共同连接至第三节点;
所述第一开关晶体管的栅极、第二开关晶体管的栅极和第三开关晶体管的栅极分别与所述放电控制信号输入端连接,所述第一开关晶体管的第一极与所述第一颜色子像素单元对应的数据线连接,所述第一开关晶体管的第二极通过所述第一节点与第一测试端子连接;所述第二开关晶体管的第一极与所述第二颜色子像素单元对应的数据线连接,所述第二开关晶体管的第二极通过所述第二节点与第二测试端子连接;所述第三开关晶体管的第一极与所述第三颜色子像素单元对应的数据线连接,所述第三开关晶体管的第二极通过所述第三节点与第三测试端子连接。
4.根据权利要求3所述的放电电路,其特征在于,所述放电控制单元包括第四开关晶体管,所述第四开关晶体管的栅极与所述放电控制信号输入端连接,所述第四开关晶体管的第一极与第四测试端子连接,所述第四开关晶体管的第二极与所述公共电压输入端连接。
5.根据权利要求4所述的放电电路,其特征在于,所述第一开关晶体管、第二开关晶体管、第三开关晶体管和第四开关晶体管的沟道类型相同。
6.根据权利要求4所述的放电电路,其特征在于,所述第四测试端子处于悬浮状态,所述公共电压输入端与治具连接。
7.根据权利要求1所述的放电电路,其特征在于,所述液晶显示模组还包括印刷电路板,所述测试端子连接至所述印刷电路板的接地端。
8.根据权利要求7所述的放电电路,其特征在于,所述放电控制信号输入端与电平移位器连接,所述电平移位器设置于所述印刷电路板上。
9.根据权利要求1所述的放电电路,其特征在于,所述液晶显示模组包括阵列基板,所述多个像素单元阵列排布在所述阵列基板上;所述放电单元和所述放电控制单元设置于所述阵列基板上。
10.一种液晶显示装置,其特征在于,包括如权利要求1-9任一项所述的放电电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121957715.8U CN215868590U (zh) | 2021-08-19 | 2021-08-19 | 放电电路和液晶显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202121957715.8U CN215868590U (zh) | 2021-08-19 | 2021-08-19 | 放电电路和液晶显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN215868590U true CN215868590U (zh) | 2022-02-18 |
Family
ID=80240805
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202121957715.8U Active CN215868590U (zh) | 2021-08-19 | 2021-08-19 | 放电电路和液晶显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN215868590U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114677980A (zh) * | 2022-03-22 | 2022-06-28 | 苏州华星光电技术有限公司 | 显示装置和电子设备 |
CN115457910A (zh) * | 2022-09-28 | 2022-12-09 | 厦门天马显示科技有限公司 | 显示模组及其驱动方法、显示装置 |
-
2021
- 2021-08-19 CN CN202121957715.8U patent/CN215868590U/zh active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114677980A (zh) * | 2022-03-22 | 2022-06-28 | 苏州华星光电技术有限公司 | 显示装置和电子设备 |
CN114677980B (zh) * | 2022-03-22 | 2023-08-22 | 苏州华星光电技术有限公司 | 显示装置和电子设备 |
CN115457910A (zh) * | 2022-09-28 | 2022-12-09 | 厦门天马显示科技有限公司 | 显示模组及其驱动方法、显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109671405B (zh) | 一种阵列基板、显示面板及其驱动方法 | |
US7129923B2 (en) | Active matrix display device | |
CN215868590U (zh) | 放电电路和液晶显示装置 | |
US20220334440A1 (en) | Array substrate, display panel, display device, and driving method | |
US9830874B2 (en) | Electronic device having smaller number of drive chips | |
US11211024B2 (en) | Display panel and display device | |
US11631378B2 (en) | Driving method with compensation section of display panel, display panel, and display device | |
CN112987959B (zh) | 一种触控面板、其驱动方法及显示装置 | |
CN115132129B (zh) | 驱动电路、显示模组及显示装置 | |
US10629154B2 (en) | Circuit for powering off a liquid crystal panel, peripheral drive device and liquid crystal panel | |
US11450292B2 (en) | Charge sharing circuit and method for liquid crystal display panel to improve display effect | |
WO2020134947A1 (zh) | 显示模组及显示装置 | |
US11062654B2 (en) | Shift register unit, gate driving circuit, display device and driving method | |
KR20080070169A (ko) | 표시 장치 | |
KR20010020935A (ko) | 표시 장치 및 상기 표시 장치의 구동 방법 | |
CN214226487U (zh) | 残影消除电路及显示装置 | |
CN107909979A (zh) | 液晶显示装置及改善显示面板掉电闪屏的方法 | |
US20230368715A1 (en) | Array substrate and display panel | |
CN111897155B (zh) | 阵列基板及显示面板 | |
US20220036849A1 (en) | Gate drive circuit, display module and display device | |
CN110718196B (zh) | 用于像素显示的自举电路及显示面板 | |
US11468859B2 (en) | Array substrate drive circuit, display module and display device | |
CN111258454B (zh) | 触控显示装置及其放电方法 | |
CN113593485B (zh) | 液晶显示装置 | |
JP2010181836A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |