CN117789653A - 像素电路、驱动方法和显示装置 - Google Patents
像素电路、驱动方法和显示装置 Download PDFInfo
- Publication number
- CN117789653A CN117789653A CN202410006724.0A CN202410006724A CN117789653A CN 117789653 A CN117789653 A CN 117789653A CN 202410006724 A CN202410006724 A CN 202410006724A CN 117789653 A CN117789653 A CN 117789653A
- Authority
- CN
- China
- Prior art keywords
- control
- circuit
- reset
- light
- driving circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 238000004146 energy storage Methods 0.000 claims description 5
- 238000004891 communication Methods 0.000 claims description 3
- 230000000630 rising effect Effects 0.000 description 22
- 238000010586 diagram Methods 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 7
- 229920001621 AMOLED Polymers 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 2
- 239000003086 colorant Substances 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000010926 purge Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供一种像素电路、驱动方法和显示装置。像素电路包括发光元件、驱动电路、第一发光控制电路、第一复位电路和第二复位电路;第一复位电路在第一复位控制信号的控制下,将第一初始电压写入发光元件的第一极;第二复位电路在第二复位控制信号的控制下,将第二初始电压写入驱动电路的控制端;第一复位控制端与第二复位控制端为不同的端子。本发明能够充分快速的释放发光元件中残留的电荷,可以改善串扰等画质问题。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、驱动方法和显示装置。
背景技术
在相关技术中,随着AMOLED(Active-matrix organic light-emitting diode,有源矩阵有机发光二极管)显示技术的发展,为了提高显示产品的续航能力,OLED的效率需不断提升,以降低功耗。目前主流的显示方式是通过红色OLED(有机发光二极管)、绿色OLED、蓝色OLED三种颜色的OLED配出所需的颜色。由于公共层的存在,像素之间会存在横向电流流动,引起相邻像素发光。例如,在点绿色单色画面时,红色OLED伴随发光,且随着绿色子像素的灰阶降低,串扰越明显,该问题影响显示画质,造成显示信息缺失或异常。
此外,为了提升显示屏幕的屏占比,相关传感器(所述相关传感器可以包括环境光传感器、距离传感器等)放于屏下,传感器需要在OLED不发光时工作,但是由于OLED从发光到不发光需要一定时间,造成传感器接收到OLED发出的光,灵敏度下降甚至失效,以上问题称为STR问题。
发明内容
本发明的主要目的在于提供一种像素电路,包括发光元件、驱动电路、第一发光控制电路、第一复位电路和第二复位电路;
所述第一发光控制电路分别与第一发光控制端、所述驱动电路的第一端和所述发光元件的第一极电连接,用于在所述第一发光控制端提供的第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通或断开;所述发光元件的第二极与第一电压端电连接;所述第一电压端用于提供第一电压信号;
所述驱动电路用于在其控制端的电位的控制下,驱动所述发光元件;
所述第一复位电路分别与第一复位控制端、第一初始电压端和所述发光元件的第一极电连接,用于在所述第一复位控制端提供的第一复位控制信号的控制下,将所述第一初始电压端提供的第一初始电压写入所述发光元件的第一极;
所述第二复位电路分别与第二复位控制端、第二初始电压端和所述驱动电路的控制端电连接,用于在所述第二复位控制端提供的第二复位控制信号的控制下,将所述第二初始电压端提供的第二初始电压写入所述驱动电路的控制端;
所述第一复位控制端与所述第二复位控制端为不同的端子。
可选的,所述第一复位电路用于在一帧时间内,在至少两个复位阶段,在所述第一复位控制信号的控制下,将所述第一初始电压写入所述发光元件的第一极;
所述第一发光控制电路用于在所述复位阶段,在所述第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间断开。
可选的,所述第一初始电压的电压值大于所述第一电压信号的电压值,所述第一初始电压的电压值与所述第一电压信号的电压值之间的差值大于0V而小于或等于1V。
可选的,所述第一初始电压端与所述第二初始电压端为不同的端子。
可选的,本发明至少一实施例所述的像素电路还包括第二发光控制电路;
所述第二发光控制电路分别与第二发光控制端、电源电压端和所述驱动电路的第二端电连接,用于在所述第二发光控制端提供的第二发光控制信号的控制下,控制所述电源电压端和所述驱动电路的第二端之间连通或断开。
可选的,所述第二发光控制电路用于在复位阶段,在所述第二发光控制信号的控制下,控制所述电源电压端和所述驱动电路的第二端之间断开。
可选的,本发明至少一实施例所述的像素电路还包括数据写入电路、补偿控制电路和储能电路;
所述数据写入电路分别与扫描端、数据线和所述驱动电路的第二端电连接,用于在所述扫描端提供的扫描信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第二端;
所述补偿控制电路分别与扫描端、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路的控制端和所述驱动电路的第一端之间连通或断开;
所述储能电路与所述驱动电路的控制端电连接,用于维持所述驱动电路的控制端的电位。
可选的,所述第一复位电路包括第一晶体管,所述第二复位电路包括第二晶体管;
所述第一晶体管的栅极与所述第一复位控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述发光元件的第一极电连接;
所述第二晶体管的栅极与所述第二复位控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的控制端电连接。
可选的,所述第一发光控制电路包括第三晶体管;
所述第三晶体管的栅极与所述第一发光控制端电连接,所述第三晶体管的第一极与所述驱动电路的第一端电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述第二发光控制电路包括第四晶体管;
所述第四晶体管的栅极与所述第二发光控制端电连接,所述第四晶体管的第一极与所述电源电压端电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接。
在第二个方面中,本发明实施例提供一种驱动方法,应用于上述的驱动电路,所述驱动方法包括:
第一复位电路在第一复位控制信号的控制下,将第一初始电压写入发光元件的第一极;
第二复位电路在第二复位控制信号的控制下,将第二初始电压写入驱动电路的控制端;
第一发光控制电路在第一发光控制信号的控制下,控制所述驱动电路的第一端与发光元件的第一极之间连通或断开;
所述驱动电路在其控制端的电位的控制下,驱动所述发光元件。
可选的,显示周期包括至少两个第二复位阶段;所述驱动方法包括:
在所述第二复位阶段,所述第一复位电路在所述第一复位控制信号的控制下,将所述第一初始电压写入所述发光元件的第一极,所述第一发光控制电路在所述第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间断开。
可选的,所述像素电路还包括第二发光控制电路;所述驱动方法还包括:
在所述第二复位阶段,所述第二发光控制电路在第二发光控制信号的控制下,控制电源电压端和驱动电路的第二端之间断开。
可选的,所述显示周期还包括第一复位阶段;所述驱动方法还包括:
在所述第一复位阶段,第二复位电路在第二复位控制信号的控制下,将第二初始电压写入驱动电路的控制端;
所述第一复位阶段设置于所述至少两个第二复位阶段之前。
可选的,所述显示周期还包括数据写入阶段;所述像素电路还包括数据写入电路和补偿控制电路;
所述驱动方法还包括:
在所述数据写入阶段,所述数据写入电路在扫描信号的控制下,将数据线提供的数据电压写入驱动电路的第二端;所述补偿控制电路在所述扫描信号的控制下,控制所述驱动电路的控制端和所述驱动电路的第一端之间连通;
所述数据写入阶段包含于第一个第二复位阶段,或者,所述数据写入阶段设置于所述第一复位阶段之后。
在第三个方面中,本发明实施例提供一种显示装置,包括上述的像素电路。
本发明能够充分快速的释放发光元件中残留的电荷,可以改善串扰、STR等画质问题。
附图说明
图1是本发明至少一实施例所述的像素电路的结构图;
图2是本发明至少一实施例所述的像素电路的结构图;
图3是本发明至少一实施例所述的像素电路的电路图;
图4是本发明图3所示的像素电路的至少一实施例的工作时序图;
图5是本发明图3所示的像素电路的至少一实施例的工作时序图;
图6是本发明图3所示的像素电路的至少一实施例的工作时序图;
图7是本发明图3所示的像素电路的至少一实施例的工作时序图;
图8是本发明图3所示的像素电路的至少一实施例的工作时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本发明实施例所述的像素电路包括发光元件E1、驱动电路10、第一发光控制电路11、第一复位电路12和第二复位电路13;
所述第一发光控制电路11分别与第一发光控制端EM1、所述驱动电路10的第一端和所述发光元件E1的第一极电连接,用于在所述第一发光控制端EM1提供的第一发光控制信号的控制下,控制所述驱动电路10的第一端与所述发光元件E1的第一极之间连通或断开;所述发光元件E1的第二极与第一电压端V1电连接;所述第一电压端V1用于提供第一电压信号;
所述驱动电路10用于在其控制端的电位的控制下,驱动所述发光元件E1;
所述第一复位电路12分别与第一复位控制端R1、第一初始电压端I1和所述发光元件E1的第一极电连接,用于在所述第一复位控制端R1提供的第一复位控制信号的控制下,将所述第一初始电压端I1提供的第一初始电压Vi1写入所述发光元件E1的第一极;
所述第二复位电路13分别与第二复位控制端R2、第二初始电压端I2和所述驱动电路10的控制端电连接,用于在所述第二复位控制端R2提供的第二复位控制信号的控制下,将所述第二初始电压端I2提供的第二初始电压Vi1写入所述驱动电路10的控制端;
所述第一复位控制端R1与所述第二复位控制端R2为不同的端子。
可选的,所述第一电压端可以为低电压端,但不以此为限。
在本发明至少一实施例所述的像素电路中,采用单独的第一复位控制端提供的第一复位控制信号,将第一初始电压Vi1写入发光元件E1的第一极,以能够在较长的时间内释放所述发光元件E1中残留的电荷,以能够充分快速的释放发光元件E1中残留的电荷,可以改善串扰、STR等画质问题。
本发明至少一实施例通过对OLED重置信号及时序进行优化,可以改善串扰、STR等画质问题。
在本发明至少一实施例中,所述第一初始电压端与所述第二初始电压端为不同的端子。
在本发明至少一实施例中,所述第一复位电路用于在一帧时间内,在至少两个复位阶段,在所述第一复位控制信号的控制下,将所述第一初始电压写入所述发光元件的第一极;
所述第一发光控制电路用于在所述复位阶段,在所述第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间断开。
在具体实施时,所述第一复位电路可以在一帧时间包括的至少两个复位阶段,将第一初始电压写入发光元件的第一极,以在较长时间内对发光元件的第一极的电位进行复位,快速释放发光元件中残留的电荷,并且,在复位阶段,所述第一发光控制电路在所述第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间断开。
在实际操作时,所述第一复位电路也可以在一帧时间包括的一个复位阶段,将第一初始电压写入发光元件的第一极,以在较长时间内对发光元件的第一极的电位进行复位,快速释放发光元件中残留的电荷,此时,可以通过将该复位阶段持续的时间设置为较长,以提升释放发光元件中残留的电荷的时间。
本发明至少一实施例所述的像素电路还包括第二发光控制电路;
所述第二发光控制电路分别与第二发光控制端、电源电压端和所述驱动电路的第二端电连接,用于在所述第二发光控制端提供的第二发光控制信号的控制下,控制所述电源电压端和所述驱动电路的第二端之间连通或断开。
在本发明至少一实施例中,所述第一发光控制端与所述第二发光控制端可以为同一控制端,但不以此为限。在具体实施时,所述第一发光控制端与所述第二发光控制端也可以为不同的控制端。
在本发明至少一实施例中,所述第二发光控制电路用于在复位阶段,在所述第二发光控制信号的控制下,控制所述电源电压端和所述驱动电路的第二端之间断开。
在具体实施时,在复位阶段,第二发光控制电路在所述第二发光控制信号的控制下,控制所述电源电压端和所述驱动电路的第二端之间断开。
本发明至少一实施例所述的像素电路还包括数据写入电路、补偿控制电路和储能电路;
所述数据写入电路分别与扫描端、数据线和所述驱动电路的第二端电连接,用于在所述扫描端提供的扫描信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第二端;
所述补偿控制电路分别与扫描端、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路的控制端和所述驱动电路的第一端之间连通或断开;
所述储能电路与所述驱动电路的控制端电连接,用于维持所述驱动电路的控制端的电位。
在具体实施时,所述像素电路还可以包括数据写入电路、补偿控制电路和储能电路;所述数据写入电路在扫描信号的控制下,将数据电压写入所述驱动电路的第二端;所述补偿控制电路在所述扫描信号的控制下,控制所述驱动电路的控制端和所述驱动电路的第一端之间连通或断开;所述储能电路维持所述驱动电路的控制端的电位。
如图2所示,在图1所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还包括第二发光控制电路21;
所述第二发光控制电路分别与第二发光控制端EM2、电源电压端VDD和所述驱动电路10的第二端电连接,用于在所述第二发光控制端EM2提供的第二发光控制信号的控制下,控制所述电源电压端VDD和所述驱动电路10的第二端之间连通或断开;
本发明至少一实施例所述的像素电路还包括数据写入电路22、补偿控制电路23和储能电路24;
所述数据写入电路22分别与扫描端Si、数据线DT和所述驱动电路10的第二端电连接,用于在所述扫描端Si、提供的扫描信号的控制下,将所述数据线DT提供的数据电压写入所述驱动电路10的第二端;
所述补偿控制电路23分别与扫描端Si、所述驱动电路10的控制端和所述驱动电路10的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路10的控制端和所述驱动电路10的第一端之间连通或断开;
所述储能电路24与所述驱动电路10的控制端电连接,用于维持所述驱动电路10的控制端的电位。
可选的,所述第一复位电路包括第一晶体管,所述第二复位电路包括第二晶体管;
所述第一晶体管的栅极与所述第一复位控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述发光元件的第一极电连接;
所述第二晶体管的栅极与所述第二复位控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的控制端电连接。
可选的,所述第一发光控制电路包括第三晶体管;
所述第三晶体管的栅极与所述第一发光控制端电连接,所述第三晶体管的第一极与所述驱动电路的第一端电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述第二发光控制电路包括第四晶体管;
所述第四晶体管的栅极与所述第二发光控制端电连接,所述第四晶体管的第一极与所述电源电压端电连接,所述第四晶体管的第二极与所述驱动电路的第二端电连接。
可选的,所述数据写入电路包括第五晶体管,所述补偿控制电路包括第六晶体管,所述储能电路包括存储电容;
所述第五晶体管的栅极与所述扫描端电连接,所述第五晶体管的第一极与所述数据线电连接,所述第五晶体管的第二极与所述驱动电路的第二端电连接;
所述第六晶体管的栅极与所述扫描端电连接,所述第六晶体管的第一极与所述驱动电路的控制端电连接,所述第六晶体管的第二极与所述驱动电路的第一端电连接;
所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与直流电压端电连接。
如图3所示,在图2所示的像素电路的至少一实施例的基础上,所述第一复位电路包括第一晶体管T1,所述第二复位电路包括第二晶体管T2;所述发光元件为有机发光二极管O1;所述驱动电路包括驱动晶体管T0;
所述第一晶体管T1的栅极与所述第一复位控制端R1电连接,所述第一晶体管T1的源极与所述第一初始电压端I1电连接,所述第一晶体管T1的漏极与所述有机发光二极管O1的阳极电连接;O1的阴极与低电压端VSS电连接;
所述第二晶体管T2的栅极与所述第二复位控制端R2电连接,所述第二晶体管T2的源极与所述第二初始电压端I2电连接,所述第二晶体管T2的漏极与所述驱动晶体管T0的栅极电连接;
所述第一发光控制电路包括第三晶体管T3;
所述第三晶体管T3的栅极与发光控制端EM电连接,所述第三晶体管T3的源极与所述驱动晶体管T0的漏极电连接,所述第三晶体管T3的漏极与所述有机发光二极管O1的阳极电连接;
所述第二发光控制电路包括第四晶体管T4;
所述第四晶体管T4的栅极与所述发光控制端EM电连接,所述第四晶体管T4的源极与所述电源电压端VDD电连接,所述第四晶体管T4的漏极与所述驱动晶体管T0的源极电连接;
可选的,所述数据写入电路包括第五晶体管T5,所述补偿控制电路包括第六晶体管T6,所述储能电路包括存储电容C1;
所述第五晶体管T5的栅极与所述扫描端Si电连接,所述第五晶体管T5的源极与所述数据线DT电连接,所述第五晶体管T5的漏极与所述驱动晶体管T0的源极电连接;
所述第六晶体管T6的栅极与所述扫描端Si电连接,所述第六晶体管T6的源极与所述驱动晶体管T0的栅极电连接,所述第六晶体管T6的漏极与所述驱动晶体管T0的漏极电连接;
所述存储电容C1的第一端与所述驱动晶体管T0的栅极电连接,所述存储电容C1的第二端与电源电压端VDD电连接。
在图3中,标号为N1的为第一节点,标号为N2的为第二节点,标号为N3的为第三节点。
在图3所示的像素电路的至少一实施例中,所有晶体管都为p型晶体管,但不以此为限。
在图3所示的像素电路的至少一实施例中,R1和R2为不同的复位控制端,I1和I2为不同的初始电压端。
本发明图3所示的像素电路的至少一实施例在工作时,单独采用第一复位控制端R1控制T1,以将第一初始电压Vi1写入O1的阳极,释放O1中残留的电荷。
在图3所示的像素电路的至少一实施例中,第一发光控制端和第二发光控制端为同一发光控制端。
在相关技术中,在低灰阶下或0灰阶下,若O1放电不充分,O1的亮度会偏亮,影响低灰阶Gamma Tuning(伽马调节)的亮度即显示面板的对比度等。另外,T1可能会存在漏电的问题,为保证O1自身电容充分释放电荷,Vi1的电压值一般比较低,不能比VSS提供的低电压信号Vss的电压值高太多,Vi1与Vss的电压差值小于O1的起亮电压。
在本发明至少一实施例中,Vss的电压值可以大于或等于0V而小于或等于5V,Vi1的电压值可以大于0V而小于或等于6V,Vi1与Vss之间的电压差值大于0V而小于或等于1V。
可选的,Vi2的电压值可以大于或等于-5V而小于或等于-1V,但不依次为限。
如图4所示,本发明图3所示的像素电路的至少一实施例在工作时,一帧时间F1包括第一复位阶段S1、第一个第二复位阶段S12、第一发光阶段S13、第二个第二复位阶段S22和第n发光阶段Sn3;n为大于1的整数;
第一个第二复位阶段S12包括数据写入阶段S0;
在第一复位阶段S1,R2提供低电压信号,EM提供高电压信号,Si提供高电压信号,R1提供高电压信号,T2打开,I2写入第二初始电压Vi2至第一节点N1,以使得在所述数据写入阶段S0开始时,T0能够导通;
在第一个第二复位阶段S12,R2提供高电压信号,EM提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在数据写入阶段S0,R2提供高电压信号,EM提供高电压信号,R1提供低电压信号,Si提供低电压信号,T5和T6打开,DT提供数据电压Vdata至第二节点N2,N1与N3之间连通;
在数据写入阶段S0开始时,T0打开,通过Vdata为C1充电,改变N1的电位,直至T0关断,此时N1的电位为Vdata+Vth,T0关断;Vth为T0的阈值电压;
在第二个第二复位阶段S22,EM提供高电压信号,R2提供高电压信号,Si提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在第一发光阶段S13和第n发光阶段Sn3,EM提供低电压信号,R1和R2提供高电压信号,Si提供高电压信号,T3和T4打开,T0驱动O1发光,Id等于K×(Vdata-Vdd)2;其中,K为T0的电流系数,Vdd为VDD提供的电源电压信号的电压值,Id为T0产生的驱动电流。
在图4中,标号为t1的为第一时刻,标号为t2的为第二时刻,标号为t3的为第三时刻,标号为t4的为第四时刻,标号为t5的为第五时刻,标号为t6的为第六时刻,标号为t7的为第七时刻,标号为t8的为第八时刻,标号为t9的为第九时刻,标号为t10的为第十时刻,标号为t11的为第十一时刻,标号为t12的为第十二时刻。
在图4所示的工作时序的至少一实施例中,
第一时刻t1和第二时刻t2可以同时发生,或者,第二时刻t2可以设置于第一时刻t1之后;
第三时刻t3和第五时刻t5可以同时发生,或者,第五时刻t5可以设置于第三时刻t3之后;
第六时刻t6和第八时刻t8可以同时发生,或者,第八时刻t8可以设置于第六时刻t6之后;
第一时刻t1和第四时刻t4可以同时发生,或者,第四时刻t4可以设置于第一时刻t1之后;
第七时刻t7和第八时刻t8可以同时发生,或者,第八时刻t8可以设置于第七时刻t7之后。
在图4所示的工作时序的至少一实施例中,在第一复位阶段S1开始时,或者,在第一复位阶段S1开始前,EM提供的发光控制信号的电位由低电压上升为高电压;
Si提供的扫描信号的下降沿与R2提供的第二复位控制信号的上升沿同时发生,或者,在R2提供的第二复位控制信号的上升沿所处的时间之后,Si提供的扫描信号的电位有高电压下降为低电压;
EM提供的发光控制信号的第一个下降沿与Si提供的扫描信号的上升沿同时发生,或者,在Si提供的扫描信号的上升沿所处的时间之后,EM提供的发光控制信号的电位由高电压下降为低电压;
当EM提供低电压信号时,R1提供高电压信号。
本发明图3所示的像素电路的至少一实施例在工作时,由于由单独的第一复位控制端R1控制T1为O1的阳极写入第一初始电压Vi1,以清除O1中残留的电荷,从而可以在O1不发光时,可以在一帧时间内,在较长的时间内清除O1中残留的电荷,以能够充分快速的释放发光元件E1中残留的电荷,可以改善串扰、STR等画质问题。
在本发明至少一实施例中,可以当EM提供的发光控制信号的电位为无效电压的时间段包括的至少部分时间段,也即当O1不发光时,R1可以提供有效电压信号,以控制T1打开,清除O1中残留的电荷。
在图4所示的工作时序的至少一实施例中,在一帧时间F1内,
各第二复位阶段设置于第一复位阶段S1之后,数据写入阶段S0设置于第一复位阶段S2之后,各发光阶段设置于数据写入阶段S0之后;各发光阶段设置于第一个第二复位阶段S12之后;
EM提供的发光控制信号的第一个上升沿所处的时间设置于R2提供的第二复位控制信号的下降沿所处的时间之前,或者,EM提供的发光控制信号的第一个上升沿与R2提供的第二复位控制信号的下降沿同时发生;
第一个第二阶段S12的开始时间与EM提供的发光控制信号的上升沿同时发生,或者,所述第一个第二阶段S12的开始时间设置于发光控制信号的上升沿所处的时间之后。
如图5所示,本发明图3所示的像素电路的至少一实施例在工作时,一帧时间F1包括先后设置的第一复位阶段S1、第一个第二复位阶段S12、第一发光阶段S13、第二个第二复位阶段S22、第三个第二复位阶段S32和第n发光阶段Sn3;n为大于1的整数;
第一个第二复位阶段S12包括数据写入阶段S0;
在第一复位阶段S1,R2提供低电压信号,EM提供高电压信号,Si提供高电压信号,R1提供高电压信号,T2打开,I2写入第二初始电压Vi2至第一节点N1,以使得在所述数据写入阶段S0开始时,T0能够导通;
在第一个第二复位阶段S12,R2提供高电压信号,EM提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在数据写入阶段S0,R2提供高电压信号,EM提供高电压信号,R1提供低电压信号,Si提供低电压信号,T5和T6打开,DT提供数据电压Vdata至第二节点N2,N1与N3之间连通;
在数据写入阶段S0开始时,T0打开,通过Vdata为C1充电,改变N1的电位,直至T0关断,此时N1的电位为Vdata+Vth,T0关断;Vth为T0的阈值电压;
在第二个第二复位阶段S22,EM提供高电压信号,R2提供高电压信号,Si提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在第三个第二复位阶段S32,EM提供高电压信号,R2提供高电压信号,Si提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在第一发光阶段S13和第n发光阶段Sn3,EM提供低电压信号,R1和R2提供高电压信号,Si提供高电压信号,T3和T4打开,T0驱动O1发光。
在图5中,标号为t1的为第一时刻,标号为t2的为第二时刻,标号为t3的为第三时刻,标号为t4的为第四时刻,标号为t5的为第五时刻,标号为t6的为第六时刻,标号为t7的为第七时刻,标号为t8的为第八时刻,标号为t9的为第九时刻,标号为t10的为第十时刻,标号为t11的为第十一时刻,标号为t12的为第十二时刻,标号为t13的为第十三时刻,标号为t14的为第十四时刻,标号为t15的为第十五时刻,标号为t16的为第十六时刻。
在图5所示的至少一实施例中,
第一时刻t1和第二时刻t2可以同时发生,或者,第二时刻t2可以设置于第一时刻t1之后;
第三时刻t3和第五时刻t5可以同时发生,或者,第五时刻t5可以设置于第三时刻t3之后;
第六时刻t6和第八时刻t8可以同时发生,或者,第八时刻t8可以设置于第六时刻t6之后;
第一时刻t1和第四时刻t4可以同时发生,或者,第四时刻t4可以设置于第一时刻t1之后;
第七时刻t7和第八时刻t8可以同时发生,或者,第八时刻t8可以设置于第七时刻t7之后。
本发明图3所示的像素电路的至少一实施例在工作时,由于由单独的第一复位控制端R1控制T1为O1的阳极写入第一初始电压Vi1,以清除O1中残留的电荷,从而可以在O1不发光时,可以在一帧时间内,在较长的时间内清除O1中残留的电荷,以能够充分快速的释放发光元件E1中残留的电荷,可以改善串扰、STR等画质问题。
如图6所示,本发明图3所示的像素电路的至少一实施例在工作时,一帧时间F1包括先后设置的第一复位阶段S1、第一个第二复位阶段S12、第一发光阶段S13和第n发光阶段Sn3;n为大于1的整数;
第一个第二复位阶段S12包括数据写入阶段S0;
在第一复位阶段S1,R2提供低电压信号,EM提供高电压信号,Si提供高电压信号,R1提供高电压信号,T2打开,I2写入第二初始电压Vi2至第一节点N1,以使得在所述数据写入阶段S0开始时,T0能够导通;
在第一个第二复位阶段S12,R2提供高电压信号,EM提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在数据写入阶段S0,R2提供高电压信号,EM提供高电压信号,R1提供低电压信号,Si提供低电压信号,T5和T6打开,DT提供数据电压Vdata至第二节点N2,N1与N3之间连通;
在数据写入阶段S0开始时,T0打开,通过Vdata为C1充电,改变N1的电位,直至T0关断,此时N1的电位为Vdata+Vth,T0关断;Vth为T0的阈值电压;
在第一发光阶段S13和第n发光阶段Sn3,EM提供低电压信号,R1和R2提供高电压信号,Si提供高电压信号,T3和T4打开,T0驱动O1发光。
在图6所示的工作时序的至少一实施例中,可以将第一个第二复位阶段S12持续的时间设置为较长,以提升对O1中残留的电荷的释放时间。
在图6中,标号为t1的为第一时刻,标号为t2的为第二时刻,标号为t3的为第三时刻,标号为t4的为第四时刻,标号为t5的为第五时刻,标号为t6的为第六时刻,标号为t7的为第七时刻,标号为t8的为第八时刻。
在图6所示的工作时序的至少一实施例中,
第一时刻t1和第二时刻t2可以同时发生,或者,第二时刻t2可以设置于第一时刻t1之后;
第三时刻t3和第五时刻t5可以同时发生,或者,第五时刻t5可以设置于第三时刻t3之后;
第六时刻t6和第八时刻t8可以同时发生,或者,第八时刻t8可以设置于第六时刻t6之后;
第一时刻t1和第四时刻t4可以同时发生,或者,第四时刻t4可以设置于第一时刻t1之后;
第七时刻t7和第八时刻t8可以同时发生,或者,第八时刻t8可以设置于第七时刻t7之后。
在图6所示的工作时序的至少一实施例中,在一帧时间内,
EM提供的发光控制信号的第一个上升沿所处的时间设置于R2提供的第二复位控制信号的下降沿所处的时间之前,或者,EM提供的发光控制信号的第一个上升沿与R2提供的第二复位控制信号的下降沿同时发生;
所述数据写入阶段S0设置于所述第一复位阶段S1之后;
各发光阶段设置于所述数据写入阶段S0之后;
第一个第二复位阶段S12设置于第一复位阶段S1之后;
各发光阶段设置于第一个第二复位阶段S12之后;
第一个第二复位时间段S12的开始时间设置于EM提供的发光控制信号的第一个上升沿所处的时间之后,或者,第一个第二复位时间段S12的开始时间设置于EM提供的发光控制信号的第一个上升沿同时发生;
所述第一复位阶段S1持续的时间,所述数据写入阶段S0持续的时间,以及,第一个第二复位阶段S12持续的时间可以根据实际需要调整。
如图7所示,本发明图3所示的像素电路的至少一实施例在工作时,一帧时间F1包括第一复位阶段S1、数据写入阶段S0、第一个第二复位阶段S12、第一发光阶段S13和第n发光阶段Sn3;n为大于1的整数;
在第一复位阶段S1,R2提供低电压信号,EM提供高电压信号,Si提供高电压信号,R1提供高电压信号,T2打开,I2写入第二初始电压Vi2至第一节点N1,以使得在所述数据写入阶段S0开始时,T0能够导通;
在数据写入阶段S0,R2提供高电压信号,EM提供高电压信号,R1提供高电压信号,Si提供低电压信号,T5和T6打开,DT提供数据电压Vdata至第二节点N2,N1与N3之间连通;
在数据写入阶段S0开始时,T0打开,通过Vdata为C1充电,改变N1的电位,直至T0关断,此时N1的电位为Vdata+Vth,T0关断;Vth为T0的阈值电压;
在第一个第二复位阶段S12,R2提供高电压信号,EM提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在第一发光阶段S13和第n发光阶段Sn3,EM提供低电压信号,R1和R2提供高电压信号,Si提供高电压信号,T3和T4打开,T0驱动O1发光。
在图7所示的工作时序的至少一实施例中,可以将第一个第二复位阶段S12持续的时间设置为较长,以提升对O1中残留的电荷的释放时间。
在图7中,标号为t1的为第一时刻,标号为t2的为第二时刻,标号为t3的为第三时刻,标号为t4的为第四时刻,标号为t5的为第五时刻,标号为t6的为第六时刻,标号为t7的为第七时刻,标号为t8的为第八时刻。
在图7所示的工作时序的至少一实施例中,
第一时刻t1和第二时刻t2可以同时发生,或者,第二时刻t2可以设置于第一时刻t1之后;
第三时刻t3和第五时刻t5可以同时发生,或者,第五时刻t5可以设置于第三时刻t3之后;
第六时刻t6和第八时刻t8可以同时发生,或者,第八时刻t8可以设置于第六时刻t6之后;
第一时刻t1和第四时刻t4可以同时发生,或者,第四时刻t4可以设置于第一时刻t1之后;
第七时刻t7和第八时刻t8可以同时发生,或者,第八时刻t8可以设置于第七时刻t7之后。
在图7所示的工作时序的至少一实施例中,在一帧时间F1内,
EM提供的发光控制信号的第一个上升沿与R2提供的第二复位控制信号的上升沿同时发生,或者,R2提供的第二复位控制信号的上升沿所处的时间设置于EM提供的发光控制信号的第一个上升沿所处的时间之后;
所述数据写入阶段S0设置于所述第一复位阶段S1之后,各发光阶段设置于第一个第二复位阶段S12之后;
EM提供的发光控制信号的第一个上升沿与R1提供的第一复位控制信号的第一个下降沿同时发生,或者,EM提供的发光控制信号的第一个上升沿所处的时间设置于R1提供的第一复位控制信号的第一个下降沿所处的时间之前;
第一发光阶段的开始时间设置于所述数据写入阶段S0的结束时间之后,或者,第一发光阶段的开始时间与所述数据写入阶段S0的结束时间同时发生;
所述第一个第二复位阶段S12的开始时间设置于EM提供的发光控制信号的第一个上升沿所处的时间之后,或者,第一个第二复位时间段S12的开始时间设置于EM提供的发光控制信号的第一个上升沿同时发生;
EM提供的发光控制信号的第一个下降沿所处的时间设置于Si提供的扫描信号的上升沿所处的时间之后,或者,EM提供的发光控制信号的第一个下降沿与Si提供的扫描信号的上升沿同时发生;
第一复位阶段S1持续的时间,数据写入阶段S0持续的时间,以及,第一个第二复位阶段S12持续的时间可以根据实际需要调节。
如图8所示,本发明图3所示的像素电路的至少一实施例在工作时,显示周期包括先后设置的第一复位阶段S1、数据写入阶段S0、第一个第二复位阶段S12、第一发光阶段S13、第二个第二复位阶段S22、第三个第二复位阶段S32和第n发光阶段Sn3;n为大于1的整数;
在第一复位阶段S1,R2提供低电压信号,EM提供高电压信号,Si提供高电压信号,R1提供高电压信号,T2打开,I2写入第二初始电压Vi2至第一节点N1,以使得在所述数据写入阶段S0开始时,T0能够导通;
在数据写入阶段S0,R2提供高电压信号,EM提供高电压信号,R1提供高电压信号,Si提供低电压信号,T5和T6打开,DT提供数据电压Vdata至第二节点N2,N1与N3之间连通;
在数据写入阶段S0开始时,T0打开,通过Vdata为C1充电,改变N1的电位,直至T0关断,此时N1的电位为Vdata+Vth,T0关断;Vth为T0的阈值电压;
在第一个第二复位阶段S12,R2提供高电压信号,EM提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在第二个第二复位阶段S22,EM提供高电压信号,R2提供高电压信号,Si提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在第三个第二复位阶段S32,EM提供高电压信号,R2提供高电压信号,Si提供高电压信号,R1提供低电压信号,T1打开,I1写入第一初始电压Vi1至O1的阳极,释放O1中残留的电荷;
在第一发光阶段S13和第n发光阶段Sn3,EM提供低电压信号,R1和R2提供高电压信号,Si提供高电压信号,T3和T4打开,T0驱动O1发光。
本发明图3所示的像素电路的至少一实施例在工作时,由于由单独的第一复位控制端R1控制T1为O1的阳极写入第一初始电压Vi1,以清除O1中残留的电荷,从而可以在O1不发光时,可以在一帧时间内,在较长的时间内清除O1中残留的电荷,以能够充分快速的释放发光元件E1中残留的电荷,可以改善串扰、STR等画质问题。
本发明实施例所述的驱动方法,应用于上述的驱动电路,所述驱动方法包括:
第一复位电路在第一复位控制信号的控制下,将第一初始电压写入发光元件的第一极;
第二复位电路在第二复位控制信号的控制下,将第二初始电压写入驱动电路的控制端;
第一发光控制电路在第一发光控制信号的控制下,控制所述驱动电路的第一端与发光元件的第一极之间连通或断开;
所述驱动电路在其控制端的电位的控制下,驱动所述发光元件。
在本发明至少一实施例中,显示周期包括至少两个第二复位阶段;所述驱动方法包括:
在所述第二复位阶段,所述第一复位电路在所述第一复位控制信号的控制下,将所述第一初始电压写入所述发光元件的第一极,以释放所述发光元件中残留的电荷;所述第一发光控制电路在所述第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间断开,以控制所述发光元件不发光。
可选的,所述显示周期可以为一帧时间。
可选的,所述像素电路还包括第二发光控制电路;所述驱动方法还包括:
在所述第二复位阶段,所述第二发光控制电路在第二发光控制信号的控制下,控制电源电压端和驱动电路的第二端之间断开,以控制所述发光元件不发光。
在本发明至少一实施例中,所述显示周期还包括第一复位阶段;所述驱动方法还包括:
在所述第一复位阶段,第二复位电路在第二复位控制信号的控制下,将第二初始电压写入驱动电路的控制端;
所述第一复位阶段设置于所述至少两个第二复位阶段之前。
在本发明至少一实施例中,所述显示周期还包括数据写入阶段;所述像素电路还包括数据写入电路和补偿控制电路;
所述驱动方法还包括:
在所述数据写入阶段,所述数据写入电路在扫描信号的控制下,将数据线提供的数据电压写入驱动电路的第二端,以进行数据电压写入;所述补偿控制电路在所述扫描信号的控制下,控制所述驱动电路的控制端和所述驱动电路的第一端之间连通,以进行阈值电压补偿;
所述数据写入阶段包含于第一个第二复位阶段,或者,所述数据写入阶段设置于所述第一复位阶段之后。
本发明实施例所述的显示装置包括上述的像素电路。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (16)
1.一种像素电路,其特征在于,包括发光元件、驱动电路、第一发光控制电路、第一复位电路和第二复位电路;
所述第一发光控制电路分别与第一发光控制端、所述驱动电路的第一端和所述发光元件的第一极电连接,用于在所述第一发光控制端提供的第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通或断开;所述发光元件的第二极与第一电压端电连接;所述第一电压端用于提供第一电压信号;
所述驱动电路用于在其控制端的电位的控制下,驱动所述发光元件;
所述第一复位电路分别与第一复位控制端、第一初始电压端和所述发光元件的第一极电连接,用于在所述第一复位控制端提供的第一复位控制信号的控制下,将所述第一初始电压端提供的第一初始电压写入所述发光元件的第一极;
所述第二复位电路分别与第二复位控制端、第二初始电压端和所述驱动电路的控制端电连接,用于在所述第二复位控制端提供的第二复位控制信号的控制下,将所述第二初始电压端提供的第二初始电压写入所述驱动电路的控制端;
所述第一复位控制端与所述第二复位控制端为不同的端子。
2.如权利要求1所述的像素电路,其特征在于,所述第一复位电路用于在一帧时间内,在至少两个复位阶段,在所述第一复位控制信号的控制下,将所述第一初始电压写入所述发光元件的第一极;
所述第一发光控制电路用于在所述复位阶段,在所述第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间断开。
3.如权利要求1所述的像素电路,其特征在于,所述第一初始电压的电压值大于所述第一电压信号的电压值,所述第一初始电压的电压值与所述第一电压信号的电压值之间的差值大于0V而小于或等于1V。
4.如权利要求1所述的像素电路,其特征在于,所述第一初始电压端与所述第二初始电压端为不同的端子。
5.如权利要求1至4中任一权利要求所述的像素电路,其特征在于,还包括第二发光控制电路;
所述第二发光控制电路分别与第二发光控制端、电源电压端和所述驱动电路的第二端电连接,用于在所述第二发光控制端提供的第二发光控制信号的控制下,控制所述电源电压端和所述驱动电路的第二端之间连通或断开。
6.如权利要求5所述的像素电路,其特征在于,所述第二发光控制电路用于在复位阶段,在所述第二发光控制信号的控制下,控制所述电源电压端和所述驱动电路的第二端之间断开。
7.如权利要求1至4中任一权利要求所述的像素电路,其特征在于,还包括数据写入电路、补偿控制电路和储能电路;
所述数据写入电路分别与扫描端、数据线和所述驱动电路的第二端电连接,用于在所述扫描端提供的扫描信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第二端;
所述补偿控制电路分别与扫描端、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路的控制端和所述驱动电路的第一端之间连通或断开;
所述储能电路与所述驱动电路的控制端电连接,用于维持所述驱动电路的控制端的电位。
8.如权利要求1所述的驱动电路,其特征在于,所述第一复位电路包括第一晶体管,所述第二复位电路包括第二晶体管;
所述第一晶体管的栅极与所述第一复位控制端电连接,所述第一晶体管的第一极与所述第一初始电压端电连接,所述第一晶体管的第二极与所述发光元件的第一极电连接;
所述第二晶体管的栅极与所述第二复位控制端电连接,所述第二晶体管的第一极与所述第二初始电压端电连接,所述第二晶体管的第二极与所述驱动电路的控制端电连接。
9.如权利要求1所述的驱动电路,其特征在于,所述第一发光控制电路包括第三晶体管;
所述第三晶体管的栅极与所述第一发光控制端电连接,所述第三晶体管的第一极与所述驱动电路的第一端电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接。
10.如权利要求5所述的驱动电路,其特征在于,所述第二发光控制电路包括第四晶体管;
所述第四晶体管的栅极与所述第二发光控制端电连接,所述第四晶体管的第一极与所述电源电压端电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接。
11.一种驱动方法,应用于如权利要求1至10中任一权利要求所述的驱动电路,其特征在于,所述驱动方法包括:
第一复位电路在第一复位控制信号的控制下,将第一初始电压写入发光元件的第一极;
第二复位电路在第二复位控制信号的控制下,将第二初始电压写入驱动电路的控制端;
第一发光控制电路在第一发光控制信号的控制下,控制所述驱动电路的第一端与发光元件的第一极之间连通或断开;
所述驱动电路在其控制端的电位的控制下,驱动所述发光元件。
12.如权利要求11所述的驱动方法,其特征在于,显示周期包括至少两个第二复位阶段;所述驱动方法包括:
在所述第二复位阶段,所述第一复位电路在所述第一复位控制信号的控制下,将所述第一初始电压写入所述发光元件的第一极,所述第一发光控制电路在所述第一发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间断开。
13.如权利要求12所述的驱动方法,其特征在于,所述像素电路还包括第二发光控制电路;所述驱动方法还包括:
在所述第二复位阶段,所述第二发光控制电路在第二发光控制信号的控制下,控制电源电压端和驱动电路的第二端之间断开。
14.如权利要求12所述的驱动方法,其特征在于,所述显示周期还包括第一复位阶段;所述驱动方法还包括:
在所述第一复位阶段,第二复位电路在第二复位控制信号的控制下,将第二初始电压写入驱动电路的控制端;
所述第一复位阶段设置于所述至少两个第二复位阶段之前。
15.如权利要求12所述的驱动方法,其特征在于,所述显示周期还包括数据写入阶段;所述像素电路还包括数据写入电路和补偿控制电路;
所述驱动方法还包括:
在所述数据写入阶段,所述数据写入电路在扫描信号的控制下,将数据线提供的数据电压写入驱动电路的第二端;所述补偿控制电路在所述扫描信号的控制下,控制所述驱动电路的控制端和所述驱动电路的第一端之间连通;
所述数据写入阶段包含于第一个第二复位阶段,或者,所述数据写入阶段设置于所述第一复位阶段之后。
16.一种显示装置,其特征在于,包括如权利要求1至10中任一权利要求所述的像素电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410006724.0A CN117789653A (zh) | 2024-01-02 | 2024-01-02 | 像素电路、驱动方法和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410006724.0A CN117789653A (zh) | 2024-01-02 | 2024-01-02 | 像素电路、驱动方法和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117789653A true CN117789653A (zh) | 2024-03-29 |
Family
ID=90398282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410006724.0A Pending CN117789653A (zh) | 2024-01-02 | 2024-01-02 | 像素电路、驱动方法和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117789653A (zh) |
-
2024
- 2024-01-02 CN CN202410006724.0A patent/CN117789653A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113838421B (zh) | 像素电路及其驱动方法、显示面板 | |
US9390652B2 (en) | Organic light emitting display device and driving method thereof | |
US9842546B2 (en) | Organic light emitting display device for improving a contrast ratio | |
US7561128B2 (en) | Organic electroluminescence display device | |
KR101341788B1 (ko) | 발광 표시장치 및 그의 구동방법 | |
WO2019041818A1 (zh) | 像素电路及其驱动方法、显示基板及其驱动方法、显示装置 | |
CN110176213A (zh) | 像素电路及其驱动方法、显示面板 | |
CN112992049B (zh) | 具有像素驱动电路的电致发光显示装置 | |
KR101765778B1 (ko) | 유기전계발광 표시장치 | |
JP5408847B2 (ja) | 有機発光ダイオード表示装置及びその駆動方法 | |
US11696475B2 (en) | Display device including a fifth transistor connected between the power line and the light emitting diode | |
CN112908246A (zh) | 像素电路及其驱动方法、显示面板 | |
KR20090063151A (ko) | 자발광형 표시장치 및 그 구동방법 | |
CN108777131B (zh) | Amoled像素驱动电路及驱动方法 | |
US11094254B2 (en) | Display device and method for driving same | |
US20090146928A1 (en) | Organic Electroluminescence Display Device | |
CN110808010A (zh) | 像素驱动电路、显示面板、显示装置及像素驱动方法 | |
CN110890055A (zh) | 一种自发光显示装置以及像素内补偿电路 | |
CN113658555A (zh) | 一种像素驱动电路、驱动方法及显示面板 | |
KR20210055146A (ko) | 표시장치 및 이의 구동방법 | |
CN114783353A (zh) | 一种μLED单元发光电路、其发光控制方法和显示装置 | |
CN110060638B (zh) | Amoled电压编程像素电路及其驱动方法 | |
JP4281019B2 (ja) | ディスプレイ装置 | |
Lu et al. | Enhancement of brightness uniformity by a new voltage-modulated pixel design for AMOLED displays | |
US11361708B2 (en) | Pixel circuit, pixel driving method and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |