CN117749197A - 一种ca-scl译码的crc并行计算方法及装置 - Google Patents

一种ca-scl译码的crc并行计算方法及装置 Download PDF

Info

Publication number
CN117749197A
CN117749197A CN202311548888.8A CN202311548888A CN117749197A CN 117749197 A CN117749197 A CN 117749197A CN 202311548888 A CN202311548888 A CN 202311548888A CN 117749197 A CN117749197 A CN 117749197A
Authority
CN
China
Prior art keywords
decoding
path
crc
reserved
result
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311548888.8A
Other languages
English (en)
Inventor
夏军
谢灵洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chongqing University of Post and Telecommunications
Original Assignee
Chongqing University of Post and Telecommunications
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chongqing University of Post and Telecommunications filed Critical Chongqing University of Post and Telecommunications
Priority to CN202311548888.8A priority Critical patent/CN117749197A/zh
Publication of CN117749197A publication Critical patent/CN117749197A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

本发明公开了一种CA‑SCL译码的CRC并行计算方法,包括:获取当前时钟周期的译码拓展路径集;获得当前时钟周期译码保留路径集;获取各译码保留路径匹配的上一时钟周期的CRC计算结果;计算当前时钟周期各译码保留路径的CRC结果;获得最终的译码保留路径集B和最终各译码保留路径的CRC结果;如果有译码保留路径的CRC结果为0,选择CRC结果为0且路径度量值最小的译码保留路径信息作为最终的译码结果;如果所有译码保留路径的CRC结果都不为0,选择路径度量值最小的译码保留路径信息作为最终的译码结果。本发明还公开了一种CA‑SCL译码的CRC并行计算方法,本发明的技术方案能减少译码中CRC计算部分的复杂度,降低所消耗的硬件资源。

Description

一种CA-SCL译码的CRC并行计算方法及装置
技术领域
本发明属于无线通信技术,特别是一种用于极化码的循环冗余校验协助的串行抵消列表(简称,CA-SCL)并行译码算法的循环冗余校验(简称,CRC)并行计算的方法和装置。
背景技术
随着信息通信技术的不断发展,人们对通信系统的可靠性和容错能力的要求越来越高。极化码作为一种新型的编码方式,是一种通过严格数学方法证明能达到信道容量极限的编码方案,具有解码简单、性能优异等优点,在通信系统中得到了广泛应用。基于CRC和串行抵消列表(简称,SCL)的CA-SCL译码算法,因其优良的纠错性能,在极化码解码过程中得到广泛应用。为增大CA-SCL译码算法的吞吐率,通过在硬件上先验地执行所有部分和可能的计算,基于已知的部分和,选择输出适当的预计算结果的算法结构,可以实现CA-SCL译码器的单时钟周期多比特译码并行输出。
应用于CA-SCL的CRC的计算方式一般有两种方式:
1、根据SCL译码算法,完成所有的译码输出后,对译码保留路径进行CRC计算;
2、随着SCL译码结果地输出,CRC计算也同时进行。
方式一适用于CA-SCL串行和并行译码算法,但由于待计算的CRC数据较大,因此需要消耗较大的硬件资源,同时为了降低组合时延,会增加流水线以至于进一步增大硬件资源消耗面积;
方式二可以避免方式一带来高硬件资源消耗的问题,但由于CA-SCL译码算法的译码路径拓展和剪枝操作,会对每个译码周期的CRC计算参数更新带来困难,而且由于CA-SCL并行译码算法会带来更急剧的路径拓展,因此CA-SCL并行译码算法更难适用于方式二。
发明内容
为了解决现有技术中存在的上述问题,本发明提出一种CA-SCL译码的CRC并行计算方法和装置,以实现在保持CA-SCL并行译码算法高吞吐率的同时,减少译码中CRC计算部分的复杂度,降低所消耗的硬件资源。
本发明的一种CA-SCL译码的CRC并行计算方法包括:
获取当前时钟周期的译码拓展路径集A;
pathm={αm,datam,PMm},0<m≤L*2n
根据各译码拓展路径的PMm和SC译码器编号获得当前时钟周期译码保留路径集B;
B={path1,path2,…,pathL}
pathi={αi,datai,PMi},0<i≤L
获取各译码保留路径匹配的上一时钟周期的CRC计算结果;
利用各译码保留路径匹配的上一时钟周期CRC计算结果,计算当前时钟周期各译码保留路径的CRC结果;
在每个时钟周期重复执行上述步骤,直至译码器译出了所有的译码结果,获得最终的译码保留路径集B和最终各译码保留路径的CRC结果;
如果有译码保留路径的CRC结果为0,选择CRC结果为0且PMi最小的译码保留路径信息作为最终的译码结果;如果所有译码保留路径的CRC结果都不为0,选择PMi最小的译码保留路径信息作为最终的译码结果。
进一步的,所述根据各译码拓展路径的PMm和SC译码器编号获得当前时钟周期译码保留路径集B包括:
按照各译码拓展路径的PMm从小到大的顺序,对A中的各译码拓展路径进行排序;
按照译码拓展路径对应的SC译码器编号从小到大的顺序,对路径度量值相同的译码拓展路径进行排序;
选择排序靠前的L条译码拓展路径,作为当前时钟周期译码保留路径集B;
按照B中各译码保留路径的排序,将各译码保留路径传送到编号从小到大的SC译码器。
进一步的,所述获取各译码保留路径匹配的上一时钟周期的CRC计算结果包括:
按照B中各译码保留路径的排序,依次选择译码保留路径;
从保存的上一时钟周期CRC结果信息表中选择CRC结果编号βi′与该译码保留路径的αi相同的CRC计算结果,作为该译码保留路径匹配的上一时钟周期CRC计算结果ri′。
进一步的,所述利用各译码保留路径匹配的上一时钟周期CRC计算结果,计算当前时钟周期各译码保留路径的CRC结果包括:
从译码保留路径pathi的多译码比特datai中提取出信息比特messagei
将messagei左移j位,获得移位后信息比特
j=CRC标准长度-q
与ri′进行异或运算,获得待计算CRC信息比特ri temp
对所述ri temp进行CRC校验计算,获得pathi当前时钟周期的CRC结果ri
本发明的一种CA-SCL译码的CRC并行计算装置,包括:
译码拓展路径获取模块,用于从译码器获取当前时钟周期的译码拓展路径集A;
pathm={αm,datam,PMm},0<m≤L*2n
译码保留路径获取模块,用于获得当前时钟周期译码保留路径集B;
B={path1,path2,…,pathL}
pathi={αi,datai,PMi},0<i≤L
CRC结果匹配模块,用于获取各译码保留路径匹配的上一时钟周期的CRC计算结果;
CRC计算模块,用于利用各译码保留路径匹配的上一时钟周期CRC计算结果,计算当前时钟周期各译码保留路径的CRC结果;
译码结果获取模块,用于获取最终的译码结果;
在译码器译出所有的译码结果后,将当前时钟周期的译码保留路径集B作为最终的译码保留路径集,将当前时钟周期各译码保留路径的CRC结果作为各译码保留路径的最终CRC结果;
如果有译码保留路径的最终CRC结果为0,选择CRC结果为0且PMi最小的译码保留路径信息作为最终的译码结果;如果所有译码保留路径的最终CRC结果都不为0,选择PMi最小的译码保留路径信息作为最终的译码结果;
进一步的,所述译码保留路径获取模块包括:
译码拓展路径排序单元,用于对各译码拓展路径进行排序;所述排序方法为:按照各译码拓展路径的路径度量值从小到大的顺序,对A中的各译码拓展路径进行排序,按照译码拓展路径对应的SC译码器编号从小到大的顺序,对路径度量值相同的译码拓展路径进行排序;
译码保留路径选择单元,用于选择排序靠前的L条译码拓展路径,作为当前时钟周期译码保留路径,获得当前时钟周期译码保留路径集B;
译码路径分配单元,用于按照B中各译码保留路径的排序,将各译码保留路径传送到编号从小到大的SC译码器。
进一步的,所述CRC结果匹配模块包括:
译码保留路径选择单元,按照当前时钟周期译码保留路径集中各译码保留路径的排序,依次选择译码保留路径;
CRC结果匹配单元,从上一时钟周期CRC结果信息表K′中选择CRC结果编号βi′与该译码保留路径的αi相同的CRC计算结果,作为该译码保留路径匹配的上一时钟周期CRC计算结果ri′。
进一步的,所述CRC计算模块包括:
信息比特提取单元,用于从多译码比特中提取信息比特;
根据冻结比特的位置序列先验信息,从译码保留路径pathi的多译码比特datai中提取出信息比特messagei
待计算CRC信息获取单元,用于获取待计算CRC信息ri temp
将messagei左移j位,获得移位后信息比特
j=CRC标准长度-q
与ri′进行异或运算,获得待计算CRC信息ri temp
CRC校验计算单元,用于对所述ri temp进行CRC校验计算,获得pathi当前时钟周期的CRC结果ri
在本发明的技术方案中,本发明针对CA-SCL并行译码器单时钟输出多个比特造成的路径扩展急剧增大所引发的CRC并行计算困难的问题,提出了一种低资源消耗的方法和装置。通过本发明,可以实现每次的CRC计算快速承接前段的CRC计算结果,而且每次的CRC计算量控制在不大于并行输出的n比特的范围内,能够在保持CA-SCL并行译码算法高吞吐率的同时,还有效减少译码中CRC计算部分的复杂度,有效降低所消耗的硬件资源。
附图说明
图1是本发明具体实施例1CRC并行计算方法流程图;
图2是本发明具体实施例2CRC并行计算装置结构示意图;
具体实施方式
为了更好的说明本发明的技术方案,下面结合附图对本发明的具体实施方式进行详细描述。
本发明下述具体实施例中,CA-SCL并行译码算法最大保留译码路径的数量为L,当译码拓展路径的数量超过L时,将从所有拓展路径中选出路径度量值最小的L条译码路径作为继续译码的L条保留译码路径。一个译码时钟周期并行译码输出的n位多译码比特data;data中含有q位信息比特message,其余为冻结比特;当前时钟周期译码拓展路径集为当前时钟周期译码保留路径集为B={path1,path2,…,pathi,…,pathL};第i条保留译码路径为pathi={αi,datai,PMi},0<i≤L,其中,αi为译出此译码路径的串行抵消(简称,SC)译码器编号,datai为当前时钟周期第i条保留译码路径的并行译码输出的多译码比特,PMi为当前时钟周期第i条保留译码路径的路径度量值;当前时钟周期L条译码保留路径的CRC结果信息集为K={c1,c2,…,cL},第i条保留路径的CRC结果信息为ci={βi,ri},βi为CRC结果的编号,ri为截止至当前时钟周期的第i条译码保留路径的所有译出信息比特的CRC计算结果,K′为上一时钟周期译码保留路径的CRC结果信息集。
具体实施例1
本实施例为本发明CA-SCL译码的CRC并行计算方法的一种优选实施方式。
参见图1,如图1所示,本实施例的方法包括:
S101、获取当前时钟周期的译码拓展路径集A;
其中,当前时钟周期各译码拓展路径信息为:
pathm={αm,datam,PMm},0<m≤L*2n
αm为当前时钟周期译出此译码拓展路径的SC译码器编号,datam为当前时钟周期此译码拓展路径的并行译码输出的多译码比特,PMm为当前时钟周期此译码拓展路径的路径度量值,m为当前时钟周期译码拓展路径编号。
本具体实施中,本步骤的多译码比特datam和路径度量值PMm的具体计算方法可以使用2021年7月出版的《微处理器和微系统》(Microprocessors and Microsystems)(第84卷)所刊载的论文《快速高效的Polar码的FPGA实现及SoC测试》(Fast and efficient FPGAimplementation of Polar Codes and SoC test bench)所公开的方法。
S102、获得当前时钟周期译码保留路径集B;
本具体实施例中,本步骤可进一步包括:
S1021、按照各译码拓展路径的路径度量值从小到大的顺序,对A中的各译码拓展路径进行排序;
S1022、按照译码拓展路径对应的SC译码器编号从小到大的顺序,对路径度量值相同的译码拓展路径进行排序;
S1023、选择排序靠前的L条译码拓展路径,作为当前时钟周期译码保留路径集B;
B={path1,path2,…,pathL}
S1024、按照B中各译码保留路径的排序,将各译码保留路径传送到编号从小到大的SC译码器。
S103、获取各译码保留路径匹配的上一时钟周期的CRC计算结果;
本具体实施例中,本步骤可进一步包括:
S1031、按照B中各译码保留路径的排序,依次选择译码保留路径;
S1032、从保存的上一时钟周期CRC结果信息表中选择CRC结果编号βi′与该译码保留路径的αi相同的CRC计算结果,作为该译码保留路径匹配的上一时钟周期CRC计算结果ri′。
S104、利用各译码保留路径匹配的上一时钟周期CRC计算结果,计算当前时钟周期各译码保留路径的CRC结果;
本具体实施例中,本步骤可进一步包括:
S1041、根据冻结比特的位置序列先验信息,从译码保留路径pathi的多译码比特datai中提取出信息比特messagei
S1042、将messagei左移j位,获得移位后信息比特
j=CRC标准长度-q
S1043、将与ri′进行异或运算,获得待计算CRC信息比特ri temp
S1044、对所述ri temp进行CRC校验计算,获得pathi当前时钟周期的CRC结果ri
本步骤中,所述对所述ri temp进行CRC校验计算可以采用现有技术的各种具体的CRC校验计算方法,如,可以采用下述步骤来进行CRC校验计算:
步骤一、将ri temp与位宽为CRC标准的长度,最高位1,其余位0的十六进制数进行按位与运算;
步骤二、判断步骤一的运算结果为0;
步骤三、如果运算结果不为0,将左移一位的结果与CRC标准的生成多项式的十六进制表示数进行异或运算,用异或运算后的结果更新ri temp;如果运算结果为0,将ri temp左移1位,用移位后的结果更新ri temp
步骤四、循环执行步骤一~步骤三步骤q次,获得译码保留路径pathi的当前时钟周期CRC计算结果ri
重复执行步骤S103和步骤S104,直到完成全部L条译码保留路径的当前时钟周期CRC计算;获得当前时钟周期各译码保留路径的CRC结果信息集K;
K={c1,c2,…,cL}
ci={βi,ri}
βi=pathi在B中的顺序号
S105、在译码时钟的上升沿用当前时钟周期的K更新K′;
S106、判断译码器是否已译出所有译码结果,如果是,执行步骤S107,否则,在下一个译码时钟周期执行步骤S101;在每个时钟周期重复执行S101-S105,直至译码器译出了所有的译码结果;
S107、根据译码保留集和各译码保留路径的CRC结果选择最终译码结果;
将当前时钟周期的B作为最终的译码保留路径集,将当前时钟周期的K作为最终各译码保留路径的CRC结果;如果有译码保留路径的CRC结果为0,选择CRC结果为0且PMi最小的译码保留路径信息作为最终的译码结果;如果所有译码保留路径的CRC结果都不为0,选择PMi最小的译码保留路径信息作为最终的译码结果。
具体实施例2
本实施例为本发明CA-SCL译码的CRC并行计算装置的一种优选实施方式。
参见图2,如图2所示,本实施例的装置包括:
译码拓展路径获取模块,用于从译码器获取当前时钟周期的译码拓展路径集A;
其中,当前时钟周期各译码拓展路径信息为:
pathm={αm,datam,PMm},0<m≤L*2n
αm为当前时钟周期译出此译码拓展路径的SC译码器编号,datam为当前时钟周期此译码拓展路径的并行译码输出的多译码比特,PMm为当前时钟周期此译码拓展路径的路径度量值,m为当前时钟周期译码拓展路径编号。
本具体实施中,本步骤的多译码比特datam和路径度量值PMm的具体计算方法可以使用2021年7月出版的《微处理器和微系统》(Microprocessors and Microsystems)(第84卷)所刊载的论文《快速高效的Polar码的FPGA实现及SoC测试》(Fast and efficient FPGAimplementation of Polar Codes and SoC test bench)所公开的方法。
译码保留路径获取模块,用于获得当前时钟周期译码保留路径集B;
本具体实施例中,所述译码保留路径获取模块可进一步包括:
译码拓展路径排序单元,用于对各译码拓展路径进行排序;所述排序方法为:按照各译码拓展路径的路径度量值从小到大的顺序,对A中的各译码拓展路径进行排序,按照译码拓展路径对应的SC译码器编号从小到大的顺序,对路径度量值相同的译码拓展路径进行排序;
译码保留路径选择单元,用于选择排序靠前的L条译码拓展路径,作为当前时钟周期译码保留路径,获得当前时钟周期译码保留路径集B;
B={path1,path2,…,pathL}
译码路径分配单元,用于按照B中各译码保留路径的排序,将各译码保留路径传送到编号从小到大的SC译码器。
CRC结果匹配模块,用于获取各译码保留路径匹配的上一时钟周期的CRC计算结果;
本实施例中,所述CRC结果匹配模块可以进一步包括:
译码保留路径选择单元,按照当前时钟周期译码保留路径集中各译码保留路径的排序,依次选择译码保留路径;
CRC结果匹配单元,从保存的上一时钟周期CRC结果信息表K′中选择CRC结果编号βi′与该译码保留路径的αi相同的CRC计算结果,作为该译码保留路径匹配的上一时钟周期CRC计算结果ri′。
CRC计算模块,用于利用各译码保留路径匹配的上一时钟周期CRC计算结果,计算当前时钟周期各译码保留路径的CRC结果;
本具体实施例中,所述CRC计算模块可进一步包括:
信息比特提取单元,用于从多译码比特中提取信息比特;
根据冻结比特的位置序列先验信息,从译码保留路径pathi的多译码比特datai中提取出信息比特messagei
待计算CRC信息获取单元,用于获取待计算CRC信息ri temp
将messagei左移j位,获得移位后信息比特
j=CRC标准长度-q
与ri′进行异或运算,获得待计算CRC信息ri temp
CRC校验计算单元,用于对所述ri temp进行CRC校验计算,获得pathi当前时钟周期的CRC结果ri
本实施例中,本单元对所述ri temp进行CRC校验计算可以采用现有技术的各种具体的CRC校验计算方法,如,可以采用下述步骤来进行CRC校验计算:
步骤一、将ri temp与位宽为CRC标准的长度,最高位1,其余位0的十六进制数进行按位与运算;
步骤二、判断步骤一的运算结果为0;
步骤三、如果运算结果不为0,将左移一位的结果与CRC标准的生成多项式的十六进制表示数进行异或运算,用异或运算后结果更新ri temp;如果运算结果为0,将ri temp左移1位,用移位后的结果更新ri temp
步骤四、循环执行步骤一~步骤三步骤q次,获得译码保留路径pathi的当前时钟周期CRC计算结果ri
信息更新模块,用于更新保存的上一时钟周期的译码保留路径集B′和CRC结果信息集K′;
在译码时钟的上升沿用当前时钟周期的K更新K′;
K={c1,c2,…,cL}
ci={βi,ri}
βi=pathi在B中的顺序号
译码结果获取模块,用于获取最终的译码结果;
译码器译出所有的译码结果后,将当前时钟周期的译码保留路径集B作为最终的译码保留路径集,将当前时钟周期各译码保留路径的CRC结果作为各译码保留路径的最终CRC结果;
如果有译码保留路径的最终CRC结果为0,选择CRC结果为0且PMi最小的译码保留路径信息作为最终的译码结果;如果所有译码保留路径的最终CRC结果都不为0,选择PMi最小的译码保留路径信息作为最终的译码结果。
在本发明上述具体实施例的技术方案中,本发明针对CA-SCL并行译码器在单时钟周期输出多个译码比特的应用场景下,提出了一种降低资源消耗的CRC计算的方法和装置。通过本发明,将原本整个较长的译码输出数据的CRC计算分成了对单时钟周期并行输出的多个小段译码输出数据的分时CRC计算,
CRC数据量计算减少直接地降低CRC计算所消耗地硬件资源面积;同时对译码路径和CRC计算结果的简单编号,通过本发明的匹配算法,可以在每个译码时钟周期实现快速承接译码路径前段的CRC计算结果,在每个译码时钟周期实现新的小数据量的计算,这将大幅降低CRC计算的组合时延,可以实现在译码完成的同时钟周期输出CRC计算结果,不会产生额外的CRC计算时钟时延;因此本发明能够在保持CA-SCL并行译码算法高吞吐率的同时,还有效减少译码中CRC计算部分的复杂度,有效降低所消耗的硬件资源。
需要说明的是,以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或者等同替换,而不脱离本发明技术方案的宗旨和范围,其均应涵盖在本发明的权利要求范围当中。

Claims (8)

1.一种CA-SCL译码的CRC并行计算方法,其特征在于,包括:
获取当前时钟周期的译码拓展路径集A;
pathm={αm,datam,PMm},0<m≤L*2n
根据各译码拓展路径的PMm和SC译码器编号获得当前时钟周期译码保留路径集B;
B={path1,path2,…,pathL}
pathi={αi,datai,PMi},0<i≤L
获取各译码保留路径匹配的上一时钟周期的CRC计算结果;
利用各译码保留路径匹配的上一时钟周期CRC计算结果,计算当前时钟周期各译码保留路径的CRC结果;
在每个时钟周期重复执行上述步骤,直至译码器译出了所有的译码结果,获得最终的译码保留路径集B和最终各译码保留路径的CRC结果;
如果有译码保留路径的CRC结果为0,选择CRC结果为0且PMi最小的译码保留路径信息作为最终的译码结果;如果所有译码保留路径的CRC结果都不为0,选择PMi最小的译码保留路径信息作为最终的译码结果;
其中,pathm为当前时钟周期各译码拓展路径信息,αm为译出pathm的SC译码器编号,datam为pathm的并行译码输出的多译码比特,PMm为pathm的路径度量值,m为当pathm编号;pathi为当前时钟周期各译码保留路径信息,αi为译出pathi的SC译码器编号,datai为pathi的并行译码输出的多译码比特,PMi为当pathi的路径度量值,i为pathi编号;n为多译码比特长度,L为保留路径数量。
2.根据权利要求1所述的方法,其特征在于,所述根据各译码拓展路径的PMm和SC译码器编号获得当前时钟周期译码保留路径集B包括:
按照各译码拓展路径的PMm从小到大的顺序,对A中的各译码拓展路径进行排序;
按照译码拓展路径对应的SC译码器编号从小到大的顺序,对路径度量值相同的译码拓展路径进行排序;
选择排序靠前的L条译码拓展路径,作为当前时钟周期译码保留路径集B;
按照B中各译码保留路径的排序,将各译码保留路径传送到编号从小到大的SC译码器。
3.根据权利要求1或2所述的方法,其特征在于,所述获取各译码保留路径匹配的上一时钟周期的CRC计算结果包括:
按照B中各译码保留路径的排序,依次选择译码保留路径;
从保存的上一时钟周期CRC结果信息表中选择CRC结果编号β′i与该译码保留路径的αi相同的CRC计算结果,作为该译码保留路径匹配的上一时钟周期CRC计算结果ri′。
4.根据权利要求3所述的方法,其特征在于,所述利用各译码保留路径匹配的上一时钟周期CRC计算结果,计算当前时钟周期各译码保留路径的CRC结果包括:
从译码保留路径pathi的多译码比特datai中提取出信息比特messagei
将messagei左移j位,获得移位后信息比特
j=CRC标准长度-q
与ri′进行异或运算,获得待计算CRC信息比特ri temp
对所述ri temp进行CRC校验计算,获得pathi当前时钟周期的CRC结果ri
其中,q为信息比特长度。
5.一种CA-SCL译码的CRC并行计算装置,其特征在于,包括:
译码拓展路径获取模块,用于从译码器获取当前时钟周期的译码拓展路径集A;
pathm={αm,datam,PMm},0<m≤L*2n
译码保留路径获取模块,用于获得当前时钟周期译码保留路径集B;
B={path1,path2,…,pathL}
pathi={αi,datai,PMi},0<i≤L
CRC结果匹配模块,用于获取各译码保留路径匹配的上一时钟周期的CRC计算结果;
CRC计算模块,用于利用各译码保留路径匹配的上一时钟周期CRC计算结果,计算当前时钟周期各译码保留路径的CRC结果;
译码结果获取模块,用于获取最终的译码结果;
在译码器译出所有的译码结果后,将当前时钟周期的译码保留路径集B作为最终的译码保留路径集,将当前时钟周期各译码保留路径的CRC结果作为各译码保留路径的最终CRC结果;
如果有译码保留路径的最终CRC结果为0,选择CRC结果为0且PMi最小的译码保留路径信息作为最终的译码结果;如果所有译码保留路径的最终CRC结果都不为0,选择PMi最小的译码保留路径信息作为最终的译码结果;
其中,pathm为当前时钟周期各译码拓展路径信息,αm为译出pathm的SC译码器编号,datam为pathm的并行译码输出的多译码比特,PMm为pathm的路径度量值,m为当pathm编号;pathi为当前时钟周期各译码保留路径信息,αi为译出pathi的SC译码器编号,datai为pathi的并行译码输出的多译码比特,PMi为当pathi的路径度量值,i为pathi编号;n为多译码比特长度,L为保留路径数量。
6.根据权利要求5所述的装置,其特征在于,所述译码保留路径获取模块包括:
译码拓展路径排序单元,用于对各译码拓展路径进行排序;所述排序方法为:按照各译码拓展路径的路径度量值从小到大的顺序,对A中的各译码拓展路径进行排序,按照译码拓展路径对应的SC译码器编号从小到大的顺序,对路径度量值相同的译码拓展路径进行排序;
译码保留路径选择单元,用于选择排序靠前的L条译码拓展路径,作为当前时钟周期译码保留路径,获得当前时钟周期译码保留路径集B;
译码路径分配单元,用于按照B中各译码保留路径的排序,将各译码保留路径传送到编号从小到大的SC译码器。
7.根据权利要求5或6所述的装置,其特征在于,所述CRC结果匹配模块包括:
译码保留路径选择单元,按照当前时钟周期译码保留路径集中各译码保留路径的排序,依次选择译码保留路径;
CRC结果匹配单元,从上一时钟周期CRC结果信息表K′中选择CRC结果编号βi′与该译码保留路径的αi相同的CRC计算结果,作为该译码保留路径匹配的上一时钟周期CRC计算结果ri′。
8.根据权利要求7所述的装置,其特征在于,所述CRC计算模块包括:
信息比特提取单元,用于从多译码比特中提取信息比特;
根据冻结比特的位置序列先验信息,从译码保留路径pathi的多译码比特datai中提取出信息比特messagei
待计算CRC信息获取单元,用于获取待计算CRC信息ri temp
将messagei左移j位,获得移位后信息比特
j=CRC标准长度-q
与ri′进行异或运算,获得待计算CRC信息ri temp
CRC校验计算单元,用于对所述ri temp进行CRC校验计算,获得pathi当前时钟周期的CRC结果ri
其中,q为信息比特长度。
CN202311548888.8A 2023-11-20 2023-11-20 一种ca-scl译码的crc并行计算方法及装置 Pending CN117749197A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311548888.8A CN117749197A (zh) 2023-11-20 2023-11-20 一种ca-scl译码的crc并行计算方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311548888.8A CN117749197A (zh) 2023-11-20 2023-11-20 一种ca-scl译码的crc并行计算方法及装置

Publications (1)

Publication Number Publication Date
CN117749197A true CN117749197A (zh) 2024-03-22

Family

ID=90256957

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311548888.8A Pending CN117749197A (zh) 2023-11-20 2023-11-20 一种ca-scl译码的crc并行计算方法及装置

Country Status (1)

Country Link
CN (1) CN117749197A (zh)

Similar Documents

Publication Publication Date Title
US10536171B2 (en) Encoding/decoding method, device, and system
CN107040262B (zh) 一种计算polar码SCL+CRC译码的List预测值的方法
JP4764973B2 (ja) Crc値の算出装置
EP2599228B1 (en) Decoding techniques for tail-biting codes
CN110719141B (zh) 一种信息的传输方法、译码方法和装置
CN108574494B (zh) 编译码方法及装置
CN105103454A (zh) 模块化且可扩展的循环冗余校验计算电路
CN107809303B (zh) 一种基于awgn子信道优化的极化码译码方法
CN108270508B (zh) 一种循环冗余校验crc实现方法、装置及网络设备
JP5521722B2 (ja) 符号化装置、復号化装置、符号化・復号化システム、及び、プログラム
CN108574560A (zh) 一种编码方法、译码方法、装置和设备
KR101022730B1 (ko) 순환 리던던시 코드 서명 비교를 구비한 터보 디코더
EP3614592A1 (en) Encoding method and device
CN117749197A (zh) 一种ca-scl译码的crc并行计算方法及装置
CN108347250B (zh) 适用于少量冗余里德-所罗门码的快速编码方法及设备
CN111277830A (zh) 一种编码方法、解码方法及装置
JP2010130271A (ja) 復号器および復号方法
JP2001177422A (ja) ビタビ復号におけるブランチメトリック算出方法及びビタビ復号装置
CN113242045A (zh) 一种极化码的高效译码方法、译码装置及计算机可读存储介质
CN110784283B (zh) 确定前向纠错帧边界的方法、装置和解码系统
CN104796161B (zh) 一种Turbo译码中的滑窗划分方法及装置
CN114337683A (zh) 用于极化码的编码及译码方法、装置以及系统、介质
JP6552765B2 (ja) 復号装置
US7760114B2 (en) System and a method for generating an interleaved output during a decoding of a data block
JP2015142343A (ja) 通信装置および巡回冗長検査プログラム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination