CN117746925A - Mqa cd碟片播放系统及控制方法 - Google Patents

Mqa cd碟片播放系统及控制方法 Download PDF

Info

Publication number
CN117746925A
CN117746925A CN202410062996.2A CN202410062996A CN117746925A CN 117746925 A CN117746925 A CN 117746925A CN 202410062996 A CN202410062996 A CN 202410062996A CN 117746925 A CN117746925 A CN 117746925A
Authority
CN
China
Prior art keywords
module
clock
audio signal
pin
main control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410062996.2A
Other languages
English (en)
Inventor
杨新云
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Shanling Digital Technology Development Co ltd
Original Assignee
Shenzhen Shanling Digital Technology Development Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Shanling Digital Technology Development Co ltd filed Critical Shenzhen Shanling Digital Technology Development Co ltd
Priority to CN202410062996.2A priority Critical patent/CN117746925A/zh
Publication of CN117746925A publication Critical patent/CN117746925A/zh
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/02Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

本发明公开了一种MQA CD碟片播放系统及控制方法,所述系统包括主控模块、时钟模块、CD伺服模块、数模转换模块及输出模块;主控模块与时钟模块、CD伺服模块、数模转换模块连接;时钟模块还与CD伺服模块、数模转换模块连接;数模转换模块与输出模块连接。通过实施本实施例,时钟模块基于主控模块发送的时钟生成指令生成时钟信号,并分别发送给主控模块、CD伺服模块及数模转换模块,保证了模块之间的时钟同步;而且主控模块直接将CD伺服模块发送的PCM数字音频信号进行解码处理得到目标数字音频信号,无需在后端再增加MQA解码器,减少了使用或生产成本,减小了使用难度,进而提高了播放效率。

Description

MQA CD碟片播放系统及控制方法
技术领域
本发明涉及CD播放技术领域,尤其涉及一种MQA CD碟片播放系统及控制方法。
背景技术
随着带MQA的CD碟片的兴起,普通CD播放设备已不能满足其播放要求。目前MQA解码方式主要应用于流媒体播放器或USB数字解码器,对于现有的CD播放设备解决方案只能是在后端再增加MQA解码器,这样会导致使用或生产成本的增加,使用难度增大的问题,且对两台设备的时钟要求非常高,当两个设备出现时钟不同步时,将导致声音失真或断续,进而影响播放效率。
发明内容
本发明实施例提供了一种MQA CD碟片播放系统及控制方法,旨在解决现有技术中对于带MQA的CD碟片在现有的CD播放器播放时,解决方案只能是在后端再增加MQA解码器,会导致使用或生产成本的增加,使用难度增大,且对两台设备的时钟要求非常高,当两个设备出现时钟不同步时,将导致声音失真或断续,进而影响播放效率的问题。
为了解决上述问题,第一方面,本发明实施例提供了一种MQA CD碟片播放系统,包括主控模块、时钟模块、CD伺服模块、数模转换模块及输出模块;所述主控模块与所述时钟模块、所述CD伺服模块、所述数模转换模块连接;所述时钟模块还与所述CD伺服模块、所述数模转换模块连接;所述数模转换模块与所述输出模块连接;所述主控模块用于控制所述时钟模块、所述CD伺服模块、所述数模转换模块;
所述主控模块基于接收到的播放指令向所述时钟模块发送时钟生成指令,并向所述CD伺服模块发送碟片识别指令;所述时钟模块基于所述时钟生成指令向所述主控模块、所述CD伺服模块及所述数模转换模块发送时钟信号以进行时钟同步;所述CD伺服模块基于所述碟片识别指令对所述MQACD碟片进行识别得到PCM数字音频信号,并将所述PCM数字音频信号传输至所述主控模块;所述主控模块将所述PCM数字音频信号进行解码处理得到目标数字音频信号,并将所述目标数字音频信号传输至所述数模转换模块;所述数模转换模块将所述目标数字音频信号转换为模拟音频信号,且将所述模拟音频信号发送至所述输出模块;所述输出模块基于所述模拟音频信号进行输出处理。
第二方面,本发明实施例还提供了一种MQACD碟片播放系统的控制方法应用于如第一方面所述的MQA CD碟片播放系统,包括:主控模块基于接收到的播放指令向时钟模块发送时钟生成指令,并向CD伺服模块发送碟片识别指令;所述时钟模块基于所述时钟生成指令向所述主控模块、所述CD伺服模块、数模转换模块发送时钟信号以进行时钟同步;所述CD伺服模块基于所述碟片识别指令对所述MQA CD碟片进行识别得到PCM数字音频信号,并将所述PCM数字音频信号传输至所述主控模块;所述主控模块将所述PCM数字音频信号进行解码处理得到目标数字音频信号,并将所述目标数字音频信号传输至所述数模转换模块;所述数模转换模块将所述目标数字音频信号转换为模拟音频信号,且将所述模拟音频信号发送至输出模块;所述输出模块基于所述模拟音频信号进行输出处理。
本发明实施例提供了一种MQA CD碟片播放系统及控制方法,其中,所述MQA CD碟片播放系统包括主控模块、时钟模块、CD伺服模块、数模转换模块及输出模块;所述主控模块与所述时钟模块、所述CD伺服模块、所述数模转换模块连接;所述时钟模块还与所述CD伺服模块、所述数模转换模块连接;所述数模转换模块与所述输出模块连接;所述主控模块用于控制所述时钟模块、所述CD伺服模块、所述数模转换模块、所述输出模块;其中,所述主控模块基于接收到的播放指令向所述时钟模块发送时钟生成指令,并向所述CD伺服模块发送碟片识别指令;所述时钟模块基于所述时钟生成指令向所述主控模块、所述CD伺服模块及所述数模转换模块发送时钟信号以进行时钟同步;所述CD伺服模块基于所述碟片识别指令对所述MQA CD碟片进行识别得到PCM数字音频信号,并将所述PCM数字音频信号传输至所述主控模块;所述主控模块将所述PCM数字音频信号进行解码处理得到目标数字音频信号,并将所述目标数字音频信号传输至所述数模转换模块;所述数模转换模块将所述目标数字音频信号转换为模拟音频信号,且将所述模拟音频信号发送至所述输出模块;所述输出模块基于所述模拟音频信号进行输出处理。因此,所述时钟模块基于所述时钟生成指令可以生成所述时钟信号,并分别传送给所述主控模块、所述CD伺服模块及所述数模转换模块,保证了所述主控模块、所述CD伺服模块及所述数模转换模块的时钟同步,避免了模块之间的时钟不同步导致的声音失真或断续问题,进而提高了播放效率。而且所述主控模块可以直接将所述PCM数字音频信号进行解码处理得到目标数字音频信号以进行后续的处理,无需在后端再增加MQA解码器,减少了使用或生产成本,减小了使用难度,进而提高了播放效率。
附图说明
为了更清楚地说明本发明实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的MQA CD碟片播放系统的示意性结构图;
图2为本发明实施例提供的MQACD碟片播放系统中时钟模块的示意性结构图;
图3为本发明实施例提供的MQA CD碟片播放系统中主控模块的示意性结构图;
图4为本发明实施例提供的MQA CD碟片控制方法的流程示意图。
其中,图中各附图标记:
1、MQA CD碟片播放系统;10、主控模块;20、时钟模块;30、CD伺服模块;40、数模转换模块;50、输出模块;60、显示模块。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。此外,在附图中,结构相似或相同的结构是以相同标号表示。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当进一步理解,在本发明说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
请参阅图1-3,图1为本发明实施例提供的MQA CD碟片播放系统的示意性结构图;图2为本发明实施例提供的MQA CD碟片播放系统中时钟模块的示意性结构图;图3为本发明实施例提供的MQACD碟片播放系统中主控模块的示意性结构图。
如图1-3所示,本发明实施例提供了一种MQA CD碟片播放系统1,包括主控模块10、时钟模块20、CD伺服模块30、数模转换模块40及输出模块50;所述主控模块10与所述时钟模块20、所述CD伺服模块30、所述数模转换模块40连接;所述时钟模块20还与所述CD伺服模块30、所述数模转换模块40连接;所述数模转换模块40与所述输出模块50连接;所述主控模块10用于控制所述时钟模块20、所述CD伺服模块30、所述数模转换模块40;
所述主控模块10基于接收到的播放指令向所述时钟模块20发送时钟生成指令,并向所述CD伺服模块30发送碟片识别指令;所述时钟模块20基于所述时钟生成指令向所述主控模块10、所述CD伺服模块30、所述数模转换模块40发送时钟信号以进行时钟同步;所述CD伺服模块30基于所述碟片识别指令对所述MQA CD碟片进行识别得到PCM数字音频信号,并将所述PCM数字音频信号传输至所述主控模块10;所述主控模块10将所述PCM数字音频信号进行解码处理得到目标数字音频信号,并将所述目标数字音频信号传输至所述数模转换模块40;所述数模转换模块40将所述目标数字音频信号转换为模拟音频信号,且将所述模拟音频信号发送至所述输出模块50;所述输出模块50基于所述模拟音频信号进行输出处理。
在本实施例中,所述MQA CD碟片是将音频数据利用MQA编码进行压缩得到的可封装高采样率的音频数据流并存储于CD碟片上。所述MQA CD碟片播放系统1还包括传动模块和电源模块,所述传动模块与所述CD伺服模块30、所述主控模块10连接,所述电源模块与所述主控模块10、所述时钟模块20连接,所述输出模块50还可与所述主控模块10连接。所述传动模块用于对所述MQACD碟片进行转动并拾取其轨迹,并将所述轨迹传输至所述CD伺服模块30;所述CD伺服模块30将所述轨迹进行识别以得到所述PCM数字音频信号;所述电源模块为该系统提供电源。所述传动模块和所述电源模块由所述主控模块10控制;所述传动模块基于所述主控模块10发送的播放指令对所述MQACD碟片进行转动处理及拾取处理。
其中,所述输出模块50可以包括放大器、扬声器、耳机等设备;所述放大器一端与所述数模转换模块连接,另一端与所述扬声器或者所述耳机连接;所述放大器将所述模拟音频信号进行放大处理以得到放大后的所述模拟音频信号,并传输至所述扬声器或者所述耳机;所述扬声器或者所述耳机基于放大后的所述模拟音频信号进行输出处理以实现播放所述MQACD碟片。
所述时钟模块20基于所述时钟生成指令对所述主控模块10、所述CD伺服模块30及所述数模转换模块40发送时钟信号以进行时钟同步,具体地,所述时钟模块20基于所述时钟生成指令可以生成不同的所述时钟信号,并分别传输给所述主控模块10、所述CD伺服模块30及所述数模转换模块40,保证了所述主控模块10、所述CD伺服模块30及所述数模转换模块40的时钟同步,避免了因模块之间的时钟不同步导致的声音失真或断续的问题,进而提高了播放效率。而且所述主控模块10可以直接将所述PCM数字音频信号进行解码处理得到目标数字音频信号以进行后续的处理,无需在后端再增加MQA解码器,减少了使用或生产成本,减小了使用难度,进而提高了播放效率。
在一实施例中,如图1-2所示,所述时钟模块20包括时钟芯片U1、第一电阻R1、第一电容C1、有源晶振器X1、第二电阻R2、第三电阻R3及第四电阻R4;
所述时钟芯片U1的第9引脚与所述第三电阻R3的第二端连接;所述第三电阻R3的第一端与所述有源晶振器X1的第3引脚连接;所述有源晶振器X1的第2引脚与所述第一电容C1的第二端连接;所述有源晶振器X1的第4引脚与所述第一电容C1的第一端连接;所述时钟芯片U1的第13引脚与所述第四电阻R4的第一端连接;所述时钟芯片U1的第14引脚与所述第二电阻R2的第一端连接;所述时钟芯片U1的第25引脚与所述第一电阻R1的第一端连接。
在本实施例中,如图1-2所示,所述时钟芯片U1的第3引脚及第33引脚、所述有源晶振器X1的第2引脚、所述第一电容C1的第二端、所述第一电阻R1的第二端均接地。所述第二电阻R2的第二端与所述主控模块10、所述数模转换模块40连接;所述第四电阻R4的第二端与所述CD伺服模块30连接。
其中,所述时钟芯片U1的规格可以是GW1N-4的FPGA(Field Programmable GateArray,现场可编程逻辑门阵列)芯片;所述第一电阻R1的规格可以是4K7;所述第一电容C1的规格可以是104;所述有源晶振器X1的规格可以是22.5792MHZ(HS3.3V);所述第二电阻R2的规格可以是10R;所述第三电阻R3的规格可以是10R;所述第四电阻R4的规格是10R。
所述电源模块可以为所述时钟模块20提供FPGA_1V2电源、FPGA_3V3电源的电源。所述时钟芯片U1的第2引脚、第18引脚与所述FPGA_1V2电源连接;所述时钟芯片U1的第7引脚、第19引脚及第31引脚、所述有源晶振器X1的第4引脚、所述第一电容C1的第一端均与所述FPGA_3V3电源连接。
所述时钟模块20还可以包括烧录接口CN1,所述烧录接口CN1的第1引脚与所述时钟芯片U1的第24引脚连接;所述烧录接口CN1的第1引脚与所述时钟芯片U1的第25引脚、所述第一电阻R1的第一端连接;所述烧录接口CN1的第3引脚与所述时钟芯片U1的第27引脚连接;所述烧录接口CN1的第4引脚与所述时钟芯片U1的第28引脚连接;所述烧录接口CN1的第5引脚接地;所述烧录接口CN1的第6引脚与所述FPGA_3V3电源连接。所述烧录接口CN1的规格可以是PH-6P/NC。
所述烧录接口CN1是为所述时钟芯片U1进行程序烧录编程的端口,比如对所述时钟芯片U1中的数字逻辑门电路、PLL锁相环电路等的编程。所述烧录接口CN1的第1引脚可以通过TMS信号以进行使能;所述烧录接口CN1的第2引脚可以通过TCK信号以进行时钟设置;所述烧录接口CN1的第3引脚可以通过TDI信号以进行数据的输入;所述烧录接口CN1的第4引脚可以通TDO信号以进行数据的输出。
在本实施例中,如图1-2所示,在所述时钟模块20接收到所述主控模块10发送的时钟生成信号时,所述有源晶振器X1产生一个22.5792MHZ的时钟信号通过所述第三电阻R3提供给所述时钟芯片U1的第9引脚;所述时钟芯片U1收到所述有源晶振器X1传输的22.5792MHZ时钟信号,分为两路同时进行;一路经所述时钟芯片U1内部的第一PLL锁相环电路进行3倍频处理,生成一个67.7376MHZ时钟信号,然后再通过所述时钟芯片U1内部的数字逻辑门电路进行4分频处理,得到一个16.9344MHZ的第一时钟信号,所述第一时钟信号从所述时钟芯片U1的第13引脚经所述第四电阻R4输出并传输至所述CD伺服模块30;另一路经过所述时钟芯片U1内部的第二PLL锁相环电路进行2倍频处理,生成一个45.1584MHZ的第二时钟信号,所述第二时钟信号从所述时钟芯片U1的第14引脚经所述第二电阻R2输出并传输至所述主控模块10及所述数模转换模块40。其中,所述时钟信号包括所述第一时钟信号和所述第二时钟信号。
通过上述实施例,可知,所述时钟模块20基于时钟生成指令可以所述第一时钟信号和所述第二时钟信号,并分别传送给所述主控模块10、所述CD伺服模块30及所述数模转换模块40,保证了所述主控模块10、所述CD伺服模块30及所述数模转换模块40的时钟同步,避免了模块之间的时钟不同步导致的声音失真或断续问题。
在一实施例中,如图1-3所示,所述主控模块10包括主控芯片U2、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第六电容C6、第七电容C7、复位芯片U3、双向稳压管D1、第一开关S1及第五电阻R5;
所述主控芯片U2的第5引脚及第6引脚均与所述第二电容C2的第一端、所述第三电容C3的第一端连接;所述主控芯片U2的第8引脚与所述第四电容C4的第一端、所述第五电容C5的第一端连接;所述主控芯片U2的第10引脚与所述第六电容C6的第一端、所述第七电容C7的第一端连接;所述主控芯片U2的第29引脚与所述复位芯片U3的第2引脚、所述双向稳压管D1的第1引脚、所述第一开关S1的第一端连接;所述复位芯片U3的第1引脚与所述双向稳压管D1的第2引脚、所述第一开关S1的第二端连接;所述复位芯片U3的第3引脚与所述第二电容C2的第一端、所述第三电容C3的第一端连接。
在本实施例中,如图1-3所示,所述第二电容C2的第二端、所述第三电容C3的第二端、所述第四电容C4的第二端、所述第五电容C5的第二端、所述第六电容C6的第二端、所述第七电容C7的第二端、所述第五电阻R5的第二端、所述复位芯片U3的第1引脚、所述双向稳压管D1的第2引脚、所述第一开关S1的负极、所述主控芯片U2的第3、47、9、24、52、59、61、63、66、75、82、103、122引脚均接地。所述主控芯片U2的第83引脚及第96引脚与所述CD伺服模块30、所述数模转换模块40连接。
其中,所述主控芯片U2的规格可以是MU301;所述第二电容C2的规格可以是106;所述第三电容C3的规格可以是104;所述第四电容C4的规格可以是106;所述第五电容C5的规格可以是104;所述第六电容C6的规格可以是106;所述第七电容C7的规格可以是104;所述复位芯片U3的规格可以是SGM803-JXN3L/TR/NM;所述双向稳压管D1的规格可以是ESDA-09;所述第一开关S1的规格可以是SKSGACE010(ALPS);所述第五电阻R5的规格可以是0R。
在本实施例中,如图1-3所示,所述复位芯片U3在所述第一开关S1闭合时,通过所述复位芯片U3的第2引脚向所述主控芯片U2的第29引脚发送复位信号以进行数据复位处理。所述主控芯片U2的第83引脚、第96引脚分别根据CD_SCL信号、CD_SDA信号以与所述CD伺服模块30、所述数模转换模块40之间均实现数据通信。所述CD_SCL信号作为开始发送数据和结束发送数据的时钟信号;所述CD_SDA信号作为传输数据的数据信号。即所述主控模块10通过所述CD_SCL信号及所述CD_SDA信号与所述CD伺服模块30、所述数模转换模块40之间均实现数据通信。
通过上述实施例,可知,所述主控模块10通过其主控芯片U2的引脚与所述CD伺服模块30、所述数模转换模块40之间实现了数据通信,为后续的处理提供了结构基础。
在一实施例中,如图1-3所示,所述主控芯片U2的第31引脚、第36引脚及第46引脚与所述CD伺服模块30连接;所述主控芯片U2的第43引脚与所述时钟模块20连接;所述主控芯片U2的第62引脚与所述第二电容C2的第一端、所述第三电容C3的第一端连接;所述主控芯片U2的第69引脚与所述第五电阻R5的第一端连接;所述主控芯片U2的第88引脚、第89引脚及第91引脚均与所述数模转换模块40连接。
在本实施例中,通过所述主控芯片U2的第31引脚、第36引脚及第46引脚接收所述CD伺服模块30发送的所述PCM数字音频信号;所述CD伺服模块30向所述主控芯片U2的第31引脚发送CD_BCLK信号,所述CD伺服模块30向所述主控芯片U2的第36引脚发送CD_DATA信号,所述CD伺服模块30向所述主控芯片U2的第46引脚发送CD_LRCK信号。所述CD_BCLK信号是用于切换左右声道的数据信号;所述CD_DATA信号是可以传输所述PCM数字音频信号及其相关的数据;所述CD_LRCK信号是时钟信号。
通过所述主控芯片U2的第43引脚接收所述时钟模块20发送45.1584MHZ的第二时钟信号以对所述主控芯片U2进行时钟同步处理。
通过所述主控芯片U2的第88引脚、第89引脚及第91引脚向所述数模转换模块40发送转码处理后得到的所述目标数字音频信号。所述数模转换模块40接收所述主控芯片U2的第88引脚发送的I2S_BCLK信号,所述数模转换模块40接收所述主控芯片U2的第89引脚发送的I2S_DATA信号,所述数模转换模块40接收所述主控芯片U2的第91引脚发送的I2S_LRCK信号。所述I2S_BCLK信号是用于切换左右声道的数据信号;所述I2S_DATA信号是可传输所述目标数字音频信号及其相关数据;所述I2S_LRCK信号是时钟信号。
通过上述实施例,可知,所述主控模块10通过其主控芯片U2的引脚与所述CD伺服模块30、所述数模转换模块40之间实现了数据通信,为后续的处理提供了结构基础。
在一实施例中,如图1-3所示,还包括显示模块60,所述主控芯片U2的第116引脚、第117引脚、第118引脚及第119引脚均与所述显示模块60连接。
在本实施例中,如图1-3所示,所述主控芯片U2的第116引脚、第117引脚、第118引脚及第119引脚分别根据MIPI_DATA0_N信号、MIPI_DATA0_P信号、MIPI_CLK_P信号、MIPI_CLK_N信号以与所述显示模块60之间实现数据通信;所述MIPI_DATA0_N信号是下降沿数据;所述MIPI_DATA0_P信号是上升沿数据;所述MIPI_CLK_P信号是上升沿计数器;所述MIPI_CLK_N信号是下降沿计数器。即所述主控模块10与所述显示模块60之间实现数据通信。所述显示模块60将所述主控模块10发送的数据进行显示。
通过上述实施例,可知,所述主控模块10通过所述主控芯片U2的引脚与所述显示模块60之间实现数据通信,所述显示数据将所述主控模块发送的数据进行显示,提高了数据直观性。
本发明实施例还提供了一种MQACD碟片播放系统的控制方法,图4是本发明实施例提供的MQACD碟片播放系统的控制方法的流程示意图。该MQA CD碟片播放系统的控制方法应用于MQA CD碟片播放系统1中。如图4所示,该方法包括以下步骤S110-S160。
S110、主控模块基于接收到的播放指令向时钟模块发送时钟生成指令,并向CD伺服模块发送碟片识别指令。
在本实施例中,所述MQACD碟片播放系统,包括所述主控模块、所述时钟模块、所述CD伺服模块、数模转换模块及输出模块;所述主控模块与所述时钟模块、所述CD伺服模块、所述数模转换模块连接;所述时钟模块还与所述CD伺服模块、所述数模转换模块连接;所述数模转换模块与所述输出模块连接;所述主控模块用于控制所述时钟模块、所述CD伺服模块、所述数模转换模块。其中,所述时钟模块包括时钟芯片、第一电阻、第一电容、有源晶振器、第二电阻、第三电阻及第四电阻;所述主控模块包括主控芯片、第二电容、第三电容、第四电容、第五电容、第六电容、第七电容、复位芯片、双向稳压管、第一开关及第五电阻。
在本实施例中,所述主控模块基于接收到的所述播放指令生成所述时钟生成指令、所述碟片识别指令,并向所述时钟模块发送所述时钟生成指令,向所述CD伺服模块发送所述碟片识别指令。
S120、所述时钟模块基于所述时钟生成指令向所述主控模块、所述CD伺服模块、数模转换模块发送时钟信号以进行时钟同步。
在一实施例中,所述时钟模块基于所述时钟生成指令向所述主控模块、所述CD伺服模块、数模转换模块发送时钟信号以进行时钟同步,包括:
所述时钟模块基于所述时钟生成指令生成所述时钟信号;其中,所述时钟信号包括第一时钟信号和第二时钟信号;
所述时钟模块将所述第一时钟信号传输至所述CD伺服模块,并将所述第二时钟信号传输至所述主控模块及所述数模转换模块;
所述主控模块、所述CD伺服模块及所述数模转换模块基于所述时钟信号进行时钟同步处理。
在本实施例中,在所述时钟模块接收到所述主控模块发送的时钟生成信号时,所述有源晶振器产生一个22.5792MHZ的时钟信号通过所述第三电阻提供给所述时钟芯片的第9引脚;所述时钟芯片收到所述有源晶振器传输的22.5792MHZ时钟信号,分为两路同时进行;一路经所述时钟芯片内部的第一PLL锁相环电路进行3倍频处理,生成一个67.7376MHZ时钟信号,然后再通过所述时钟芯片内部的数字逻辑门电路进行4分频处理,得到一个16.9344MHZ的第一时钟信号,所述第一时钟信号从所述时钟芯片的第13引脚经所述第四电阻输出并传输至所述CD伺服模块;另一路经过所述时钟芯片内部的第二PLL锁相环电路进行2倍频处理,生成一个45.1584MHZ的第二时钟信号,所述第二时钟信号从所述时钟芯片的第14引脚经所述第二电阻输出并传输至所述主控模块及所述数模转换模块。其中,所述时钟信号包括所述第一时钟信号和所述第二时钟信号。这样,所述主控模块、所述CD伺服模块及所述数模转换模块基于所述时钟信号进行时钟同步处理。
通过上述实施例,所述时钟模块基于时钟生成指令可以生成不同的时钟信号,并分别传送给所述主控模块、所述CD伺服模块及所述数模转换模块,保证了所述主控模块、所述CD伺服模块及所述数模转换模块的时钟同步,避免了模块之间的时钟不同步导致的声音失真或断续问题,提高了播放效率。因此,可以根据所述开机信号以进行后续的针对性处理。
S130、所述CD伺服模块基于所述碟片识别指令对所述MQACD碟片进行识别得到PCM数字音频信号,并将所述PCM数字音频信号传输至所述主控模块。
在本实施例中,所述MQACD碟片播放系统还包括传动模块,所述传动模块与所述CD伺服模块、所述主控模块连接。所述传动模块用于对所述MQA CD碟片进行转动并拾取其轨迹,并将所述轨迹传输至所述CD伺服模块;所述CD伺服模块将所述轨迹进行识别以得到所述PCM数字音频信号,并将所述PCM数字音频信号传输至所述主控模块。
S140、所述主控模块将所述PCM数字音频信号进行解码处理得到目标数字音频信号,并将所述目标数字音频信号传输至所述数模转换模块。
在本实施例中,通过所述主控芯片的第31引脚、第36引脚及第46引脚可以接收所述CD伺服模块发送的所述PCM数字音频信号;通过所述主控芯片的第88引脚、第89引脚及第91引脚将所述目标数字音频信号传输至所述数模转换模块。
在一实施例中,所述主控模块将所述PCM数字音频信号进行解码处理得到目标数字音频信号,包括:
所述主控模块将所述PCM数字音频信号输入至预设解码库,所述预设解码库对所述PCM数字音频信号进行识别处理得到识别结果;
所述预设解码库基于所述识别结果对所述PCM数字音频信号进行解码处理得到所述目标数字音频信号。
在本实施例中,所述PCM数字音频信号是利用MQA编码的音频数据;所述预设解码库是MQA 解码库,可以存储至所述主控模块中,即需要对所述MQA CD碟片识别到的所述PCM数字音频信号利用所述预设解码库进行相应的倍数解码以得到展开后的原始的所述目标数字音频信号。所述倍数可以是不同的正整数值,例如2、3等,具体可根据实际需求进行设置。
在一实施例中,所述预设解码库基于所述识别结果对所述PCM数字音频信号进行解码处理得到所述目标数字音频信号,包括:
若所述识别结果是所述PCM数字音频信号为MQA CD碟片的数据,则所述预设解码库对所述PCM数字音频信号进行倍数解码得到所述目标数字音频信号。
在本实施例中,所述PCM数字音频信号是利用MQA编码的音频数据;所述预设解码库是MQA 解码库,可以存储至所述主控模块或者数据链接中,即需要对所述MQACD碟片识别到的所述PCM数字音频信号利用所述预设解码库进行相应的倍数解码以得到展开后的原始的所述目标数字音频信号。所述倍数可以是不同的正整数值,例如2、3等,具体可根据实际需求进行设置。
若所述识别结果是所述PCM数字音频信号为MQACD碟片的数据,则所述预设解码库同时向所述主控模块发送相应的数据标识,并对所述PCM数字音频信号进行倍数解码得到所述目标数字音频信号。
在一实施例中,所述预设解码库基于所述识别结果对所述PCM数字音频信号进行解码处理得到所述目标数字音频信号,还包括:
若所述识别结果是所述PCM数字音频信号不为MQA CD碟片的数据,则所述预设解码库直接将所述PCM数字音频信号作为所述目标数字音频信号。
在本实施例,若所述识别结果是所述PCM数字音频信号不为MQA CD碟片的数据,即所述PCM数字音频信号没有经过MQA编码压缩处理,则所述预设解码库向所述主控模块发送相应的数据标识,所述预设数据库将所述PCM数字音频信号作为所述目标数字音频信号。所述主控模块根据所述数据标识可以确定所述PCM数字音频信号是否为MQA CD碟片的数据。
通过上述实施例,可知,所述主控模块可以直接将所述PCM数字音频信号进行解码处理得到目标数字音频信号以进行后续的处理,无需在后端再增加MQA解码器,减少了使用或生产成本,减小了使用难度,进而提高了播放效率。
S150、所述数模转换模块将所述目标数字音频信号转换为模拟音频信号,且将所述模拟音频信号发送至输出模块。
在本实施例中,所述数模转换模块将所述目标数字音频信号直接转换为所述模拟音频信号,并将所述模拟音频信号发送至所述输出模块。
S160、所述输出模块基于所述模拟音频信号进行输出处理。
在本实施例中,所述输出模块可以包括放大器、扬声器、耳机等设备。所述放大器将所述模拟音频信号进行放大处理得到放大后的所述模拟音频信号,所述扬声器或者所述耳机将放大后的所述模拟音频信号进行输出处理以实现所述MQACD碟片的播放。
为了描述的方便和简洁,上述描述的方法的具体技术内容,可以参考前述系统实施例中的对应技术内容,在此不再赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种MQACD碟片播放系统,其特征在于,包括主控模块、时钟模块、CD伺服模块、数模转换模块及输出模块;所述主控模块与所述时钟模块、所述CD伺服模块、所述数模转换模块连接;所述时钟模块还与所述CD伺服模块、所述数模转换模块连接;所述数模转换模块与所述输出模块连接;所述主控模块用于控制所述时钟模块、所述CD伺服模块、所述数模转换模块;
所述主控模块基于接收到的播放指令向所述时钟模块发送时钟生成指令,并向所述CD伺服模块发送碟片识别指令;所述时钟模块基于所述时钟生成指令向所述主控模块、所述CD伺服模块及所述数模转换模块发送时钟信号以进行时钟同步;所述CD伺服模块基于所述碟片识别指令对所述MQACD碟片进行识别得到PCM数字音频信号,并将所述PCM数字音频信号传输至所述主控模块;所述主控模块将所述PCM数字音频信号进行解码处理得到目标数字音频信号,并将所述目标数字音频信号传输至所述数模转换模块;所述数模转换模块将所述目标数字音频信号转换为模拟音频信号,且将所述模拟音频信号发送至所述输出模块;所述输出模块基于所述模拟音频信号进行输出处理。
2.根据权利要求1所述的系统,其特征在于,所述时钟模块包括时钟芯片、第一电阻、第一电容、有源晶振器、第二电阻、第三电阻及第四电阻;
所述时钟芯片的第9引脚与所述第三电阻的第二端连接;所述第三电阻的第一端与所述有源晶振器的第3引脚连接;所述有源晶振器的第2引脚与所述第一电容的第二端连接;所述有源晶振器的第4引脚与所述第一电容的第一端连接;所述时钟芯片的第13引脚与所述第四电阻的第一端连接;所述时钟芯片的第14引脚与所述第二电阻的第一端连接;所述时钟芯片的第25引脚与所述第一电阻的第一端连接。
3.根据权利要求1所述的系统,其特征在于,所述主控模块包括主控芯片、第二电容、第三电容、第四电容、第五电容、第六电容、第七电容、复位芯片、双向稳压管、第一开关及第五电阻;
所述主控芯片的第5引脚及第6引脚均与所述第二电容的第一端、所述第三电容的第一端连接;所述主控芯片的第8引脚与所述第四电容的第一端、所述第五电容的第一端连接;所述主控芯片的第10引脚与所述第六电容的第一端、所述第七电容的第一端连接;所述主控芯片的第29引脚与所述复位芯片的第2引脚、所述双向稳压管的第1引脚、所述第一开关的第一端连接;所述复位芯片的第1引脚与所述双向稳压管的第2引脚、所述第一开关的第二端连接;所述复位芯片的第3引脚与所述第二电容的第一端、所述第三电容的第一端连接。
4.根据权利要求3所述的系统,其特征在于,所述主控芯片的第31引脚、第36引脚及第46引脚与所述CD伺服模块连接;所述主控芯片的第43引脚与所述时钟模块连接;所述主控芯片的第62引脚与所述第二电容的第一端、所述第三电容的第一端连接;所述主控芯片的第69引脚与所述第五电阻的第一端连接;所述主控芯片的第88引脚、第89引脚及第91引脚均与所述数模转换模块连接。
5.根据权利要求3所述的系统,其特征在于,还包括显示模块,所述主控芯片的第116引脚、第117引脚、第118引脚及第119引脚均与所述显示模块连接。
6.一种如权利要求1-5中任一项所述MQA CD碟片播放系统的控制方法,其特征在于,包括:
主控模块基于接收到的播放指令向时钟模块发送时钟生成指令,并向CD伺服模块发送碟片识别指令;
所述时钟模块基于所述时钟生成指令向所述主控模块、所述CD伺服模块、数模转换模块发送时钟信号以进行时钟同步;
所述CD伺服模块基于所述碟片识别指令对所述MQACD碟片进行识别得到PCM数字音频信号,并将所述PCM数字音频信号传输至所述主控模块;
所述主控模块将所述PCM数字音频信号进行解码处理得到目标数字音频信号,并将所述目标数字音频信号传输至所述数模转换模块;
所述数模转换模块将所述目标数字音频信号转换为模拟音频信号,且将所述模拟音频信号发送至输出模块;
所述输出模块基于所述模拟音频信号进行输出处理。
7.根据权利要求6所述的方法,其特征在于,所述时钟模块基于所述时钟生成指令向所述主控模块、所述CD伺服模块、数模转换模块发送时钟信号以进行时钟同步,包括:
所述时钟模块基于所述时钟生成指令生成所述时钟信号;其中,所述时钟信号包括第一时钟信号和第二时钟信号;
所述时钟模块将所述第一时钟信号传输至所述CD伺服模块,并将所述第二时钟信号传输至所述主控模块及所述数模转换模块;
所述主控模块、所述CD伺服模块及所述数模转换模块基于所述时钟信号进行时钟同步处理。
8.根据权利要求6所述的方法,其特征在于,所述主控模块将所述PCM数字音频信号进行解码处理得到目标数字音频信号,包括:
所述主控模块将所述PCM数字音频信号输入至预设解码库,所述预设解码库对所述PCM数字音频信号进行识别处理得到识别结果;
所述预设解码库基于所述识别结果对所述PCM数字音频信号进行解码处理得到所述目标数字音频信号。
9.根据权利要求8所述的方法,其特征在于,所述预设解码库基于所述识别结果对所述PCM数字音频信号进行解码处理得到所述目标数字音频信号,包括:
若所述识别结果是所述PCM数字音频信号为MQACD碟片的数据,则所述预设解码库对所述PCM数字音频信号进行倍数解码得到所述目标数字音频信号。
10.根据权利要求8所述的方法,其特征在于,所述预设解码库基于所述识别结果对所述PCM数字音频信号进行解码处理得到所述目标数字音频信号,还包括:
若所述识别结果是所述PCM数字音频信号不为MQA CD碟片的数据,则所述预设解码库直接将所述PCM数字音频信号作为所述目标数字音频信号。
CN202410062996.2A 2024-01-15 2024-01-15 Mqa cd碟片播放系统及控制方法 Pending CN117746925A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410062996.2A CN117746925A (zh) 2024-01-15 2024-01-15 Mqa cd碟片播放系统及控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410062996.2A CN117746925A (zh) 2024-01-15 2024-01-15 Mqa cd碟片播放系统及控制方法

Publications (1)

Publication Number Publication Date
CN117746925A true CN117746925A (zh) 2024-03-22

Family

ID=90251002

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410062996.2A Pending CN117746925A (zh) 2024-01-15 2024-01-15 Mqa cd碟片播放系统及控制方法

Country Status (1)

Country Link
CN (1) CN117746925A (zh)

Similar Documents

Publication Publication Date Title
US6868460B1 (en) Apparatus for CD with independent audio functionality
JP2009224020A (ja) デジタル媒体の再生装置
US20040213350A1 (en) Interface format for PCM and DSD devices
US6750693B1 (en) Clock generation circuits and methods with minimal glitch generation and systems using the same
US8010214B2 (en) Digital audio processing
CN117746925A (zh) Mqa cd碟片播放系统及控制方法
KR100527645B1 (ko) 오디오 재생 장치
US20030026368A1 (en) Method and system for providing a codec clock signal at a desired operational rate
US9832012B2 (en) SPDIF clock and data recovery with sample rate converter
US20070296460A1 (en) Semiconductor apparatus and signal processing system
KR20010084970A (ko) 클럭동기회로 및 내부전압회로를 갖는 반도체회로 및 장치
JPH1049984A (ja) 信号処理回路、信号処理装置、及び、ディスク装置
US20040091063A1 (en) Single clock data communication in direct stream digital system
CN115278458B (zh) 基于pcie接口的多声道数字音频处理系统
CN106707830B (zh) 一种语音芯片批量编程拷贝的装置和方法
JPH1116293A (ja) 電圧制御発振回路及びディスク再生装置
TWI792841B (zh) 電路系統
JP3953048B2 (ja) クロック信号処理回路及びそれを備えた音声再生装置
JP2004214718A (ja) 音声再生出力システム、音声信号再生装置、音声出力駆動装置、ヘッドホン
KR100362734B1 (ko) 어학 학습용 디지털 오디오 시스템의 음정 보상 기능을 갖는 재생속도 가변장치
JPH0454603Y2 (zh)
JP2570202B2 (ja) 光学ディスク再生装置
JP3679734B2 (ja) 複数機器同期システム
JPH02165752A (ja) ディジタル機器
CN201017645Y (zh) 可与音频输出设备连接的dvd刻录机

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination