CN117746793A - 像素电路、驱动方法和显示装置 - Google Patents

像素电路、驱动方法和显示装置 Download PDF

Info

Publication number
CN117746793A
CN117746793A CN202311808118.2A CN202311808118A CN117746793A CN 117746793 A CN117746793 A CN 117746793A CN 202311808118 A CN202311808118 A CN 202311808118A CN 117746793 A CN117746793 A CN 117746793A
Authority
CN
China
Prior art keywords
node
electrically connected
transistor
circuit
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311808118.2A
Other languages
English (en)
Inventor
龚庆
高亮
陆旭
石慧男
崔志新
付钰岚
关鑫娜
杨洋
张仲瑞
姜宇航
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202311808118.2A priority Critical patent/CN117746793A/zh
Publication of CN117746793A publication Critical patent/CN117746793A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种像素电路、驱动方法和显示装置。像素电路包括发光元件、驱动电路、数据写入电路、补偿控控制电路和第一复位电路;所述第一复位电路分别与第一复位控制线、第一初始电压线和第二节点电连接,用于在第一复位控制线提供的第一复位控制信号的控制下,将第一初始电压线提供的第一初始电压写入第二节点;第一复位电路用于在刷新时间段包括的部分时间段和保持时间段包括的部分时间段,将不同的第一初始电压写入所述第二节点。本发明调整实现保持区域和刷新区域的亮度和色度差异可调,最终解决分屏问题,提升画质效果。

Description

像素电路、驱动方法和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路、驱动方法和显示装置。
背景技术
在相关技术中,对于显示屏幕上的刷新区域,写入数据电压之后,会对N2的电位进行复位,确保画质;保持区域的刷新率是在降低的,导致保持区域和刷新区域的刷新率不一样,例如,在保持区域,刷新率可以为1Hz,在刷新区域,刷新率可以为120Hz。相关的进行局部刷新显示的像素电路无法单独修正保持区域在保持帧的第二节点的电位,所以存在刷新区域和保持区域分屏的现象,刷新区域和保持区域的亮度和色度存在差异。
发明内容
本发明实施例提供一种像素电路、驱动方法和显示装置已,解决目前局部刷新显示带来的刷新区域与保持区域存在亮度和色度差异问题,有效解决分屏问题。
在一个方面中,本发明实施例提供一种像素电路,包括发光元件、驱动电路、数据写入电路、补偿控控制电路和第一复位电路;
所述驱动电路分别与第一节点、第二节点和第三节点电连接,用于在所述第一节点的电位的控制下,驱动所述发光元件发光;所述第三节点与所述发光元件电连接;
所述数据写入电路分别与第一扫描线、数据线和所述第二节点电连接,用于在所述第一扫描线提供的第一扫描信号的控制下,控制所述数据线与所述第二节点之间连通或断开;
所述补偿控制电路分别与第二扫描线、所述第一节点与所述第三节点电连接,用于在所述第二扫描线提供的第二扫描信号的控制下,控制所述第一节点与所述第三节点之间连通或断开;
所述第一复位电路分别与第一复位控制线、第一初始电压线和所述第二节点电连接,用于在所述第一复位控制线提供的第一复位控制信号的控制下,将所述第一初始电压线提供的第一初始电压写入所述第二节点;
所述第一复位电路用于在刷新时间段包括的部分时间段和保持时间段包括的部分时间段,将不同的第一初始电压写入所述第二节点。
可选的,所述第一复位电路用于在所述刷新时间段包括的部分时间段,将第一个第一初始电压写入所述第二节点,在所述保持时间段包括的部分时间段,将第二个第一初始电压写入所述第二节点;
所述第一个第一初始电压小于所述第二个第一初始电压。
可选的,所述数据写入电路用于在刷新时间段包括的写入阶段,在所述第一扫描信号的控制下,将所述数据线提供的数据电压写入所述第二节点,在保持时间段包括的写入阶段,在第一扫描信号的控制下,控制所述数据线与所述第二节点之间断开;
所述补偿控制电路用于在所述刷新时间段包括的补偿阶段,在所述第二扫描信号的控制下,控制所述第一节点与所述第三节点之间连通,在所述保持时间段包括的补偿阶段,在所述第二扫描信号的控制下,控制所述第一节点与所述第三节点之间断开。
可选的,本发明至少一实施例所述的像素电路还包括第二复位电路;
所述第二复位电路分别与第二复位控制线和第二初始电压线电连接,所述第二复位电路还与所述第一节点或所述第三节点电连接,用于在所述第二复位控制线提供的第二复位控制信号的控制下,将所述第二初始电压线提供的第二初始电压写入所述第一节点或所述第三节点。
可选的,本发明至少一实施例所述的像素电路还包括第三复位电路;
所述第三复位电路分别与第三复位控制线、第三初始电压线和所述第二节点电连接,用于在所述第三复位控制线提供的第三复位控制信号的控制下,将所述第三初始电压线提供的第三初始电压写入所述第二节点。
可选的,本发明至少一实施例所述的像素电路还包括储能电路和第一发光控制电路;
所述储能电路与所述第一节点电连接,用于维持所述第一节点的电位;
所述第一发光控制电路分别与第一发光控制线、所述第三节点和所述发光元件的第一极电连接,用于在所述第一发光控制线提供的第一发光控制信号的控制下,控制所述第三节点与所述发光元件的第一极之间连通;
所述发光元件的第二极与第一电压端电连接。
可选的,本发明至少一实施例所述的像素电路还包括第四复位电路;
所述第四复位电路分别与第四复位控制线、第四初始电压线和所述发光元件的第一极电连接,用于在所述第四复位控制线提供的第四复位控制信号的控制下,将所述第四初始电压线提供的第四初始电压写入所述发光元件的第一极。
可选的,本发明至少一实施例所述的像素电路还包括第二发光控制电路;
所述第二发光控制电路分别与第二发光控制线、电源电压端和所述第二节点电连接,用于在所述第二发光控制线提供的第二发光控制信号的控制下,控制所述电源电压端与所述第二节点之间连通。
可选的,所述第一复位电路包括第一晶体管;
所述第一晶体管的栅极与所述第一复位控制线电连接,所述第一晶体管的第一极与所述第一初始电压线电连接,所述第一晶体管的第二极与所述第二节点电连接;
所述驱动电路包括驱动晶体管,所述数据写入电路包括第二晶体管,所述补偿控制电路包括第三晶体管;
所述驱动晶体管的栅极与所述第一节点电连接,所述驱动晶体管的第一极与所述第二节点电连接,所述驱动晶体管的第二极与所述第三节点电连接;
所述第二晶体管的栅极与所述第一扫描线电连接,所述第二晶体管的第一极与所述数据线电连接,所述第二晶体管的第二极与所述第二节点电连接;
所述第三晶体管的栅极与所述第二扫描线电连接,所述第三晶体管的第一极与所述第一节点电连接,所述第三晶体管的第二极与所述第三节点电连接。
可选的,所述第二复位电路包括第四晶体管;
所述第四晶体管的栅极与所述第二复位控制线电连接,所述第四晶体管的第一极与所述第二初始电压线电连接,所述第四晶体管的第二极与所述第一节点或所述第三节点电连接。
可选的,所述第三复位电路包括第五晶体管;
所述第五晶体管的栅极与所述第三复位控制线电连接,所述第五晶体管的第一极与所述第三初始电压线电连接,所述第五晶体管的第二极与所述第二节点电连接。
可选的,所述储能电路包括存储电容;所述第一发光控制电路包括第六晶体管;
所述存储电容的第一端与第一节点电连接,所述存储电容的第二端与直流电压端电连接;
所述第六晶体管的栅极与所述第一发光控制线电连接,所述第六晶体管的第一极与所述第三节点电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述第四复位电路包括第七晶体管;
所述第七晶体管的栅极与所述第四复位控制线电连接,所述第七晶体管的第一极与所述第四初始电压端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述第二发光控制电路包括第八晶体管;
所述第八晶体管的栅极与所述第二发光控制线电连接,所述第八晶体管的第一极与所述电源电压端电连接,所述第八晶体管的第二极与所述第二节点电连接。
在第二个方面中,本发明实施例提供一种驱动方法,应用于上述的像素电路,所述像素电路的显示阶段包括刷新时间段和保持时间段;所述驱动方法包括:
在刷新时间段包括的部分时间段,第一复位电路将第一个第一初始电压写入第二节点;
在保持时间段包括的部分时间段,第一复位电路将第二个第一初始电压写入所述第二节点;
所述第一个第一初始电压与所述第二个第一初始电压不同。
可选的,第一个第一初始电压小于第二个第一初始电压。
在第三个方面中,本发明实施例提供一种显示装置,包括上述的像素电路。
本发明实施例所述的像素电路、驱动方法和显示装置调整实现保持区域和刷新区域的亮度和色度差异可调,最终解决分屏问题,提升画质效果。
附图说明
图1是本发明至少一实施例所述的像素电路的结构图;
图2是本发明至少一实施例所述的像素电路的结构图;
图3是本发明至少一实施例所述的像素电路的结构图;
图4是本发明至少一实施例所述的像素电路的结构图;
图5是本发明至少一实施例所述的像素电路的结构图;
图6是本发明至少一实施例所述的像素电路的电路图;
图7是本发明图6所示的像素电路的至少一实施例的工作时序图;
图8是本发明至少一实施例所述的像素电路的电路图;
图9是本发明至少一实施例所述的像素电路的电路图;
图10是本发明图9所示的像素电路的至少一实施例的工作时序图;
图11是本发明至少一实施例所述的像素电路的电路图;
图12是本发明至少一实施例所述的显示装置中的各级驱动电路、像素电路以及第一初始电压线之间的连接关系示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本发明实施例所述的像素电路包括发光元件E1、驱动电路10、数据写入电路11、补偿控控制电路12和第一复位电路13;
所述驱动电路10分别与第一节点N1、第二节点N2和第三节点N3电连接,用于在所述第一节点N1的电位的控制下,驱动所述发光元件E1发光;所述第三节点N3与所述发光元件E1电连接;
所述数据写入电路11分别与第一扫描线GP、数据线DT和所述第二节点N2电连接,用于在所述第一扫描线GP提供的第一扫描信号的控制下,控制所述数据线DT与所述第二节点N2之间连通或断开;
所述补偿控制电路12分别与第二扫描线GN、所述第一节点N1与所述第三节点N3电连接,用于在所述第二扫描线GN提供的第二扫描信号的控制下,控制所述第一节点N1与所述第三节点N3之间连通或断开;
所述第一复位电路13分别与第一复位控制线RF、第一初始电压线FV和所述第二节点N2电连接,用于在所述第一复位控制线RF提供的第一复位控制信号的控制下,将所述第一初始电压线FV提供的第一初始电压写入所述第二节点N;
所述第一复位电路13用于在刷新时间段包括的部分时间段和保持时间段包括的部分时间段,将不同的第一初始电压写入所述第二节点。
在相关技术中,对于显示屏幕上的刷新区域,写入数据电压之后,会对N2的电位进行复位,确保画质;保持区域的刷新率是在降低的,导致保持区域和刷新区域的刷新率不一样,例如,在保持区域,刷新率可以为1Hz,在刷新区域,刷新率可以为120Hz。相关的进行局部刷新显示的像素电路无法单独修正保持区域在保持帧的第二节点的电位,所以存在刷新区域和保持区域分屏的现象,刷新区域和保持区域的亮度和色度存在差异。
为了有效改善上述问题,在本发明实施例所述的像素电路中,增设了与第二节点N2电连接的第一复位电路13,第一复位电路13在复位控制信号的控制下,将第一初始电压Vfint写入所述第二节点N;在刷新时间段和保持时间段,第一复位电路将不同的第一初始电压写入第二节点,以实现第二节点N2的电压在保持时间段和刷新时间段的差异化设定,进而调整实现保持区域和刷新区域的亮度和色度差异可调,最终解决分屏问题,提升画质效果。
本发明实施例涉及一种显示屏幕局部刷新,且可以达到刷新区域和保持区域效果相同的LTPO(低温多晶氧化物)AMOLED(Active-matrix organic light-emitting diode,有源矩阵有机发光二极管)像素电路和驱动时序方案,可以有效解决目前局部刷新显示带来的刷新区域与保持区域存在亮度和色度差异问题,有效解决分屏问题。
本发明图1所示的像素电路的至少一实施例在工作时,
所述像素电路的显示阶段包括刷新时间段和保持时间段;所述驱动方法包括:
在刷新时间段包括的部分时间段,第一复位电路将第一个第一初始电压Vi11写入第二节点;
在保持时间段包括的部分时间段,第一复位电路将第二个第一初始电压Vi21写入所述第二节点;
所述第一个第一初始电压Vi11与所述第二个第一初始电压Vi21不同。
在本发明至少一实施例中,Vi11可以小于Vi21,但不以此为限;Vi11与Vi21之间的大小关系可以根据实际情况而定。
在本发明至少一实施例中,所述第一复位电路用于在所述刷新时间段包括的部分时间段,将第一个第一初始电压写入所述第二节点,在所述保持时间段包括的部分时间段,将第二个第一初始电压写入所述第二节点;
所述第一个第一初始电压小于所述第二个第一初始电压。
在具体实施时,可以将第二个第一初始电压设置为大于所述第一初始电压,以在保持时间段的部分时间段,将较大的第二个第一初始电压写入所述第二节点,以在保持时间段,提升驱动电路包括的驱动晶体管的漏源电压Vds,以能够提升驱动晶体管的亮度,改善分屏现象。
在相关技术中,由于在保持时间段,所述驱动晶体管的亮度会由于漏电而降低,因此,在保持时间段的第三复位阶段,可以通过将较大的第二个第一初始电压提供至所述第二节点,以提升驱动晶体管的亮度。
在本发明至少一实施例中,所述驱动晶体管的漏源电压Vds可以为所述驱动晶体管的漏极电压与所述驱动晶体管的源极电压之间的差值的绝对值。
在本发明至少一实施例中,所述数据写入电路用于在刷新时间段包括的写入阶段,在所述第一扫描信号的控制下,将所述数据线提供的数据电压写入所述第二节点,在保持时间段包括的写入阶段,在第一扫描信号的控制下,控制所述数据线与所述第二节点之间断开;
所述补偿控制电路用于在所述刷新时间段包括的补偿阶段,在所述第二扫描信号的控制下,控制所述第一节点与所述第三节点之间连通,在所述保持时间段包括的补偿阶段,在所述第二扫描信号的控制下,控制所述第一节点与所述第三节点之间断开。
在具体实施时,所述数据写入电路可以在刷新时间段中的写入阶段,进行数据电压写入,在保持时间段中的写入阶段,控制所述数据线与所述第二节点之间断开,不进行数据电压写入;所述补偿控制电路在刷新时间段包括的补偿阶段,控制所述第一节点与所述第三节点之间连通,进行阈值电压补偿,在保持时间段包括的补偿阶段,控制所述第一节点与所述第三节点之间断开。
本发明至少一实施例所述的像素电路还包括第二复位电路;
所述第二复位电路分别与第二复位控制线和第二初始电压线电连接,所述第二复位电路还与所述第一节点或所述第三节点电连接,用于在所述第二复位控制线提供的第二复位控制信号的控制下,将所述第二初始电压线提供的第二初始电压写入所述第一节点或所述第三节点。
在具体实施时,所述像素电路还可以包括第二复位电路,所述第二复位电路在第二复位控制信号的控制下,将第二初始电压写入所述第一节点或所述第三节点,以对所述第一节点的电位或所述第三节点的电位进行复位。
本发明至少一实施例所述的像素电路还包括第三复位电路;
所述第三复位电路分别与第三复位控制线、第三初始电压线和所述第二节点电连接,用于在所述第三复位控制线提供的第三复位控制信号的控制下,将所述第三初始电压线提供的第三初始电压写入所述第二节点。
在具体实施时,所述像素电路还可以包括第三复位电路,所述第三复位电路在第三复位控制信号的控制下,将第三初始电压写入所述第二节点,以在数据电压写入第二节点之后,对所述第二节点的电位进行复位,以改善迟滞现象。
本发明至少一实施例所述的像素电路还包括储能电路和第一发光控制电路;
所述储能电路与所述第一节点电连接,用于维持所述第一节点的电位;
所述第一发光控制电路分别与第一发光控制线、所述第三节点和所述发光元件的第一极电连接,用于在所述第一发光控制线提供的第一发光控制信号的控制下,控制所述第三节点与所述发光元件的第一极之间连通;
所述发光元件的第二极与第一电压端电连接。
在具体实施时,所述像素电路还可以包括第一发光控制电路,第一发光控制电路在第一发光控制信号的控制下,控制所述第三节点与所述发光元件的第一极之间连通,以进行发光控制。
可选的,所述第一电压端可以为低电压端,但不以此为限。
本发明至少一实施例所述的像素电路还包括第四复位电路;
所述第四复位电路分别与第四复位控制线、第四初始电压线和所述发光元件的第一极电连接,用于在所述第四复位控制线提供的第四复位控制信号的控制下,将所述第四初始电压线提供的第四初始电压写入所述发光元件的第一极。
在具体实施时,所述像素电路还可以包括第四复位电路,所述第四复位电路在第四复位控制信号的控制下,将第四初始电压写入所述发光元件的第一极,以清除所述发光元件的第一极残留的电荷。
在本发明至少一实施例中,第三复位控制线和第四复位控制线可以为同一控制线,但不以此为限。在实际操作时,第三复位控制线和第四复位控制线可以为不同的控制线。
本发明至少一实施例所述的像素电路还包括第二发光控制电路;
所述第二发光控制电路分别与第二发光控制线、电源电压端和所述第二节点电连接,用于在所述第二发光控制线提供的第二发光控制信号的控制下,控制所述电源电压端与所述第二节点之间连通。
在具体实施时,所述像素电路还可以包括第二发光控制电路;所述第二发光控制电路在第二发光控制信号的控制下,控制所述电源电压端与所述第二节点之间连通,以进行发光控制。
在本发明至少一实施例中,第一发光控制线与第二发光控制线可以为同一控制线,但不以此为限。在实际操作时,所述第一发光控制线与第二发光控制线可以为不同的控制线。
如图2所示,在图1所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还包括第二复位电路21;
所述第二复位电路21分别与第二复位控制线RP和第二初始电压线I2电连接,所述第二复位电路21还与所述第一节点N1电连接,用于在所述第二复位控制线RP提供的第二复位控制信号的控制下,将所述第二初始电压线I2提供的第二初始电压Vi2写入所述第一节点N1;
本发明至少一实施例所述的像素电路还包括储能电路20和第一发光控制电路23;
所述储能电路20与所述第一节点N1电连接,用于维持所述第一节点N1的电位;
所述第一发光控制电路23分别与发光控制线EM、所述第三节点N3和所述发光元件E1的第一极电连接,用于在所述发光控制线EM提供的发光控制信号的控制下,控制所述第三节点N3与所述发光元件E1的第一极之间连通;
所述发光元件E1的第二极与第一电压端V1电连接;
本发明至少一实施例所述的像素电路还包括第四复位电路24;
所述第四复位电路分别与第四复位控制线R4、第四初始电压线I4和所述发光元件E1的第一极电连接,用于在所述第四复位控制线R4提供的第四复位控制信号的控制下,将所述第四初始电压线I4提供的第四初始电压写入所述发光元件E1的第一极;
本发明至少一实施例所述的像素电路还包括第二发光控制电路25;
所述第二发光控制电路25分别与所述发光控制线EM、电源电压端ELVDD和所述第二节点N2电连接,用于在所述发光控制线EM提供的发光控制信号的控制下,控制所述电源电压端ELVDD与所述第二节点N2之间连通。
如图3所示,在图2所示的像素电路的至少一实施例的基础上,
本发明至少一实施例所述的像素电路还包括第三复位电路22;
所述第三复位电路22分别与第三复位控制线RH、第三初始电压线I3和所述第二节点N2电连接,用于在所述第三复位控制线RH提供的第三复位控制信号的控制下,将所述第三初始电压线I3提供的第三初始电压Vi3写入所述第二节点N2。
如图4所示,在图1所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还包括第二复位电路21;
所述第二复位电路21分别与第二复位控制线RP和第二初始电压线I2电连接,所述第二复位电路21还与所述第三节点N3电连接,用于在所述第二复位控制线RP提供的第二复位控制信号的控制下,将所述第二初始电压线I2提供的第二初始电压Vi2写入所述第三节点N3;
本发明至少一实施例所述的像素电路还包括储能电路20和第一发光控制电路23;
所述储能电路20与所述第一节点N1电连接,用于维持所述第一节点N1的电位;
所述第一发光控制电路23分别与发光控制线EM、所述第三节点N3和所述发光元件E1的第一极电连接,用于在所述发光控制线EM提供的发光控制信号的控制下,控制所述第三节点N3与所述发光元件E1的第一极之间连通;
所述发光元件E1的第二极与第一电压端V1电连接;
本发明至少一实施例所述的像素电路还包括第四复位电路24;
所述第四复位电路分别与第四复位控制线R4、第四初始电压线I4和所述发光元件E1的第一极电连接,用于在所述第四复位控制线R4提供的第四复位控制信号的控制下,将所述第四初始电压线I4提供的第四初始电压写入所述发光元件E1的第一极;
本发明至少一实施例所述的像素电路还包括第二发光控制电路25;
所述第二发光控制电路25分别与所述发光控制线EM、电源电压端ELVDD和所述第二节点N2电连接,用于在所述发光控制线EM提供的发光控制信号的控制下,控制所述电源电压端ELVDD与所述第二节点N2之间连通。
本发明图4所示的像素电路的至少一实施例在工作时,在数据写入阶段之前,在第一复位阶段,所述第二复位电路21在第二复位控制信号的控制下,将第二初始电压Vi2写入所述第三节点N3;所述补偿控制电路12在第二扫描信号的控制下,控制所述第一节点N1与所述第三节点N3之间连通,以能够将第二初始电压Vi2写入第一节点N1,使得在数据写入阶段开始时,驱动电路10能够导通。
如图5所示,在图4所示的像素电路的至少一实施例的基础上,
本发明至少一实施例所述的像素电路还包括第三复位电路22;
所述第三复位电路22分别与第三复位控制线RH、第三初始电压线I3和所述第二节点N2电连接,用于在所述第三复位控制线RH提供的第三复位控制信号的控制下,将所述第三初始电压线I3提供的第三初始电压Vi3写入所述第二节点N2。
可选的,所述第一复位电路包括第一晶体管;
所述第一晶体管的栅极与所述第一复位控制线电连接,所述第一晶体管的第一极与所述第一初始电压线电连接,所述第一晶体管的第二极与所述第二节点电连接。
可选的,所述驱动电路包括驱动晶体管,所述数据写入电路包括第二晶体管,所述补偿控制电路包括第三晶体管;
所述驱动晶体管的栅极与所述第一节点电连接,所述驱动晶体管的第一极与所述第二节点电连接,所述驱动晶体管的第二极与所述第三节点电连接;
所述第二晶体管的栅极与所述第一扫描线电连接,所述第二晶体管的第一极与所述数据线电连接,所述第二晶体管的第二极与所述第二节点电连接;
所述第三晶体管的栅极与所述第二扫描线电连接,所述第三晶体管的第一极与所述第一节点电连接,所述第三晶体管的第二极与所述第三节点电连接。
可选的,所述第二复位电路包括第四晶体管;
所述第四晶体管的栅极与所述第二复位控制线电连接,所述第四晶体管的第一极与所述第二初始电压线电连接,所述第四晶体管的第二极与所述第一节点或所述第三节点电连接。
可选的,所述第三复位电路包括第五晶体管;
所述第五晶体管的栅极与所述第三复位控制线电连接,所述第五晶体管的第一极与所述第三初始电压线电连接,所述第五晶体管的第二极与所述第二节点电连接。
可选的,所述储能电路包括存储电容;所述第一发光控制电路包括第六晶体管;
所述存储电容的第一端与第一节点电连接,所述存储电容的第二端与直流电压端电连接;
所述第六晶体管的栅极与所述第一发光控制线电连接,所述第六晶体管的第一极与所述第三节点电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接。
在本发明至少一实施例中,所述直流电压端可以为电源电压端,但不以此为限。
可选的,所述第四复位电路包括第七晶体管;
所述第七晶体管的栅极与所述第四复位控制线电连接,所述第七晶体管的第一极与所述第四初始电压端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接。
可选的,所述第二发光控制电路包括第八晶体管;
所述第八晶体管的栅极与所述第二发光控制线电连接,所述第八晶体管的第一极与所述电源电压端电连接,所述第八晶体管的第二极与所述第二节点电连接。
如图6所示,在图2所示的像素电路的至少一实施例的基础上,发光元件为有机发光二极管O1;所述第一复位电路包括第一晶体管T1;
所述第一晶体管T1的栅极与所述第一复位控制线RF电连接,所述第一晶体管T1的源极与所述第一初始电压线FV电连接,所述第一晶体管T1的漏极与所述第二节点N2电连接;
所述驱动电路包括驱动晶体管T0,所述数据写入电路包括第二晶体管T2,所述补偿控制电路包括第三晶体管T3;
所述驱动晶体管T0的栅极与所述第一节点N1电连接,所述驱动晶体管T0的源极与所述第二节点N2电连接,所述驱动晶体管T0的漏极与所述第三节点N3电连接;
所述第二晶体管T2的栅极与所述第一扫描线GP电连接,所述第二晶体管T2的源极与所述数据线DT电连接,所述第二晶体管T2的漏极与所述第二节点N2电连接;
所述第三晶体管T3的栅极与所述第二扫描线GN电连接,所述第三晶体管T3的源极与所述第一节点N1电连接,所述第三晶体管T3的漏极与所述第三节点N3电连接;
所述第二复位电路包括第四晶体管T4;
所述第四晶体管T4的栅极与所述第二复位控制线RP电连接,所述第四晶体管T4的源极与所述第二初始电压线I2电连接,所述第四晶体管T4的漏极与所述第一节点N1电连接;所述第二初始电压线I2用于提供第二初始电压Vi2;
所述第一发光控制电路包括第六晶体管T6;
所述第六晶体管T6的栅极与所述发光控制线EM电连接,所述第六晶体管T6的源极与所述第三节点N3电连接,所述第六晶体管T6的漏极与有机发光二极管O1的阳极电连接;所述有机发光二极管O1的阴极与低电压端ELVSS电连接;
所述第四复位电路包括第七晶体管T7;
所述第七晶体管T7的栅极与所述第三复位控制线RH电连接,所述第七晶体管T7的源极与所述第四初始电压端I4电连接,所述第七晶体管T7的漏极与所述有机发光二极管O1的阳极电连接;
所述第二发光控制电路包括第八晶体管T8;
所述第八晶体管T8的栅极与所述发光控制线EM电连接,所述第八晶体管T8的源极与所述电源电压端ELVDD电连接,所述第八晶体管T8的漏极与所述第二节点N2电连接;
所述储能电路包括存储电容Cst;
所述存储电容Cst的第一端与第一节点N1电连接,所述存储电容Cst的第二端与电源电压端ELVDD电连接。
在图6所示的像素电路的至少一实施例中,T4和T3为n型晶体管,T0、T1、T2、T5、T6、T7和T8都为p型晶体管。
在图6所示的像素电路的至少一实施例中,T3和T4为漏电流较小的氧化物晶体管,以能够很好的维持第一节点N1的电位。
如图7所示,本发明图6所示的像素电路的至少一实施例在工作时,刷新时间段可以包括先后设置的第一复位阶段S1、数据写入阶段S2、第二复位阶段S3、第三复位阶段S4和刷新发光阶段S5;
在第一复位阶段S1,EM提供高电压信号,RP提供高电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供高电压信号,T4打开,以将第二初始电压Vi2写入第一节点N1,以使得在数据写入阶段S2开始时,T0能够打开;
在数据写入阶段S2,EM提供高电压信号,RP提供低电压信号,GN提供高电压信号,GP提供低电压信号,RH提供高电压信号,RF提供高电压信号,T3打开,T2打开,DT提供数据电压Vdata至第二节点N2;
在数据写入阶段S2开始时,T0打开,Vdata为Cst充电,以提升N1的电位,直至N1的电位为Vdata+Vth,T0关断,Vth为T0的阈值电压;
在第二复位阶段S3,EM提供高电压信号,RP提供低电压信号,GN提供低电压信号,GP提供高电压信号,RH提供低电压信号,RF提供高电压信号,T7打开,I4提供第四初始电压Vi4至O1的阳极,以清除O1的阳极残留的电荷;
在第三复位阶段S4,EM提供高电压信号,RP提供低电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供低电压信号,T1打开,FV提供第一个第一初始电压Vi11至N2;
在刷新发光阶段S5,EM提供低电压信号,RP提供低电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供高电压信号,T6和T8打开,T0驱动O1发光。
本发明图6所示的像素电路的至少一实施例在工作时,在保持时间段,GN提供低电压信号,GP提供高电压信号,T2和T3关断,以不将数据电压写入第一节点N1;
所述保持时间段可以包括先后设置的第一复位阶段、第二复位阶段、第三复位阶段和保持发光阶段;
在第一复位阶段,EM提供高电压信号,RP提供高电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供高电压信号,T4打开,以将第二初始电压Vi2写入第一节点N1;
在第二复位阶段,EM提供高电压信号,RP提供低电压信号,GN提供低电压信号,GP提供高电压信号,RH提供低电压信号,RF提供高电压信号,T7打开,I4提供第四初始电压Vi4至O1的阳极,以清除O1的阳极残留的电荷;
在第三复位阶段,EM提供高电压信号,RP提供低电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供低电压信号,T1打开,FV提供第二个第一初始电压Vi21至N2;
在保持发光阶段,EM提供低电压信号,RP提供低电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供高电压信号,T6和T8打开,T0驱动O1发光。
在本发明至少一实施例中,第一个第一初始电压小于第二个第一初始电压。
本发明图6所示的像素电路的至少一实施例在工作时,T0为p型晶体管,在保持时间段,将FV提供的第二个第一初始电压Vi21设置为比第一个第一初始电压Vi11大,以在保持时间段的部分时间段,提升T0的漏源电压,提升T0的亮度,改善刷新区域和保持区域的分屏现象。
如图8所示,在图6所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还可以包括第三复位电路;
所述第三复位电路包括第五晶体管T5;
所述第五晶体管T5的栅极与所述第三复位控制线RH电连接,所述第五晶体管T5的源极与所述第三初始电压线I3电连接,所述第五晶体管T5的漏极与所述第二节点N2电连接;
T5为p型晶体管。
本发明图9所示的像素电路的至少一实施例与本发明图6所示的像素电路的至少一实施例的区别在于:
第四晶体管T4的漏极与第三节点N3电连接;
T4为p型晶体管。
如图10所示,本发明图9所示的像素电路的至少一实施例在工作时,刷新时间段可以包括先后设置的第一复位阶段S1、数据写入阶段S2、第二复位阶段S3、第三复位阶段S4和刷新发光阶段S5;
在第一复位阶段S1,EM提供高电压信号,RP提供低电压信号,GN提供高电压信号,GP提供高电压信号,RH提供高电压信号,RF提供高电压信号,T4打开,T3打开,以将第二初始电压Vi2写入第一节点N1,以使得在数据写入阶段S2开始时,T0能够打开;
在数据写入阶段S2,EM提供高电压信号,RP提供高电压信号,GN提供高电压信号,GP提供低电压信号,RH提供高电压信号,RF提供高电压信号,T3打开,T2打开,DT提供数据电压Vdata至第二节点N2;
在数据写入阶段S2开始时,T0打开,Vdata为Cst充电,以提升N1的电位,直至N1的电位为Vdata+Vth,T0关断,Vth为T0的阈值电压;
在第二复位阶段S3,EM提供高电压信号,RP提供高电压信号,GN提供低电压信号,GP提供高电压信号,RH提供低电压信号,RF提供高电压信号,T7打开,I4提供第四初始电压Vi4至O1的阳极,以清除O1的阳极残留的电荷;
在第三复位阶段S4,EM提供高电压信号,RP提供高电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供低电压信号,T1打开,FV提供第一个第一初始电压Vi11至N2;
在刷新发光阶段S5,EM提供低电压信号,RP提供高电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供高电压信号,T6和T8打开,T0驱动O1发光。
本发明图9所示的像素电路的至少一实施例在工作时,在保持时间段,GN提供低电压信号,GP提供高电压信号,T2和T3关断,以不将数据电压写入第一节点N1;
所述保持时间段可以包括先后设置的第一复位阶段、第二复位阶段、第三复位阶段和保持发光阶段;
在第一复位阶段,EM提供高电压信号,RP提供低电压信号,GN提供高电压信号,GP提供高电压信号,RH提供高电压信号,RF提供高电压信号,T4打开,T3打开,以将第二初始电压Vi2写入第一节点N1;
在第二复位阶段,EM提供高电压信号,RP提供高电压信号,GN提供低电压信号,GP提供高电压信号,RH提供低电压信号,RF提供高电压信号,T7打开,I4提供第四初始电压Vi4至O1的阳极,以清除O1的阳极残留的电荷;
在第三复位阶段,EM提供高电压信号,RP提供高电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供低电压信号,T1打开,FV提供第一个第一初始电压Vi11至N2;
在刷新发光阶段,EM提供低电压信号,RP提供高电压信号,GN提供低电压信号,GP提供高电压信号,RH提供高电压信号,RF提供高电压信号,T6和T8打开,T0驱动O1发光。
本发明图11所示的像素电路的至少一实施例与本发明图9所示的像素电路的至少一实施例的区别在于:
本发明至少一实施例所述的像素电路还可以包括第三复位电路;
所述第三复位电路包括第五晶体管T5;
所述第五晶体管T5的栅极与所述第三复位控制线RH电连接,所述第五晶体管T5的源极与所述第三初始电压线I3电连接,所述第五晶体管T5的漏极与所述第二节点N2电连接;
T5为p型晶体管。
在本发明至少一实施例中,由于增设了第一晶体管T1,T1的栅极与第一复位控制线RF电连接,T1的源极与第一初始电压线FV电连接;
因此,在显示面板中,需要增设产生第一复位控制信号的GOA(Gate On Array,设置于阵列基板上的驱动电路)模组,以及多列第一初始电压线,所述GOA模组包括多级GOA电路,每一级驱动电路为一行像素电路提供第一复位控制信号,每一列初始电压线为一列像素电路提供相应的第一初始电压。
如图12所示,标号为P(n-1,m-1)的为n-1行第m-1列像素电路,标号为P(n-1,m)的为n-1行第m列像素电路,标号为P(n-1,m+1)的为n-1行第m+1列像素电路;
标号为P(n,m-1)的为n行第m-1列像素电路,标号为P(n,m)的为n行第m列像素电路,标号为P(n,m+1)的为n行第m+1列像素电路;
标号为P(n+1,m-1)的为n+1行第m-1列像素电路,标号为P(n+1,m)的n+1行第m列像素电路,标号为P(n+1,m+1)的为n+1行第m+1列像素电路;
n为大于1的整数,m为大于1的整数;
标号为EMGn-1的为第n-1级发光控制信号生成电路,标号为RPGn-1的为第n-1级第二复位控制信号生成电路,标号为GNGn-1的为第n-1级第二扫描信号生成电路,标号为GPGn-1的为第n-1级第一扫描信号生成电路,标号为RHGn-1的为第n-1级第三复位控制信号生成电路,标号为RFGn-1的为第n-1级第一复位控制信号生成电路;RFGn-1为位于第n-1行的像素电路提供第一复位控制信号;
标号为EMGn的为第n级发光控制信号生成电路,标号为RPGn的为第n级第二复位控制信号生成电路,标号为GNGn的为第n级第二扫描信号生成电路,标号为GPGn的为第n级第一扫描信号生成电路,标号为RHGn的为第n级第三复位控制信号生成电路,标号为RFGn的为第n级第一复位控制信号生成电路;RFGn为位于第n行的像素电路提供第一复位控制信号;
标号为EMGn+1的为第n+1级发光控制信号生成电路,标号为RPGn+1的为第n+1级第二复位控制信号生成电路,标号为GNGn+1的为第n+1级第二扫描信号生成电路,标号为GPGn+1的为第n+1级第一扫描信号生成电路,标号为RHGn+1的为第n+1级第三复位控制信号生成电路,标号为RFGn+1的为第n+1级第一复位控制信号生成电路;RFGn+1为位于第n+1行的像素电路提供第一复位控制信号;
标号为FVm-1的为第m-1列第一初始电压线,标号为FVm的为第m列第一初始电压线,标号为FVm+1的为第m+1列第一初始电压线;
FVm-1用于为位于第m-1列的像素电路提供第一初始电压,FVm用于为位于第m列的像素电路提供第一初始电压,FVm+1用于为位于第m+1列的像素电路提供第一初始电压。
本发明实施例所述的驱动方法,应用于上述的像素电路,所述像素电路的显示阶段包括刷新时间段和保持时间段;所述驱动方法包括:
在刷新时间段包括的部分时间段,第一复位电路将第一个第一初始电压写入第二节点;
在保持时间段包括的部分时间段,第一复位电路将第二个第一初始电压写入所述第二节点;
所述第一个第一初始电压与所述第二个第一初始电压不同。
可选的,所述部分时间段可以为第三复位阶段。
在本发明至少一实施例中,第一个第一初始电压小于第二个第一初始电压。
本发明至少一实施例所述的驱动方法还可以包括:
在刷新时间段包括的数据写入阶段,所述数据写入电路在所述第一扫描信号的控制下,将所述数据线提供的数据电压写入所述第二节点;
在所述刷新时间段包括的补偿阶段,所述补偿控制电路在所述第二扫描信号的控制下,控制所述第一节点与所述第三节点之间连通;
在保持时间段,所述数据写入电路在第一扫描信号的控制下,控制所述数据线与所述第二节点之间断开,所述补偿控制电路在所述第二扫描信号的控制下,控制所述第一节点与所述第三节点之间断开。
可选的,所述刷新时间段中的数据写入阶段和所述刷新时间段中补偿阶段可以为同一时间段。
本发明实施例所述的显示装置包括上述的像素电路。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (17)

1.一种像素电路,其特征在于,包括发光元件、驱动电路、数据写入电路、补偿控控制电路和第一复位电路;
所述驱动电路分别与第一节点、第二节点和第三节点电连接,用于在所述第一节点的电位的控制下,驱动所述发光元件发光;所述第三节点与所述发光元件电连接;
所述数据写入电路分别与第一扫描线、数据线和所述第二节点电连接,用于在所述第一扫描线提供的第一扫描信号的控制下,控制所述数据线与所述第二节点之间连通或断开;
所述补偿控制电路分别与第二扫描线、所述第一节点与所述第三节点电连接,用于在所述第二扫描线提供的第二扫描信号的控制下,控制所述第一节点与所述第三节点之间连通或断开;
所述第一复位电路分别与第一复位控制线、第一初始电压线和所述第二节点电连接,用于在所述第一复位控制线提供的第一复位控制信号的控制下,将所述第一初始电压线提供的第一初始电压写入所述第二节点;
所述第一复位电路用于在刷新时间段包括的部分时间段和保持时间段包括的部分时间段,将不同的第一初始电压写入所述第二节点。
2.如权利要求1所述的像素电路,其特征在于,所述第一复位电路用于在所述刷新时间段包括的部分时间段,将第一个第一初始电压写入所述第二节点,在所述保持时间段包括的部分时间段,将第二个第一初始电压写入所述第二节点;
所述第一个第一初始电压小于所述第二个第一初始电压。
3.如权利要求1所述的像素电路,其特征在于,所述数据写入电路用于在刷新时间段包括的写入阶段,在所述第一扫描信号的控制下,将所述数据线提供的数据电压写入所述第二节点,在保持时间段包括的写入阶段,在第一扫描信号的控制下,控制所述数据线与所述第二节点之间断开;
所述补偿控制电路用于在所述刷新时间段包括的补偿阶段,在所述第二扫描信号的控制下,控制所述第一节点与所述第三节点之间连通,在所述保持时间段包括的补偿阶段,在所述第二扫描信号的控制下,控制所述第一节点与所述第三节点之间断开。
4.如权利要求1至3中任一权利要求所述的像素电路,其特征在于,还包括第二复位电路;
所述第二复位电路分别与第二复位控制线和第二初始电压线电连接,所述第二复位电路还与所述第一节点或所述第三节点电连接,用于在所述第二复位控制线提供的第二复位控制信号的控制下,将所述第二初始电压线提供的第二初始电压写入所述第一节点或所述第三节点。
5.如权利要求1至3中任一权利要求所述的像素电路,其特征在于,还包括第三复位电路;
所述第三复位电路分别与第三复位控制线、第三初始电压线和所述第二节点电连接,用于在所述第三复位控制线提供的第三复位控制信号的控制下,将所述第三初始电压线提供的第三初始电压写入所述第二节点。
6.如权利要求1至3中任一权利要求所述的像素电路,其特征在于,还包括储能电路和第一发光控制电路;
所述储能电路与所述第一节点电连接,用于维持所述第一节点的电位;
所述第一发光控制电路分别与第一发光控制线、所述第三节点和所述发光元件的第一极电连接,用于在所述第一发光控制线提供的第一发光控制信号的控制下,控制所述第三节点与所述发光元件的第一极之间连通;
所述发光元件的第二极与第一电压端电连接。
7.如权利要求1至3中任一权利要求所述的像素电路,其特征在于,还包括第四复位电路;
所述第四复位电路分别与第四复位控制线、第四初始电压线和所述发光元件的第一极电连接,用于在所述第四复位控制线提供的第四复位控制信号的控制下,将所述第四初始电压线提供的第四初始电压写入所述发光元件的第一极。
8.如权利要求1至3中任一权利要求所述的像素电路,其特征在于,还包括第二发光控制电路;
所述第二发光控制电路分别与第二发光控制线、电源电压端和所述第二节点电连接,用于在所述第二发光控制线提供的第二发光控制信号的控制下,控制所述电源电压端与所述第二节点之间连通。
9.如权利要求1至3中任一权利要求所述的像素电路,其特征在于,所述第一复位电路包括第一晶体管;
所述第一晶体管的栅极与所述第一复位控制线电连接,所述第一晶体管的第一极与所述第一初始电压线电连接,所述第一晶体管的第二极与所述第二节点电连接;
所述驱动电路包括驱动晶体管,所述数据写入电路包括第二晶体管,所述补偿控制电路包括第三晶体管;
所述驱动晶体管的栅极与所述第一节点电连接,所述驱动晶体管的第一极与所述第二节点电连接,所述驱动晶体管的第二极与所述第三节点电连接;
所述第二晶体管的栅极与所述第一扫描线电连接,所述第二晶体管的第一极与所述数据线电连接,所述第二晶体管的第二极与所述第二节点电连接;
所述第三晶体管的栅极与所述第二扫描线电连接,所述第三晶体管的第一极与所述第一节点电连接,所述第三晶体管的第二极与所述第三节点电连接。
10.如权利要求4所述的像素电路,其特征在于,所述第二复位电路包括第四晶体管;
所述第四晶体管的栅极与所述第二复位控制线电连接,所述第四晶体管的第一极与所述第二初始电压线电连接,所述第四晶体管的第二极与所述第一节点或所述第三节点电连接。
11.如权利要求5所述的像素电路,其特征在于,所述第三复位电路包括第五晶体管;
所述第五晶体管的栅极与所述第三复位控制线电连接,所述第五晶体管的第一极与所述第三初始电压线电连接,所述第五晶体管的第二极与所述第二节点电连接。
12.如权利要求6所述的像素电路,其特征在于,所述储能电路包括存储电容;所述第一发光控制电路包括第六晶体管;
所述存储电容的第一端与第一节点电连接,所述存储电容的第二端与直流电压端电连接;
所述第六晶体管的栅极与所述第一发光控制线电连接,所述第六晶体管的第一极与所述第三节点电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接。
13.如权利要求7所述的像素电路,其特征在于,所述第四复位电路包括第七晶体管;
所述第七晶体管的栅极与所述第四复位控制线电连接,所述第七晶体管的第一极与所述第四初始电压端电连接,所述第七晶体管的第二极与所述发光元件的第一极电连接。
14.如权利要求8所述的像素电路,其特征在于,所述第二发光控制电路包括第八晶体管;
所述第八晶体管的栅极与所述第二发光控制线电连接,所述第八晶体管的第一极与所述电源电压端电连接,所述第八晶体管的第二极与所述第二节点电连接。
15.一种驱动方法,应用于如权利要求1至14中任一权利要求所述的像素电路,其特征在于,所述像素电路的显示阶段包括刷新时间段和保持时间段;所述驱动方法包括:
在刷新时间段包括的部分时间段,第一复位电路将第一个第一初始电压写入第二节点;
在保持时间段包括的部分时间段,第一复位电路将第二个第一初始电压写入所述第二节点;
所述第一个第一初始电压与所述第二个第一初始电压不同。
16.如权利要求15所述的驱动方法,其特征在于,第一个第一初始电压小于第二个第一初始电压。
17.一种显示装置,其特征在于,包括如权利要求1至14中任一权利要求所述的像素电路。
CN202311808118.2A 2023-12-26 2023-12-26 像素电路、驱动方法和显示装置 Pending CN117746793A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311808118.2A CN117746793A (zh) 2023-12-26 2023-12-26 像素电路、驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311808118.2A CN117746793A (zh) 2023-12-26 2023-12-26 像素电路、驱动方法和显示装置

Publications (1)

Publication Number Publication Date
CN117746793A true CN117746793A (zh) 2024-03-22

Family

ID=90281316

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311808118.2A Pending CN117746793A (zh) 2023-12-26 2023-12-26 像素电路、驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN117746793A (zh)

Similar Documents

Publication Publication Date Title
US20240038159A1 (en) Electronic Devices With Low Refresh Rate Display Pixels
US10930215B2 (en) Pixel circuit, driving method thereof, and display apparatus
US11620942B2 (en) Pixel circuit, driving method thereof and display device
CN108091302B (zh) 显示装置
KR100739335B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
CN105427805B (zh) 像素驱动电路、方法、显示面板和显示装置
KR100858618B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
CN117975878A (zh) 一种显示面板、驱动方法及显示装置
CN111613180A (zh) Amoled像素补偿驱动电路、方法及显示面板
US9564082B2 (en) Array substrate, display device and driving method thereof
CN109817165B (zh) 像素驱动电路、像素驱动方法、显示面板和显示装置
CN109119029B (zh) 像素电路及其驱动方法、显示装置和电子设备
US20060208976A1 (en) Active matrix type display device and driving method thereof
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
US11232741B2 (en) Pixel and display device having the same
US20060214889A1 (en) Active matrix type display device
CN108777131B (zh) Amoled像素驱动电路及驱动方法
CN111754919B (zh) 像素电路、显示面板及显示装置
CN111105751A (zh) 显示设备、用于驱动显示设备的方法以及电子装置
CN107424564B (zh) 像素装置、用于像素装置的驱动方法和显示设备
KR20180075054A (ko) 유기발광소자표시장치
CN113658555A (zh) 一种像素驱动电路、驱动方法及显示面板
CN110827764B (zh) 有机发光二极管显示器及其显示方法
WO2019085119A1 (zh) Oled像素驱动电路、oled显示面板及驱动方法
US8456462B2 (en) Display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination