CN117729086B - 一种ofdm接收机频域与ldpc解码的交互方法及装置 - Google Patents
一种ofdm接收机频域与ldpc解码的交互方法及装置 Download PDFInfo
- Publication number
- CN117729086B CN117729086B CN202410175855.1A CN202410175855A CN117729086B CN 117729086 B CN117729086 B CN 117729086B CN 202410175855 A CN202410175855 A CN 202410175855A CN 117729086 B CN117729086 B CN 117729086B
- Authority
- CN
- China
- Prior art keywords
- ldpc
- frequency domain
- llr
- memory
- llr information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003993 interaction Effects 0.000 title claims abstract description 49
- 238000000034 method Methods 0.000 title claims abstract description 44
- 230000015654 memory Effects 0.000 claims abstract description 191
- 239000000969 carrier Substances 0.000 claims description 14
- 230000002452 interceptive effect Effects 0.000 claims description 6
- 238000004590 computer program Methods 0.000 claims description 4
- 238000004891 communication Methods 0.000 abstract description 10
- 230000008569 process Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000006467 substitution reaction Methods 0.000 description 2
- 101100401568 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) MIC10 gene Proteins 0.000 description 1
- 101100022564 Schizosaccharomyces pombe (strain 972 / ATCC 24843) mcs4 gene Proteins 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Landscapes
- Circuits Of Receivers In General (AREA)
Abstract
本申请提供了一种OFDM接收机频域与LDPC解码的交互方法及装置,涉及无线通信技术领域,将所述频域模块的处理粒度设置为子载波,并且存储的是一个符号的数据,同时将所述LDPC解码器解码粒度设置为LDPC块,并且设置两个LDPC块内存;进而由两个LDPC块内存从所述频域模块逐次读取相应数量的子载波的LLR信息,进而有效地让解码单元一直在工作,从而提升系统性能;另外,由于解码单元一直处于工作状态,进而将所有子载波相关的运算由所述频域模块进行处理,从而提升系统吞吐率。
Description
技术领域
本申请涉及无线通信技术领域,具体而言,涉及一种OFDM接收机频域与LDPC解码的交互方法及装置。
背景技术
在OFDM(Orthogonal Frequency Division Multiplexing,正交频分复用技术)无线通信基带芯片中,由于无线信道的复杂性,干扰多,因此物理层接收机算法复杂度往往非常高,导致芯片实现的难度和成本高。为了成本和性能考虑,一般实现都是通过专用集成电路(ASIC)实现。在满足物理层性能的同时,芯片的大小决定了产品的竞争力。OFDM 物理层接收机算法流程一般包括降采样、时域同步、FFT开窗和FFT(Fast Fourier Transform,快速傅里叶变换)、信道估计、频域均衡和解调、解码。以802.11 OFDM系统为例,其编码方式有两种,分别是BCC(Block Check Character,异或校验法)和LDPC(Low Density ParityCheck Code,低密度奇偶校验码)。LDPC是一种应用于高带宽高速率的编码方式,如在802.11ax的MCS10和11或者RU Type大于242tone的带宽应用场景里面只能用LDPC,但LDPC解码运算复杂度高。LDPC解码原理是置信传播算法,是迭代式的算法,要达到合理的性能,其往往迭代次数都比较多,这对LDPC解码模块的吞吐率提出要求。
其中,LDPC编解码是按照LDPC块进行的,但是OFDM系统频域都是按照OFDM符号粒度进行处理的,而LDPC块长度和OFDM符号承载的比特数目并无固定关系,导致系统性能降低,并且不能很好的支持新的特征,例如802.11 OFDM系统在更新到WIFI6之后也添加了一些LDPC的交织功能,如LDPC Tone mapper。
发明内容
有鉴于此,本申请的目的在于提供一种OFDM接收机频域与LDPC解码的交互方法及装置,能够持续进行解码工作,提升系统性能,并且将所有子载波的相关运算在频域进行处理,提升系统吞吐率。
第一方面,本申请提供的一种OFDM接收机频域与LDPC解码的交互方法,应用于OFDM接收机频域与LDPC解码的交互结构,所述交互结构包括频域模块和LDPC解码器,所述LDPC解码器包括第一LDPC块内存、第二LDPC块内存和解码单元,所述交互方法包括以下步骤:
在所述第一LDPC块内存空闲时,基于所述LDPC解码器向所述频域模块发送LLR请求;其中,所述LLR请求是以子载波为粒度,用于表示向所述频域模块请求多个子载波的LLR信息,并且所述LLR信息的大小为一个LDPC块;
响应所述频域模块向所述LDPC解码器发送的LLR信息,将所述LLR信息写入空闲的所述第一LDPC块内存,并且在所述第一LDPC块内存写完所述LLR信息之后,利用所述解码单元对所述第一LDPC块内存写入的LLR信息进行解码,同时基于所述LDPC解码器再次向所述频域模块发送LLR请求;
响应所述频域模块向所述LDPC解码器再次发送的LLR信息,将所述LLR信息写入空闲的所述第二LDPC块内存,并且在将所述LLR信息写入空闲的所述第二LDPC块内存时,利用所述解码单元对所述第一LDPC块内存写入的LLR信息持续进行解码;
在所述解码单元对所述第一LDPC块内存写入的LLR信息解码完毕之后,基于所述LDPC解码器再次向所述频域模块发送LLR请求,并依此执行上述步骤,将所述LLR信息逐次写入空闲的所述第一LDPC块内存或所述第二LDPC块内存,且由所述解码单元持续对所述第一LDPC块内存或/和所述第二LDPC块内存中写入的LLR信息进行解码,直至所述频域模块中的数据读取完毕。
在一种可能的实施方式中,其中,所述频域模块包括符号内存,所述符号内存存有以子载波为处理粒度的一个符号的数据,并且在所述频域模块中的数据读取完毕之后,向所述符号内存写入下一个符号的数据。
在一种可能的实施方式中,所述LLR请求包括触发脉冲,用于在所述频域模块接收到所述触发脉冲时,根据所述LLR请求读取对应的LLR信息。
在一种可能的实施方式中,所述频域模块还包括均衡单元,所述根据所述LLR请求读取对应的LLR信息,包括以下步骤:
在所述频域模块接收到所述LDPC解码器发送的所述LLR请求之后,从所述符号内存中读取相应个数的子载波数据;
利用所述均衡单元计算所述子载波数据的LLR信息,并且将所述LLR信息发送至所述LDPC解码器。
在一种可能的实施方式中,所述符号内存存的一个符号的数据大小等于整数倍或者非整数倍的LDPC块大小。
在一种可能的实施方式中,在所述符号内存存的一个符号的数据大小等于非整数倍的LDPC块大小时,所述交互方法还包括以下步骤:
响应所述LDPC解码器向所述频域模块发送的LLR请求,判断所述符号内存的剩余数据的是否小于一个LDPC块的大小;
若当前所述符号内存的剩余数据大于或等于一个LDPC块的大小,根据所述LLR请求读取一个LDPC块大小的LLR信息;
若当前所述符号内存的剩余数据小于一个LDPC块的大小,计算该剩余数据的LLR信息,并发送至所述LDPC解码器,且等待空中下一个符号的数据写入所述符号内存之后,再将一个LDPC块剩余的LLR信息发送至所述LDPC解码器。
在一种可能的实施方式中,所述从所述符号内存中读取相应个数的子载波数据,还包括以下步骤:
按照子载波置换顺序从所述符号内存中读取相应个数的子载波数据;
利用所述均衡单元计算所述每个子载波数据的LLR信息,并按照解码规则对所述LLR信息进行处理,且将处理后的所述LLR信息发送至所述LDPC解码器。
第二方面,本申请提供的一种OFDM接收机频域与LDPC解码的交互装置,应用于OFDM接收机频域与LDPC解码的交互结构,所述交互结构包括频域模块和LDPC解码器,所述LDPC解码器包括第一LDPC块内存、第二LDPC块内存和解码单元,所述交互装置包括:
请求模块,用于在所述第一LDPC块内存空闲时,基于所述LDPC解码器向所述频域模块发送LLR请求;其中,所述LLR请求是以子载波为粒度,用于表示向所述频域模块请求多个子载波的LLR信息,并且所述LLR信息的大小为一个LDPC块;
LLR信息生成模块,用于响应所述频域模块向所述LDPC解码器发送的LLR信息,将所述LLR信息写入空闲的所述第一LDPC块内存,并且在所述第一LDPC块内存写完所述LLR信息之后,利用所述解码单元对所述第一LDPC块内存写入的LLR信息进行解码,同时基于所述LDPC解码器再次向所述频域模块发送LLR请求;
解码模块,用于响应所述频域模块向所述LDPC解码器再次发送的LLR信息,将所述LLR信息写入空闲的所述第二LDPC块内存,并且在将所述LLR信息写入空闲的所述第二LDPC块内存时,利用所述解码单元对所述第一LDPC块内存写入的LLR信息持续进行解码;
执行模块,用于在所述解码单元对所述第一LDPC块内存写入的LLR信息解码完毕之后,基于所述LDPC解码器再次向所述频域模块发送LLR请求,并依此执行上述步骤,将所述LLR信息逐次写入空闲的所述第一LDPC块内存或所述第二LDPC块内存,且由所述解码单元持续对所述第一LDPC块内存或/和所述第二LDPC块内存中写入的LLR信息进行解码,直至所述频域模块中的数据读取完毕。
第三方面,本申请提供的一种电子设备,包括:处理器、存储器和总线,所述存储器存储有所述处理器可执行的机器可读指令,当电子设备运行时,所述处理器与所述存储器之间通过总线通信,所述机器可读指令被所述处理器执行时执行如第一方面所述的OFDM接收机频域与LDPC解码的交互方法的步骤。
第四方面,本申请提供的一种计算机可读存储介质,该计算机可读存储介质上存储计算机程序,该计算机程序被处理器运行时执行如第一方面所述的OFDM接收机频域与LDPC解码的交互方法的步骤。
本实施例提供的一种OFDM接收机频域与LDPC解码的交互方法及装置,将所述频域模块的处理粒度设置为子载波,并且存储的是一个符号的数据,同时将所述LDPC解码器解码粒度设置为LDPC块,并且设置两个LDPC块内存;进而由两个LDPC块内存从所述频域模块逐次读取相应数量的子载波的LLR信息,有效地让解码单元一直在工作,从而提升系统性能;另外,由于解码单元一直处于工作状态,进而将所有子载波相关的运算由所述频域模块进行处理,从而提升系统吞吐率。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本申请一实施例中所述OFDM接收机频域与LDPC解码的交互方法的流程示意图;
图2为本申请一实施例中所述OFDM接收机频域与LDPC解码的交互结构的结构示意图;
图3为本申请一实施例中所述符号内存、第一LDPC块内存和第二LDPC块内存的读写控制示意图;
图4为本申请一实施例中从所述符号内存中读取相应个数的子载波数据的流程示意图;
图5为本申请一实施例中所述OFDM接收机频域与LDPC解码的交互装置的结构框图;
图6为本申请一实施例中所述的电子设备的结构框图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,应当理解,本申请中附图仅起到说明和描述的目的,并不用于限定本申请的保护范围。另外,应当理解,示意性的附图并未按实物比例绘制。本申请中使用的流程图示出了根据本申请的一些实施例实现的操作。 应该理解,流程图的操作可以不按顺序实现,没有逻辑的上下文关系的步骤可以反转顺序或者同时实施。 此外,本领域技术人员在本申请内容的指引下,可以向流程图添加一个或多个其他操作,也可以从流程图中移除一个或多个操作。
另外,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和标出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,本申请实施例中将会用到术语“包括”,用于指出其后所声明的特征的存在,但并不排除增加其它的特征。
基于背景技术所提出的技术问题,本申请提供一种OFDM接收机频域与LDPC解码的交互方法及装置,能够持续进行解码工作,提升系统性能,并且将所有子载波的相关运算在频域进行处理,提升系统吞吐率。
参见说明书附图1,在一实施例中,本申请提供的一种OFDM接收机频域与LDPC解码的交互方法,应用于OFDM接收机频域与LDPC解码的交互结构,所述交互结构包括频域模块和LDPC解码器,所述LDPC解码器包括第一LDPC块内存、第二LDPC块内存和解码单元,所述交互方法包括以下步骤:
S1、在所述第一LDPC块内存空闲时,基于所述LDPC解码器向所述频域模块发送LLR请求;其中,所述LLR请求是以子载波为粒度,用于表示向所述频域模块请求多个子载波的LLR信息,并且所述LLR信息的大小为一个LDPC块;
S2、响应所述频域模块向所述LDPC解码器发送的LLR信息,将所述LLR信息写入空闲的所述第一LDPC块内存,并且在所述第一LDPC块内存写完所述LLR信息之后,利用所述解码单元对所述第一LDPC块内存写入的LLR信息进行解码,同时基于所述LDPC解码器再次向所述频域模块发送LLR请求;
S3、响应所述频域模块向所述LDPC解码器再次发送的LLR信息,将所述LLR信息写入空闲的所述第二LDPC块内存,并且在将所述LLR信息写入空闲的所述第二LDPC块内存时,利用所述解码单元对所述第一LDPC块内存写入的LLR信息持续进行解码;
S4、在所述解码单元对所述第一LDPC块内存写入的LLR信息解码完毕之后,基于所述LDPC解码器再次向所述频域模块发送LLR请求,并依此执行上述步骤,将所述LLR信息逐次写入空闲的所述第一LDPC块内存或所述第二LDPC块内存,且由所述解码单元持续对所述第一LDPC块内存或/和所述第二LDPC块内存中写入的LLR信息进行解码,直至所述频域模块中的数据读取完毕。
为了清楚地了解本发明实施例的技术方案,可以先对应用场景进行示例性说明,即对OFDM接收机频域与LDPC解码的交互结构进行示例性说明。
参见说明书附图2,在本申请中,所述OFDM接收机频域与LDPC解码的交互结构由频域模块和LDPC解码器组成。其中,所述频域模块包括了第一LDPC块内存、第二LDPC块内存、块拼接单元和解码单元,其中,block_mem1表示所述第一LDPC块内存,block_mem2表示所述第二LDPC块内存,block拼接表示块拼接单元,decoder_core表示所述解码单元。当其中任何一个LDPC块内存空闲的时候就向频域模块发起一个block(LDPC块)左右大小的LLR请求,接口是ldpc_req和ldpc_req_nsd,其中ldpc_req是一个触发脉冲,一般采用高脉冲;ldpc_req_nsd代表请求多少个子载波的LLR(Log Likelihood Ratio,对数似然比)信息,并且是以子载波为粒度。由于一个block并不一定对应整数倍个子载波的LLR信息,因此所述块拼接单元配置有存储1个子载波的LLR寄存器,比一个block多的LLR信息就存储在该寄存器里面。所述解码单元(由decoder_core表示)用于反复读取所述第一LDPC块内存和/或所述第二LDPC块内存中的LLR信息,并进行解码。
所述频域模块包括符号内存和均衡单元,其中symbol_mem表示所述符号内存,所述符号内存存的是一个符号的数据,处理粒度是子载波。当收到所述LDPC解码器发送的ldpc_req高脉冲信号时,开始按照子载波粒度输出LLR信息到LDPC解码器,一次连续输出的子载波个数取决于系统吞吐率,可以是1个子载波的LLR信息,也可以是多个子载波的LLR信息。当输出完ldpc_req_nsd个子载波后,频域模块就会停止工作,等待下次的ldpc_req高脉冲。
具体的,参见说明书附图3,在一实施例中,令一个OFDM符号的数据大小为三个LDPC块的大小,初始时所述第一LDPC块内存和所述第二LDPC块内存均处于空闲状态,即既不从所述频域模块写入LLR信息,所述解码单元也不对其进行读取。
则在步骤S1中,产生一个ldpc_req高脉冲和对应的ldpc_req_nsd给频域模块;在步骤S2中,所述频域模块接收到所述触发脉冲时,从所述符号内存按照吞吐率读出ldpc_req_nsd个子载波的数据,并计算出LLR信息输出给LDPC解码器,所述LDPC解码器将LLR信息写入第一LDPC块内存,并且在所述第一LDPC块内存写完所述LLR信息之后,所述LDPC解码器就再产生一个ldpc_req高脉冲和对应的ldpc_req_nsd给频域模块,并且同时启动所述解码单元对所述第一LDPC块内存写入的LLR信息进行解码,即读取所述第一LDPC块内存;
在步骤S3中,所述频域模块接收到所述触发脉冲时,从所述符号内存按照吞吐率读出ldpc_req_nsd个子载波的数据,并计算出LLR信息输出给LDPC解码器,所述LDPC解码器将LLR信息写入第二LDPC块内存,并且在所述第二LDPC块内存写入LLR信息时,所述解码单元在反复读取所述第一LDPC块内存写入的LLR信息,以进行解码;
在步骤S4中,即在所述解码单元对所述第一LDPC块内存写入的LLR信息解码完毕之后,且尚未对所述第二LDPC块内存写入的LLR信息解码完毕时,所述LDPC解码器就再产生一个ldpc_req高脉冲和对应的ldpc_req_nsd给频域模块,同时所述解码单元对所述第二LDPC块内存写入的LLR信息继续进行读取,以进行解码;另外,所述频域模块接收到所述触发脉冲时,从所述符号内存按照吞吐率读出ldpc_req_nsd个子载波的数据,并计算出LLR信息输出给LDPC解码器,所述LDPC解码器将LLR信息写入第一LDPC块内存,其中,所述第一LDPC块内存在写入LLR信息时,所述解码单元对所述第二LDPC块内存写入的LLR信息同时进行读取,以进行解码。
由于一个OFDM符号的数据大小为三个LDPC块的大小,而所述第一LDPC块内存和所述第二LDPC块内存每次从所述符号内存读取的数据大小为一个LDPC块,所以通过所述LDPC解码器向所述频域模块发送的三次LLR请求,符号内存存储的数据被读取完毕,等待下一个OFDM符号的数据写入。
另外需要说明的是,所述符号内存存的一个符号的数据大小等于整数倍或者非整数倍的LDPC块大小。在另一实施例中,令一个OFDM符号的数据大小介于两个LDPC块和三个LDPC块的大小之间,初始时所述第一LDPC块内存和所述第二LDPC块内存均处于空闲状态,即既不从所述频域模块写入LLR信息,所述解码单元也不对其进行读取。
则在步骤S1中,产生一个ldpc_req高脉冲和对应的ldpc_req_nsd给频域模块;在步骤S2中,所述频域模块接收到所述触发脉冲时,从所述符号内存按照吞吐率读出ldpc_req_nsd个子载波的数据,并计算出LLR信息输出给LDPC解码器,所述LDPC解码器将LLR信息写入第一LDPC块内存,并且在所述第一LDPC块内存写完所述LLR信息之后,所述LDPC解码器就再产生一个ldpc_req高脉冲和对应的ldpc_req_nsd给频域模块,并且同时启动所述解码单元对所述第一LDPC块内存写入的LLR信息进行解码,即读取所述第一LDPC块内存;
在步骤S3中,所述频域模块接收到所述触发脉冲时,从所述符号内存按照吞吐率读出ldpc_req_nsd个子载波的数据,并计算出LLR信息输出给LDPC解码器,所述LDPC解码器将LLR信息写入第二LDPC块内存,并且在所述第二LDPC块内存写入LLR信息时,所述解码单元在反复读取所述第一LDPC块内存写入的LLR信息,以进行解码;
而当前,通过所述LDPC解码器已向所述频域模块发送两次LLR请求,符号内存存储的数据还未读取完毕,剩余数据小于ldpc_req_nsd,所以继续执行步骤S4,在所述解码单元对所述第一LDPC块内存写入的LLR信息解码完毕之后,且尚未对所述第二LDPC块内存写入的LLR信息解码完毕时,所述LDPC解码器就再产生一个ldpc_req高脉冲和对应的ldpc_req_nsd给频域模块,同时所述解码单元对所述第二LDPC块内存写入的LLR信息继续进行读取,以进行解码;另外,所述频域模块接收到所述触发脉冲时,会把所述符号内存中剩余的子载波数据读空并输出LLR信息给LDPC解码器,由于输出的LLR信息不足一个LDPC块,且在所述符号内存中的数据读取完毕之后,会立即写入下一个符号的数据,所以在所述符号内存写入下一个符号的数据之后,会立即将一个LDPC块剩余的LLR信息发送至LDPC解码器。其中,所述第一LDPC块内存在写入LLR信息时,所述解码单元对所述第二LDPC块内存写入的LLR信息同时进行读取,以进行解码。
即在本申请中,所述频域模块在接收到所述LDPC解码器发送的LLR请求时,先判断所述符号内存的剩余数据的是否小于一个LDPC块的大小,若所述符号内存的剩余数据大于或等于一个LDPC块的大小,根据所述LLR请求读取一个LDPC块大小的数据,并计算出相应的LLR信息;若所述符号内存的剩余数据小于一个LDPC块的大小,计算该剩余数据的LLR信息,并发送至所述LDPC解码器,且等待空中下一个符号的数据写入所述符号内存之后,再将一个LDPC块剩余的LLR信息发送至所述LDPC解码器。
可见,本申请提供的一种OFDM接收机频域与LDPC解码的交互方法,将所述频域模块的处理粒度设置为子载波,并且存储的是一个符号的数据,同时将所述LDPC解码器解码粒度设置为LDPC块,并且设置两个LDPC块内存;进而由两个LDPC块内存从所述频域模块逐次读取相应数量的子载波的LLR信息,有效地让解码单元一直在工作,从而提升系统性能。
进一步的,由于解码单元一直处于工作状态,从而可以将所有子载波相关的运算由所述频域模块进行处理,从而提升系统吞吐率,以适应OFDM系统的更新和扩展。
具体的,参见说明书附图4,在一实施例中,所述从所述符号内存中读取相应个数的子载波数据,还包括以下步骤:
S201、按照子载波置换顺序从所述符号内存中读取相应个数的子载波数据;
S202、利用所述均衡单元计算所述每个子载波数据的LLR信息,并按照解码规则对所述LLR信息进行处理,且将处理后的所述LLR信息发送至所述LDPC解码器。
在步骤S201-步骤S202中,以802.11 ax的484 tone MCS4 DCM=1的数据符号为例,按照协议,484tone数据符号需要用LDPC编码方式,此时同时存在LDPC tone mapper和DCM。其中,LDPC Tone mapper的原理是子载波顺序置换,也就是行列交织;DCM的原理是两个子载波承载相同的数据,两个子载波的相对位置是间隔了Nsd/2个数据子载波。接收机收到数据的时候,需要恢复到发射机做LDPC Tone mapper之前的子载波顺序;对于dcm需要把两个子载波的LLR相加再去解码。
则在本申请中,可以通过控制频域读取symbol_mem的地址,可以实现给LDPC Tonemapper和dcm需要的子载波顺序,如下表一所示。为了简化DCM操作的处理,将直接需要相加的两个子载波k和k+nsd相邻的数据读出去,这样频域模块输出LLR的时候可以直接相加之后直接给LDPC解码器,不占用额外时间。由于LDPC tone mapper的存在,原始的子载波k由于顺序置换可能位于另外的位置,以mapper(k)表示。因此最终控制symbol_mem的读取顺序就是如表一所示。当确立好symbol_mem的读取顺序之后,就按照上述频域模块和LDPC解码器之间交互方法执行即可。
表一
基于同一发明构思,本申请实施例中还提供了一种OFDM接收机频域与LDPC解码的交互装置,由于本申请实施例中的装置解决问题的原理与本申请实施例上述一种OFDM接收机频域与LDPC解码的交互方法相似,因此装置的实施可以参见方法的实施,重复之处不再赘述。
如说明书附图5所示,本申请还提供了一种OFDM接收机频域与LDPC解码的交互装置,应用于OFDM接收机频域与LDPC解码的交互结构,所述交互结构包括频域模块和LDPC解码器,所述LDPC解码器包括第一LDPC块内存、第二LDPC块内存和解码单元,所述交互装置包括:
请求模块501,用于在所述第一LDPC块内存空闲时,基于所述LDPC解码器向所述频域模块发送LLR请求;其中,所述LLR请求是以子载波为粒度,用于表示向所述频域模块请求多个子载波的LLR信息,并且所述LLR信息的大小为一个LDPC块;
LLR信息生成模块502,用于响应所述频域模块向所述LDPC解码器发送的LLR信息,将所述LLR信息写入空闲的所述第一LDPC块内存,并且在所述第一LDPC块内存写完所述LLR信息之后,利用所述解码单元对所述第一LDPC块内存写入的LLR信息进行解码,同时基于所述LDPC解码器再次向所述频域模块发送LLR请求;
解码模块503,用于响应所述频域模块向所述LDPC解码器再次发送的LLR信息,将所述LLR信息写入空闲的所述第二LDPC块内存,并且在将所述LLR信息写入空闲的所述第二LDPC块内存时,利用所述解码单元对所述第一LDPC块内存写入的LLR信息持续进行解码;
执行模块504,用于依此执行上述步骤,将所述LLR信息逐次写入空闲的所述第一LDPC块内存或所述第二LDPC块内存,并且由所述解码单元持续对所述第一LDPC块内存或/和所述第二LDPC块内存中写入的LLR信息进行解码,直至所述频域模块中的数据读取完毕。
在一些实施方式中,所述装置还包括:
写入模块,在所述频域模块中的数据读取完毕之后,向所述符号内存写入下一个符号的数据。
在一些实施方式中,所述LLR请求包括触发脉冲,用于在所述频域模块接收到所述触发脉冲时,根据所述LLR请求读取对应的LLR信息。
在一些实施方式中,所述频域模块包括符号内存和均衡单元,所述LLR信息生成模块502根据所述LLR请求读取对应的LLR信息,包括:
在所述频域模块接收到所述LDPC解码器发送的所述LLR请求之后,从所述符号内存中读取相应个数的子载波数据;其中,所述符号内存存有以子载波为处理粒度的一个符号的数据;
利用所述均衡单元计算所述子载波数据的LLR信息,并且将所述LLR信息发送至所述LDPC解码器。
在一些实施方式中,所述符号内存存的一个符号的数据大小等于整数倍或者非整数倍的LDPC块大小。
在一些实施方式中,所述装置还包括:
判断模块,用于在所述符号内存存的一个符号的数据大小等于非整数倍的LDPC块大小时,响应所述LDPC解码器向所述频域模块发送的LLR请求,判断所述符号内存的剩余数据的是否小于一个LDPC块的大小;若当前所述符号内存的剩余数据大于或等于一个LDPC块的大小,根据所述LLR请求读取一个LDPC块大小的LLR信息;若当前所述符号内存的剩余数据小于一个LDPC块的大小,计算该剩余数据的LLR信息,并发送至所述LDPC解码器,且等待空中下一个符号的数据写入所述符号内存之后,再将一个LDPC块剩余的LLR信息发送至所述LDPC解码器。
在一些实施方式中,所述LLR信息生成模块502从所述符号内存中读取相应个数的子载波数据,还包括:
按照子载波置换顺序从所述符号内存中读取相应个数的子载波数据;
利用所述均衡单元计算所述每个子载波数据的LLR信息,并按照解码规则对所述LLR信息进行处理,且将处理后的所述LLR信息发送至所述LDPC解码器。
本申请所提供的一种OFDM接收机频域与LDPC解码的交互装置,将所述频域模块的处理粒度设置为子载波,并且存储的是一个符号的数据,同时将所述LDPC解码器解码粒度设置为LDPC块,并且设置两个LDPC块内存;进而由两个LDPC块内存从所述频域模块逐次读取相应数量的子载波的LLR信息,进而有效地让解码单元一直在工作,从而提升系统性能;另外,由于解码单元一直处于工作状态,进而将所有子载波相关的运算由所述频域模块进行处理,从而提升系统吞吐率。
基于本发明的同一构思,说明书附图6所示,本申请实施例提供的一种电子设备600的结构,该电子设备600包括:至少一个处理器601,至少一个网络接口604或者其他用户接口603,存储器605,至少一个通信总线602。通信总线602用于实现这些组件之间的连接通信。该电子设备600可选的包含用户接口603,包括显示器(例如,触摸屏、LCD、CRT、全息成像(Holographic)或者投影(Projector)等),键盘或者点击设备(例如,鼠标,轨迹球(trackball),触感板或者触摸屏等)。
存储器605可以包括只读存储器和随机存取存储器,并向处理器601提供指令和数据。存储器605的一部分还可以包括非易失性随机存取存储器(NVRAM)。
在一些实施方式中,存储器605存储了如下的元素,可执行模块或者数据结构,或者他们的子集,或者他们的扩展集:
操作系统6051,包含各种系统程序,用于实现各种基础业务以及处理基于硬件的任务;
应用程序模块6052,包含各种应用程序,例如桌面(launcher)、媒体播放器(MediaPlayer)、浏览器(Browser)等,用于实现各种应用业务。
在本申请实施例中,通过调用存储器605存储的程序或指令,处理器601用于执行如一种OFDM接收机频域与LDPC解码的交互方法中的步骤,能够持续进行解码工作,提升系统性能,并且将所有子载波的相关运算在频域进行处理,提升系统吞吐率。
本申请还提供了一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行如OFDM接收机频域与LDPC解码的交互方法中的步骤。
具体地,该存储介质能够为通用的存储介质,如移动磁盘、硬盘等,该存储介质上的计算机程序被运行时,能够执行上述OFDM接收机频域与LDPC解码的交互方法。
在本申请所提供的实施例中,应该理解到,所揭露装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请提供的实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
功能如果以业务功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上实施例,仅为本申请的具体实施方式,用以说明本申请的技术方案,而非对其限制,本申请的保护范围并不局限于此,尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本申请实施例技术方案的精神和范围。都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以权利要求的保护范围为准。
Claims (7)
1.一种OFDM接收机频域与LDPC解码的交互方法,其特征在于,应用于OFDM接收机频域与LDPC解码的交互系统,所述交互系统包括频域模块和LDPC解码器,所述LDPC解码器包括第一LDPC块内存、第二LDPC块内存和解码单元,所述交互方法包括以下步骤:
S1、在所述第一LDPC块内存空闲时,基于所述LDPC解码器向所述频域模块发送LLR请求;其中,所述LLR请求是以子载波为粒度,用于表示向所述频域模块请求多个子载波的LLR信息,并且所述LLR信息的大小为一个LDPC块;
S2、响应所述频域模块向所述LDPC解码器发送的LLR信息,将所述LLR信息写入空闲的所述第一LDPC块内存,并且在所述第一LDPC块内存写完所述LLR信息之后,利用所述解码单元对所述第一LDPC块内存写入的LLR信息进行解码,同时基于所述LDPC解码器再次向所述频域模块发送LLR请求;
S3、响应所述频域模块向所述LDPC解码器再次发送的LLR信息,将所述LLR信息写入空闲的所述第二LDPC块内存,并且在将所述LLR信息写入空闲的所述第二LDPC块内存时,利用所述解码单元对所述第一LDPC块内存写入的LLR信息持续进行解码;
S4、在所述解码单元对所述第一LDPC块内存写入的LLR信息解码完毕之后,所述解码单元对所述第二LDPC块内存写入的LLR信息继续进行读取以进行解码;
S5、当所述第一LDPC块内存和所述第二LDPC块内存中任一个空闲时,向所述频域模块发送LLR请求,响应所述频域模块向所述LDPC解码器发送的LLR信息,将所述LLR信息写入空闲的所述第一LDPC块内存或所述第二LDPC块内存,且由所述解码单元持续对所述第一LDPC块内存和所述第二LDPC块内存中写入的LLR信息进行解码,重复执行步骤S5,直至所述频域模块中的数据读取完毕;
所述频域模块包括符号内存和均衡单元,所述符号内存存有以子载波为处理粒度的一个符号的数据;所述交互方法还包括:在所述频域模块中的数据读取完毕之后,向所述符号内存写入下一个符号的数据;所述LLR请求包括触发脉冲,用于在所述频域模块接收到所述触发脉冲时,根据所述LLR请求读取对应的LLR信息;
其中,所述根据所述LLR请求读取对应的LLR信息,包括以下步骤:在所述频域模块接收到所述LDPC解码器发送的所述LLR请求之后,从所述符号内存中读取相应个数的子载波数据;其中,利用所述均衡单元计算所述子载波数据的LLR信息,并且将所述LLR信息发送至所述LDPC解码器。
2.根据权利要求1所述的OFDM接收机频域与LDPC解码的交互方法,其特征在于,其中,所述符号内存存的一个符号的数据大小等于整数倍或者非整数倍的LDPC块大小。
3.根据权利要求2所述的OFDM接收机频域与LDPC解码的交互方法,其特征在于,在所述符号内存存的一个符号的数据大小等于非整数倍的LDPC块大小时,所述交互方法还包括以下步骤:
响应所述LDPC解码器向所述频域模块发送的LLR请求,判断所述符号内存的剩余数据是否小于一个LDPC块的大小;
若当前所述符号内存的剩余数据大于或等于一个LDPC块的大小,根据所述LLR请求读取一个LDPC块大小的LLR信息;
若当前所述符号内存的剩余数据小于一个LDPC块的大小,计算该剩余数据的LLR信息,并发送至所述LDPC解码器,且等待空中下一个符号的数据写入所述符号内存之后,再将一个LDPC块剩余的LLR信息发送至所述LDPC解码器。
4.根据权利要求1-3任一所述的OFDM接收机频域与LDPC解码的交互方法,其特征在于,所述从所述符号内存中读取相应个数的子载波数据,还包括以下步骤:
按照子载波置换顺序从所述符号内存中读取相应个数的子载波数据;
利用所述均衡单元计算所述每个子载波数据的LLR信息,并按照解码规则对所述LLR信息进行处理,且将处理后的所述LLR信息发送至所述LDPC解码器。
5.一种OFDM接收机频域与LDPC解码的交互系统,其特征在于,所述交互系统包括频域模块和LDPC解码器,所述LDPC解码器包括第一LDPC块内存、第二LDPC块内存和解码单元,所述频域模块包括符号内存和均衡单元,所述交互系统用于执行如权利要求1所述的OFDM接收机频域与LDPC解码的交互方法的步骤。
6.一种电子设备,其特征在于,包括:处理器、存储器和总线,所述存储器存储有所述处理器可执行的机器可读指令,当电子设备运行时,所述处理器与所述存储器之间通过总线通信,所述机器可读指令被所述处理器执行时执行如权利要求1至4任一所述的OFDM接收机频域与LDPC解码的交互方法的步骤。
7.一种计算机可读存储介质,其特征在于,该计算机可读存储介质上存储计算机程序,该计算机程序被处理器运行时执行如权利要求1-4任一所述的OFDM接收机频域与LDPC解码的交互方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410175855.1A CN117729086B (zh) | 2024-02-08 | 2024-02-08 | 一种ofdm接收机频域与ldpc解码的交互方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410175855.1A CN117729086B (zh) | 2024-02-08 | 2024-02-08 | 一种ofdm接收机频域与ldpc解码的交互方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN117729086A CN117729086A (zh) | 2024-03-19 |
CN117729086B true CN117729086B (zh) | 2024-05-07 |
Family
ID=90200169
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410175855.1A Active CN117729086B (zh) | 2024-02-08 | 2024-02-08 | 一种ofdm接收机频域与ldpc解码的交互方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117729086B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101202729A (zh) * | 2006-07-25 | 2008-06-18 | 北京凌讯华业科技有限公司 | 基于ldpc码的tds-ofdm通信系统接收机 |
CN102017558A (zh) * | 2008-03-03 | 2011-04-13 | 三星电子株式会社 | 无线通信系统中编码控制信息的方法及用于发送和接收控制信息的方法和装置 |
JP2017225092A (ja) * | 2016-06-17 | 2017-12-21 | 日本放送協会 | 送信装置、受信装置、フレーム構成方法、チップ、およびプログラム |
CN116112329A (zh) * | 2023-04-12 | 2023-05-12 | 高拓讯达(北京)微电子股份有限公司 | 一种ofdm接收机控制系统及方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7395490B2 (en) * | 2004-07-21 | 2008-07-01 | Qualcomm Incorporated | LDPC decoding methods and apparatus |
-
2024
- 2024-02-08 CN CN202410175855.1A patent/CN117729086B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101202729A (zh) * | 2006-07-25 | 2008-06-18 | 北京凌讯华业科技有限公司 | 基于ldpc码的tds-ofdm通信系统接收机 |
CN102017558A (zh) * | 2008-03-03 | 2011-04-13 | 三星电子株式会社 | 无线通信系统中编码控制信息的方法及用于发送和接收控制信息的方法和装置 |
JP2017225092A (ja) * | 2016-06-17 | 2017-12-21 | 日本放送協会 | 送信装置、受信装置、フレーム構成方法、チップ、およびプログラム |
CN116112329A (zh) * | 2023-04-12 | 2023-05-12 | 高拓讯达(北京)微电子股份有限公司 | 一种ofdm接收机控制系统及方法 |
Also Published As
Publication number | Publication date |
---|---|
CN117729086A (zh) | 2024-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102366833B1 (ko) | 폴라 프로세싱 메커니즘을 포함하는 컴퓨팅 시스템 및 그것의 동작 방법 | |
JP5360218B2 (ja) | 送信機、符号化装置、受信機、及び、復号化装置 | |
RU2369008C2 (ru) | Устройство и способ кодирования-декодирования блочного кода проверки на четность с низкой плотностью с переменной длиной блока | |
TW200952378A (en) | De-interleaving mechanism involving a multi-banked LLR buffer | |
KR100984987B1 (ko) | 동적 패킷 리오더링을 위한 방법 및 장치 | |
CN117729086B (zh) | 一种ofdm接收机频域与ldpc解码的交互方法及装置 | |
EP3991305B1 (en) | Cyclic redundancy check, crc, decoding using the inverse crc generator polynomial | |
CN111247516A (zh) | 一种电路结构、系统级芯片SoC、处理数据的方法 | |
US11341047B2 (en) | Data processing apparatus, and data processing method | |
US10742355B2 (en) | Apparatus that receives non-binary polar code and decoding method thereof | |
US20190215012A1 (en) | High performance data redundancy and fault tolerance | |
CN114374883B (zh) | 一种数据传输的校验方法、装置及车辆 | |
CN113595563B (zh) | 一种ldpc译码的方法、装置、设备及存储介质 | |
EP3991304B1 (en) | Partial-parallel cyclic redundancy check, crc, computation using a generator matrix stored in a look up table, lut | |
KR20230142195A (ko) | 극 부호 신뢰 전파 비트 반전 복호 장치 및 방법 | |
CN112820343A (zh) | 数据保护方法、装置、计算机设备及存储介质 | |
CN111193648B (zh) | 降低can总线负载的数据发送方法、终端设备及存储介质 | |
CN115833847B (zh) | Polar码译码方法、装置、通信设备和存储介质 | |
CN117560118B (zh) | 一种符号解码方法、装置、计算机设备及可读存储介质 | |
KR101036777B1 (ko) | 메트릭 데이터의 버퍼링 | |
CN116455406A (zh) | 极化编码免授权非正交多址的发送、接收方法和装置 | |
CN118282579A (zh) | 数据传输方法、装置、计算机设备以及存储介质 | |
CN115913451A (zh) | 一种信号处理方法和通信装置 | |
CN109412610A (zh) | 一种编码方法、译码方法、编码装置及译码装置 | |
JP2002208863A (ja) | ターボ符号復号装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |