CN117672294A - 电压生成电路及存储器 - Google Patents
电压生成电路及存储器 Download PDFInfo
- Publication number
- CN117672294A CN117672294A CN202211037861.8A CN202211037861A CN117672294A CN 117672294 A CN117672294 A CN 117672294A CN 202211037861 A CN202211037861 A CN 202211037861A CN 117672294 A CN117672294 A CN 117672294A
- Authority
- CN
- China
- Prior art keywords
- voltage
- output
- power supply
- module
- load
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000087 stabilizing effect Effects 0.000 claims abstract description 27
- 230000004044 response Effects 0.000 claims abstract description 26
- 239000003990 capacitor Substances 0.000 claims description 7
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 14
- 230000007423 decrease Effects 0.000 description 8
- 230000001360 synchronised effect Effects 0.000 description 8
- 102100023882 Endoribonuclease ZC3H12A Human genes 0.000 description 2
- 101710112715 Endoribonuclease ZC3H12A Proteins 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 101100498818 Arabidopsis thaliana DDR4 gene Proteins 0.000 description 1
- 102100035964 Gastrokine-2 Human genes 0.000 description 1
- 101001075215 Homo sapiens Gastrokine-2 Proteins 0.000 description 1
- 101100120298 Rattus norvegicus Flot1 gene Proteins 0.000 description 1
- 101100412401 Rattus norvegicus Reg3a gene Proteins 0.000 description 1
- 101100412403 Rattus norvegicus Reg3b gene Proteins 0.000 description 1
- 230000033228 biological regulation Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
本公开实施例涉及半导体电路设计领域,提供一种电压生成电路及存储器,其中,电压生成电路包括:电压输出模块,被配置为,接收参考电压,生成第一输出电压并向供电节点提供第一输出电压,且供电节点用于与负载连接以向负载供电;稳压模块,被配置为,接收参考电压,生成并输出控制信号;补偿模块,被配置为,接收电源电压、标志信号和控制信号,并响应于标志信号导通,以及响应于基于控制信号的电压值向供电节点提供第二输出电压,以使供电节点的电压恢复至第一输出电压,标志信号表征负载处于工作期间,可以提高电压生成电路的精确度。
Description
技术领域
本公开实施例涉及半导体电路设计领域,特别涉及一种电压生成电路及存储器。
背景技术
动态随机存储器(Dynamic Random Access Memory,DRAM)由于其存储密度高、传输速度快等特点,广泛应用于现代电子系统中。随着半导体技术的发展,DRAM技术越来越先进,存储单元的集成度越来越高;同时,各种不同的应用对DRAM的性能、功耗和可靠性等也都要求越来越高。
由于存储单元的集成度越来越高,存储单元对应的控制电路中需要连接更多的元器件以实现对存储单元的逐一控制,然而随着存储单元的导通,控制电路会产生电压波动,导致提供给存储单元的电压不够精确,因此有必要提供一种电压生成电路以提高电压生成电路的精确度。
发明内容
本公开实施例提供一种电压生成电路及存储器,至少可以提高电压生成电路的精确度。
根据本公开一些实施例,本公开实施例一方面提供一种电压生成电路,包括:电压输出模块,被配置为,接收参考电压,生成第一输出电压并向供电节点提供所述第一输出电压,且所述供电节点用于与负载连接以向所述负载供电;稳压模块,被配置为,接收所述参考电压,生成并输出控制信号;补偿模块,被配置为,接收电源电压、标志信号和所述控制信号,并响应于所述标志信号导通,以及响应于基于所述控制信号的电压值向所述供电节点提供第二输出电压,以使所述供电节点的电压恢复至所述第一输出电压,所述标志信号表征所述负载处于工作期间。
在一些实施例中,所述补偿模块包括:开关单元,用于接收所述标志信号,并基于所述标志信号输出所述电源电压;调节单元,与所述开关单元连接,用于接收所述电源电压和所述控制信号,以基于所述控制信号的电压值调整所述补偿模块的输出幅值。
在一些实施例中,所述开关单元包括:第一PMOS管,所述第一PMOS管的栅极接收所述标志信号,源极连接工作电源;所述调节单元包括:第一NMOS管,所述第一NMOS管的栅极接收所述控制信号,所述第一NMOS管的漏极连接所述第一PMOS管的漏极,所述第一NMOS管的源极连接所述供电节点以提供所述第二输出电压。
在一些实施例中,所述稳压模块包括:第一运算放大器,所述第一运算放大器的正相输入端接收所述参考电压,所述第一运算放大器的输出端输出所述控制信号;第一电阻,所述第一电阻的一端接地,另一端连接所述第一运算放大器的反相输入端;第二PMOS管,所述第二PMOS管的源极与电源电压连接;第二NMOS管,所述第二NMOS管的栅极与所述第一运算放大器的输出端连接,所述第二NMOS管的漏极与所述第二PMOS管的漏极连接;第二电阻,所述第二电阻的一端与所述第一运算放大器的反相输入端连接,另一端与所述第二NMOS管的源极连接。
在一些实施例中,所述第一NMOS管沟道的宽长比与所述第二NMOS管沟道的宽长比相等。
在一些实施例中,所述电压生成电路还包括:第一电压生成模块,接收所述参考电压并生成用于驱动所述第一运算放大器工作的驱动电压。
在一些实施例中,所述驱动电压的电压值大于所述控制信号对应的电压值与所述第二NMOS管的开启电压的电压值之和。
在一些实施例中,还包括:标志信号生成模块,被配置为,基于使能信号生成所述标志信号,所述使能信号用于控制所述负载工作。
在一些实施例中,所述电压输出模块包括:第二运算放大器,所述第二运算放大器的反相输入端接收所述参考电压;第三电阻,所述第三电阻的一端接地,另一端连接所述第二运算放大器的正相输入端;第三PMOS管,所述第三PMOS管的栅极与所述第二运算放大器的输出端连接,源极连接工作电源,所述第三PMOS管的漏极输出所述第一输出电压;第四电阻,所述第四电阻的一端连接所述第二运算放大器的正相输入端,另一端与所述第三PMOS管的漏极连接。
在一些实施例中,所述第三PMOS管源极连接的工作电源的电压值与所述第二运算放大器的驱动电压的电压值相等。
在一些实施例中,还包括:第二电压生成模块,所述第二电压生成模块用于提供所述参考电压。
在一些实施例中,还包括:电容,所述电容一端与所述电压输出模块的输出端连接,另一端接地。
根据本公开一些实施例,本公开实施例另一方面还提供一种存储器,包括:上述电压生成电路;负载,所述负载与所述供电节点连接,所述负载响应于使能信号工作。
在一些实施例中,所述负载的数量为多个,且不同的所述负载响应于不同的所述使能信号工作;所述电压生成电路具有多个所述供电节点,且每一所述供电节点与一所述负载连接;所述电压生成电路包括多个所述补偿模块,且每一所述补偿模块响应于相应的所述标志信号向相应的所述供电节点提供所述第二输出电压。
本公开实施例提供的技术方案至少具有以下优点:通过电压输出模块向供电节点提供第一输出电压,进而向负载供电,通过稳压模块可以输出控制信号,通过补偿模块接收电源电压、标志信号和控制信号,并相应于标志信号导通,以及响应于基于控制信号的电压值向供电节点提供第二输出电压,以使供电节点的电压恢复至第一输出电压,从而可以提高电压生成电路的精确度。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,除非有特别申明,附图中的图不构成比例限制;为了更清楚地说明本公开实施例或传统技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开一实施例提供的一种电压生成电路的结构示意图;
图2为本公开另一实施例提供的一种电压生成电路的结构示意图;
图3为本公开另一实施例提供的一种电压生成电路的具体结构示意图;
图4为本公开另一实施例提供的一种电压输出模块的具体结构示意图;
图5为本公开另一实施例提供的一种标志信号生成模块的结构示意图;
图6为本公开另一实施例提供的一种信号波动图。
具体实施方式
由背景技术可知,参考图1,图1中提供的电路为现有技术中提供的一种电压生成电路,其中,现有技术中提供的电压生成电路包括:带隙基准电压生成模块100及参考电压生成模块110以提供参考电压;多个稳压电路模块120,及与每一稳压电路模块120一一对应连接的负载模块130,其中,多个稳压电路模块120包括:运算放大器140,运算放大器140的反相输入端接收参考电压;第五电阻150,第五电阻150的一端接地,另一端连接运算放大器140的正相输入端;PMOS管160,PMOS管160的栅极与运算放大器140的输出端连接,源极连接工作电源;第六电阻170,第六电阻170的一端连接运算放大器140的正相输入端,另一端与PMOS管160的漏极连接,通过稳压电路模块120可以向负载模块130提供输出电压,进而控制负载模块130的导通。
总的来说,通过带隙基准电压生成模块100生成带隙基准电压并向参考电压生成模块110输出带隙基准电压,参考电压生成模块110接收带隙基准电压生成并输出参考电压,稳压电路模块120接收参考电压并向负载模块130输出目标输出电压。
然而,当负载模块130导通的时候,负载模块130消耗一部分的输出电压,使得负载模块130与稳压电路模块120的连接节点提供的输出电压减小,导致提供给负载模块130的电压低于预设值,进而导致负载模块130的部分器件可能无法正常工作。
本公开实施提供一种电压生成电路及存储器,通过电压输出模块接收参考电压向供电节点提供第一输出电压,并通过供电节点向负载供电,通过稳压模块向补偿模块输出控制信号,通过补偿模块向接收电源电压、标志信号及控制信号向供电节点提供第二输出电压以使供电节点的电压恢复至第一输出电压,从而可以使得负载工作时,供电节点向负载提供的电压稳定为第一输出电压,从而可以提高电压生成电路的精确度。
下面将结合附图对本公开的各实施例进行详细的阐述。然而,本领域的普通技术人员可以理解,在本公开各实施例中,为了使读者更好地理解本公开而提出了许多技术细节。但是,即使没有这些技术细节和基于以下各实施例的种种变化和修改,也可以实现本公开所要求保护的技术方案。
参考图2至图6,其中图2为本公开实施例提供的一种电路结构示意图,图3为本公开实施例提供的一种稳压模块、补偿模块及第二电压生成模块的具体结构示意图,图4为本公开实施例提供的电压输出模块的具体结构示意图,图5为本公开实施例提供的标志信号生成模块的结构示意图,图6为本公开实施例提供的一种信号波动图,电压生成电路,包括:
电压输出模块200,被配置为,接收参考电压Vref,生成第一输出电压Vout1并向供电节点提供第一输出电压Vout1,且供电节点用于与负载连接以向负载供电。
稳压模块210,被配置为,接收参考电压Vref,生成并输出控制信号Vctrl。
补偿模块220,被配置为,接收电源电压VPwr、标志信号Reg和控制信号Vctrl,并响应于标志信号Reg导通,以及响应于基于控制信号Vctrl的电压值向供电节点提供第二输出电压Vout2,以使供电节点的电压恢复至第一输出电压Vout1,标志信号Reg表征负载处于工作期间。
具体的,当负载处于工作期间,接收来自电压输出模块200的第一输出电压Vout1并导通,由于负载导通导致供电节点的第一输出电压Vout1被消耗,导致供电节点的第一输出电压Vout1的电压值下降,同时,稳压模块210工作并接收参考电压Vref向补偿模块220提供控制信号Vctrl,补偿模块220接收电源电压VPwr、标志信号Reg和控制信号Vctrl,并响应于标志信号Reg导通,且根据控制信号Vctrl的电压值生成并输出第二输出电压Vout2,供电节点接收来自补偿模块的第二输出电压Vout2从而补偿被负载消耗的第一输出电压Vout1,使得供电节点向负载提供的电压稳定在第一输出电压Vout1,从而使负载接收的电压信号不会因为自身的开启导致的波动,且可以使得电压生成电路向负载提供的电压稳定在第一输出电压Vout1,从而可以提高电压生成电路的精确性。
需要说明的是,上述实施例中的补偿模块220响应于标志信号导通,标志信号Reg可以基于使能信号En生成,在另一些实施例中,补偿模块220还可以设置为直接基于使能信号En导通。
对于补偿模块220,在一些实施例中,补偿模块220可以包括:开关单元221,用于接收标志信号Reg,并基于标志信号Reg输出电源电压VPwr;调节单元222,与开关单元221连接,用于接收电源电压VPwr和控制信号Vctrl,以基于控制信号Vctrl的电压值调整补偿模块220的输出幅值。通过开关单元221可以控制补偿模块220是否工作,也就是说,当负载处于工作的时候,开关单元221才接收标志信号Reg,并向调节单元222输出电源电压VPwr,调节单元222可以始终处于待开启状态,当接收到调节单元222提供的电源电压VPwr时导通,并根据控制信号Vctrl的电压值调整补偿模块220的输出幅值,从而可以向供电节点提供第二输出电压Vout2,从而使得供电节点的电压值恢复至第一输出电压Vout1,进而可以提高电压生成电路提供的电压值的精确性。
在一些实施例中,开关单元221可以包括:第一PMOS管223,第一PMOS管223的栅极接收标志信号Reg,源极连接工作电源;调节单元222包括:第一NMOS管224,第一NMOS管224的栅极接收控制信号Vctrl,第一NMOS管224的漏极连接第一PMOS管223的漏极,第一NMOS管224的源极连接供电节点以提供第二输出电压Vout2。
可以理解的是,工作电源可以用于提供电源电压VPwr,标志信号Reg可以包括两种状态,其中一者为高电平状态,另一者为低电平状态,当第一PMOS管223的栅极接收到的标志信号Reg为低电平状态时,第一PMOS管223导通,第一PMOS管223向第一NMOS管224的漏极提供电源电压VPwr,当第一NMOS管224的漏极接收到电源电压VPwr,栅极接收到控制信号Vctrl,第一NMOS管224导通,并通过源极向供电节点提供第二输出电压Vout2,从而使得供电节点的电压值恢复至第一输出电压Vout1,进而可以提高电压生成电路提供的电压值的精确性。
在一些实施例中,电压生成电路可以包括多个补偿模块220及多个供电节点,且每一补偿模块220与一供电节点对应连接,通过多个供电节点向不同的负载280提供第二输出电压Vout2,从而使得每一负载280都有与之对应的补偿模块220,且通过多个补偿模块220并联可以减小电压生成电路的版图面积,且电压生成电路具有更快的响应速度。
在一些实施例中,稳压模块210可以包括:第一运算放大器211,第一运算放大器211的正相输入端接收参考电压Vref,第一运算放大器211的输出端输出控制信号Vctrl;第一电阻212,第一电阻212的一端接地,另一端连接第一运算放大器211的反相输入端;第二PMOS管213,第二PMOS管213的源极与电源电压VPwr连接;第二NMOS管214,第二NMOS管214的栅极与第一运算放大器211的输出端连接,第二NMOS管214的漏极与第二PMOS管213的漏极连接;第二电阻215,第二电阻215的一端与第一运算放大器211的反相输入端连接,另一端与第二NMOS管214的源极连接。
具体的,稳压模块210的稳压原理为:当输出电压降低时,通过第一电阻212及第二电阻215的分压作用,提供给第一运算放大器211反相输入端的电压减小,然而第一运算放大器211的正相输入端连接的参考电压Vref的电压值是稳定的,因此,第一运算放大器211的输出端输出电压相应增加,第二NMOS管214的栅极电压增加,稳压模块210的输出电压相应增加,抑制了输出电压的降低,从而保持稳定的输出。
本公开实施例中,第二PMOS管213的源极与电源电压VPwr连接,栅极可以接地,因此,第二PMOS管213始终导通,从通过第二PMOS管213的漏极向第二NMOS管的漏极提供电源电压VPwr,第二NMOS管214的栅极与第一运算放大器211的输出端连接,当向第一运算放大器211提供参考电压Vref时,第二NMOS管214导通,整个稳压模块210开始工作。
可以理解的是,稳压模块210的输出电压可以是第三输出电压Vout3,第三输出电压Vout3的电压值可以是Vout3=Vref*(R1+R2)/R1,其中Vref表示参考电压Vref的电压值,R1表示第一电阻212的阻值,R2表示第二电阻215的阻值,*表示数学中的相乘运算,/表示数学中的除以运算。
稳压模块210提供的控制信号Vctrl与第二NMOS管214的栅极相连,因此,控制信号Vctrl的电压值Vctrl=Vout3+Vth,其中Vout3表示稳压模块210可以提供的第三输出电压的电压值,Vth表示第二NMOS管214的阈值电压。
在一些实施例中,第一NMOS管224沟道的宽长比与第二NMOS管214沟道的宽长比相等,可以理解的是,第一NMOS管224沟道的宽长比与第二NMOS管214沟道的宽长比相等也就是说第一NMOS管224的阈值电压与第二NMOS管214的阈值电压相等,也就是说,当第一NMOS管224的栅极接收稳压模块210提供的控制信号Vctrl时,通过第一NMOS管224的源极输出的电压值为Vctrl减去第一NMOS管224的阈值电压,也就是等于第三输出电压Vout3的电压值,也就说第二输出电压Vout2的电压值与第三输出电压Vout3的电压值相等,然而第三输出电压Vout3的电压值与第一输出电压Vout1的电压值相等,也就是说通过控制第一NMOS管224沟道的宽长比与第二NMOS管214沟道的宽长比相等可以控制第二输出电压Vout2的电压值与第一输出电压Vout1的电压值相等,从而可以提高电压生成电路的精确性,使得电压生成电路提供给供电节点的电压值稳定在第一输出电压Vout1。
需要说明的是,上述第一NMOS管224沟道的宽长比与第二NMOS管214沟道的宽长比相等,指的是理想相等,实际上来说第一NMOS管224沟道的宽长比与第二NMOS管214沟道的宽长比可能存在一定的偏差,然而该偏压需要在预设偏差范围内,也就是说补偿模块220的实际输出电压与理想的第二输出电压Vout2之间的电压差在预设范围内;换句话说,补偿模块220的实际输出电压可以略大于或者略小于理想的第二输出电压Vout2,当补偿模块220的实际输出电压高于理想的第二输出电压Vout2较多时,补偿模块220可能产生较大的噪声,当补偿模块220的实际输出电压低于理想的第二输出电压Vout2较多时,稳定供电节点的电压恢复至第一输出电压Vout1的能力较差,改善效果不佳。
在一些实施例中,电压生成电路还包括:第一电压生成模块230,接收参考电压Vref并生成用于驱动第一运算放大器211工作的驱动电压Vhv。驱动电压Vhv的电压值大于控制信号Vctrl对应的电压值与第一运算放大器211内部串接于驱动电压所在的电源端和第一运算放大器211输出端之间的NMOS管的阈值电压之和。通过向第一运算放大器211提供上述驱动电压以作为电源电压,可以保证第一运算放大器211能够有效所需的控制信号Vctrl。可以理解的是,当第一运算放大器的输出端与电源端之间串接有多个MOS管时,驱动电压Vhv的电压应当大于控制信号Vctrl对应的电压值和该多个MOS管对应的阈值电压的总和,即,使得第一运算放大器211的输出电压的最大值大于控制信号Vctrl对应的电压值。
在一些实施例中,电压生成电路还可以包括:标志信号生成模块240,被配置为,基于使能信号En生成标志信号Reg,使能信号En用于控制负载280工作。本公开实施例中,标志信号生成模块240可以将使能信号En转换为对应的标志信号Reg,例如,向标志信号生成模块240提供第一使能信号En1、第二使能信号En2及第三使能信号En3,通过标志信号生成模块240可以生成对应的第一标志信号Reg1、第二标志信号Reg2及第三标志信号Reg3,且不同的使能信号En可以提供给不同的负载,使能信号En对应的标志信号Reg可以提供给与对应负载280连接的补偿模块220,从而当第一使能信号En1对应负载280导通时,接收第一标志信号Reg1的补偿模块220开始工作,以向负载280提供第二输出电压Vout2,从而可以补偿与负载280对应的供电节点的电压。
在一些实施例中,参考图4,电压输出模块200可以包括:第二运算放大器201,第二运算放大器201的反相输入端接收参考电压Vref;第三电阻202,第三电阻202的一端接地,另一端连接第二运算放大器201的正相输入端;第三PMOS管203,第三PMOS管203的栅极与第二运算放大器201的输出端连接,源极连接工作电源,第三PMOS管203的漏极输出第一输出电压Vout1;第四电阻204,第四电阻204的一端连接第二运算放大器201的正相输入端,另一端与第三PMOS管203的漏极连接。
可以理解的是,电压输出模块200的工作原理为:当电压输出模块200的输出电压降低时,通过第三电阻202及第四电阻204的分压作用,提供给第二运算放大器201正相输入端的电压减小,然而第二运算放大器201的反相输入端接入的参考电压Vref的电压值是稳定的,因此,第二运算放大器201的输出端的电压相应减小,第三PMOS管203的栅极电压减小,电压输出模块200的输出电压相应增加,抑制了输出电压的降低,从而保持稳定的输出。
在一些实施例中,第三PMOS管203源极连接的工作电源的电压值与第二运算放大器201的驱动电压的电压值相等,换句话说,第三PMOS管203源极与第二运算放大器201可以与同一工作电源连接,降低设置不同电源造成的复杂度。
在一些实施例中,第一运算放大器211的规格还可以与第二运算放大器201的规格相同,从而可以减少第三输出电压Vout3和第一输出电压Vout1之间的差异,从而可以减少基于控制信号Vctrl生成的第二输出电压Vout2与第一输出电压Vout1之间的差异,从而使得供电节点的电压恢复至第一输出电压Vout1。
在一些实施例中,电压生成电路还可以包括:第二电压生成模块250,第二电压生成模块250用于提供参考电压Vref,通过第二电压生成模块250可以向电压输出模块200、稳压模块210及第一电压生成模块230提供参考电压Vref。
在一些实施例中,第二电压生成模块250可以包括:第一电压生成单元251及第二电压生成单元252,通过第一电压生成单元251可以生成带隙基准电压Vbgr,第二电压生成单元252可以接收带隙基准电压Vbgr生成参考电压Vref,在存储器中,带隙基准电压Vbgr为稳定的电压信号,电压值的大小不受温度的影响,因此,通过第一电压生成单元251提供的带隙基准电压Vbgr,不受温度的影响,从而生成稳定的参考电压Vref。
在一些实施例中,电压生成电路还可以包括:电容260,电容一端与电压输出模块200的输出端连接,另一端接地。通过设置电容260可以起到滤波的作用,从而可以减少电压生成电路提供的电压的可靠性。
在一些实施例中,电压生成电路还可以包括:电阻270,电阻270的一端与电压输出模块200的输出端连接,另一端与供电节点连接,通过设置电阻270可以提高电压生成电路的安全性,降低电源网络中不同电压节点之间的影响。
参考图3及图6,其中图6为电压生成电路的信号波动图,具体的,始终提供依据具有高电平的电源电压VPwr以使稳压模块210及标志信号生成模块240开始工作,并向负载280及标志信号生成模块240提供使能信号En,当使能信号En为高电平,负载280导通,使得与负载280连接的供电节点的电压产生波动,且当使能信号En为高电平,同步标志信号生成模块240向补偿模块220提供标志信号Reg,以使补偿模块220工作,并向供电节点提供第二输出电压Vout2,补偿供电节点的电压,可以参考供电节点的电压波动图,当使能信号为低电平时,供电节点接收来自电压输出模块200的第一输出电压Vout1,电压上升,使能信号En变为高电平,负载280导通,导致供电节点的电压被消耗,开始下降,通过补偿模块220工作对供电节点进行补偿,减缓供电节点的电压下降,当使能信号En重新变为低电平时,负载关闭,标志信号Reg变低,补偿模块220关闭,供电节点接收自电压输出模块200的第一输出电压Vout1,电压上升。
本公开实施例相较于图1对应的现有技术而言,具有更小的版图面积、更小的电源电压VPwr到第一输出电压Vout1的电源容限幅度、且消耗更少的电源功耗、更快的响应速度及更高的精确度。
本公开实施例通过电压输出模块200向供电节点提供第一输出电压Vout1,当负载工作导致供电节点电压下降,通过稳压模块210工作并接收参考电压Vref向补偿模块220提供控制信号Vctrl,通过补偿模块220接收电源电压VPwr、标志信号Reg和控制信号Vctrl,并响应于标志信号Reg导通,且根据控制信号Vctrl的电压值生成并向供电节点输出第二输出电压Vout2,从而补偿供电节点上被负载消耗的第一输出电压Vout1,使得电压生成电路向负载提供的电压稳定在第一输出电压Vout1,从而可以提高电压生成电路的精确性。
值得一提的是,本实施例中所涉及到的各单元均为逻辑单元,在实际应用中,一个逻辑单元可以是一个物理单元,也可以是一个物理单元的一部分,还可以以多个物理单元的组合实现。此外,为了突出本申请的创新部分,本实施例中并没有将与解决本申请所提出的技术问题关系不太密切的单元引入,但这并不表明本实施例中不存在其它的单元。
需要说明的是,上述实施例所提供的电源提供电路中所揭露的特征,在不冲突的情况下可以任意组合,可以得到新的电源提供电路实施例。
本公开另一实施例还提供一种存储器,可以包括上述电压生成电路,以下将结合附图对本公开实施例提供的存储器进行说明,需要说明的是,与前述实施例相同或者相应的部分可以参考前述实施例的响应说明,以下将不做赘述。
参考图2至图6,本公开实施例提供的存储器包括:如上述的电压生成电路;负载280,负载280与供电节点连接,负载280响应于使能信号En工作。
本公开实施例通过电压输出模块200向供电节点提供第一输出电压Vout1,当负载280工作导致供电节点电压下降,通过稳压模块210工作并接收参考电压Vref向补偿模块220提供控制信号Vctrl,通过补偿模块220接收电源电压VPwr、标志信号Reg和控制信号Vctrl,并响应于标志信号Reg导通,且根据控制信号Vctrl的电压值生成并向供电节点输出第二输出电压Vout2,从而补偿供电节点上被负载280消耗的第一输出电压Vout1,使得电压生成电路向负载280提供的电压稳定在第一输出电压Vout1,从而可以提高电压生成电路的精确性。
在一些实施例中,负载280的数量为多个,且不同的负载280响应于不同的使能信号En工作;电压生成电路具有多个供电节点,且每一供电节点与一负载280连接;电压生成电路包括多个补偿模块220,且每一补偿模块220响应于相应的标志信号Reg向相应的供电节点提供第二输出电压Vout2。以负载280的数量为3个为例,3个负载280可以分为第一负载、第二负载及第三负载,第一负载、第二负载及第三负载连接在不同的供电节点上,且每一供电节点与不同的补偿模块220对应连接,通过不同的补偿模块220向不同的负载分别提供第二输出电压Vout2,从而可以使每一负载280都有对应的补偿模块220进行补偿。
在一些实施例中,多个负载280可以同时导通,相应的多个补偿模块220也同时导通;在另一些实施例中,多个负载280可以择一导通,相应的,与导通负载连接的补偿模块220对应导通。
总的来说,存储器的工作原理为:当负载280处于工作状态时,负载280会消耗部分电压输出模块200提供给供电节点的第一输出电压Vout1,从而会导致供电节点的电压下降,当负载280处于工作状态时,同时补偿模块220接收到标志信号Reg,并基于控制信号Vctrl生成第二输出电压Vout2,并向供电节点提供第二输出电压Vout2,从而对负载280消耗的第一输出电压Vout1进行补偿,使得供电节点的电压恢复,从而保证电压生成电路向供电节点提供电压的稳定性及精确性。
参考图6所示的信号波动图,当向负载280提供使能信号En时,也就是图6中的使能信号En为高电平时,负载280开始工作,负载280工作的一瞬间,由于负载280工作消耗供电节点的部分电压,导致供电节点的电压下降,向负载280提供使能信号En的同时,同步向标志信号生成模块240提供使能信号En,通过标志信号生成模块240生成标志信号Reg,并将标志信号Reg提供给补偿模块220,补偿模块220接收到标志信号Reg开始工作,从而使得补偿模块220输出第二输出电压Vout2,对供电节点进行补偿,从而可以供电节点的电压下降幅度减小,可以提高电压生成电路的精确性,当负载280停止工作,也就是使能信号En从高电平变为低电平,供电节点的电压不再被消耗,补偿模块220不再接收到标志信号Reg,补偿模块停止工作,供电节点的电压接收电压输出模块200提供的第一输出电压Vout1电压上升。
在一些实施例中,图6所示的信号波动图可以是某一负载280在一定时间内接收到的使能信号En及与该负载280对应连接的补偿模块220接收到标志信号Reg,也就是说,该负载280在一定时间内间隔一定的时间开启一次;在另一些实施例中,图6所示的信号波动图还可以是存储器整体的信号波动图,也就是说,存储器内的负载280择一导通,存储器内的负载280依次接收到使能信号En,并响应于使能信号En导通,且存储器内的负载280在其中一者导通时,其余的负载280均处于关闭状态。
需要说明的是,存储器可以是基于半导体装置或组件的存储单元或装置。例如,存储器装置可以是易失性存储器,例如动态随机存取存储器DRAM、同步动态随机存取存储器SDRAM、双倍数据速率同步动态随机存取存储器DDR SDRAM、低功率双倍数据速率同步动态随机存取存储器LPDDR SDRAM、图形双倍数据速率同步动态随机存取存储器GDDR SDRAM、双倍数据速率类型双同步动态随机存取存储器DDR2 SDRAM、双倍数据速率类型三同步动态随机存取存储器DDR3 SDRAM、双倍数据速率第四代同步动态随机存取存储器DDR4 SDRAM、晶闸管随机存取存储器TRAM等;或者可以是非易失性存储器,例如相变随机存取存储器PRAM、磁性随机存取存储器MRAM、电阻式随机存取存储器RRAM等。
本公开实施例通过上述实施例提供的电压生成电路进行供电,以向负载280提供更稳定的第一输出电压Vout1,且第一输出电压Vout1更精确,从而可以提高存储器的响应速度及精确性。
本领域的普通技术人员可以理解,上述各实施方式是实现本公开的具体实施例,而在实际应用中,可以在形式上和细节上对其作各种改变,而不偏离本公开实施例的精神和范围。任何本领域技术人员,在不脱离本公开实施例的精神和范围内,均可作各自更动与修改,因此本公开实施例的保护范围应当以权利要求限定的范围为准。
Claims (14)
1.一种电压生成电路,其特征在于,包括:
电压输出模块,被配置为,接收参考电压,生成第一输出电压并向供电节点提供所述第一输出电压,且所述供电节点用于与负载连接以向所述负载供电;
稳压模块,被配置为,接收所述参考电压,生成并输出控制信号;
补偿模块,被配置为,接收电源电压、标志信号和所述控制信号,并响应于所述标志信号导通,以及响应于基于所述控制信号的电压值向所述供电节点提供第二输出电压,以使所述供电节点的电压恢复至所述第一输出电压,所述标志信号表征所述负载处于工作期间。
2.根据权利要求1所述的电压生成电路,其特征在于,所述补偿模块包括:
开关单元,用于接收所述标志信号,并基于所述标志信号输出所述电源电压;
调节单元,与所述开关单元连接,用于接收所述电源电压和所述控制信号,以基于所述控制信号的电压值调整所述补偿模块的输出幅值。
3.根据权利要求2所述的电压生成电路,其特征在于,所述开关单元包括:第一PMOS管,所述第一PMOS管的栅极接收所述标志信号,源极连接工作电源;
所述调节单元包括:第一NMOS管,所述第一NMOS管的栅极接收所述控制信号,所述第一NMOS管的漏极连接所述第一PMOS管的漏极,所述第一NMOS管的源极连接所述供电节点以提供所述第二输出电压。
4.根据权利要求3所述的电压生成电路,其特征在于,所述稳压模块包括:
第一运算放大器,所述第一运算放大器的正相输入端接收所述参考电压,所述第一运算放大器的输出端输出所述控制信号;
第一电阻,所述第一电阻的一端接地,另一端连接所述第一运算放大器的反相输入端;
第二PMOS管,所述第二PMOS管的源极与电源电压连接;
第二NMOS管,所述第二NMOS管的栅极与所述第一运算放大器的输出端连接,所述第二NMOS管的漏极与所述第二PMOS管的漏极连接;
第二电阻,所述第二电阻的一端与所述第一运算放大器的反相输入端连接,另一端与所述第二NMOS管的源极连接。
5.根据权利要求4所述的电压生成电路,其特征在于,所述第一NMOS管沟道的宽长比与所述第二NMOS管沟道的宽长比相等。
6.根据权利要求4所述的电压生成电路,其特征在于,所述电压生成电路还包括:第一电压生成模块,接收所述参考电压并生成用于驱动所述第一运算放大器工作的驱动电压。
7.根据权利要求6所述的电压生成电路,其特征在于,所述驱动电压的电压值大于所述控制信号对应的电压值与所述第二NMOS管的开启电压的电压值之和。
8.根据权利要求1所述的电压生成电路,其特征在于,还包括:标志信号生成模块,被配置为,基于使能信号生成所述标志信号,所述使能信号用于控制所述负载工作。
9.根据权利要求1所述的电压生成电路,其特征在于,所述电压输出模块包括:
第二运算放大器,所述第二运算放大器的反相输入端接收所述参考电压;
第三电阻,所述第三电阻的一端接地,另一端连接所述第二运算放大器的正相输入端;第三PMOS管,所述第三PMOS管的栅极与所述第二运算放大器的输出端连接,源极连接工作电源,所述第三PMOS管的漏极输出所述第一输出电压;
第四电阻,所述第四电阻的一端连接所述第二运算放大器的正相输入端,另一端与所述第三PMOS管的漏极连接。
10.根据权利要求9所述的电压生成电路,其特征在于,所述第三PMOS管源极连接的工作电源的电压值与所述第二运算放大器的驱动电压的电压值相等。
11.根据权利要求1所述的电压生成电路,其特征在于,还包括:第二电压生成模块,所述第二电压生成模块用于提供所述参考电压。
12.根据权利要求1所述的电压生成电路,其特征在于,还包括:电容,所述电容一端与所述电压输出模块的输出端连接,另一端接地。
13.一种存储器,其特征在于,
如权利要求1-12任一项所述的电压生成电路;
负载,所述负载与所述供电节点连接,所述负载响应于使能信号工作。
14.根据权利要求13所述的存储器,其特征在于,所述负载的数量为多个,且不同的所述负载响应于不同的所述使能信号工作;
所述电压生成电路具有多个所述供电节点,且每一所述供电节点与一所述负载连接;
所述电压生成电路包括多个所述补偿模块,且每一所述补偿模块响应于相应的所述标志信号向相应的所述供电节点提供所述第二输出电压。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211037861.8A CN117672294A (zh) | 2022-08-26 | 2022-08-26 | 电压生成电路及存储器 |
PCT/CN2022/132407 WO2024040758A1 (zh) | 2022-08-26 | 2022-11-17 | 电压生成电路及存储器 |
US18/364,481 US20240071463A1 (en) | 2022-08-26 | 2023-08-03 | Voltage generating circuit and memory |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211037861.8A CN117672294A (zh) | 2022-08-26 | 2022-08-26 | 电压生成电路及存储器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117672294A true CN117672294A (zh) | 2024-03-08 |
Family
ID=90012253
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211037861.8A Pending CN117672294A (zh) | 2022-08-26 | 2022-08-26 | 电压生成电路及存储器 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN117672294A (zh) |
WO (1) | WO2024040758A1 (zh) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109270978B (zh) * | 2017-07-18 | 2020-12-22 | 华润微电子(重庆)有限公司 | 低压差线性稳压电路、电压调整率补偿单元及方法 |
CN112327992A (zh) * | 2020-11-20 | 2021-02-05 | 唯捷创芯(天津)电子技术股份有限公司 | 一种输出可调的电压偏置电路、芯片及通信终端 |
-
2022
- 2022-08-26 CN CN202211037861.8A patent/CN117672294A/zh active Pending
- 2022-11-17 WO PCT/CN2022/132407 patent/WO2024040758A1/zh unknown
Also Published As
Publication number | Publication date |
---|---|
WO2024040758A1 (zh) | 2024-02-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4901867B2 (ja) | 高速メモリ用降圧コンバータ | |
US5430682A (en) | Semiconductor integrated circuit device having internal step-down power voltage generator with auxiliary current path for keeping step-down power voltage constant | |
WO2007127922A1 (en) | Sram leakage reduction circuit | |
US6753675B2 (en) | Method and circuit for limiting a pumped voltage | |
US20070280008A1 (en) | Internal voltage generator for use in semiconductor memory device | |
US11797038B2 (en) | Voltage regulator and semiconductor memory device having the same | |
KR20120098169A (ko) | 반도체 장치의 내부전압 생성회로 | |
US7859135B2 (en) | Internal power supply circuit having a cascode current mirror circuit | |
US20100246283A1 (en) | Reference potential generating circuit of semiconductor memory | |
KR100812299B1 (ko) | 전압 강하 회로 | |
EP4174859B1 (en) | Voltage regulator circuit and corresponding memory device | |
US20090175095A1 (en) | Voltage sensing circuit and method for operating the same | |
US11841722B2 (en) | Controlling circuit for low-power low dropout regulator and controlling method thereof | |
CN117672294A (zh) | 电压生成电路及存储器 | |
US8929168B2 (en) | Sense amplifier voltage regulator | |
US20240071463A1 (en) | Voltage generating circuit and memory | |
US9335777B2 (en) | Voltage generation circuits and semiconductor devices including the same | |
KR20080098572A (ko) | 반도체 메모리 장치의 내부 전원 전압 발생 회로 | |
KR100893578B1 (ko) | 내부전압 생성장치 | |
CN110912383A (zh) | 基于多个输入电压来输出电压的电子电路 | |
US11961569B2 (en) | Clock-generating circuit | |
KR100922885B1 (ko) | 내부전압 발생회로 | |
JPH1027027A (ja) | 内部降圧回路 | |
US9874892B2 (en) | Internal voltage generation device | |
KR20090072335A (ko) | 기준전압 발생회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |