CN117642803A - 时序控制器及其侦测补偿方法、显示面板 - Google Patents

时序控制器及其侦测补偿方法、显示面板 Download PDF

Info

Publication number
CN117642803A
CN117642803A CN202280002070.3A CN202280002070A CN117642803A CN 117642803 A CN117642803 A CN 117642803A CN 202280002070 A CN202280002070 A CN 202280002070A CN 117642803 A CN117642803 A CN 117642803A
Authority
CN
China
Prior art keywords
video signal
display
module
data
detection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202280002070.3A
Other languages
English (en)
Inventor
孟松
吴月
毛健
许静波
刘苗
许程
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Zhuoyin Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Zhuoyin Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Zhuoyin Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN117642803A publication Critical patent/CN117642803A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种时序控制器及其侦测补偿方法、显示面板,时序控制器包括检测模块(501)、内建图像生成模块(502)、多路数据选择模块(503)和处理输出模块(504),其中:检测模块(501)被配置为检测是否接收到侦测补偿指令;当接收到侦测补偿指令时,通知内建图像生成模块(502)和多路数据选择模块(503);内建图像生成模块(502)被配置为接收到通知,生成第一视频信号;多路数据选择模块(503)被配置为接收到通知,从显示模式切换至内建图像模式,选择内建图像生成模块(502)生成的第一视频信号作为视频源,将第一视频信号输出至处理输出模块(504);处理输出模块(504)被配置为对第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得显示面板基于第一视频信号进行侦测补偿。

Description

时序控制器及其侦测补偿方法、显示面板 技术领域
本公开实施例涉及但不限于显示技术领域,尤其涉及一种时序控制器及其侦测补偿方法、显示面板。
背景技术
有机发光二极管(Organic Light Emitting Diode,简称OLED)为主动发光显示器件,具有发光、超薄、广视角、高亮度、高对比度、较低耗电、极高反应速度等优点。依据驱动方式的不同,OLED可分为无源矩阵驱动(Passive Matrix,简称PM)型和有源矩阵驱动(Active Matrix,简称AM)型两种,其中AMOLED是电流驱动器件,采用独立的薄膜晶体管(Thin Film Transistor,简称TFT)控制每个子像素,每个子像素皆可以连续且独立的驱动发光。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本公开实施例提供了一种时序控制器,包括检测模块、内建图像生成模块、多路数据选择模块和处理输出模块,其中:
所述检测模块,被配置为检测是否接收到侦测补偿指令;当接收到所述侦测补偿指令时,通知所述内建图像生成模块和多路数据选择模块;
所述内建图像生成模块,被配置为接收到所述检测模块的通知,生成第一视频信号;
所述多路数据选择模块,被配置为接收到所述检测模块的通知,从显示模式切换至内建图像模式,选择所述内建图像生成模块生成的第一视频信号作为视频源,将所述第一视频信号输出至所述处理输出模块;
所述处理输出模块,被配置为对所述第一视频信号进行处理,将处理后 的第一视频信号输出至显示面板,以使得所述显示面板基于所述第一视频信号进行侦测补偿。
本公开实施例还提供了一种显示面板,包括:如本公开任一实施例所述的时序控制器。
本公开实施例还提供了一种侦测补偿方法,包括:
在显示模式下,时序控制器检测是否接收到侦测补偿指令;
当接收到所述侦测补偿指令时,所述时序控制器从所述显示模式切换至内建图像模式,生成第一视频信号;
所述时序控制器对所述第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得所述显示面板基于所述第一视频信号进行侦测补偿。
本公开实施例还提供了一种时序控制器,包括存储器;和连接至所述存储器的处理器,所述存储器用于存储指令,所述处理器被配置为基于存储在所述存储器中的指令,执行如本公开任一实施例所述的侦测补偿方法的步骤。
本公开实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如本公开任一实施例所述的侦测补偿方法。
本公开实施例还提供了一种时序控制器,包括:检测电路、内建图像生成电路、多路数据选择电路和处理输出电路,其中;
所述检测电路,被配置为检测是否接收到侦测补偿指令;当接收到所述侦测补偿指令时,通知所述内建图像生成电路和多路数据选择电路;
所述内建图像生成电路,被配置为接收到所述检测电路的通知,生成第一视频信号;
所述多路数据选择电路,被配置为接收到所述检测电路的通知,从显示模式切换至内建图像模式,选择所述内建图像生成模块生成的第一视频信号作为视频源,将所述第一视频信号输出至所述处理输出电路;
所述处理输出电路,被配置为对所述第一视频信号进行处理,将处理后 的第一视频信号输出至显示面板,以使得所述显示面板基于所述第一视频信号进行侦测补偿。
在阅读理解了附图和详细描述后,可以明白其他方面。
附图说明
附图用来提供对本公开技术方案的理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。
图1为一种显示装置的结构示意图;
图2为一种显示面板的平面结构示意图;
图3为一种显示面板的剖面结构示意图;
图4为一种像素驱动电路的等效电路示意图;
图5为本公开示例性实施例一种时序控制器的结构示意图;
图6为本公开示例性实施例一种显示面板的结构示意图;
图7为本公开示例性实施例一种像素驱动电路和侦测补偿电路的连接关系示意图;
图8为本公开示例性实施例另一种显示面板的结构示意图;
图9A至图9C为本公开示例性实施例三种时序控制器的侦测补偿流程图;
图10为本公开示例性实施例一种侦测补偿方法的流程示意图;
图11为本公开示例性实施例另一种时序控制器的结构示意图。
具体实施方式
为使本公开的目的、技术方案和优点更加清楚明白,下文中将结合附图对本公开的实施例进行详细说明。实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可 以在不脱离本公开的宗旨及其范围的条件下被变换为各种各样的形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。
本公开中的附图比例可以作为实际工艺中的参考,但不限于此。例如:沟道的宽长比、各个膜层的厚度和间距、各个信号线的宽度和间距,可以根据实际需要进行调整。显示面板中像素的个数和每个像素中子像素的个数也不是限定为图中所示的数量,本公开中所描述的附图仅是结构示意图,本公开的一个方式不局限于附图所示的形状或数值等。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述各构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或电连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本公开中的具体含义。
在本说明书中,晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏电极)与源电极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。注意,在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,第一极可以为漏电极、第二极可以为源电极,或者第一 极可以为源电极、第二极可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换,“源端”和“漏端”可以互相调换。
在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的授受,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它具有各种功能的元件等。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,也包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,也包括85°以上且95°以下的角度的状态。
在本说明书中,“膜”和“层”可以相互调换。例如,有时可以将“导电层”换成为“导电膜”。与此同样,有时可以将“绝缘膜”换成为“绝缘层”。
本说明书中三角形、矩形、梯形、五边形或六边形等并非严格意义上的,可以是近似三角形、矩形、梯形、五边形或六边形等,可以存在公差导致的一些小变形,可以存在导角、弧边以及变形等。
本公开中的“约”,是指不严格限定界限,允许工艺和测量误差范围内的数值。
图1为一种显示装置的结构示意图。如图1所示,显示装置可以包括时序控制器、数据信号驱动器、扫描信号驱动器和像素阵列,时序控制器分别与数据信号驱动器和扫描信号驱动器连接,数据信号驱动器分别与多个数据信号线(D1到Dn)连接,扫描信号驱动器分别与多个扫描信号线(S1到Sm)连接。像素阵列可以包括多个子像素Pxij,i和j可以是自然数,至少一个子像素Pxij可以包括电路单元和与电路单元连接的发光器件,电路单元可以包括至少一个扫描信号线、至少一个数据信号线和像素驱动电路。在示例性实施方式中,时序控制器可以将适合于数据信号驱动器的规格的灰度值和 控制信号提供到数据信号驱动器,可以将适合于扫描信号驱动器的规格的时钟信号、扫描起始信号等提供到扫描信号驱动器。数据信号驱动器可以利用从时序控制器接收的灰度值和控制信号来产生将提供到数据信号线D1、D2、D3、……和Dn的数据电压。例如,数据信号驱动器可以利用时钟信号对灰度值进行采样,并且以像素行为单位将与灰度值对应的数据电压施加到数据信号线D1至Dn,n可以是自然数。扫描信号驱动器可以通过从时序控制器接收时钟信号、扫描起始信号等来产生将提供到扫描信号线S1、S2、S3、……和Sm的扫描信号。例如,扫描信号驱动器可以将具有导通电平脉冲的扫描信号顺序地提供到扫描信号线S1至Sm。例如,扫描信号驱动器可以被构造为移位寄存器的形式,并且可以以在时钟信号的控制下顺序地将以导通电平脉冲形式提供的扫描起始信号传输到下一级电路的方式产生扫描信号,m可以是自然数。
图2为一种显示面板的平面结构示意图。如图2所示,显示面板可以包括以矩阵方式排布的多个像素单元P,多个像素单元P的至少一个包括出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2、出射第三颜色光线的第三子像素P3和出射第四颜色光线的第四子像素P4,四个子像素可以均包括电路单元和发光器件,电路单元可以包括扫描信号线、数据信号线和像素驱动电路,像素驱动电路分别与扫描信号线和数据信号线电连接,像素驱动电路被配置为在扫描信号线的控制下,接收数据信号线传输的数据电压,向发光器件输出相应的电流。每个子像素中的发光器件分别与所在子像素的像素驱动电路连接,发光器件被配置为响应所在子像素的像素驱动电路输出的电流发出相应亮度的光。
在示例性实施方式中,第一子像素P1可以是出射红色光线的红色子像素(R),第二子像素P2可以是出射绿色光线的绿色子像素(G),第三子像素P3可以是出射白色光线的白色子像素(W),第四子像素P4可以是出射蓝色光线的蓝色子像素(B)。
在示例性实施方式中,子像素的形状可以是矩形状、菱形、五边形或六边形。在一种示例性实施方式中,四个子像素可以采用水平并列方式排列,形成RWBG像素排布。在另一种示例性实施方式中,四个子像素可以采用正 方形(Square)、钻石形(Diamond)或竖直并列等方式排列,本公开在此不做限定。
在示例性实施方式中,水平方向依次设置的多个子像素称为像素行,竖直方向依次设置的多个子像素称为像素列,多个像素行和多个像素列构成阵列排布的像素阵列。
图3为一种显示面板的剖面结构示意图,示意了显示面板四个子像素的结构。如图3所示,在垂直于显示面板的平面上,显示面板中每个子像素可以包括设置在基底10上的驱动电路层102、设置在驱动电路层102远离基底一侧的发光结构层103以及设置在发光结构层103远离基底一侧的封装层104。
在示例性实施方式中,基底10可以是柔性基底,或者可以是刚性基底。每个子像素的驱动电路层102可以包括由多个晶体管和存储电容构成的像素驱动电路。每个子像素的发光结构层103可以包括由多个膜层构成的发光器件,多个膜层可以包括阳极、像素定义层、有机发光层和阴极,阳极与像素驱动电路连接,有机发光层与阳极连接,阴极与有机发光层连接,有机发光层在阳极和阴极驱动下出射相应颜色的光线。封装层104可以包括叠设的第一封装层、第二封装层和第三封装层,第一封装层和第三封装层可以采用无机材料,第二封装层可以采用有机材料,第二封装层设置在第一封装层和第三封装层之间,可以保证外界水汽无法进入发光结构层103。
在示例性实施方式中,有机发光层可以包括叠设的空穴注入层(HIL)、空穴传输层(HTL)、电子阻挡层(EBL)、发光层(EML)、空穴阻挡层(HBL)、电子传输层(ETL)和电子注入层(EIL)。在示例性实施方式中,所有子像素的空穴注入层、空穴传输层、电子阻挡层、空穴阻挡层、电子传输层和电子注入层可以是连接在一起的共通层,所有子像素的发光层可以是连接在一起的共通层,或者可以是相互隔离的,相邻子像素的发光层可以有少量的交叠。在一些可能的实现方式中,显示面板可以包括其它膜层,本公开在此不做限定。
在示例性实施方式中,像素驱动电路可以是3T1C、4T1C、5T1C、5T2C、 6T1C、7T1C或8T1C结构。图4为一种像素驱动电路的等效电路示意图。如图4所示,像素驱动电路为3T1C结构,可以包括3个晶体管(第一晶体管T1、第二晶体管T2和第三晶体管T3)、1个存储电容C和6个信号线(数据信号线D、第一扫描信号线G1、第二扫描信号线G2、补偿信号线S、第一电源线VDD和第二电源线VSS)。
在示例性实施方式中,第一晶体管T1为开关晶体管,第二晶体管T2为驱动晶体管,第三晶体管T3为补偿晶体管。存储电容C的第一极与第二晶体管T2的控制极耦接,存储电容C的第二极与第二晶体管T2的第二极耦接,存储电容C用于存储第二晶体管T2的控制极的电位。第一晶体管T1的控制极耦接于第一扫描信号线G1,第一晶体管T1的第一极耦接于数据信号线D,第一晶体管T1的第二极耦接于第二晶体管T2的控制极,第一晶体管T1用于在第一扫描信号线G1控制下,接收数据信号线D传输的数据信号,使第二晶体管T2的控制极接收所述数据信号。第二晶体管T2的控制极耦接于第一晶体管T1的第二极,第二晶体管T2的第一极耦接于第一电源线VDD,第二晶体管T2的第二极耦接于发光器件的第一极(阳极),第二晶体管T2用于在其控制极所接收的数据信号控制下,在第二极产生相应的电流。第三晶体管T3的控制极耦接于第二扫描信号线G2,第三晶体管T3的第一极耦接于补偿信号线S,第三晶体管T3的第二极耦接于第二晶体管T2的第二极,第三晶体管T3用于响应补偿时序提取第二晶体管T2的阈值电压Vth以及迁移率K,以对阈值电压Vth进行补偿。发光器件的第二极(阴极)与第二电源线VSS连接。
在示例性实施方式中,发光器件可以是OLED,包括叠设的第一极(阳极)、有机发光层和第二极(阴极),OLED的第一极耦接于第二晶体管T2的第二极,OLED的第二极耦接于第二电源线VSS,OLED用于响应第二晶体管T2的第二极的电流而发出相应亮度的光。
在示例性实施方式中,第一电源线VDD的信号为持续提供高电平信号,第二电源线VSS的信号为低电平信号。第一晶体管T1到第三晶体管T3可以是P型晶体管,或者可以是N型晶体管。像素驱动电路中采用相同类型的晶体管可以简化工艺流程,减少显示面板的工艺难度,提高产品的良率。
在示例性实施方式中,第一晶体管T1到第三晶体管T3可以采用低温多晶硅薄膜晶体管,或者可以采用氧化物薄膜晶体管,或者可以采用低温多晶硅薄膜晶体管和氧化物薄膜晶体管。低温多晶硅薄膜晶体管的有源层采用低温多晶硅(Low Temperature Poly-Silicon,简称LTPS),氧化物薄膜晶体管的有源层采用氧化物(Oxide)。低温多晶硅薄膜晶体管具有迁移率高、充电快等优点,氧化物薄膜晶体管具有漏电流低等优点。在示例性实施方式中,可以将低温多晶硅薄膜晶体管和氧化物薄膜晶体管集成在一个显示面板上,形成低温多晶氧化物(Low Temperature Polycrystalline Oxide,简称LTPO)显示面板,可以利用两者的优势,可以实现高分辨率(Pixel Per Inch,简称PPI),低频驱动,可以降低功耗,可以提高显示品质。在示例性实施方式中,发光器件可以是有机电致发光二极管(OLED),包括叠设的第一极(阳极)、有机发光层和第二极(阴极)。
在OLED显示面板使用过程中,OLED器件的驱动晶体管由于受到电流的应力(Stress)、温度、光照等影响,会出现特性漂移。这种变化体现在显示屏上,就会形成显示的残像。因此,需要用到TFT补偿技术来消除这些残像。TFT需要补偿的特性参数包括两个:阈值电压Vth和迁移率K,其中,迁移率K的检测需要的时间较短,大约几百微秒,因此,迁移率K的检测,既可以在关机状态下进行,也可以在实时显示的帧空白(Blanking)时间进行;而阈值电压Vth的检测则需要较长的充电时间,超过30毫秒,因此,阈值电压Vth的检测通常是在黑画面的关机状态下进行。
显示设备在进行侦测补偿时,需要用到视频信号的帧同步(VS)、行同步(HS)、数据使能(DE)三个标志信号来逐行进行充电检测。在进行关机检测时,如果从电视机主板(SOC板)送过来的视频信号存在不稳定的现象,则解出的标志信号也会出现波动、信号丢失、周期变化等。这些不稳定现象会造成侦测补偿过程中源极(Source)控制信号和栅极(Gate)控制信号产生错误,进而造成侦测补偿功能异常,例如,出现异常显示,或者,检测到错误的电压值进而计算出错误的补偿数据,而错误的补偿数据非但不能实现补偿的效果,甚至会使显示效果变得更差。
如图5所示,本公开实施例提供了一种时序控制器(TCON),包括检 测模块501、内建图像生成模块502、多路数据选择模块503和处理输出模块504,其中:
检测模块501,被配置为检测是否接收到侦测补偿指令;当接收到侦测补偿指令时,通知内建图像生成模块502和多路数据选择模块503;
内建图像生成模块502,被配置为接收到检测模块501的通知,生成第一视频信号;
多路数据选择模块503,被配置为接收到检测模块501的通知,从显示模式切换至内建图像模式,选择内建图像生成模块502生成的第一视频信号作为视频源,将第一视频信号输出至处理输出模块504;
处理输出模块504,被配置为对第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得显示面板基于第一视频信号进行侦测补偿。
本公开实施例的时序控制器,通过设置内建图像生成模块502和多路数据选择模块503,当要进行侦测补偿时,通过多路数据选择模块503将视频源切换到内建图像生成模块502生成的第一视频信号,由于内建图像生成模块502产生的第一视频信号信号稳定,可以充分确保侦测补偿正常进行。
本公开实施例对于显示面板如何基于第一视频信号进行侦测补偿不作限制,用户可以设置不同的像素驱动电路和侦测补偿电路的结构,并根据设计的像素驱动电路和侦测补偿电路的结构,设计相应的侦测补偿时序,时序控制器根据侦测补偿时序驱动像素驱动电路和侦测补偿电路工作,以获得相应的侦测电压值,然后根据获得的侦测电压值计算待驱动元件的补偿增益值。
在一些示例性实施方式中,如图5所示,处理输出模块504包括图像处理与补偿模块5041、源极驱动控制模块5042和栅极驱动控制模块5043,显示面板包括数据信号驱动器和扫描信号驱动器,其中:
图像处理与补偿模块5041,被配置为对第一视频信号或第二视频信号进行图像处理与均一性补偿,将经过图像处理与均一性补偿后的第一视频信号或第二视频信号输出至源极驱动控制模块5042和栅极驱动控制模块5043;
源极驱动控制模块5042,被配置为根据第一视频信号或第二视频信号生成源极控制信号和数据信号,并输出至数据信号驱动器;
栅极驱动控制模块5043,被配置为根据第一视频信号或第二视频信号生成栅极控制信号,并输出至扫描信号驱动器。
在一些示例性实施方式中,侦测补偿指令可以通过集成电路(Inter-Integrated Circuit,IIC)总线发送。
IIC总线是一种串行通信总线,使用多主从架构,IIC总线是各种总线中使用信号线最少,并具有自动寻址、多主机时钟同步和仲裁等功能的总线,使用IIC总线设计计算机系统十分方便灵活,体积也小,因而在各类实际应用中得到广泛应用。在另一些示例性实施方式中,侦测补偿指令也可以通过其他总线协议发送,本公开实施例对此不作限制。
在一些示例性实施方式中,侦测补偿指令可以为开机过程中的侦测补偿指令、关机过程中的侦测补偿指令、用户指定时间的侦测补偿指令。
本公开实施例中,在显示设备开机运行阶段,检测模块501可以判断是否需要对显示设备的电学补偿参数进行开机侦测;在需要对显示设备的电学补偿参数进行开机侦测时,进行如下开机操作:对显示设备的电学补偿参数进行开机侦测,得到新的补偿参数值,并将其存储至存储器中。
在显示设备关机运行阶段,检测模块501可以判断是否需要对显示设备的电学补偿参数进行关机侦测;在需要对显示设备的电学补偿参数进行关机侦测时,进行如下关机操作:对显示设备的电学补偿参数进行关机侦测,得到新的补偿参数值,并将其存储至存储器中。
在显示设备运行过程中,检测模块501也可以根据用户指定的侦测时间对显示设备的电学补偿参数进行检测,得到新的补偿参数值,并将其存储至存储器中。
如图6所示,本公开实施例还提供了一种显示面板,包括多个像素单元P,至少一个像素单元P包括多个子像素,至少一个子像素包括像素驱动电路(图中未示出)、侦测补偿电路(图中未示出)和待驱动元件(图中未示出),该显示面板还包括:时序控制器、数据信号驱动器、扫描信号驱动 器,其中:
像素驱动电路,被配置为在有效显示时间驱动待驱动元件发光;
侦测补偿电路,被配置为在空白时间或指定时间对待驱动元件的电特性进行侦测;
时序控制器,被配置为在显示模式下,检测是否接收到侦测补偿指令;当接收到侦测补偿指令时,从显示模式切换至内建图像模式,生成第一视频信号;对第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得显示面板基于第一视频信号进行侦测补偿。
显示设备的每一帧(Frame)的时间分为有效显示时间(Active time)和空白时间(Blank time),在有效显示时间内,显示设备利用像素驱动电路进行正常的数据(Data)输出显示,在空白时间内利用侦测补偿电路进行实时侦测补偿(Real Time Sense)。本公开实施例中,侦测补偿电路除在空白时间对待驱动元件的电特性进行实时侦测补偿之外,还可以在指定时间(例如,开机时、关机时、其它指定的侦测时间)对待驱动元件的电特性进行侦测补偿。
在一些示例性实施方式中,扫描信号驱动器可以包括多个级联的GOA电路。
在一些示例性实施方式中,如图6所示,显示面板还包括存储器,存储器被配置为存储侦测补偿电路的侦测结果,存储器还可以包括一个查找表,该查找表用于存储侦测结果与补偿增益值的对应关系。
图7为本公开示例性实施例一种像素驱动电路和侦测补偿电路的连接关系示意图。图7中的像素驱动电路为3T1C结构,包括3个晶体管(第一晶体管T1、第二晶体管T2和第三晶体管T3)和1个存储电容C,然而,本公开实施例对此不作限制,像素驱动电路也可以包括其他个数的晶体管和存储电容。像素驱动电路被配置为在扫描信号线的控制下,接收数据信号线传输的数据电压,向待驱动元件输出相应的电流。
在一些示例性实施方式中,如图7所示,侦测补偿电路与补偿信号线S连接,用于获取在预设的侦测时间(即空白时间)内流经待驱动元件的电荷 量,以使得外部补偿器根据获取的电荷量计算该待驱动元件的补偿增益值。
在一些示例性实施方式中,如图7所示,侦测补偿电路包括依次连接的电流积分器、采样开关和模数转换器,其中:
电流积分器的一端与补偿信号线S连接,电流积分器的另一端与采样开关的第一通路端连接;
采样开关的第二通路端与模数转换器的第一端连接,采样开关的控制端接收采样信号;
模数转换器的第二端与时序控制器连接。
在一些示例性实施方式中,第一视频信号可以包括第一同步信号和第一数据信号DATA1,第一同步信号可以包括第一帧同步信号VS1、第一行同步信号HS1和第一数据使能信号DE1。
当显示接口传输数据时,有效数据与起始信号(帧同步信号VS/行同步信号HS)间存在一定的位置关系。这种关系通常是以一组Porch参数来表征的。示例性的,Porch参数包括水平总行数(HTotal)、水平有效行数(HActive)、水平同步(HSYNC)、水平后沿箝位(HBack Porch,HBP)、水平前沿箝位(HFront Porch,HFP)、水平消隐(HBlanking)、有效视频结束(EAV)、有效视频开始(SAV)、垂直总行数(VTotal)、垂直有效行数(VActive)、垂直前沿箝位(VFront Porch,VFP)、垂直消隐间隔(VBI)、垂直后沿箝位(VBack Porch,VBP)、垂直消隐(VBlanking)等。其中,VBP表示在一帧图像开始时,帧同步信号以后的无效的行数,VFP表示在一帧图像结束后,帧同步信号以前的无效的行数,HBP表示从行同步信号开始到一行的有效数据开始之间的时钟信号的个数,HFP表示一行的有效数据结束到下一个行同步信号开始之间的时钟信号的个数。
本公开实施例通过在时序控制器中增加了内建图像生成模块502,时序控制器可以自己产生图像信号,该图像信号包括第一帧同步信号VS1、第一行同步信号HS1、第一数据使能信号DE1和第一数据信号DATA1。由于内建图像生成模块502使用TCON上的晶振作为时钟,产生第一视频信号,所以第一视频信号非常稳定,并且标志信号的宽度、信号的前肩、后肩值,都 可以根据侦测补偿的实际需求来设置。
在一些示例性实施方式中,如图5所示,该时序控制器还可以包括数据解码模块505,其中:
数据解码模块505,被配置为接收外部输入的第二视频信号,对第二视频信号进行解码处理;
多路数据选择模块503,还被配置为在显示模式下,选择数据解码模块505解码处理后的第二视频信号作为视频源,将第二视频信号输出至处理输出模块504;
处理输出模块504,还被配置为对第二视频信号进行处理,将处理后的第二视频信号输出至显示面板,以使得显示面板基于第二视频信号进行显示。
在一些示例性实施方式中,外部输入的第二视频信号为VBO(V-by-One)信号。
V-by-One是专门面向图像传输开发出的数字接口标准。信号的输入输出水平采用低电压差动信号(LVDS)。
在一些示例性实施方式中,解码处理后的第二视频信号包括第二同步信号和第二数据信号DATA2,第二同步信号包括第二帧同步信号VS2、第二行同步信号HS2和第二数据使能信号DE2。
在一些示例性实施方式中,由于第一视频信号和第二视频信号的时钟域不同,在多路数据选择模块503中,可以设置相应的缓存,用于缓存第一视频信号或第二视频信号。
如图8所示,本公开实施例在TCON上加入了内建图像生成模块502和多路数据选择模块503,内建图像生成模块502和多路数据选择模块503均可以为硬件电路模块,也可以为软件程序模块。显示面板在正常点亮显示时,使用数据解码模块505,解码电视机主板(SOC板)传送过来的信号,再经过均一性补偿、图像处理算法等数据计算,传送给栅极控制模块和源极控制模块,产生栅极控制信号和源极控制信号,分别传递给显示面板的扫描信号驱动器和数据信号驱动器,显示面板显示视频图像。当进行侦测补偿的 时候,通过控制多路数据选择模块503,使用内建图像生成模块502生成的第一视频信号和第一同步信号(即多路数据选择模块503工作在内建图像模式),来驱动显示面板进行侦测补偿。侦测补偿完成后,再切换回SOC板送过来的信号(即多路数据选择模块503工作在显示模式),正常显示视频图像。
在一些示例性实施方式中,当接收到侦测补偿指令时,检测模块501还被配置为,通知数据解码模块505;
数据解码模块505,还被配置为接收到检测模块501的通知,输出第一显示时长的黑画面数据;
从显示模式切换至内建图像模式之前,多路数据选择模块503,还被配置为将第一显示时长的黑画面数据输出至处理输出模块504;
处理输出模块504,还被配置为对第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第一显示时长的黑画面数据。
在另外一些示例性实施方式中,该第一显示时长的黑画面数据也可以由外部的电视机主板或视频信号发生器提供,本公开实施例对此不作限制。
在一些示例性实施方式中,第一显示时长可以为两帧显示时间或一帧显示时间。示例性的,第一显示时长可以为35ms。
示例性的,如图9A所示,在正常显示过程中,时序控制器检测是否接收到侦测补偿指令,此时时序控制器工作在显示模式(SOC模式)。当接收到侦测补偿指令时,在显示模式下显示黑画面35ms(大于两帧时间),消除屏上残余电荷。然后切换到内建图像模式,再进行侦测补偿(黑画面下侦测补偿)。根据电视系统端的设计,侦测补偿后,可以进行关机也可以继续进行显示。如果系统设置是直接关机,则补偿完成后,执行关机操作。如果是继续显示,则侦测补偿完成后,切换回SOC模式,显示黑画面35ms,再显示正常的视频图像。该切换动作,没有任何肉眼可见的特征,不会被用户察觉。该实施例解决了侦测补偿过程中,由于SOC信号不稳定造成的补偿异常问题。同时
在一些示例性实施方式中,在生成第一视频信号之前,内建图像生成模块502,还被配置为生成第二显示时长的黑画面数据;
将第一视频信号输出至处理输出模块504之前,多路数据选择模块503,还被配置为将第二显示时长的黑画面数据输出至处理输出模块504;
处理输出模块504,还被配置为对第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第二显示时长的黑画面数据。
在一些示例性实施方式中,第二显示时长可以为三帧显示时间或四帧显示时间。示例性的,第二显示时长可以为100ms。
示例性的,如图9B所示,时序控制器在接收到侦测补偿指令后,直接切换到内建图像模式,然后显示100ms黑画面,再进行侦测补偿。这样不仅解决了侦测补偿过程中,由于SOC信号不稳定造成的补偿异常问题,而且由于在切换到内建图像模式后,先让数据信号驱动器接收100ms的正常显示数据,再进行侦测补偿,这样不会出现时序错乱,从而可以避免切换到内建图像模式后直接进行关机侦测补偿时,由于数据信号驱动器没有得到正常的驱动信号,偶尔会出现侦测异常的问题。
在一些示例性实施方式中,当接收到侦测补偿指令时,检测模块501还被配置为,通知数据解码模块;
数据解码模块,还被配置为接收到检测模块501的通知,输出第一显示时长的黑画面数据;
在生成第一视频信号之前,内建图像生成模块502,还被配置为生成第二显示时长的黑画面数据;
多路数据选择模块503,还被配置为从显示模式切换至内建图像模式之前,将第一显示时长的黑画面数据输出至处理输出模块504;将第一视频信号输出至处理输出模块504之前,将第二显示时长的黑画面数据输出至处理输出模块504;
处理输出模块504,还被配置为对第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视 频信号进行侦测补偿之前,显示第一显示时长的黑画面数据;对第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第二显示时长的黑画面数据。
在一些示例性实施方式中,第一显示时长可以为两帧显示时间或一帧显示时间,第二显示时长可以为三帧显示时间或四帧显示时间。示例性的,第一显示时长可以可以为35ms;第二显示时长可以为100ms。
示例性的,如图9C所示,接收到侦测补偿指令后,先在SOC模式下显示35ms的黑面面,然后切换到内建图像模式,再显示100ms的黑画面,再进行侦测补偿,这样不仅解决了侦测补偿过程中,由于SOC信号不稳定造成的补偿异常问题,而且避免了切换到内建图像模式后直接进行关机侦测补偿时,由于数据信号驱动器没有得到正常的驱动信号,偶尔会出现侦测异常的问题,同时也避免了从SOC模式显示正常图像到切换内建图像模式黑画面的过程中,可能出现轻微的闪屏的问题。
如图10所示,本公开实施例还提供了一种侦测补偿方法,应用于时序控制器,该侦测补偿方法包括:
步骤1001:在显示模式下,时序控制器检测是否接收到侦测补偿指令;
步骤1002:当接收到侦测补偿指令时,时序控制器从显示模式切换至内建图像模式,生成第一视频信号;
步骤1003:时序控制器对第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得显示面板基于第一视频信号进行侦测补偿。
在一些示例性实施方式中,在步骤1002中,在接收到侦测补偿指令之后且从显示模式切换至内建图像模式之前,所述侦测补偿方法还包括;
在显示模式下,时序控制器生成第一显示时长的黑画面数据,对第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第一显示时长的黑画面数据。
在一些示例性实施方式中,在步骤1002中,在从显示模式切换至内建图 像模式之后且生成第一视频信号之前,所述侦测补偿方法还包括;
在内建图像模式下,时序控制器生成第二显示时长的黑画面数据,对第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第二显示时长的黑画面数据。
在一些示例性实施方式中,在步骤1002中,在接收到侦测补偿指令之后且从显示模式切换至内建图像模式之前,所述侦测补偿方法还包括;
在显示模式下,时序控制器生成第一显示时长的黑画面数据,对第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第一显示时长的黑画面数据;
在从显示模式切换至内建图像模式之后且生成第一视频信号之前,所述侦测补偿方法还包括;
在内建图像模式下,时序控制器生成第二显示时长的黑画面数据,对第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第二显示时长的黑画面数据。
在一些示例性实施方式中,第一显示时长可以为两帧显示时间或一帧显示时间。示例性的,第一显示时长可以可以为35ms。
在一些示例性实施方式中,第二显示时长可以为三帧显示时间或四帧显示时间。示例性的,第二显示时长可以为100ms。
本公开实施例还提供了一种时序控制器,包括存储器;和连接至所述存储器的处理器,所述存储器用于存储指令,所述处理器被配置为基于存储在所述存储器中的指令,执行如本公开任一实施例所述的侦测补偿方法的步骤。
在一个示例中,如图11所示,时序控制器可以包括:处理器1110、存储器1120、总线系统1130和收发器1140,其中,处理器1110、存储器1120和收发器1140通过总线系统1130相连,存储器1120用于存储指令,处理器 1110用于执行存储器1120存储的指令,以控制收发器1140收发信号。具体地,收发器1140可在处理器1110的控制下接收侦测补偿指令;处理器1110在显示模式下,检测是否接收到侦测补偿指令,当接收到侦测补偿指令时,从显示模式切换至内建图像模式,生成第一视频信号,对第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得显示面板基于第一视频信号进行侦测补偿。
应理解,处理器1110可以是中央处理单元(Central Processing Unit,CPU),处理器1110还可以是其他通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现成可编程门阵列(FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
存储器1120可以包括只读存储器和随机存取存储器,并向处理器1110提供指令和数据。存储器1120的一部分还可以包括非易失性随机存取存储器。例如,存储器1120还可以存储设备类型的信息。
总线系统1130除包括数据总线之外,还可以包括电源总线、控制总线和状态信号总线等。但是为了清楚说明起见,在图10中将各种总线都标为总线系统1130。
在实现过程中,处理设备所执行的处理可以通过处理器1110中的硬件的集成逻辑电路或者软件形式的指令完成。即本公开实施例的方法步骤可以体现为硬件处理器执行完成,或者用处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等存储介质中。该存储介质位于存储器1120,处理器1110读取存储器1120中的信息,结合其硬件完成上述方法的步骤。为避免重复,这里不再详细描述。
本公开实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如本公开任一实施例所述的侦测补偿方法。
在一些可能的实施方式中,本申请提供的侦测补偿方法的各个方面还可以实现为一种程序产品的形式,其包括程序代码,当所述程序产品在计算机设备上运行时,所述程序代码用于使所述计算机设备执行本说明书上述描述 的根据本申请各种示例性实施方式的侦测补偿方法中的步骤,例如,所述计算机设备可以执行本申请实施例所记载的侦测补偿方法。
所述程序产品可以采用一个或多个可读介质的任意组合。可读介质可以是可读信号介质或者可读存储介质。可读存储介质例如可以是但不限于:电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统、装置中的功能模块/单元可以被实施为软件、固件、硬件及其适当的组合。在硬件实施方式中,在以上描述中提及的功能模块/单元之间的划分不一定对应于物理组件的划分;例如,一个物理组件可以具有多个功能,或者一个功能或步骤可以由若干物理组件合作执行。某些组件或所有组件可以被实施为由处理器,如数字信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其他数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于RAM、ROM、EEPROM、闪存或其他存储器技术、CD-ROM、数字多功能盘(DVD)或其他光盘存储、磁盒、磁带、磁盘存储或其他磁存储装置、或者可以用于存储期望的信息并且可以被计算机访问的任何其他的介质。此外,本领域普通技术人员公知的是,通信介质通常包含计算机可读指令、数据结构、程序模块或者诸如载波或其他传输机制之类的调制数据信号中的其他数据,并且可包括任何信息递送介质。
本公开实施例还提供了一种时序控制器,包括:检测电路、内建图像生 成电路、多路数据选择电路和处理输出电路,其中;
检测电路,被配置为检测是否接收到侦测补偿指令;当接收到侦测补偿指令时,通知内建图像生成电路和多路数据选择电路;
内建图像生成电路,被配置为接收到检测电路的通知,生成第一视频信号;
多路数据选择电路,被配置为接收到检测电路的通知,从显示模式切换至内建图像模式,选择内建图像生成电路生成的第一视频信号作为视频源,将第一视频信号输出至处理输出电路;
处理输出电路,被配置为对第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得显示面板基于第一视频信号进行侦测补偿。
本公开实施例的时序控制器,可以通过现场可编程门阵列(Field Programmable Gate Array,FPGA)或专用集成电路(Application Specific Integrated Circuit,ASIC)实现,也可以通过其他可编程器件实现,本公开对此不作限制。
在一些示例性实施方式中,时序控制器还可以包括数据解码电路,其中:
数据解码电路,被配置为接收外部输入的第二视频信号,对第二视频信号进行解码处理;
多路数据选择电路,还被配置为在显示模式下,选择数据解码电路解码处理后的第二视频信号作为视频源,将第二视频信号输出至处理输出电路;
处理输出电路,还被配置为对第二视频信号进行处理,将处理后的第二视频信号输出至显示面板,以使得显示面板基于第二视频信号进行显示。
在一些示例性实施方式中,处理输出电路可以包括图像处理与补偿电路、源极驱动控制电路和栅极驱动控制电路,显示面板包括数据信号驱动器和扫描信号驱动器,其中:
图像处理与补偿电路,被配置为对第一视频信号或第二视频信号进行图像处理与均一性补偿,将经过图像处理与均一性补偿后的第一视频信号或第二视频信号输出至源极驱动控制电路和栅极驱动控制电路;
源极驱动控制电路,被配置为根据第一视频信号或第二视频信号生成源极控制信号和数据信号,并输出至数据信号驱动器;
栅极驱动控制电路,被配置为根据第一视频信号或第二视频信号生成栅极控制信号,并输出至扫描信号驱动器。
在一些示例性实施方式中,当接收到侦测补偿指令时,检测电路还被配置为,通知数据解码电路;
数据解码电路,还被配置为接收到检测电路的通知,输出第一显示时长的黑画面数据;
从显示模式切换至内建图像模式之前,多路数据选择电路,还被配置为将第一显示时长的黑画面数据输出至处理输出电路;
处理输出电路,还被配置为对第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第一显示时长的黑画面数据。
在一些示例性实施方式中,在生成第一视频信号之前,内建图像生成电路,还被配置为生成第二显示时长的黑画面数据;
将第一视频信号输出至处理输出电路之前,多路数据选择电路,还被配置为将第二显示时长的黑画面数据输出至处理输出电路;
处理输出电路,还被配置为对第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第二显示时长的黑画面数据。
在一些示例性实施方式中,当接收到侦测补偿指令时,检测电路还被配置为,通知数据解码电路;
数据解码电路,还被配置为接收到检测电路的通知,输出第一显示时长的黑画面数据;
在生成第一视频信号之前,内建图像生成电路,还被配置为生成第二显示时长的黑画面数据;
多路数据选择电路,还被配置为从显示模式切换至内建图像模式之前, 将第一显示时长的黑画面数据输出至处理输出电路;将第一视频信号输出至处理输出电路之前,将第二显示时长的黑画面数据输出至处理输出电路;
处理输出电路,还被配置为对第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第一显示时长的黑画面数据;对第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得显示面板在基于第一视频信号进行侦测补偿之前,显示第二显示时长的黑画面数据。
在一些示例性实施方式中,第一显示时长可以为两帧显示时间或一帧显示时间。示例性的,第一显示时长可以可以为35ms。
在一些示例性实施方式中,第二显示时长可以为三帧显示时间或四帧显示时间。示例性的,第二显示时长可以为100ms。
虽然本公开所揭露的实施方式如上,但所述的内容仅为便于理解本公开而采用的实施方式,并非用以限定本发明。任何所属领域内的技术人员,在不脱离本公开所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (20)

  1. 一种时序控制器,包括检测模块、内建图像生成模块、多路数据选择模块和处理输出模块,其中:
    所述检测模块,被配置为检测是否接收到侦测补偿指令;当接收到所述侦测补偿指令时,通知所述内建图像生成模块和多路数据选择模块;
    所述内建图像生成模块,被配置为接收到所述检测模块的通知,生成第一视频信号;
    所述多路数据选择模块,被配置为接收到所述检测模块的通知,从显示模式切换至内建图像模式,选择所述内建图像生成模块生成的第一视频信号作为视频源,将所述第一视频信号输出至所述处理输出模块;
    所述处理输出模块,被配置为对所述第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得所述显示面板基于所述第一视频信号进行侦测补偿。
  2. 根据权利要求1所述的时序控制器,还包括数据解码模块;
    所述数据解码模块,被配置为接收外部输入的第二视频信号,对所述第二视频信号进行解码处理;
    所述多路数据选择模块,还被配置为在所述显示模式下,选择所述数据解码模块解码处理后的第二视频信号作为视频源,将所述第二视频信号输出至处理输出模块;
    所述处理输出模块,还被配置为对所述第二视频信号进行处理,将处理后的第二视频信号输出至所述显示面板,以使得所述显示面板基于所述第二视频信号进行显示。
  3. 根据权利要求2所述的时序控制器,其中,当接收到侦测补偿指令时,所述检测模块还被配置为,通知数据解码模块;
    所述数据解码模块,还被配置为接收到所述检测模块的通知,输出第一显示时长的黑画面数据;
    从所述显示模式切换至所述内建图像模式之前,所述多路数据选择模块,还被配置为将所述第一显示时长的黑画面数据输出至所述处理输出模块;
    所述处理输出模块,还被配置为对所述第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得所述显示面板在基于所述第一视频信号进行侦测补偿之前,显示所述第一显示时长的黑画面数据。
  4. 根据权利要求3所述的时序控制器,其中,所述第一显示时长为两帧显示时间或一帧显示时间。
  5. 根据权利要求2所述的时序控制器,其中,在生成所述第一视频信号之前,所述内建图像生成模块,还被配置为生成第二显示时长的黑画面数据;
    将所述第一视频信号输出至所述处理输出模块之前,所述多路数据选择模块,还被配置为将所述第二显示时长的黑画面数据输出至所述处理输出模块;
    所述处理输出模块,还被配置为对所述第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得所述显示面板在基于所述第一视频信号进行侦测补偿之前,显示所述第二显示时长的黑画面数据。
  6. 根据权利要求5所述的时序控制器,其中,所述第二显示时长为三帧显示时间或四帧显示时间。
  7. 根据权利要求2所述的时序控制器,其中,当接收到侦测补偿指令时,所述检测模块还被配置为,通知数据解码模块;
    所述数据解码模块,还被配置为接收到所述检测模块的通知,输出第一显示时长的黑画面数据;
    在生成所述第一视频信号之前,所述内建图像生成模块,还被配置为生成第二显示时长的黑画面数据;
    所述多路数据选择模块,还被配置为从所述显示模式切换至所述内建图像模式之前,将所述第一显示时长的黑画面数据输出至所述处理输出模块;将所述第一视频信号输出至所述处理输出模块之前,将所述第二显示时长的 黑画面数据输出至所述处理输出模块;
    所述处理输出模块,还被配置为对所述第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得所述显示面板在基于所述第一视频信号进行侦测补偿之前,显示所述第一显示时长的黑画面数据;对所述第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得所述显示面板在基于所述第一视频信号进行侦测补偿之前,显示所述第二显示时长的黑画面数据。
  8. 根据权利要求7所述的时序控制器,其中,所述第一显示时长为两帧显示时间或一帧显示时间,所述第二显示时长为三帧显示时间或四帧显示时间。
  9. 根据权利要求2所述的时序控制器,其中,所述外部输入的第二视频信号为VBO信号,所述解码处理后的第二视频信号包括第二同步信号和第二数据信号,所述第二同步信号包括第二帧同步信号、第二行同步信号和第二数据使能信号。
  10. 根据权利要求1所述的时序控制器,其中,所述处理输出模块包括图像处理与补偿模块、源极驱动控制模块和栅极驱动控制模块,所述显示面板包括数据信号驱动器和扫描信号驱动器;
    所述图像处理与补偿模块,被配置为对所述第一视频信号或第二视频信号进行图像处理与均一性补偿,将经过图像处理与均一性补偿后的第一视频信号或第二视频信号输出至源极驱动控制模块和栅极驱动控制模块;
    所述源极驱动控制模块,被配置为根据所述第一视频信号或第二视频信号生成源极控制信号和数据信号,并输出至数据信号驱动器;
    所述栅极驱动控制模块,被配置为根据所述第一视频信号或第二视频信号生成栅极控制信号,并输出至扫描信号驱动器。
  11. 根据权利要求1所述的时序控制器,其中,所述侦测补偿指令通过集成电路IIC总线发送,所述第一视频信号包括第一同步信号和第一数据信号,所述第一同步信号包括第一帧同步信号、第一行同步信号和第一数据使 能信号。
  12. 一种显示面板,包括如权利要求1至11任一项所述的时序控制器。
  13. 一种侦测补偿方法,包括:
    在显示模式下,时序控制器检测是否接收到侦测补偿指令;
    当接收到所述侦测补偿指令时,所述时序控制器从所述显示模式切换至内建图像模式,生成第一视频信号;
    所述时序控制器对所述第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得所述显示面板基于所述第一视频信号进行侦测补偿。
  14. 根据权利要求13所述的侦测补偿方法,其中,在接收到侦测补偿指令之后且从所述显示模式切换至所述内建图像模式之前,所述方法还包括;
    在所述显示模式下,所述时序控制器生成第一显示时长的黑画面数据,对所述第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得所述显示面板在基于所述第一视频信号进行侦测补偿之前,显示所述第一显示时长的黑画面数据。
  15. 根据权利要求13所述的侦测补偿方法,其中,在从所述显示模式切换至所述内建图像模式之后且生成所述第一视频信号之前,所述方法还包括;
    在所述内建图像模式下,所述时序控制器生成第二显示时长的黑画面数据,对所述第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得所述显示面板在基于所述第一视频信号进行侦测补偿之前,显示所述第二显示时长的黑画面数据。
  16. 根据权利要求13所述的侦测补偿方法,其中,在接收到侦测补偿指令之后且从所述显示模式切换至所述内建图像模式之前,所述方法还包括;
    在所述显示模式下,所述时序控制器生成第一显示时长的黑画面数据,对所述第一显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得所述显示面板在基于所述第一视频信号进行侦测补偿之前, 显示所述第一显示时长的黑画面数据;
    在从所述显示模式切换至所述内建图像模式之后且生成所述第一视频信号之前,所述方法还包括;
    在所述内建图像模式下,所述时序控制器生成第二显示时长的黑画面数据,对所述第二显示时长的黑画面数据进行处理,将处理后的黑画面数据输出至显示面板,以使得所述显示面板在基于所述第一视频信号进行侦测补偿之前,显示所述第二显示时长的黑画面数据。
  17. 根据权利要求16所述的侦测补偿方法,其中,所述第一显示时长为两帧显示时间或一帧显示时间,所述第二显示时长为三帧显示时间或四帧显示时间。
  18. 一种时序控制器,包括存储器;和连接至所述存储器的处理器,所述存储器用于存储指令,所述处理器被配置为基于存储在所述存储器中的指令,执行如权利要求13至17中任一项所述的侦测补偿方法的步骤。
  19. 一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如权利要求13至17中任一项所述的侦测补偿方法。
  20. 一种时序控制器,包括:检测电路、内建图像生成电路、多路数据选择电路和处理输出电路,其中;
    所述检测电路,被配置为检测是否接收到侦测补偿指令;当接收到所述侦测补偿指令时,通知所述内建图像生成电路和多路数据选择电路;
    所述内建图像生成电路,被配置为接收到所述检测电路的通知,生成第一视频信号;
    所述多路数据选择电路,被配置为接收到所述检测电路的通知,从显示模式切换至内建图像模式,选择所述内建图像生成模块生成的第一视频信号作为视频源,将所述第一视频信号输出至所述处理输出电路;
    所述处理输出电路,被配置为对所述第一视频信号进行处理,将处理后的第一视频信号输出至显示面板,以使得所述显示面板基于所述第一视频信 号进行侦测补偿。
CN202280002070.3A 2022-06-29 2022-06-29 时序控制器及其侦测补偿方法、显示面板 Pending CN117642803A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2022/102532 WO2024000322A1 (zh) 2022-06-29 2022-06-29 时序控制器及其侦测补偿方法、显示面板

Publications (1)

Publication Number Publication Date
CN117642803A true CN117642803A (zh) 2024-03-01

Family

ID=89383485

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202280002070.3A Pending CN117642803A (zh) 2022-06-29 2022-06-29 时序控制器及其侦测补偿方法、显示面板

Country Status (2)

Country Link
CN (1) CN117642803A (zh)
WO (1) WO2024000322A1 (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102046443B1 (ko) * 2013-05-22 2019-11-20 삼성디스플레이 주식회사 표시 장치 및 그의 영상 보상 방법
KR102299574B1 (ko) * 2015-01-23 2021-09-07 삼성전자주식회사 디스플레이 잡음을 개선하는 디스플레이 컨트롤러, 이를 포함하는 반도체 집적회로 장치 및 상기 디스플레이 컨트롤러의 동작 방법
CN113192451B (zh) * 2021-04-28 2024-04-19 京东方科技集团股份有限公司 补偿控制方法和显示装置

Also Published As

Publication number Publication date
WO2024000322A1 (zh) 2024-01-04

Similar Documents

Publication Publication Date Title
US11030959B2 (en) Pixel circuit and driving method thereof, and display device
US11282452B2 (en) Pixel circuitry and drive method thereof, array substrate, and display panel
US20210366363A1 (en) Pixel circuit and driving method thereof, display panel
US11475831B2 (en) Display panel, method of driving display panel, and display device
US11620942B2 (en) Pixel circuit, driving method thereof and display device
US20190035333A1 (en) Pixel circuit and driving method thereof, and display panel
US8063857B2 (en) Image display apparatus
US11657759B2 (en) Pixel circuit and method of driving the same, display panel
WO2016026218A1 (zh) 像素电路、有机电致发光显示面板及显示装置
US11176885B2 (en) Display device, method for driving display device, and electronic device
US20160035276A1 (en) Oled pixel circuit, driving method of the same, and display device
US20200243003A1 (en) Pixel circuit and driving method thereof, and display panel
US11263969B2 (en) Pixel circuit, parameter detection method, display panel and display device
US11393394B2 (en) Compensation method and compensation apparatus for organic light-emitting display and display device
TWI444956B (zh) 顯示裝置及電子裝置
US11735112B2 (en) Display device, method for driving display device, and electronic device
US11967288B2 (en) Backlight driving circuit and liquid crystal display device
WO2024037344A1 (zh) 显示面板及其显示方法、显示装置
US20100141640A1 (en) Display device and aging method
CN103000124A (zh) 像素电路、显示面板、显示单元和电子系统
CN117642803A (zh) 时序控制器及其侦测补偿方法、显示面板
US20180357956A1 (en) Method for driving array substrate
WO2024000279A1 (zh) 显示面板及其显示方法、显示装置
CN117275417A (zh) 显示装置及其驱动方法
JP5792520B2 (ja) アクティブマトリクス型表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination