CN117634409A - 一种芯片布局方法和装置、电子设备 - Google Patents
一种芯片布局方法和装置、电子设备 Download PDFInfo
- Publication number
- CN117634409A CN117634409A CN202311706779.4A CN202311706779A CN117634409A CN 117634409 A CN117634409 A CN 117634409A CN 202311706779 A CN202311706779 A CN 202311706779A CN 117634409 A CN117634409 A CN 117634409A
- Authority
- CN
- China
- Prior art keywords
- unit
- peripheral unit
- central
- center
- peripheral
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 32
- 230000002093 peripheral effect Effects 0.000 claims abstract description 170
- 238000013507 mapping Methods 0.000 claims description 26
- 230000001174 ascending effect Effects 0.000 claims description 13
- 238000003491 array Methods 0.000 claims description 11
- 238000012163 sequencing technique Methods 0.000 claims description 9
- 230000004044 response Effects 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 6
- 238000003780 insertion Methods 0.000 description 4
- 230000037431 insertion Effects 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/392—Floor-planning or layout, e.g. partitioning or placement
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Architecture (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- User Interface Of Digital Computer (AREA)
Abstract
本申请公开了一种芯片布局方法、装置和电子设备,该方法包括:接收用户在芯片布局界面中对预设参数的设置操作;响应于所述设置操作,依据所述目标Block标识、各外围单元标识确定目标Block中各外围单元布局;分别将各所述外围单元的中心在X方向、Y方向进行投影,得到投影结果;基于所述投影结果,生成所述外围单元中心阵列;依据所述中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元;在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果。本发明公开的芯片布局方案,能够快速、便捷地完成芯片布局,节省人力、时间成本。
Description
技术领域
本申请属于EDA(Electronic Design Automation,电子设计自动化)技术领域,尤其涉及一种芯片布局方法和装置、电子设备。
背景技术
自集成电路诞生以来,集成电路版图主要依靠手工设计,许多版图设计师仍在手动完成IC版图布局布线,手动绘制保护环和每个陷阱的形状。随着工艺节点的提升和设计复杂度的增加,集成电路版图规模愈发庞大,若版图仍然依赖纯手工进行设计,则会大量耗费时间、精力,降低设计效率。与此同时,由于无法预见最佳版图,版图设计师们需要进行多次版图迭代,经过多次调整和重新设计才能达到芯片规格要求。因此,手动完成模拟版图设计是一项耗时费力的重复性工作。
在某些模拟电路版图设计场景中存在多个Block,Block内有按照阵列摆放的外围Cell即单元。版图设计师需要将中心Cell放置于指定Block内部的外围Cell的中心处。不同Block内的外围Cell的数量不同,排列的方式也不同,且在同一Block内部外围Cell相邻行或者相邻列之间外围Cell的间距可能不同,需要在短时间内计算出每个外围Cell的中心,并将中心Cell放置于其中心处,如果单纯依靠版图设计师手动完成设计,需要消耗大量的人力和时间成本。因此,为了进一步提升版图设计的效率,让工程师将更多精力集中在创造性设计上,模拟版图设计领域迫切需要改进现有的手动版图设计方式,逐步实现模拟自动化。
发明内容
本申请实施例的目的是提供一种芯片布局方法和装置、电子设备,能够解决现有技术中完全依赖版图设计师手动设计芯布局存在的消耗大量的人力和时间成本的问题。
为解决上述技术问题,本申请提供如下技术方案:
本申请实施例提供了一种芯片布局方法,包括:
接收用户在芯片布局界面中对预设参数的设置操作;其中,所述预设参数包括:目标Block标识、各外围单元标识、中心单元标识、设置中心单元的行信息和列信息;
响应于所述设置操作,依据所述目标Block标识、各外围单元标识确定目标Block中各外围单元布局;
分别将各所述外围单元的中心在X方向、Y方向进行投影,得到投影结果;
基于所述投影结果,生成所述外围单元中心阵列;
依据所述中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元;
在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果。
可选地,基于所述投影结果,生成所述外围单元中心阵列的步骤,包括:
将所述投影结果中X方向的投影坐标按照升序排序并进行去重,建立外围单元中心列与x坐标的第一映射关系;
将所述投影结果中Y方向的投影坐标进行升序排序并进行去重,建立外围单元中心行与Y坐标的第二映射关系;
将所述第一映射关系、所述第二映射关系转化为对应的外围单元中心阵列,其中,所述外围单元中心阵列中每个外围单元中心对应一个Y坐标和一个X坐标。
可选地,所述依据所述中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元的步骤,包括:
在所述外围单元中心阵列中查找所述行信息、列信息覆盖的各第一外围单元;
将各所述第一外围单元确定为插入中心单元的目标外围单元。
可选地,所述接收用户在芯片布局界面中对预设参数的设置操作的步骤,包括:
响应于用户对预设软件的开启操作,显示芯片布局界面,其中,所述芯片布局界面中包含目标Block标识设置控件、外围单元标识设置控件、中心单元标识设置控件、中心单元行信息设置控件和中心单元列信息设置控件;
接收用户在各所述控件中设置对应参数的操作;
接收用户对启动布局控件的触控操作。
可选地,所述预设参数还包括:中心单元旋转方向信息,在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果的步骤包括:
在各所述目标外围单元中心插入所述中心单元标识指示的中心单元;
确定所述中心单元旋转方向信息指示的旋转方向;
按照所述旋转方向旋转插入的各所述中心单元,生成芯片布局结果并显示。
本申请实施例还提供了一种芯片布局装置,包括:
接收模块,用于接收用户在芯片布局界面中对预设参数的设置操作;其中,所述预设参数包括:目标Block标识、各外围单元标识、中心单元标识、设置中心单元的行信息和列信息;
第一确定模块,用于响应于所述设置操作,依据所述目标Block标识、各外围单元标识确定目标Block中各外围单元布局;
投影模块,用于分别将各所述外围单元的中心在X方向、Y方向进行投影,得到投影结果;
生成模块,用于基于所述投影结果,生成所述外围单元中心阵列;
第二确定模块,用于依据所述中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元;
插入模块,用于在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果。
可选地,所述生成模块包括:
第一子模块,用于将所述投影结果中X方向的投影坐标按照升序排序并进行去重,建立外围单元中心列与x坐标的第一映射关系;
第二子模块,用于将所述投影结果中Y方向的投影坐标进行升序排序并进行去重,建立外围单元中心行与Y坐标的第二映射关系;
第三子模块,用于将所述第一映射关系、所述第二映射关系转化为对应的外围单元中心阵列,其中,所述外围单元中心阵列中每个外围单元中心对应一个Y坐标和一个X坐标。
可选地,所述第二确定模块具体用于:
在所述外围单元中心阵列中查找所述行信息、列信息覆盖的各第一外围单元;将各所述第一外围单元确定为插入中心单元的目标外围单元。
可选地,所述接收模块包括:
第四子模块,用于响应于用户对预设软件的开启操作,显示芯片布局界面,其中,所述芯片布局界面中包含目标Block标识设置控件、外围单元标识设置控件、中心单元标识设置控件、中心单元行信息设置控件和中心单元列信息设置控件;
第五子模块,用于接收用户在各所述控件中设置对应参数的操作;
第六子模块,用于接收用户对启动布局控件的触控操作。
可选地,所述预设参数还包括:中心单元旋转方向信息,所述插入模块包括:
第七子模块,用于在各所述目标外围单元中心插入所述中心单元标识指示的中心单元;
第八子模块,用于确定所述中心单元旋转方向信息指示的旋转方向;
第九子模块,用于按照所述旋转方向旋转插入的各所述中心单元,生成芯片布局结果并显示。
本发明实施例提供了一种电子设备,该电子设备包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现上述任意一种芯片布局方法的步骤。
本发明实施例提供了一种可读存储介质,所述可读存储介质上存储程序或指令,所述程序或指令被处理器执行时实现上述任意一种芯片布局方法的步骤。
本申请实施例提供的芯片布局方案,接收用户在芯片布局界面中对预设参数的设置操作;响应于设置操作,依据目标Block标识、各外围单元标识确定目标Block中各外围单元布局;分别将各外围单元的中心在X方向、Y方向进行投影,得到投影结果;基于投影结果,生成外围单元中心阵列;依据中心单元的行信息、列信息在外围单元中心阵列中确定插入中心单元的目标外围单元;在各目标外围单元中心插入中心单元标识指示的中心单元,并显示芯片布局结果。本申请实施例提供的芯片布局方案,用户在芯片布局界面中设置简单的参数即可触发软件生成芯片布局,能够快速、便捷地完成芯片布局,节省人力、时间成本。不仅如此,用户还可以通过调整芯片布局界面中设置的参数达到灵活调整芯片布局的目的,能够更加快速地设计出满足需求的芯片。
附图说明
图1是表示本申请实施例的一种芯片布局方法的步骤流程图;
图2是表示本申请实施例的一种芯片布局界面示意图;
图3是表示本申请实施例的一种目标Block中外围单元布局示意图;
图4是表示本申请实施例的一种芯片布局结果示意图;
图5是表示本申请实施例的一种芯片布局装置的结构框图;
图6是表示本申请实施例的一种电子设备的结构框图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
受模拟板图自动化程度的限制,目前只能依靠手工操作来实现将中心单元放置于外围单元的中心。当需要放置中心单元的外围单元的数量巨大时,手工布局的方法效率低下,需要耗费大量的时间和精力。因此需要借助EDA(Electronic Design Automation,电子设计自动化)工具快速完成指的布局,节约时间,提高设计效率。基于该需求,本申请提出了一种便捷、高效地芯片布局方案。
下面结合附图,通过具体的实施例及其应用场景对本申请实施例提供的芯片布局方案进行详细地说明。
如附图1所示,本申请实施例的芯片布局方法包括以下步骤:
步骤101:接收用户在芯片布局界面中对预设参数的设置操作。
其中,预设参数包括:目标Block标识、各外围单元标识、中心单元标识、设置中心单元的行信息和列信息。Block level指的是模块级别,通常是指在电路板设计中的一块电路板,或者是在芯片中由多个不同功能模块组成的单元;Block则可视为一块电路布局区域或者功能模块。
一种可选地,接收用户在芯片布局界面中对预设参数的设置操作的方式可以如下:
响应于用户对预设软件的开启操作,显示芯片布局界面,其中,芯片布局界面中包含目标Block标识设置控件、外围单元标识设置控件、中心单元标识设置控件、中心单元行信息设置控件和中心单元列信息设置控件;
接收用户在各控件中设置对应参数的操作;
接收用户对启动布局控件的触控操作。其中,触控操作可以包括但不限于:单击、双击或者长按等操作。
该种在芯片布局界面中设置芯片布局相关参数的方式,更加灵活、便捷。
一种实例性地芯片布局界面示意图如图2所示,用户打开ToolBox->Mos PatternPR,在Place界面即芯片布局界面中选Block Layer,在Block这栏(即目标Block标识设置控件)设置布局的目标Block,在I/O Pin Cell(即外围单元标识设置控件)中选择外围Cell。在布局界面的表格中Mos Cell这栏(即中心单元标识设置控件)设置中心Cell,在Rows和Columns这栏设置中心Cell的布局位置,包括中心单元行信息、列信息。点击窗口右下角的Apply按钮(即启动布局控件)触发软件依据用户设置的参数进行芯片布局。
步骤102:响应于设置操作,依据目标Block标识、各外围单元标识确定目标Block中各外围单元布局。
一种示例性地目标Block中外围单元布局示意图如图3所示,目标Block中各外围单元沿X轴、Y轴分布。需要说明的是,上述仅是示例,具体的外围单元并不局限于等间隔、等行距布局。
步骤103:分别将各外围单元的中心在X方向、Y方向进行投影,得到投影结果。
本申请实施例中为实现快速将中心Cell放置于外围Cell中心的布局目的,通过将外围Cell的中心坐标分别向X、Y轴投影,并进行去重,对于相同的坐标,只保留一个点。将投影到X,Y方向的坐标点,按照组合成对应的布局位置,即(row、columu)对应于(x坐标、y坐标),在提升版图设计效率的同时也可提高易用性,该具体投影转化流程如步骤103-步骤104中所示。
步骤104:基于投影结果,生成外围单元中心阵列。
一种可选地基于投影结果,生成外围单元中心阵列的方式可以如下:
首先,将投影结果中X方向的投影坐标按照升序排序并进行去重,建立外围单元中心列与x坐标的第一映射关系;将投影结果中Y方向的投影坐标进行升序排序并进行去重,建立外围单元中心行与Y坐标的第二映射关系;
其次,将第一映射关系、第二映射关系转化为对应的外围单元中心阵列。
其中,外围单元中心阵列中每个外围单元中心对应一个Y坐标和一个X坐标。
参照附图3,在实际实现过程中,在同一个Block区域内,将每个外围Cell的中心分别向X,Y方向进行投影,根据X,Y方向升序的排序结果,并进行去重,对于相同的坐标,只保留一个点,建立列的index与x坐标的映射关系。对于X方向<中心点1的x坐标,column1>,<中心点2的x坐标,column2>等,对于Y方向<中心点1的y坐标,row1>,<中心点2的y坐标,row2>等等。根据计算出的映射关系,将(row、columu)转化为对应的布局位置(x坐标、y坐标),如(1,2)对应于(x1,y2)。
步骤105:依据中心单元的行信息、列信息在外围单元中心阵列中确定插入中心单元的目标外围单元。
一种可选地依据中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元的方式可以为:
在外围单元中心阵列中查找行信息、列信息覆盖的各第一外围单元;将各第一外围单元确定为插入中心单元的目标外围单元。
例如:附图2中的芯片布局界面中用户输入的行信息为1-2,列信息为1-5,则从外围单元中心阵列中将1-2行、1-5列的外围单元中心对应的外围单元确定为第一外围单元。
步骤106:在各目标外围单元中心插入中心单元标识指示的中心单元,并显示芯片布局结果。
插入中心单元后的芯片布局结果如附图4所示,可见在1-2行、1-5列的外围单元中心插入有中心单元。
在一种可选地实施例中,除可以通过该软件向外围单元插入中心单元外,还可以设置中心单元的旋转方向。具体地,用户可以在芯片布局界面中输入预设参数时输入中心单元旋转方向信息,在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果时,具体方式如下:
在各目标外围单元中心插入中心单元标识指示的中心单元;确定中心单元旋转方向信息指示的旋转方向;按照旋转方向旋转插入的各中心单元,生成芯片布局结果并显示。
该种可选地实施方式中,用户可以灵活设置中心单元的旋转方向,使得芯片设计更加灵活。
本申请实施例提供的芯片布局方法,接收用户在芯片布局界面中对预设参数的设置操作;响应于设置操作,依据目标Block标识、各外围单元标识确定目标Block中各外围单元布局;分别将各外围单元的中心在X方向、Y方向进行投影,得到投影结果;基于投影结果,生成外围单元中心阵列;依据中心单元的行信息、列信息在外围单元中心阵列中确定插入中心单元的目标外围单元;在各目标外围单元中心插入中心单元标识指示的中心单元,并显示芯片布局结果。本申请实施例提供的芯片布局方法,用户在芯片布局界面中设置简单的参数即可触发软件生成芯片布局,能够快速、便捷地完成芯片布局,节省人力、时间成本。不仅如此,用户还可以通过调整芯片布局界面中设置的参数达到灵活调整芯片布局的目的,能够更加快速地设计出满足需求的芯片。
图5为实现本申请实施例的一种芯片布局装置的结构框图。
本申请实施例提供的芯片布局装置包括如下功能模块:
接收模块501,用于接收用户在芯片布局界面中对预设参数的设置操作;其中,所述预设参数包括:目标Block标识、各外围单元标识、中心单元标识、设置中心单元的行信息和列信息;
第一确定模块502,用于响应于所述设置操作,依据所述目标Block标识、各外围单元标识确定目标Block中各外围单元布局;
投影模块503,用于分别将各所述外围单元的中心在X方向、Y方向进行投影,得到投影结果;
生成模块504,用于基于所述投影结果,生成所述外围单元中心阵列;
第二确定模块505,用于依据所述中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元;
插入模块506,用于在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果。
可选地,所述生成模块包括:
第一子模块,用于将所述投影结果中X方向的投影坐标按照升序排序并进行去重,建立外围单元中心列与x坐标的第一映射关系;
第二子模块,用于将所述投影结果中Y方向的投影坐标进行升序排序并进行去重,建立外围单元中心行与Y坐标的第二映射关系;
第三子模块,用于将所述第一映射关系、所述第二映射关系转化为对应的外围单元中心阵列,其中,所述外围单元中心阵列中每个外围单元中心对应一个Y坐标和一个X坐标。
可选地,所述第二确定模块具体用于:
在所述外围单元中心阵列中查找所述行信息、列信息覆盖的各第一外围单元;将各所述第一外围单元确定为插入中心单元的目标外围单元。
可选地,所述接收模块包括:
第四子模块,用于响应于用户对预设软件的开启操作,显示芯片布局界面,其中,所述芯片布局界面中包含目标Block标识设置控件、外围单元标识设置控件、中心单元标识设置控件、中心单元行信息设置控件和中心单元列信息设置控件;
第五子模块,用于接收用户在各所述控件中设置对应参数的操作;
第六子模块,用于接收用户对启动布局控件的触控操作。
可选地,所述预设参数还包括:中心单元旋转方向信息,所述插入模块包括:
第七子模块,用于在各所述目标外围单元中心插入所述中心单元标识指示的中心单元;
第八子模块,用于确定所述中心单元旋转方向信息指示的旋转方向;
第九子模块,用于按照所述旋转方向旋转插入的各所述中心单元,生成芯片布局结果并显示。
申请实施例提供的芯片布局装置,用户在芯片布局界面中设置简单的参数即可触发软件生成芯片布局,能够快速、便捷地完成芯片布局,节省人力、时间成本。不仅如此,用户还可以通过调整芯片布局界面中设置的参数达到灵活调整芯片布局的目的,能够更加快速地设计出满足需求的芯片。
本申请实施例中图5所示的芯片布局装置可以设置在移动设备中,也可以设置在服务器中。设置有该装置移动设备或者服务器可以为具有操作系统的装置。该操作系统可以为安卓(Android)操作系统,可以为iOS操作系统,还可以为其他可能的操作系统,本申请实施例不作具体限定。
本申请实施例提供的图5所示的芯片布局装置能够实现图1的方法实施例实现的各个过程,为避免重复,这里不再赘述。
可选地,参照图6示出了本申请实施例还提供一种电子设备600,包括处理器601,存储器602,存储在存储器上并可在所述处理器上运行的程序或指令,该程序或指令被处理器执行时实现上述芯片布局装置执行的各过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
需要注意的是,本申请实施例中的电子设备包括上述所述的服务器。
其中,所述处理器为上述实施例中所述的电子设备中的处理器。所述可读存储介质,包括计算机可读存储介质,如计算机只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
上面结合附图对本申请的实施例进行了描述,但是本申请并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本申请的启示下,在不脱离本申请宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本申请的保护之内。
Claims (10)
1.一种芯片布局方法,其特征在于,包括:
接收用户在芯片布局界面中对预设参数的设置操作;其中,所述预设参数包括:目标Block标识、各外围单元标识、中心单元标识、设置中心单元的行信息和列信息;
响应于所述设置操作,依据所述目标Block标识、各外围单元标识确定目标Block中各外围单元布局;
分别将各所述外围单元的中心在X方向、Y方向进行投影,得到投影结果;
基于所述投影结果,生成所述外围单元中心阵列;
依据所述中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元;
在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果。
2.根据权利要求1所述的方法,其特征在于,基于所述投影结果,生成所述外围单元中心阵列的步骤,包括:
将所述投影结果中X方向的投影坐标按照升序排序并进行去重,建立外围单元中心列与x坐标的第一映射关系;
将所述投影结果中Y方向的投影坐标进行升序排序并进行去重,建立外围单元中心行与Y坐标的第二映射关系;
将所述第一映射关系、所述第二映射关系转化为对应的外围单元中心阵列,其中,所述外围单元中心阵列中每个外围单元中心对应一个Y坐标和一个X坐标。
3.根据权利要求1所述的方法,其特征在于,所述依据所述中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元的步骤,包括:
在所述外围单元中心阵列中查找所述行信息、列信息覆盖的各第一外围单元;
将各所述第一外围单元确定为插入中心单元的目标外围单元。
4.根据权利要求1所述的方法,其特征在于,所述接收用户在芯片布局界面中对预设参数的设置操作的步骤,包括:
响应于用户对预设软件的开启操作,显示芯片布局界面,其中,所述芯片布局界面中包含目标Block标识设置控件、外围单元标识设置控件、中心单元标识设置控件、中心单元行信息设置控件和中心单元列信息设置控件;
接收用户在各所述控件中设置对应参数的操作;
接收用户对启动布局控件的触控操作。
5.根据权利要求1所述的方法,其特征在于,所述预设参数还包括:中心单元旋转方向信息,在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果的步骤包括:
在各所述目标外围单元中心插入所述中心单元标识指示的中心单元;
确定所述中心单元旋转方向信息指示的旋转方向;
按照所述旋转方向旋转插入的各所述中心单元,生成芯片布局结果并显示。
6.一种芯片布局装置,其特征在于,包括:
接收模块,用于接收用户在芯片布局界面中对预设参数的设置操作;其中,所述预设参数包括:目标Block标识、各外围单元标识、中心单元标识、设置中心单元的行信息和列信息;
第一确定模块,用于响应于所述设置操作,依据所述目标Block标识、各外围单元标识确定目标Block中各外围单元布局;
投影模块,用于分别将各所述外围单元的中心在X方向、Y方向进行投影,得到投影结果;
生成模块,用于基于所述投影结果,生成所述外围单元中心阵列;
第二确定模块,用于依据所述中心单元的行信息、列信息在所述外围单元中心阵列中确定插入中心单元的目标外围单元;
插入模块,用于在各所述目标外围单元中心插入所述中心单元标识指示的中心单元,并显示芯片布局结果。
7.根据权利要求6所述的装置,其特征在于,所述生成模块包括:
第一子模块,用于将所述投影结果中X方向的投影坐标按照升序排序并进行去重,建立外围单元中心列与x坐标的第一映射关系;
第二子模块,用于将所述投影结果中Y方向的投影坐标进行升序排序并进行去重,建立外围单元中心行与Y坐标的第二映射关系;
第三子模块,用于将所述第一映射关系、所述第二映射关系转化为对应的外围单元中心阵列,其中,所述外围单元中心阵列中每个外围单元中心对应一个Y坐标和一个X坐标。
8.根据权利要求6所述的装置,其特征在于,所述第二确定模块具体用于:
在所述外围单元中心阵列中查找所述行信息、列信息覆盖的各第一外围单元;将各所述第一外围单元确定为插入中心单元的目标外围单元。
9.据权利要求6所述的装置,其特征在于,所述接收模块包括:
第四子模块,用于响应于用户对预设软件的开启操作,显示芯片布局界面,其中,所述芯片布局界面中包含目标Block标识设置控件、外围单元标识设置控件、中心单元标识设置控件、中心单元行信息设置控件和中心单元列信息设置控件;
第五子模块,用于接收用户在各所述控件中设置对应参数的操作;
第六子模块,用于接收用户对启动布局控件的触控操作。
10.一种电子设备,其特征在于,所述电子设备包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行所述权利要求1-5中任意一种芯片布局方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311706779.4A CN117634409A (zh) | 2023-12-12 | 2023-12-12 | 一种芯片布局方法和装置、电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311706779.4A CN117634409A (zh) | 2023-12-12 | 2023-12-12 | 一种芯片布局方法和装置、电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117634409A true CN117634409A (zh) | 2024-03-01 |
Family
ID=90035533
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311706779.4A Pending CN117634409A (zh) | 2023-12-12 | 2023-12-12 | 一种芯片布局方法和装置、电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117634409A (zh) |
-
2023
- 2023-12-12 CN CN202311706779.4A patent/CN117634409A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Williams | STICKS-A graphical compiler for high level LSl design | |
WO1996021902A1 (en) | System and method for hierarchical device extraction | |
CN114297739B (zh) | 用于版图验证的标识处理方法、装置、服务器和存储介质 | |
JP3042761B2 (ja) | 論理エミュレーションシステムにおけるプログラマブルデバイスのプログラムデータ生成方法およびプログラマブルデバイスのプログラムデータ生成装置 | |
CN106682268B (zh) | 可编程逻辑器件配置方法及设备 | |
CN117634409A (zh) | 一种芯片布局方法和装置、电子设备 | |
CN110163580B (zh) | 多任务vr培训场景的创建方法、vr培训系统以及存储介质 | |
CN114520978B (zh) | 一种在网络规划仿真中自动布置基站的方法及系统 | |
So | OLCA: An on-line circuit analysis system | |
CN109635470B (zh) | 模块快速摆放与调整方法 | |
JPH06162139A (ja) | レイアウト検証システム | |
Lynn | Computer-aided layout system for integrated circuits | |
US20040123263A1 (en) | Extendable method for revising patterned microelectronic conductor layer layouts | |
CN104461549A (zh) | 图形界面的排列显示方法及装置 | |
CN116186808A (zh) | 元器件的建模方法、装置、存储介质及计算机设备 | |
CN118035043B (zh) | 基于兵棋系统的行动状态监测方法、服务器及程序产品 | |
CN116306540B (zh) | 数据处理装置及方法、服务器和存储介质 | |
CN117350234A (zh) | 总线布线方法及装置、计算装置和存储介质 | |
JP2539049B2 (ja) | 諭理シミュレ―ション装置 | |
CN116225598A (zh) | 交互界面中操作对象排序的方法、装置、设备及存储介质 | |
JP2831816B2 (ja) | 設計情報間対応表示装置 | |
CN118708643A (zh) | 基于数据驱动的配电网可视化场景平台构建方法及系统 | |
CN117786909A (zh) | 基于cad的光伏系统快速布置方法及装置 | |
CN113987997A (zh) | 一种芯片设计中金属凸块的检查方法、装置及电子设备 | |
CN117787183A (zh) | 一种基于高分辨率低显存占用版图布局的方法及相关装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |