CN117524065A - 多核异构系统、芯片和车辆 - Google Patents
多核异构系统、芯片和车辆 Download PDFInfo
- Publication number
- CN117524065A CN117524065A CN202311552568.XA CN202311552568A CN117524065A CN 117524065 A CN117524065 A CN 117524065A CN 202311552568 A CN202311552568 A CN 202311552568A CN 117524065 A CN117524065 A CN 117524065A
- Authority
- CN
- China
- Prior art keywords
- display
- splitting unit
- output port
- clock
- display screen
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 claims description 10
- 230000008054 signal transmission Effects 0.000 description 11
- 230000004044 response Effects 0.000 description 9
- 238000004891 communication Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 3
- 239000000446 fuel Substances 0.000 description 3
- 241001244708 Moroccan pepper virus Species 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B60—VEHICLES IN GENERAL
- B60K—ARRANGEMENT OR MOUNTING OF PROPULSION UNITS OR OF TRANSMISSIONS IN VEHICLES; ARRANGEMENT OR MOUNTING OF PLURAL DIVERSE PRIME-MOVERS IN VEHICLES; AUXILIARY DRIVES FOR VEHICLES; INSTRUMENTATION OR DASHBOARDS FOR VEHICLES; ARRANGEMENTS IN CONNECTION WITH COOLING, AIR INTAKE, GAS EXHAUST OR FUEL SUPPLY OF PROPULSION UNITS IN VEHICLES
- B60K35/00—Instruments specially adapted for vehicles; Arrangement of instruments in or on vehicles
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B60—VEHICLES IN GENERAL
- B60R—VEHICLES, VEHICLE FITTINGS, OR VEHICLE PARTS, NOT OTHERWISE PROVIDED FOR
- B60R11/00—Arrangements for holding or mounting articles, not otherwise provided for
- B60R11/02—Arrangements for holding or mounting articles, not otherwise provided for for radio sets, television sets, telephones, or the like; Arrangement of controls thereof
- B60R11/0229—Arrangements for holding or mounting articles, not otherwise provided for for radio sets, television sets, telephones, or the like; Arrangement of controls thereof for displays, e.g. cathodic tubes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7807—System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1407—General aspects irrespective of display type, e.g. determination of decimal point position, display with fixed or driving decimal point, suppression of non-significant zeros
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/14—Display of multiple viewports
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/04—Partial updating of the display screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0686—Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/04—Display device controller operating with a plurality of display units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/06—Use of more than one graphics processor to process data before displaying to one or more screens
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
- G09G2370/045—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2380/00—Specific applications
- G09G2380/10—Automotive applications
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Mechanical Engineering (AREA)
- Human Computer Interaction (AREA)
- Computing Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Combustion & Propulsion (AREA)
- Transportation (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本申请公开了一种多核异构系统、芯片和车辆,该多核异构系统包括目标硬件域,目标硬件域包括第一显示控制器、第二显示控制器和显示多路选择器;显示多路选择器用于:控制第一分裂单元分别与第一输出端口和第二输出端口连通;通过第一分裂单元将第一显示信号分裂为两路第一显示信号;通过第一时钟电路和第二时钟电路同步基于第一时钟信号,分别对两路第一显示信号进行时间同步;通过第一输出端口将时间同步后的一路第一显示信号传输至第一显示屏,并通过第二输出端口将时间同步后的另一路第一显示信号传输至第二显示屏。如此,能够使第一显示屏和第二显示屏同步显示第一显示内容。
Description
技术领域
本申请涉及显示控制技术领域,尤其涉及一种多核异构系统、芯片和车辆。
背景技术
在车辆智能化的发展趋势推动下,车载显示屏的数量越来越多。很多车辆上设置有中控屏、仪表屏、多媒体屏及副驾显示屏等多块显示屏,甚至于很多车辆上还在后排座位的前方设置有多媒体屏。
常规情况下,车载控制系统通常利用不同的控制单元分别控制各个显示屏进行画面显示。如果需要在显示屏之间进行显示画面分享,通常利用车载有线或无线通信链路在控制单元之间进行显示数据传输,从而实现显示画面分享。但上述显示画面分享方式不仅占用车载通信链路的带宽,而且为了保证显示画面流畅,对车载通信链路要求较高,不利于简化车辆的系统架构和生产成本。
发明内容
有鉴于现有技术中存在的上述问题,本申请提供了一种多核异构系统、芯片和车辆,本申请实施例采用的技术方案如下所示。
本申请第一方面提供了一种多核异构系统,包括目标硬件域,所述目标硬件域包括第一显示控制器、第二显示控制器和显示多路选择器;
所述显示多路选择器包括第一分裂单元、第二分裂单元、第一时钟电路、第二时钟电路、第一输出端口和第二输出端口,所述第一分裂单元与所述第一显示控制器连接,所述第二分裂单元与所述第二显示控制器连接,所述第一输出端口用于与第一显示屏连接,所述第二输出端口用于与第二显示屏连接;
所述显示多路选择器用于:
控制所述第一分裂单元分别与所述第一输出端口和所述第二输出端口连通;
通过所述第一分裂单元从所述第一显示控制器接收第一显示信号,并将所述第一显示信号分裂为两路第一显示信号;
通过所述第一时钟电路和所述第二时钟电路同步基于第一时钟信号,分别对两路第一显示信号进行时间同步;
通过所述第一输出端口将时间同步后的一路第一显示信号传输至所述第一显示屏,并通过第二输出端口将时间同步后的另一路第一显示信号传输至所述第二显示屏,以使所述第一显示屏和所述第二显示屏同步显示第一显示内容。
在一些实施例中,所述显示多路选择器还用于:
控制所述第一分裂单元与所述第一输出端口连通,并控制所第二分裂单元与所述第二输出端口连通;
通过所述第一分裂单元从所述第一显示控制器接收第一显示信号,通过所述第一时钟电路基于所述第一时钟信号对所述第一显示信号进行时钟同步,通过所述第一输出端口将时钟同步后的第一显示信号传输至所述第一显示屏,以使所述第一显示屏显示第一显示内容;
通过所述第二分裂单元从所述第二显示控制器接收第二显示信号,通过所述第二时钟电路基于第二时钟信号对所述第二显示信号进行时钟同步,通过所述第二输出端口将时钟同步后的第二显示信号传输至所述第二显示屏,以使所述第二显示屏显示第二显示内容。
在一些实施例中,所述显示多路选择器还包括第一选择电路和第二选择电路;
所述第一选择电路的两组输入端分别与所述第一分裂单元和所述第二分裂单元连接,所述第一选择电路的输出端通过所述第一时钟电路与所述第一输出端口连接,所述第一选择电路用于:从所述第一分裂单元和所述第二分裂单元中择一与所述第一时钟电路连通;
所述第二选择电路的两组输入端分别与所述第一分裂单元和所述第二分裂单元连接,所述第二选择电路的输出端通过所述第二时钟电路与所述第二输出端口连接,所述第一选择电路用于:从所述第一分裂单元和所述第二分裂单元中择一与所述第二时钟电路连通。
在一些实施例中,所述显示多路选择器包括与所述第一选择电路相对应的第一寄存器和与所述第二选择电路相对应的第二寄存器;
所述第一选择电路具体用于:基于添加至所述第一寄存器中的第一标识或第二标识,从所述第一分裂单元和所述第二分裂单元中择一与所述第一时钟电路连通;其中,所述第一标识用于标识所述第一分裂单元,所述第二标识用于标识所述第二分裂单元;
所述第二选择电路具体用于:基于添加至所述第二寄存器中的所述第一标识或所述第二标识,从所述第一分裂单元和所述第二分裂单元中择一与所述第二时钟电路连通。
在一些实施例中,所述目标硬件域配置为:
在所述第一显示屏和所述第二显示屏同步显示所述第一显示内容的情况下,响应于针对所述第一显示屏的第一显示内容进行操作或针对所述第二显示屏的第一显示内容进行操作,调整所述第一显示内容。
在一些实施例中,所述多核异构系统还包括第一硬件域,所述第一显示控制器与所述第一硬件域连接,所述第一显示控制器具体用于基于从所述第一硬件域接收的第一显示数据,获取所述第一显示信号;
所述第一硬件域用于:从所述目标硬件域接收第一操控指令或第二操控指令,调整所述第一显示数据,以调整所述第一显示内容;
其中,所述第一操控指令为针对所述第一显示屏的第一显示内容进行操作生成的操控指令;所述第二操控指令为针对所述第二显示屏的第二显示内容进行操作生成的操控指令。
在一些实施例中,所述第一显示控制器具体用于:获取第一显示数据;基于所述第一时钟信号对所述第一显示数据进行处理,获取具有第一刷新频率的所述第一显示信号;和/或
所述第二显示控制器具体用于:获取第二显示数据,基于第二时钟信号对所述第二显示数据进行处理,获取具有第二刷新频率的所述第二显示信号。
在一些实施例中,所述多核异构系统还包括第一硬件域和第二硬件域;
所述第一显示控制器与所述第一硬件域连接,所述第一显示控制器具体用于:基于从所述第一硬件域接收的第一显示数据,获取与所述第一显示屏相匹配的第一显示信号;
所述第二显示控制器与所述第二硬件域连接,所述第二显示控制器具体用于:基于从所述第二硬件域接收的第二显示数据,获取与所述第二显示屏相匹配的第二显示信号。
在一些实施例中,所述第一硬件域包括与所述第一显示控制器连接的第一显示处理器,所述第一显示处理器用于向所述第一显示控制器发送所述第一显示数据;
所述第二硬件域包括与所述第二显示控制器连接的第二显示处理器,所述第二显示处理器用于向所述第二显示控制器发送所述第二显示数据。
本申请第二方面提供了一种芯片,包括如上所述的多核异构系统。
本申请第三方面提供了一种车辆,包括如上所述的芯片,以及与所述芯片连接的第一显示屏和第二显示屏。
本申请实施例的多核异构系统,通过显示多路选择器切换显示信号传输通路,能够实现多个显示屏同步显示相同显示内容的目的,控制逻辑简单,有利于降低软件开发难度和系统资源利用率,且能够形成较好的用户体验。
附图说明
图1为本申请的多核异构系统的第一种实施例的结构框图。
图2为本申请的显示多路选择器的一种实施例的原理图。
图3为本申请的显示多路选择器的另一种实施例在第一显示模式下的原理图。
图4为本申请的显示多路选择器的另一种实施例在第二显示模式下的原理图。
图5为本申请的多核异构系统的第二种实施例的结构框图。
具体实施方式
此处参考附图描述本申请的各种方案以及特征。
应理解的是,可以对此处申请的实施例做出各种修改。因此,上述说明书不应该视为限制,而仅是作为实施例的范例。本领域的技术人员将想到在本申请的范围和精神内的其他修改。
包含在说明书中并构成说明书的一部分的附图示出了本申请的实施例,并且与上面给出的对本申请的大致描述以及下面给出的对实施例的详细描述一起用于解释本申请的原理。
通过下面参照附图对给定为非限制性实例的实施例的优选形式的描述,本申请的这些和其它特性将会变得显而易见。
还应当理解,尽管已经参照一些具体实例对本申请进行了描述,但本领域技术人员能够确定地实现本申请的很多其它等效形式都应视为位于本申请所限定的保护范围内。
当结合附图时,鉴于以下详细说明,本申请的上述和其他方面、特征和优势将变得更为显而易见。
此后参照附图描述本申请的具体实施例;然而,应当理解,所申请的实施例仅仅是本申请的实例,其可采用多种方式实施。熟知和/或重复的功能和结构并未详细描述以避免不必要或多余的细节使得本申请模糊不清。因此,本文所申请的具体的结构性和功能性细节并非意在限定,而是仅仅作为权利要求的基础和代表性基础用于教导本领域技术人员以实质上任意合适的详细结构多样地使用本申请。
本说明书可使用词组“在一种实施例中”、“在另一个实施例中”、“在又一实施例中”或“在其他实施例中”,其均可指代根据本申请的相同或不同实施例中的一个或多个。
本申请实施例提供了一种多核异构系统,图1为本申请的多核异构系统的第一种实施例的结构框图,图2为本申请的显示多路选择器230的一种实施例的原理图。参见图1和图2所示,本申请实施例的多核异构系统可包括目标硬件域200,所述目标硬件域200包括第一显示控制器210、第二显示控制器220和显示多路选择器230。
所述显示多路选择器230包括第一分裂单元231、第二分裂单元232、第一时钟电路233、第二时钟电路234、第一输出端口235和第二输出端口236。所述第一分裂单元231与所述第一显示控制器210连接,所述第二分裂单元232与所述第二显示控制器220连接。所述第一输出端口235用于与第一显示屏101连接,所述第二输出端口236用于与第二显示屏102连接。
所述显示多路选择器230用于:控制所述第一分裂单元231分别与所述第一输出端口235和所述第二输出端口236连通;通过所述第一分裂单元231从所述第一显示控制器210接收第一显示信号,并将所述第一显示信号分裂为两路第一显示信号;通过所述第一时钟电路233基于第一时钟信号对一路第一显示信号进行时间同步;通过所述第二时钟电路234基于第一时钟信号对另一路第一显示信号进行时间同步;通过所述第一输出端口235将时间同步后的一路第一显示信号传输至所述第一显示屏101,并通过第二输出端口236将时间同步后的另一路第一显示信号传输至所述第二显示屏102,以使所述第一显示屏101和所述第二显示屏102同步显示第一显示内容。
可选的,所述第一显示控制器210可配置为能够输出第一显示信号,所述第二显示控制器220可配置为能够输出第二显示信号。进一步的,所述第一显示控制器210可基于从所述目标硬件域200获取到的显示数据,输出所述第一显示信号。所述第一显示控制器210也可基于从所述多核异构系统的其他硬件域获取到的显示数据,输出所述第一显示信号。类似的,所述第二显示控制器220可基于从所述目标硬件域200获取到的显示数据,输出所述第二显示信号。或者,所述第二显示控制器220也可基于从所述多核异构系统中的其他硬件域获取的显示数据,输出所述第二显示信号。
可选的,所述目标硬件域200可响应于第一指令,通过所述显示多路选择器230控制所述第一分裂单元231分别与所述第一输出端口235和所述第二输出端口236连通。所述第一指令可用于指示所述多核异构系统切换至第一显示模式。在所述第一显示模式下,所述多核异构系统能够控制所述第一显示屏101和所述第二显示屏102显示相同的显示内容。
可选的,所述多核异构系统可包括第一时钟单元。所述第一时钟单元可分别与所述第一时钟电路233和所述第二时钟电路234连接。在所述多核异构系统处于第一显示模式的情况下,所述第一时钟单元分别向所述第一时钟电路233和所述第二时钟电路234发送相同的第一时钟信号。可以理解的是,所述第一时钟电路233和所述第二时钟电路234也可通过其他方式获取到相同的第一时钟信号。
可选的,所述第一输出端口235和所述第二输出端口236可通过所述多核异构系统的显示接口,分别与所述第一显示屏101和所述第二显示屏102连接。示例性的,所述多核异构系统可具有第一显示接口和第二显示接口,所述第一输出接口可通过所述第一显示接口与所述第一显示屏101连接,所述第二输出接口可通过所述第二显示接口与所述第二显示屏102连接。当然,在实际应用时,所述第一输出端口235和所述第二输出端口236也可通过其他方式分别与所述第一显示屏101和所述第二显示屏102连接,只要能够分别向所述第一显示屏101和所述第二显示屏102发送第一显示信号即可。
可选地,所述第一输出端口235和所述第二输出端口236可包括一个或多输出端子,具体可根据所采用的通信协议确定。可选的,所述第一显示屏101和所述第二显示屏102可采用MIPI显示串行接口(MIPIDisplay Serial Interface)、LVDS显示串行接口(Low-Voltage Differential Signaling)、并行接口(Parallel Port)等等。相对应的,所述第一输出端口235和所述第二输出端口236可符合LVDS协议、MIPI_DSI协议或Parallel协议等等。以所述第一输出端口235和所述第二输出端口236采用LVDS协议为例,所述第一输出端口235和所述第二输出端口236均可包括十个输出端子,使得所述第一输出端口235和所述第二输出端口236通过各自的十个输出端子能够输出四路显示信号和一路时钟信号。
示例性的,以所述多核异构系统应用于车辆上为例,所述车辆上可在所述副驾驶前方设置显示屏,还可在后排座位的前方设置显示屏。当位于副驾驶的用户需要向位于后排座位的用户分享显示内容时,可操作触控屏或按钮等操作部件向多核异构系统发送第一指令。所述多核异构系统可响应于所述第一指令切换至第一显示模式。所述显示多路选择器230可响应于多核异构系统切换至第一显示模式,控制第一分裂单元231分别与第一输出端口235和第二输出端口236连通。第一时钟电路233和第二时钟电路234能够基于第一时钟信号分别对两路第一显示信号进行时钟同步,形成两路具有相同频率和相同相位的第一显示信号。分别通过第一输出端口235和第二输出端口236输送至副驾驶前方的显示屏和后排座位前方的显示屏,就能够实现副驾驶前方的显示屏和后排座位前方的显示屏同步显示相同的显示内容的目的。
可以理解的是,与所述第一分裂单元231类似,所述第二分裂单元232也可分别与所述第一输出端口235和所述第二输出端口236连接,并能够将所述第二显示控制器220输出的一路第二显示信号分裂为两路第二显示信号。所述第一时钟电路233和所述第二时钟电路234可基于第二时钟信号分别对两路第二显示信号进行时间同步。通过所述第一输出端口235和所述第二输出端口236能够将时间同步后的两路第二显示信号分别发送至所述第一显示屏101和所述第二显示屏102,从而控制所述第一显示屏101和所述第二显示屏102同步显示第二显示内容。
需要说明的是,所述目标硬件域200不仅限于包括两个显示控制器,所述显示多路选择器230也不仅限于与两个显示屏连接。所述显示多路选择器230还可包括第三分裂单元、第四分裂单元、第三时钟电路、第四时钟电路、第三输出端口、第四输出端口等等,从而使所述显示多路选择器230能够与三个、四个、甚至于更多个显示器连接。这样,通过所述显示多路选择器230能够控制两个以上的显示器同步显示相同的显示内容。
本申请实施例的多核异构系统,通过显示多路选择器230能够在第一显示控制器210与所述第一显示屏101之间,以及所述第一显示控制器210与所述第二显示屏102之间形成显示信号传输通路。第一分裂单元231能够将第一显示控制器210输出的一路第一显示信号分裂为两路第一显示信号。通过第一时钟电路233和第二时钟电路234能够基于相同的第一时钟信号分别对两路第一显示信号进行时间同步,确保两路第一显示信号具有相同的频率和相同的相位。通过第一输出端口235和第二输出端口236分别将两路第一显示信号发送至第一显示屏101和第二显示屏102,就能够控制所述第一显示屏101和所述第二显示屏102同步显示与所述第一显示信号相对应的第一显示内容。如此,通过显示多路选择器230切换显示信号传输通路,能够实现多个显示屏同步显示相同显示内容的目的,控制逻辑简单,有利于降低软件开发难度和系统资源利用率,且能够形成较好的用户体验。
在一些实施例中,所述显示多路选择器230还用于:控制所述第一分裂单元231与所述第一输出端口235连通,并控制所第二分裂单元232与所述第二输出端口236连通。通过所述第一分裂单元231从所述第一显示控制器210接收第一显示信号,通过所述第一时钟电路233基于所述第一时钟信号对所述第一显示信号进行时钟同步,通过所述第一输出端口235将时钟同步后的第一显示信号传输至所述第一显示屏101,以使所述第一显示屏101显示第一显示内容。通过所述第二分裂单元232从所述第二显示控制器220接收第二显示信号,通过所述第二时钟电路234基于第二时钟信号对所述第二显示信号进行时钟同步,通过所述第二输出端口236将时钟同步后的第二显示信号传输至所述第二显示屏102,以使所述第二显示屏102显示第二显示内容。
可见,通过显示多路选择器230能够在所述第一显示控制器210和所述第一显示屏101之间形成一个显示信号传输通路,并在所述第二显示控制器220和所述第二显示屏102之间形成另一个显示信号传输通路,能够控制多个显示屏分别显示不同的显示内容。如此,能够为用户提供不同的可选择的显示模式,使得用户能够根据实际需求选择不同的显示模式,能够显著提高用户体验。
可选的,所述目标硬件域200可响应于第二指令,通过所述显示多路选择器230控制所述第一分裂单元231与所述第一输出端口235连接,并控制所述第二分裂单元232与所述第二输出端口236连接。所述第二指令可用于指示所述多核异构系统切换至第二显示模式(separate mode)。在所述第二显示模式下,所述多核异构系统能够控制所述第一显示屏101和所述第二显示屏102分别独立显示各自的显示内容。
可选的,所述第一时钟信号和所述第二时钟信号可以是相同的时钟信号,也可以是不同的时钟信号。如此,能够控制多个显示屏基于相同刷新频率或不同刷新频率显示不同的显示内容,具有较高的灵活性。示例性的,所述多核异构系统可包括第一时钟单元,所述第一时钟单元可配置为能够分别生成第一时钟信号和第二时钟信号,所述第一时钟电路233可从所述第一时钟单元获取第一时钟信号,所述第二时钟电路234可从所述第一时钟单元获取第二时钟信号。当然,所述多核异构系统也可包括多个时钟单元,所述第一时钟电路233和所述第二时钟电路234也可分别从不同的时钟单元获取所述第一时钟信号和所述第二时钟信号。
可以理解的是,在所述显示多路选择器230包括两个以上的分裂单元、时钟电路及输出接口的情况下,所述显示多路选择器230能够形成两个以上的互相独立的显示信号传输通路。通过两个以上的显示信号传输通路互相独立的将各自的显示信号,传输至相对应的显示屏,从而控制多个显示屏互相独立的输出各自的显示内容。
配合图3和图4所示,在一些实施例中,所述显示多路选择器230还包括第一选择电路237和第二选择电路238。
所述第一选择电路237的两组输入端分别与所述第一分裂单元231和所述第二分裂单元232连接,所述第一选择电路237的输出端通过所述第一时钟电路233与所述第一输出端口235连接。所述第一选择电路237用于:从所述第一分裂单元231和所述第二分裂单元232中择一与所述第一时钟电路233连通。
所述第二选择电路238的两组输入端分别与所述第一分裂单元231和所述第二分裂单元232连接,所述第二选择电路238的输出端通过所述第二时钟电路234与所述第二输出端口236连接。所述第一选择电路237用于:从所述第一分裂单元231和所述第二分裂单元232中择一与所述第二时钟电路234连通。
具体来说,在所述多核异构系统处于第一显示模式的情况下,可通过所述显示多路选择器230控制所述第一选择电路237和所述第二选择电路238同时与所述第一分裂单元231连接,或者同时与所述第二分裂单元232连接,从而能够接收相同的显示信号。在所述多核异构系统处于第二显示模式的情况下,可通过所述显示多路选择器230控制所述第一选择电路237与所述第一分裂单元231连接,控制所述第二选择电路238与所述第二分裂单元232连接,从而形成两路互相独立的显示信号传输通路。如此,能够简化控制逻辑,有利于降低软件开发难度和系统资源利用率。
可选的,每组所述输入端可包括一个或多个输入端子,具体可根据所采用的通信协议确定。例如,每组所述输入端可包括两个输入端子,所述第一选择电路237和所述第二选择电路238可分别具有四个输入端子。
可以理解的是,所述显示多路选择器230不仅限于包括两个选择电路,也可包括三个、四个或更多个选择电路。每个选择电路也不仅限于包括两组输入端,在所述显示多路选择器230包括两组以上的分裂单元的情况下,所述选择电路可包括与分裂单元一一对应的两组以上的输入端。
在一些实施例中,所述显示多路选择器230包括与所述第一选择电路237相对应的第一寄存器和与所述第二选择电路238相对应的第二寄存器。
所述第一选择电路237具体用于:基于添加至所述第一寄存器中的第一标识或第二标识,从所述第一分裂单元231和所述第二分裂单元232中择一与所述第一时钟电路233连通。
所述第二选择电路238具体用于:基于添加至所述第二寄存器中的所述第一标识或所述第二标识,从所述第一分裂单元231和所述第二分裂单元232中择一与所述第二时钟电路234连通。其中,所述第一标识用于标识所述第一分裂单元231,所述第二标识用于标识所述第二分裂单元232。
具体来说,在所述多核异构系统处于第一显示模式下,可将第一标识分别添加至所述第一寄存器和所述第二寄存器。如此,所述第一选择电路237能够将第一分裂单元231和所述第一时钟电路233连通。所述第二选择电路238能够将所述第一分裂单元231与所述第二时钟电路234连通。或者,也可将第二标识分别添加至所述第一寄存器和所述第二寄存器,使得所述第二分裂单元232能够分别与所述第一时钟电路233和所述第二时钟安陆连通。
在所述多核异构系统处于第二显示模式下,可将所述第一标识添加至所述第一寄存器,可将所述第二标识添加至所述第二寄存器。如此,所述第一选择电路237能够连通所述第一分裂单元231和所述第一时钟电路233,所述第二选择电路238能够连通所述第二分裂单元232和所述第二时钟电路234。
显然,也可将所述第一标识添加至所述第二寄存器,可将所述第二标识添加至所述第一寄存器。这样,所述第一选择电路237能够连通所述第二分裂单元232和所述第一时钟电路233,所述第二选择电路238能够连通所述第一分裂单元231和所述第二时钟电路234。通过寄存器来控制第一选择电路237和第二选择电路238,不仅控制逻辑简单,易于实现,且具有较高的灵活性。
可以理解的是,所述第一标识和所述第二标识可包括各种能够标识所述第一分裂单元231和所述第二分裂单元232的信息,此处并不对所述第一标识和所述第二标识的内容进行限定。
示例性的,所述第一分裂单元231的输出端可包括两个输出端子,所述第二分裂单元232的输出端也可包括两个输入端子。所述第一选择电路237可具有两组输入端,且所述第一选择电路237的两组输入端分别属于所述第一分裂单元231的输出端和所述第二分裂单元232的输出端连接。所述第二选择电路238也可具有两组输入端,且所述第二选择电路238的两组输入端也可分别与所述第一分裂单元231的输出端和所述第二分裂单元232的输出端连接。
可对所述第一分裂单元231的输出端子和所述第二分裂单元232的输出端子进行统一编号。如可将四个输出端子分别编号为“0”、“1”、“2”和“3”。在此基础上,可将所述第一分裂单元231的输出端和所述第二分裂单元232的输出端中首个输出端子的编号作为标识。具体来说,可将“0”作为第一标识,可将“2”作为第二标识。当所述第一寄存器和所述第二寄存器中添加“0”时,则所述第一选择电路237和第二选择电路238均与所述第一分裂单元231连接,如图3所示。当所述第一寄存器中添加“0”,且所述第二寄存器中添加“2”时,所述第一分裂单元231与所述第一选择电路237连接,所述第二分裂单元232与所述第二选择电路238连接,如图4所示。
需要说明的是,所述第一分裂单元231不仅限于通过所述第一选择电路237与所述第一时钟电路233连接,所述第二分裂单元232也不仅限于通过所述第二选择电路238与所述第二时钟电路234连接。在实际应用时,所述显示多路选择器230也可不包括所述第一选择电路237和所述第二选择电路238。例如,所述第一分裂单元231可构造为能够在其自身与所述第一时钟电路233或所述第二时钟电路234之间构建显示信号传输通路。类似的,所述第二分裂单元232也可构造为能够在其自身与所述第一时钟电路233或所述第二时钟电路234之间构建显示信号传输通路。
在一些实施例中,所述第一显示控制器210具体用于:获取第一显示数据;基于所述第一时钟信号对所述第一显示数据进行处理,获取具有第一刷新频率的所述第一显示信号。所述第二显示控制器220具体用于:获取第二显示数据,基于第二时钟信号对所述第二显示数据进行处理,获取具有第二刷新频率的所述第二显示信号。如此,所述第一显示控制器210和所述第二显示控制所采用的时钟信号,与显示多路选择器230所采用的时钟信号一致,能够降低显示多路选择器230对第一显示信号和/或第二显示信号的时间同步难度。
可选的,所述多核异构系统可具有第一时钟单元,所述第一时钟单元可配置为能够产生多种时钟信号。所述第一显示控制器210可配置为能够从所述第一时钟单元获取第一时钟信号,所述第二显示控制器220可配置为能够从所述第一时钟单元获取第二时钟信号。
可选的,所述第一时钟信号和所述第二时钟信号可具有相同的频率,所述第一时钟信号和所述第二时钟信号也可具有不同的频率。所述第一时钟信号和所述第二时钟信号也可具有相同的频率和相同的相位。
配合图5所示,在一些实施例中,所述多核异构系统还可包括第一硬件域300和/或第二硬件域400。所述第一显示控制器210与所述第一硬件域300连接。所述第一显示控制器210具体用于:基于从所述第一硬件域300接收的第一显示数据,获取与所述第一显示屏101相匹配的第一显示信号。所述第二显示控制器220与所述第二硬件域400连接。所述第二显示控制器220具体用于:基于从所述第二硬件域400接收的第二显示数据,获取与所述第二显示屏102相匹配的第二显示信号。如此,第一硬件域300和第二硬件域400负责生成显示数据,目标硬件域200负责对显示信号传输通路的切换控制,能够降低目标硬件域200的数据处理量,有益于提高目标硬件域200的响应速度,有利于保持系统流畅性。通过设置具有较高数据处理能力的第一硬件域300和第二硬件域400能够满足图像处理对于处理能力的需求,有利于提高显示效果。
可选的,所述多核异构系统可仅包括第一硬件域300,也可仅包括第二硬件域400。例如,所述多核异构系统可包括第一硬件域300,所述第一显示控制器210从所述第一硬件域300获取第一显示数据。所述第二显示控制器220可从所述目标硬件域200获取第二显示数据。又例如,所述多核异构系统可包括第二硬件域400,所述第一显示控制器210可从所述目标硬件域200获取所述第一显示数据,所述第二显示控制器220可从所述第二硬件域400获取所述第二显示数据。
可选的,所述第一硬件域300包括与所述第一显示控制器210连接的第一显示处理器310,所述第一显示处理器310用于向所述第一显示控制器210发送所述第一显示数据。所述第二硬件域400包括与所述第二显示控制器220连接的第二显示处理器410,所述第二显示处理器410用于向所述第二显示控制器220发送所述第二显示数据。
示例性的,可通过所述第一硬件域300的操作系统中运行的第一显示进程生成用于形成第一显示内容的显示数据。所述第一显示处理器310可基于所述第一显示屏101或所述第二显示屏102的显示参数,对用于形成第一显示内容的显示数据进行处理,获取与所述第一显示屏101和/或所述第二显示屏102相适配的第一显示数据。
类似的,可通过所述第二硬件域400的操作系统中运行的第二显示进程生成用于形成第二显示内容的显示数据。所述第二显示处理器410可基于所述第一显示屏101或所述第二显示屏102的显示参数,对用于形成第二显示内容的显示数据进行处理,获取与所述第一显示屏101和/或所述第二显示屏102相适配的第二显示数据。
在一些实施例中,所述目标硬件域200可配置为:在所述第一显示屏101和所述第二显示屏102同步显示所述第一显示内容的情况下,响应于针对所述第一显示屏101的第一显示内容进行操作或针对所述第二显示屏102的第一显示内容进行操作,调整所述第一显示内容。如此,当所述第一显示屏101和所述第二显示屏102同步显示相同的显示内容时,用户可操作第一显示屏101来调整显示内容,也可操作第二显示屏102来调整显示内容。不仅能够实现多屏同显,还能够实现多显示屏的协调控制。
以所述多核异构系统应用于车辆为例,当驾驶员需要在中控屏开启导航或调整导航路线时,如果碍于交通状况不方便对中控屏进行操作,则可开启第一显示模式,使得中控屏和副驾驶前方的显示屏均显示中控屏的显示界面。此时,副驾驶的乘客可操作副驾驶前方的显示屏来开启导航或调整导航路线,相应的驾驶室中部或驾驶员前方的中控屏也会同步开启导航或调整导航路线,能够显著提高车辆的可操作性和智能化水平。
可选的,所述第一显示控制器210可从所述目标硬件域200获取第一显示数据,并基于所述第一显示数据生成第一显示信号。在此基础上,所述目标硬件域200可响应于针对所述第一显示屏101的第一显示内容进行操作生成的第一操作指令,或者响应于针对所述第二显示屏102的第一显示内容进行操作生成的第二操作指令,调整所述第一显示数据,以调整所述第一显示内容。例如,可通过所述目标硬件域200的操作系统中运行目标显示进程,响应所述第一操作指令或所述第二操作指令调整所述第一显示数据。
可选的,所述多核异构系统还包括第一硬件域300,所述第一显示控制器210与所述第一硬件域300连接,所述第一显示控制器210具体用于基于从所述第一硬件域300接收的第一显示数据,获取所述第一显示信号。在此基础上,所述目标硬件用于可获取所述第一操作指令或所述第二操作指令。基于例如核间通信等通信机制将第一操作指令或第二操作指令发送至所述第一硬件域300。所述第一硬件域300可基于第一操控指令或第二操控指令,调整所述第一显示数据,以调整所述第一显示内容。
本申请实施例还提供了一种芯片,包括如上任一实施例所述的多核异构系统。
本申请实施例还提供了一种车辆,包括如上所述的芯片,以及与所述芯片连接的第一显示屏101和第二显示屏102。可选的,所述第一显示屏101和第二显示屏102可包括仪表屏、中控屏、应用屏等等。可选的,本申请实施例中的车辆可以是“汽车”、“车辆”和“整车”或者其它相似术语包括一般的机动车辆,例如包括轿车、SUV、MPV、公交车、卡车和其它载货或者载客车辆,包括各种船、艇在内的水运工具,以及航空器等,包括混合动力车辆、电动车辆、燃油车辆、插电式混合动力车辆、燃料电池汽车以及其它代用燃料车辆。其中,混合动力车辆指的是具有两种或者多种动力源的车辆,电动车辆包括纯电动汽车、增程式电动汽车等,本申请对此不做具体限定。
以上实施例仅为本申请的示例性实施例,不用于限制本申请,本申请的保护范围由权利要求书限定。本领域技术人员可以在本申请的实质和保护范围内,对本申请做出各种修改或等同替换,这种修改或等同替换也应视为落在本申请的保护范围内。
Claims (11)
1.一种多核异构系统,其特征在于,包括目标硬件域,所述目标硬件域包括第一显示控制器、第二显示控制器和显示多路选择器;
所述显示多路选择器包括第一分裂单元、第二分裂单元、第一时钟电路、第二时钟电路、第一输出端口和第二输出端口,所述第一分裂单元与所述第一显示控制器连接,所述第二分裂单元与所述第二显示控制器连接,所述第一输出端口用于与第一显示屏连接,所述第二输出端口用于与第二显示屏连接;
所述显示多路选择器用于:
控制所述第一分裂单元分别与所述第一输出端口和所述第二输出端口连通;
通过所述第一分裂单元从所述第一显示控制器接收第一显示信号,并将所述第一显示信号分裂为两路第一显示信号;
通过所述第一时钟电路和所述第二时钟电路同步基于第一时钟信号,分别对两路第一显示信号进行时间同步;
通过所述第一输出端口将时间同步后的一路第一显示信号传输至所述第一显示屏,并通过第二输出端口将时间同步后的另一路第一显示信号传输至所述第二显示屏,以使所述第一显示屏和所述第二显示屏同步显示第一显示内容。
2.根据权利要求1所述的多核异构系统,其特征在于,所述显示多路选择器还用于:
控制所述第一分裂单元与所述第一输出端口连通,并控制所第二分裂单元与所述第二输出端口连通;
通过所述第一分裂单元从所述第一显示控制器接收第一显示信号,通过所述第一时钟电路基于所述第一时钟信号对所述第一显示信号进行时钟同步,通过所述第一输出端口将时钟同步后的第一显示信号传输至所述第一显示屏,以使所述第一显示屏显示第一显示内容;
通过所述第二分裂单元从所述第二显示控制器接收第二显示信号,通过所述第二时钟电路基于第二时钟信号对所述第二显示信号进行时钟同步,通过所述第二输出端口将时钟同步后的第二显示信号传输至所述第二显示屏,以使所述第二显示屏显示第二显示内容。
3.根据权利要求1或2所述的多核异构系统,其特征在于,所述显示多路选择器还包括第一选择电路和第二选择电路;
所述第一选择电路的两组输入端分别与所述第一分裂单元和所述第二分裂单元连接,所述第一选择电路的输出端通过所述第一时钟电路与所述第一输出端口连接,所述第一选择电路用于:从所述第一分裂单元和所述第二分裂单元中择一与所述第一时钟电路连通;
所述第二选择电路的两组输入端分别与所述第一分裂单元和所述第二分裂单元连接,所述第二选择电路的输出端通过所述第二时钟电路与所述第二输出端口连接,所述第一选择电路用于:从所述第一分裂单元和所述第二分裂单元中择一与所述第二时钟电路连通。
4.根据权利要求3所述的多核异构系统,其特征在于,所述显示多路选择器包括与所述第一选择电路相对应的第一寄存器和与所述第二选择电路相对应的第二寄存器;
所述第一选择电路具体用于:基于添加至所述第一寄存器中的第一标识或第二标识,从所述第一分裂单元和所述第二分裂单元中择一与所述第一时钟电路连通;其中,所述第一标识用于标识所述第一分裂单元,所述第二标识用于标识所述第二分裂单元;
所述第二选择电路具体用于:基于添加至所述第二寄存器中的所述第一标识或所述第二标识,从所述第一分裂单元和所述第二分裂单元中择一与所述第二时钟电路连通。
5.根据权利要求1所述的多核异构系统,其特征在于,所述目标硬件域配置为:
在所述第一显示屏和所述第二显示屏同步显示所述第一显示内容的情况下,响应于针对所述第一显示屏的第一显示内容进行操作或针对所述第二显示屏的第一显示内容进行操作,调整所述第一显示内容。
6.根据权利要求5所述的多核异构系统,其特征在于,所述多核异构系统还包括第一硬件域,所述第一显示控制器与所述第一硬件域连接,所述第一显示控制器具体用于基于从所述第一硬件域接收的第一显示数据,获取所述第一显示信号;
所述第一硬件域用于:从所述目标硬件域接收第一操控指令或第二操控指令,调整所述第一显示数据,以调整所述第一显示内容;
其中,所述第一操控指令为针对所述第一显示屏的第一显示内容进行操作生成的操控指令;所述第二操控指令为针对所述第二显示屏的第二显示内容进行操作生成的操控指令。
7.根据权利要求1所述的多核异构系统,其特征在于,所述第一显示控制器具体用于:获取第一显示数据;基于所述第一时钟信号对所述第一显示数据进行处理,获取具有第一刷新频率的所述第一显示信号;和/或
所述第二显示控制器具体用于:获取第二显示数据,基于第二时钟信号对所述第二显示数据进行处理,获取具有第二刷新频率的所述第二显示信号。
8.根据权利要求1所述的多核异构系统,其特征在于,所述多核异构系统还包括第一硬件域和第二硬件域;
所述第一显示控制器与所述第一硬件域连接,所述第一显示控制器具体用于:基于从所述第一硬件域接收的第一显示数据,获取与所述第一显示屏相匹配的第一显示信号;
所述第二显示控制器与所述第二硬件域连接,所述第二显示控制器具体用于:基于从所述第二硬件域接收的第二显示数据,获取与所述第二显示屏相匹配的第二显示信号。
9.根据权利要求8所述的多核异构系统,其特征在于,所述第一硬件域包括与所述第一显示控制器连接的第一显示处理器,所述第一显示处理器用于向所述第一显示控制器发送所述第一显示数据;
所述第二硬件域包括与所述第二显示控制器连接的第二显示处理器,所述第二显示处理器用于向所述第二显示控制器发送所述第二显示数据。
10.一种芯片,其特征在于,包括如权利要求1至9任一项所述的多核异构系统。
11.一种车辆,其特征在于,包括如权利要求10所述的芯片,以及与所述芯片连接的第一显示屏和第二显示屏。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311552568.XA CN117524065A (zh) | 2023-11-20 | 2023-11-20 | 多核异构系统、芯片和车辆 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311552568.XA CN117524065A (zh) | 2023-11-20 | 2023-11-20 | 多核异构系统、芯片和车辆 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117524065A true CN117524065A (zh) | 2024-02-06 |
Family
ID=89756379
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311552568.XA Pending CN117524065A (zh) | 2023-11-20 | 2023-11-20 | 多核异构系统、芯片和车辆 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117524065A (zh) |
-
2023
- 2023-11-20 CN CN202311552568.XA patent/CN117524065A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8363162B2 (en) | Video display system for a motor vehicle | |
WO2017202195A1 (zh) | 车辆中的控制方法、车辆主板、控制系统和车辆 | |
CN105922872A (zh) | 车辆控制系统和车辆 | |
CN115794025A (zh) | 一种车载音频分区输出系统及方法 | |
CN114435275A (zh) | 一种汽车智能座舱域控制系统 | |
CN117524065A (zh) | 多核异构系统、芯片和车辆 | |
CN105946747A (zh) | 车辆中的控制方法和车辆主板 | |
CN116088784B (zh) | 图像投屏方法、装置、电子设备、芯片、存储介质及车辆 | |
CN114816142A (zh) | 一种车载屏幕的控制方法、设备和智能汽车 | |
CN116962646A (zh) | 一种视频传输系统、方法及车辆 | |
CN117524064A (zh) | 多核异构系统、芯片、显示系统及车辆 | |
CN115225619B (zh) | 一种车载增强现实系统、通信实现方法以及车辆 | |
CN116805959A (zh) | 影像传输系统、车辆以及影像传输方法 | |
CN114205759A (zh) | 一种车载以太网显示屏的显示控制方法 | |
CN212267231U (zh) | 一种车载控制系统及包含该系统的车辆 | |
CN212447343U (zh) | 一种多屏互联的车载娱乐系统 | |
CN108924455B (zh) | 一种基于FPD-Link总线的叠加传输系统 | |
CN220947572U (zh) | 显示器控制的系统及车辆 | |
CN107071323B (zh) | 设备选取方法、接口盒及车载显示系统 | |
CN118113247B (zh) | 显示控制方法、多核异构系统、芯片和车辆 | |
EP4366246A1 (en) | Communication device for vehicle, and vehicle having same | |
CN115946632B (zh) | 一种多屏显示的中控娱乐系统及显示方法 | |
CN214481217U (zh) | 一种智能座舱系统和车辆 | |
JP3235506U (ja) | 車載用のav制御装置 | |
CN218907072U (zh) | 一种电子后视镜系统及智能汽车 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |