CN117456966A - 显示面板的驱动方法和显示面板 - Google Patents

显示面板的驱动方法和显示面板 Download PDF

Info

Publication number
CN117456966A
CN117456966A CN202311757708.7A CN202311757708A CN117456966A CN 117456966 A CN117456966 A CN 117456966A CN 202311757708 A CN202311757708 A CN 202311757708A CN 117456966 A CN117456966 A CN 117456966A
Authority
CN
China
Prior art keywords
control
clock signal
gate driving
refresh rate
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202311757708.7A
Other languages
English (en)
Other versions
CN117456966B (zh
Inventor
许中燮
叶利丹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202311757708.7A priority Critical patent/CN117456966B/zh
Priority claimed from CN202311757708.7A external-priority patent/CN117456966B/zh
Publication of CN117456966A publication Critical patent/CN117456966A/zh
Application granted granted Critical
Publication of CN117456966B publication Critical patent/CN117456966B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示面板的驱动方法和显示面板,显示面板包括第一控制电路、第二控制电路、第三控制电路和多个栅极驱动单元,所述驱动方法包括步骤:获取第M帧的刷新率信息,根据刷新率信息生成刷新率控制信号、时钟信号和帧起始信号;判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路或第二控制电路或第三控制电路的导通或关断以使得显示面板以不同刷新率显示画面;其中,m为级数,m,n均为大于等于1的自然数。本申请通过对显示面板的驱动电路重新布局,增加控制电路和控制信号来改变栅极驱动单元的控制信号,可自动实现低刷(Normal)模式(60Hz)与高刷模式(90HZ)或高刷模式(120HZ)的转换,降低错冲的风险。

Description

显示面板的驱动方法和显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板的驱动方法和显示面板。
背景技术
GOA技术(Gate On Array)即栅极驱动电路制作在array基板,使之能替代外接集成电路板((Integrated Circuit,IC)来完成水平扫描线的驱动。GOA技术能减少外接IC的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示装置更适合制作窄边框或无边框的显示产品。可以采用GOA技术 将栅极驱动器制作在薄膜晶体管阵列基板上,节省空间及驱动IC的成本。
随着5G(5th Generation Mobile Communication Technology,第五代移动通信技术)技术的发展,数据传输的上限得到了极大的提高;因此,高分辨率显示器已逐渐开始流行,各个电视厂商也开始上市高分辨产品,面板厂也快速响应市场需求,快速投入人力进行高分辨率产品的研发,例如8K分辨率产品。高分辨率产品除了PPI(Pixels Per Inch,像素密度)高以外,还需刷新率高。但是,目前由于高分辨率产品的电路资材费用高,实现高刷新率时,会发现Q点的预充时间会变短,受面内扫描的电容负载变重,会造成致栅极驱动信号的失真较严重,栅极信号线输出栅极驱动信号的下降时间数值较大,导致错充风险高。
发明内容
本申请的目的是提供一种显示面板的驱动方法和显示面板,降低错冲风险。
本申请公开了一种显示面板的驱动方法,所述显示面板包括第一控制电路、第二控制电路和多个栅极驱动单元,所述第一控制电路控制第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端的连通或关断,所述第二控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第2m级栅极驱动单元接受帧起始信号,所述第三控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第2m-1级栅极驱动单元接受帧起始信号,所述驱动方法包括步骤:
获取第M帧的刷新率信息,根据刷新率信息生成刷新率控制信号、时钟信号和帧起始信号;以及
判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路或第二控制电路或第三控制电路的导通或关断以使得显示面板以不同刷新率显示画面;
其中,m为级数,m,n均为大于等于1的自然数。
可选的,所述刷新率控制信号包括第一控制信号、第二控制信号和第三控制信号,所述第一控制电路包括多个第一控制开关,所述第一控制开关的输入端和输出端分别连接第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端,所述第一控制开关的控制端连接至第一控制信号线接受第一控制信号;
所述第二控制电路包括多个第二控制开关和m个帧信号输入控制开关,所述第二控制开关的输入端和输出端分别连接所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端,帧信号输入控制开关控制帧起始信号输入至对应的栅极驱动单元,所述第二控制开关的控制端,帧信号输入控制开关的控制端均连接至第二控制信号线接受第二控制信号;
所述第三控制电路包括多个第三控制开关,所述第三控制开关的输入端和输出端分别连接第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端,所述第三控制开关的控制端连接至第三控制信号线接受第三控制信号,其中一个帧信号输入控制开关的控制端一控制开关连接至第三控制信号线接受第三控制信号;
所述判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路或第二控制电路导通或关断以使得显示面板以不同刷新率显示画面的步骤还包括:
判断当前时钟信号对应的刷新率,若为第一刷新率,第一控制信号输出高电平控制第一控制开关导通,使得第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端连通,帧起始信号输入至前m级栅极驱动电路,第二控制信号输出低电平控制第二控制开关和帧信号输入开关关断,第三控制信号输出低电平控制第三控制开关和帧信号输入开关关断,栅极驱动单元输出栅极驱动信号至显示面板对应的栅极线,显示面板以第一刷新率显示画面;
若为第二刷新率,第二控制信号输出高电平控制第二控制电路导通使得第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端连通,帧信号输入开关导通,帧起始信号输入至前2m级栅极驱动电路,第一控制信号输出低电平控制第一控制开关关断,第三控制信号输出低电平控制第三控制开关和帧信号输入开关关断,栅极驱动单元输出栅极驱动信号至显示面板对应的栅极线,显示面板以第二刷新率显示画面;
若为第三刷新率,第三控制信号输出高电平控制第三控制开关导通,使得第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端连通,帧起始信号输入至前2m-1级栅极驱动电路,第一控制信号输出低电平控制第一控制开关关断,第二控制信号输出低电平控制第二控制开关和帧信号输入开关关断,栅极驱动单元输出栅极驱动信号至显示面板对应的栅极线,显示面板以第三刷新率显示画面;
其中,所述第一刷新率的值为F1,所述第二刷新率的值为F2,所述第三刷新率的值为F3,F1:F2:F3=2:4:3。
可选的,所述显示面板包括两组数量相同的时钟信号线组,两组时钟信号线组分别为第一时钟信号线组和第二时钟信号线组,所述第一时钟信号线组和第二时钟信号线组均包括A条时钟信号线,所述栅极驱动单元被划分为多组,每组栅极驱动单元的数量为2A个,每组栅极驱动单元的前A个栅极驱动单元的输入端分别连接第一组时钟信号中的A条时钟信号线, 每组栅极驱动单元的后A个栅极驱动单元的第一输入端通过第四控制电路连接第一时钟信号线组中的A条时钟信号线,每组栅极驱动单元的后A个栅极驱动单元的第二输入端通过第五控制电路连接第二时钟信号线组中的A条时钟信号线;
所述判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路或第二控制电路或第三控制电路的导通或关断以使得显示面板以不同刷新率显示画面的步骤包括:
判断当前时钟信号对应的刷新率,若为第一刷新率,则控制第四控制电路导通,第五控制电路断开,第一时钟信号线组内的A条时钟信号线分别先输出时钟信号至每组栅极驱动单元的前A个栅极驱动单元,后输出时钟信号至每组栅极驱动单元的后A个栅极驱动单元;若为第二刷新率或第三刷新率,则控制第五控制电路导通,第四控制电路断开,第一时钟信号线组内的A条时钟信号线先输出时钟信号至每组栅极驱动单元的前A个栅极驱动单元,第二时钟信号线组内的A条时钟信号线后输出时钟信号至每组栅极驱动单元的后A个栅极驱动单元;
其中,A为大于等于2的自然数。
可选的,所述获取第M帧的刷新率信息,根据刷新率信息生成刷新率控制信号、时钟信号和帧起始信号的步骤包括:
时序控制模块根据刷新率控制信号生成时钟信号和帧起始信号;
其中,所述第一刷新率对应的时钟信号以及帧起始信号的脉宽,大于所述第二刷新率或第三刷新率对应的时钟信号以及帧起始信号的脉宽。
可选的,所述显示面板包括第四控制信号线和第五控制信号线,当时钟信号对应的刷新率为第一刷新率时,所述第四控制信号线输出第四控制信号控制第四控制电路导通,所述第五控制信号线输出第五控制信号控制第五控制电路关断,每组栅极驱动电路连接第一时钟信号线组的时钟信号线,当时钟信号对应的刷新率为第二刷新率或第三刷新率时,所述第五控制信号线输出第五控制信号控制第五控制电路导通,所述第四控制信号线输出第四控制信号控制第四控制电路关断,每组栅极驱动电路连接第一时钟信号线组的时钟信号线以及第二时钟信号线组的时钟信号线。
本申请还公开了一种显示面板,使用如上任一所述的驱动方法进行驱动,所述显示面板包括第一控制电路、第二控制电路、第三控制电路和多个栅极驱动单元,所述第一控制电路控制第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端的连通或关断,所述第二控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第n+2m级栅极驱动单元接受帧起始信号,所述第三控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第2m-1级栅极驱动单元接受帧起始信号;
所述显示面板还包括时序控制模块和刷新率控制信号生成模块,所述刷新率控制信号生成模块根据刷新率信息生成刷新率控制信号,所述时序控制模块根据刷新率信息生成时钟信号和帧起始信号;所述栅极驱动单元根据时钟信号和帧起始信号生成栅极驱动信号并输出至所述显示面板的扫描线进行驱动实现不同刷新率的画面显示。
可选的,所述第一控制电路包括多个第一控制开关,所述第一控制开关的输入端和输出端分别连接第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端,所述第一控制开关的控制端连接至第一控制信号线接受第一控制信号;
所述第二控制电路包括多个第二控制开关和m个帧信号输入控制开关,所述第二控制开关的输入端和输出端分别连接所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端,帧信号输入控制开关控制帧起始信号输入至对应的栅极驱动单元,所述第二控制开关的控制端,帧信号输入控制开关的控制端均连接至第二控制信号线接受第二控制信号;
所述第三控制电路包括多个第三控制开关,所述第三控制开关的输入端和输出端分别连接第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端,所述第三控制开关的控制端连接至第三控制信号线接受第三控制信号,其中一个帧信号输入控制开关的控制端均连接至第三控制信号线接受第三控制信号;
其中,所述第一控制开关、所述第二控制开关以及帧信号输入控制开关均为高电平导通的N型MOS管。
可选的,所述显示面板包括两组数量相同的时钟信号线组,两组时钟信号线组分别为第一时钟信号线组和第二时钟信号线组,所述第一时钟信号线组和第二时钟信号线组均包括A条时钟信号线,所述栅极驱动单元被划分为多组,每组栅极驱动单元的数量为2A个,每组栅极驱动单元的前A个栅极驱动单元的输入端分别连接第一组时钟信号中的A条时钟信号线, 每组栅极驱动单元的后A个栅极驱动单元的第一输入端通过第四控制电路连接第一时钟信号线组中的A条时钟信号线,每组栅极驱动单元的后A个栅极驱动单元的第二输入端通过第五控制电路连接第二时钟信号线组中的A条时钟信号线;
其中,所述第四控制电路包括多个第四控制开关,所述第四控制开关的输入端和输出分别连接第一时钟信号线组中的时钟信号线和栅极驱动的单元的第一输入端,控制端连接第四控制信号线接受第四控制信号,所述第五控制电路包括多个第五控制开关,所述第五控制开关的输入端和输出分别连接第二时钟信号线组中的时钟信号线和栅极驱动的单元的第二输入端,控制端连接第五控制信号线接受第五控制信号。
可选的,所述第三控制电路板还包括第六控制开关,所述第六控制开关的输出端连接所述帧信号输入控制开关的控制端,所述第六控制开关的输入端和控制端连接所述第三控制信号线。
可选的,所述显示面板包括两组数量相同的时钟信号线组,两组时钟信号线组分别为第一时钟信号线组和第二时钟信号线组,所述第一时钟信号线组和第二时钟信号线组均包括A条时钟信号线,所述栅极驱动单元被划分为多组,每组栅极驱动单元的数量为2A个,每组栅极驱动单元的前A个栅极驱动单元的输入端分别连接第一组时钟信号中的A条时钟信号线, 每组栅极驱动单元的后A个栅极驱动单元的第一输入端通过第四控制电路连接第一时钟信号线组中的A条时钟信号线,每组栅极驱动单元的后A个栅极驱动单元的第二输入端通过第五控制电路连接第二时钟信号线组中的A条时钟信号线;
其中,所述第四控制电路包括多个第四控制开关,所述第四控制开关的输入端和输出分别连接第一时钟信号线组中的时钟信号线和栅极驱动的单元的第一输入端,控制端连接第四控制信号线接受第四控制信号,所述第五控制电路包括多个第五控制开关,所述第五控制开关的输入端和输出端分别连接第二时钟信号线组中的时钟信号线和栅极驱动的单元的第二输入端,控制端连接时钟信号线接受时钟信号。
相对于通过电路架构(-2/+4)来做高刷的方案来说,本申请提供了一种新型的驱动电路,所述第一控制电路控制第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端的连通或关断,前m级栅极驱动单元接受帧起始信号;所述第二控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元与第2m级栅极驱动单元之间的栅极驱动单元接受帧起始信号,所述第三控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第2m-1级栅极驱动单元接受帧起始信号,根据刷新率信息生成刷新率控制信号、时钟信号和帧起始信号,刷新率控制信号根据判断结果控制第一控制电路或第二控制电路或第三控制电路的导通或关断以使得显示面板以不同刷新率显示画面,避免因Q点的预充时间变短,受面内扫描的电容负载变重,造成致栅极驱动信号的失真较严重,栅极信号线输出讯号的下降时间数值较大,进而导致错充风险高的问题。
附图说明
所包括的附图用来提供对本申请实施例的进一步的理解,其构成了说明书的一部分,用于例示本申请的实施方式,并与文字描述一起来阐释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1是本申请的一种显示面板的栅极驱动电路级联示意图;
图2是本申请的一种显示面板的栅极驱动单元电路结构示意图;
图3是本申请的一种显示面板的60Hz刷新率时序图;
图4是本申请的一种显示面板的120Hz刷新率时序图;
图5是本申请的第一实施例的驱动方法流程示意图;
图6是本申请的第一实施例的驱动电路的结构示意图;
图7是本申请的第一实施例的显示面板的60Hz刷新率时序图;
图8是本申请的第一实施例的显示面板的120Hz刷新率时序图;
图9是本申请的第二实施例的驱动方法流程示意图;
图10是本申请的第二实施例的刷新率频率切换波形时序示意图;
图11是本申请的第三实施例的显示面板的结构示意图;
图12是本申请的第三实施例的刷新率频率切换波形时序示意图;
图13是本申请的第四实施例的显示面板的结构示意图;
图14是本申请的第五实施例的显示面板的结构示意图;
图15是本申请的第五实施例的另一种显示面板的结构示意图;
图16是本申请的图15的显示面板的刷新率频率切换波形时序示意图。
其中,100、显示面板;200、驱动电路;210、栅极驱动电路;211、栅极驱动单元;212、输入控制模块;213、第一下拉控制模块;214、第二下拉控制模块;215、输出控制模块;220、第一控制电路;221、第一控制信号线;222、第一控制开关;230、第二控制电路;231、第二控制信号线;232、第二控制开关;233、帧信号输入控制开关;240、第三控制电路;241、第三控制信号线;242、第三控制开关;246、第六控制开关;250、时钟信号线组;251、第一时钟信号线组;252、第二时钟信号线组;260、时序控制模块;270、刷新率控制信号生成模块;280、第四控制电路;281、第四控制信号线;282、第四控制开关;290、第五控制电路;291、第五控制信号线;292、第五控制开关。
具体实施方式
需要理解的是,这里所使用的术语、公开的具体结构和功能细节,仅仅是为了描述具体实施例,是代表性的,但是本申请可以通过许多替换形式来具体实现,不应被解释成仅受限于这里所阐述的实施例。
下面参考附图和可选的实施例对本申请作详细说明。
作为本申请的一种示例说明,低刷Normal(60Hz)模式 GOA设计其级联关系为-2/+4,电路架构图如图1栅极驱动电路210级联示意图和图2栅极驱动单元211电路图所示,帧起始信号(STV)同时启动第一个栅极驱动单元211(GOA)和第二个栅极驱动单元211(GOA),第一个栅极驱动单元211的输出端连接第三个栅极驱动单元211的输入端,第五个栅极驱动的单元的输出端连接第一个栅极驱动单元211的复位端,每个栅极驱动单元211包括输入控制模块212、第一下拉控制模块213、第二下拉控制模块214和输出控制模块215,对应的输出模块包括对应的驱动开关,对应的信号输入以及各个模块之间的连接关系在图中可以清楚的展现,在此不再做过多阐述;如果直接使用低刷Normal(60Hz)的电路架构(-2/+4)来做高刷(120Hz),参考图3和图4所示,由低刷转为高刷时,会发现Q点的预充时间会变短,受面内扫描的电容负载变重,会造成致栅极脉冲信号的失真较严重,栅极信号线输出讯号的下降时间数值较大,导致错充风险高;另外,当显示面板100处于这种状态长时间工作时,薄膜晶体管的电性将会偏移。
如图5所示,作为本申请的第一实施例,公开了一种显示面板100的驱动方法,能够避免错冲,改善薄膜晶体管的电性偏移问题,参考图5至图8所示,所述显示面板100包括第一控制电路220、第二控制电路230、第三控制电路240和多个栅极驱动单元211,所述第一控制电路220控制第n级栅极驱动单元211的输出端与第n+m级栅极驱动单元211的输入端的连通或关断,所述第二控制电路230控制所述第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端的连通或关断,控制第m级栅极驱动单元211至第2m级栅极驱动单元211接受帧起始信号STV,所述第三控制电路240控制所述第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端的连通或关断,控制第m级栅极驱动单元211至第2m-1级栅极驱动单元211接受帧起始信号,所述驱动方法包括步骤:
S1:获取第M帧的刷新率信息,根据刷新率信息生成刷新率控制信号、时钟信号和帧起始信号;以及
S2:判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路220或第二控制电路230或第三控制电路240的导通或关断以使得显示面板100以不同刷新率显示画面;
其中,刷新率控制信号包括第一刷新率控制信号N、第二刷新率控制信号B和第三刷新率控制信号M,时钟信号包括CK1-CK8,帧起始信号为STV信号;m为级数,m,n均为大于等于1的自然数,n的最大值为扫描线的最大数量或者栅极驱动单元211的最大数量,n为不变变化的值,而m如果确定具体值后,便不再改变;假设栅极驱动单元211的数量为1024,当m=2时,n=1.2.3.4……1024,第一控制电路220控制第1级栅极驱动单元211的输出端与第3级栅极驱动单元211的输入端的连通或关断,控制第1级栅极驱动单元211与第2级栅极驱动单元211接受帧起始信号;所述第二控制电路230控制所述第1级栅极驱动单元211的输出端与第5级栅极驱动单元211的输入端的连通或关断,控制第1级栅极驱动单元211与第4级栅极驱动单元211接受帧起始信号。
若显示面板100以60Hz刷新率进行刷新显示时,第一控制电路220控制第1级栅极驱动单元211的输出端与第3级栅极驱动单元211的输入端的连通,控制第1级栅极驱动单元211与第2级栅极驱动单元211接受帧起始信号,所述第二控制电路230控制所述第1级栅极驱动单元211的输出端与第5级栅极驱动单元211的输入端的关断,控制第3级栅极驱动单元211与第4级栅极驱动单元211不接受帧起始信号;若显示面板100以120Hz刷新率进行刷新显示时,第一控制电路220控制第1级栅极驱动单元211的输出端与第3级栅极驱动单元211的输入端关断,控制第1级栅极驱动单元211与第2级栅极驱动单元211接受帧起始信号,所述第二控制电路230控制所述第1级栅极驱动单元211的输出端与第5级栅极驱动单元211的输入端连通,控制第3级栅极驱动单元211与第4级栅极驱动单元211接受帧起始信号,即相当于第1级至第4级栅极驱动单元211接受帧起始信号;若显示面板100以90Hz刷新率进行刷新显示时,第一控制电路220控制第1级栅极驱动单元211的输出端与第3级栅极驱动单元211的输入端关断,控制第1级栅极驱动单元211与第2级栅极驱动单元211接受帧起始信号,所述第二控制电路230控制所述第1级栅极驱动单元211的输出端与第5级栅极驱动单元211的输入端关断,所述第三控制电路240控制所述第1级栅极驱动单元211的输出端与第4级栅极驱动单元211的输入端导通,控制第3级栅极驱动单元211接受帧起始信号,即相当于第1级至第3级栅极驱动单元211接受帧起始信号。
另外需要说明的是,图6和图7中的G1的波形中,第一个高电平表示是第一行扫描线的栅极驱动信号,第二个高电平表示是第九行扫描线的栅极驱动信号,并不是第一行扫描线当前帧和下一帧的栅极驱动信号的波形示意;当低刷(60Hz)转为高刷(120Hz)时,时钟信号的脉宽以及帧起始信号的脉宽均减少一倍,但是通过在当前级栅极驱动单元211的输出端和当前级栅极驱动单元211后的栅极驱动单元211的输入端之间设置控制电路,输入单元的信号级联(n-2)提早到(n-3)或(n-4)来拉长Q点的预充时间,通过控制电路来实现栅极驱动单元211之间的连接,以及帧起始信号的输出来控制Q点的预充电时间,保证预充电效果;此方案不需要重新开新的光罩(过孔处需要有变更,M1/M2/PV/ITO需要重新开光罩),光罩成本降低,从而降低产品的成本,提升产品的竞争力,可兼容Normal(60Hz)模式和高刷模式(90Hz或120Hz)的设计,降低成本的同时增加产品多领域的布局。
进一步的,所述获取第M帧的刷新率信息,根据刷新率信息生成刷新率控制信号、时钟信号和帧起始信号的步骤包括:
时序控制模块260根据刷新率控制信号生成时钟信号和帧起始信号;
其中,不同刷新率信息生成的时钟信号以及帧起始信号的脉宽不同,所述第一刷新率对应的时钟信号以及帧起始信号的脉宽,大于所述第二刷新率或第三刷新率对应的时钟信号以及帧起始信号的脉宽,刷新率信息分别由不同的模块生成刷新率控制信号、时钟信号和帧起始信号,刷新率控制信号不影响时钟信号的生成,两者相互独立,均根据刷新率信息生成;在所述获取第M帧的刷新率信息,时序控制模块260根据刷新率控制信号生成时钟信号和帧起始信号,或者通过刷新率信息生成刷新率控制信号、时钟信号和帧起始信号的步骤中,第M帧可以是当前帧,也可以是当前帧的下一帧或者下两帧,即在当前帧显示的时候获取至少下两帧的刷新率信息,根据下两帧的刷新率信息生成刷新率控制信号、时钟信号和帧起始信号。
如图9所示,作为本申请的第二实施例是对上述第一实施例的进一步的细化,所述步骤S2包括:
S21:判断当前时钟信号对应的刷新率,若为第一刷新率,则刷新率控制信号控制第一控制电路220导通使得第n级栅极驱动单元211的输出端与第n+m级栅极驱动单元211的输入端连通,帧起始信号输入至前m级栅极驱动电路210,控制第二控制电路230关断,栅极驱动单元211输出栅极驱动信号至显示面板100对应的栅极线,显示面板100以第一刷新率显示画面;若为第二刷新率,刷新率控制信号控制第二控制电路230导通使得第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端连通,帧起始信号输入至前2m级栅极驱动电路210,控制第一控制电路220关断,栅极驱动单元211输出栅极驱动信号至显示面板100对应的栅极线,显示面板100以第二刷新率显示画面;若为第三刷新率,刷新率控制信号控制第三控制电路240导通使得第n级栅极驱动单元211的输出端与第n+2m-1级栅极驱动单元211的输入端连通,帧起始信号输入至前2m-1级栅极驱动电路210,控制第一控制电路220和第二控制电路230关断,栅极驱动单元211输出栅极驱动信号至显示面板100对应的栅极线,显示面板100以第三刷新率显示画面。
参考图6和图10所示,通过对GOA的电路重新布局,增加控制开关和控制信号来改变GOA的控制信号,可自动实现Normal(60Hz)模式与高刷模式(90Hz或120HZ)的转换;当然也可以实现低刷模式中的30Hz与60Hz或90Hz的转换。
进一步的,所述刷新率控制信号包括第一控制信号和第二控制信号,所述第一控制电路220包括多个第一控制开关222,所述第一控制开关222的输入端和输出端分别连接第n级栅极驱动单元211的输出端与第n+m级栅极驱动单元211的输入端,所述第一控制开关222的控制端连接至第一控制信号线221接受第一控制信号;所述第二控制电路230包括多个第二控制开关232和m个帧信号输入控制开关233,所述第二控制开关232的输入端和输出端分别连接所述第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端,帧信号输入控制开关233控制帧起始信号输入至对应的栅极驱动单元211,所述第二控制开关232的控制端,帧信号输入控制开关233的控制端均连接至第二控制信号线231接受第二控制信号;所述第三控制电路240包括多个第三控制开关242,所述第三控制开关242的输入端和输出端分别连接第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端,所述第三控制开关242的控制端连接至第三控制信号线241接受第三控制信号,其中一个帧信号输入控制开关233的控制端一控制开关连接至第三控制信号线241接受第三控制信号。
所述判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路220或第二控制电路230导通或关断以使得显示面板100以不同刷新率显示画面的步骤还包括:
判断当前时钟信号对应的刷新率,若为第一刷新率,第一控制信号输出高电平控制第一控制开关222导通,使得第n级栅极驱动单元211的输出端与第n+m级栅极驱动单元211的输入端连通,帧起始信号输入至前m级栅极驱动电路210,第二控制信号输出低电平控制第二控制开关232和帧信号输入开关关断,栅极驱动单元211输出栅极驱动信号至显示面板100对应的栅极线,显示面板100以第一刷新率显示画面;若为第二刷新率,第二控制信号输出高电平控制第二控制电路230导通使得第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端连通,帧信号输入开关导通,帧起始信号输入至前2m级栅极驱动电路210,第一控制信号输出低电平控制第一控制开关222关断,栅极驱动单元211输出栅极驱动信号至显示面板100对应的栅极线,显示面板100以第二刷新率显示画面;若为第三刷新率,第三控制信号输出高电平控制第三控制开关242导通,使得第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端连通,帧起始信号输入至前2m-1级栅极驱动电路210,第一控制信号输出低电平控制第一控制开关222关断,第二控制信号输出低电平控制第二控制开关232和帧信号输入开关关断,栅极驱动单元211输出栅极驱动信号至显示面板100对应的栅极线,显示面板100以第三刷新率显示画面;
其中,所述第一刷新率的值为F1,所述第二刷新率的值为F2,所述第三刷新率的值为F3,F1:F2:F3=2:4:3。
如图11和图12所示,作为本申请的第三实施例,是对上述实施例的进一步的限定和改善,所述显示面板100包括驱动电路200、所述驱动电路200包括栅极驱动电路210,栅极驱动电路210包括多个栅极驱动单元211,所述显示面板100包括两组数量相同的时钟信号线组250,两组时钟信号线组250分别为第一时钟信号线组251和第二时钟信号线组252,所述第一时钟信号线组251和第二时钟信号线组252均包括A条时钟信号线,所述栅极驱动单元211被划分为多组,每组栅极驱动单元211的数量为2A个,每组栅极驱动单元211的前A个栅极驱动单元211的输入端分别连接第一组时钟信号中的A条时钟信号线, 每组栅极驱动单元211的后A个栅极驱动单元211的第一输入端通过第三控制电路240连接第一时钟信号线组251中的A条时钟信号线,每组栅极驱动单元211的后A个栅极驱动单元211的第二输入端通过第四控制电路280连接第二时钟信号线组252中的A条时钟信号线;所述步骤S2还包括:
S211:判断当前时钟信号对应的刷新率,若为第一刷新率,则控制第四控制电路280导通,第五控制电路290断开,第一时钟信号线组251内的A条时钟信号线分别先输出时钟信号至每组栅极驱动单元211的前A个栅极驱动单元211,后输出时钟信号至每组栅极驱动单元211的后A个栅极驱动单元211;若为第二刷新率,则控制第五控制电路290导通,第四控制电路280断开,第一时钟信号线组251内的A条时钟信号线先输出时钟信号至每组栅极驱动单元211的前A个栅极驱动单元211,第二时钟信号线组252内的A条时钟信号线后输出时钟信号至每组栅极驱动单元211的后A个栅极驱动单元211;
其中,A为大于等于2的自然数。
在高刷时间,扫描线电容负载大,可将扫描线的CK数量增加降低扫描线的负载,此设计可在Normal状态下为6CK的数量来驱动,高刷状态下可自动增加到12CK来驱动,从而减少扫描线的电容负载。
进一步的,所述显示面板100包括第四控制信号线281和第五控制信号线291,当时钟信号对应的刷新率为第一刷新率时,所述第四控制信号线281输出第四控制信号控制第四控制电路280导通,所述第五控制信号线291输出第五控制信号控制第五控制电路290关断,每组栅极驱动电路210连接第一时钟信号线组251的时钟信号线,当时钟信号对应的刷新率为第二刷新率或第三刷新率时,所述第五控制信号线291输出第五控制信号控制第五控制电路290导通,所述第四控制信号线281输出第四控制信号控制第四控制电路280关断,每组栅极驱动电路210连接第一时钟信号线组251的时钟信号线以及第二时钟信号线组252的时钟信号线。
如图13所示,作为本申请的第四实施例,公开了一种显示面板100,所述显示面板100使用如上任一实施例所述的驱动方法进行驱动,所述显示面板100包括第一控制电路220、第二控制电路230、第三控制电路240和多个栅极驱动单元211,所述第一控制电路220控制第n级栅极驱动单元211的输出端与第n+m级栅极驱动单元211的输入端的连通或关断,所述第二控制电路230控制所述第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端的连通或关断,控制第n+m级栅极驱动单元211与第n+2m级栅极驱动单元211之间的栅极驱动单元211接受帧起始信号,所述第三控制电路240控制所述第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端的连通或关断,控制第m级栅极驱动单元211至第2m-1级栅极驱动单元211接受帧起始信号;所述显示面板100还包括时序控制模块260和刷新率控制信号生成模块270,所述刷新率控制信号生成模块270根据刷新率信息生成刷新率控制信号,所述时序控制模块260根据刷新率信息生成时钟信号和帧起始信号;所述栅极驱动单元211根据时钟信号和帧起始信号生成栅极驱动信号并输出至所述显示面板100的扫描线进行驱动实现不同刷新率的画面显示。
进一步的,所述第一控制电路220包括多个第一控制开关222,所述第一控制开关222的输入端和输出端分别连接第n级栅极驱动单元211的输出端与第n+m级栅极驱动单元211的输入端,所述第一控制开关222的控制端连接至第一控制信号线221接受第一控制信号;所述第二控制电路230包括多个第二控制开关232和m个帧信号输入控制开关233,所述第二控制开关232的输入端和输出端分别连接所述第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端,帧信号输入控制开关233控制帧起始信号输入至对应的栅极驱动单元211,所述第二控制开关232的控制端,帧信号输入控制开关233的控制端均连接至第二控制信号线231接受第二控制信号;所述第三控制电路240包括多个第三控制开关242,所述第三控制开关242的输入端和输出端分别连接第n级栅极驱动单元211的输出端与第n+2m级栅极驱动单元211的输入端,所述第三控制开关242的控制端连接至第三控制信号线241接受第三控制信号,其中一个帧信号输入控制开关233的控制端均连接至第三控制信号线241接受第三控制信号;其中,所述第一控制开关222、所述第二控制开关232以及帧信号输入控制开关233均为高电平导通的N型MOS管。
如图14所示,作为本申请的第五实施例,是对上述第四实施例的进一步的细化,所述显示面板100包括两组数量相同的时钟信号线组250,两组时钟信号线组250分别为第一时钟信号线组251和第二时钟信号线组252,所述第一时钟信号线组251和第二时钟信号线组252均包括A条时钟信号线,所述栅极驱动单元211被划分为多组,每组栅极驱动单元211的数量为2A个,每组栅极驱动单元211的前A个栅极驱动单元211的输入端分别连接第一组时钟信号中的A条时钟信号线, 每组栅极驱动单元211的后A个栅极驱动单元211的第一输入端通过第四控制电路280连接第一时钟信号线组251中的A条时钟信号线,每组栅极驱动单元211的后A个栅极驱动单元211的第二输入端通过第五控制电路290连接第二时钟信号线组252中的A条时钟信号线。
其中,所述第四控制电路280包括多个第四控制开关282,所述第四控制开关282的输入端和输出分别连接第一时钟信号线组251中的时钟信号线和栅极驱动的单元的第一输入端,控制端连接第四控制信号线281接受第四控制信号,所述第五控制电路290包括多个第四控制开关282,所述第五控制开关292的输入端和输出分别连接第二时钟信号线组252中的时钟信号线和栅极驱动的单元的第二输入端,控制端连接第五控制信号线291接受第五控制信号。
另外,第五控制信号也可以是时钟信号线上的时钟信号,如图15和图16所示,第五控制开关292的输入端和控制端同时与时钟信号线连接,形成短接,当时钟信号线输入高电平信号的时候即开始进行工作,低电平的时候不工作。
需要说明的是,本方案中涉及到的各步骤的限定,在不影响具体方案实施的前提下,并不认定为对步骤先后顺序做出限定,写在前面的步骤可以是在先执行的,也可以是在后执行的,甚至也可以是同时执行的,只要能实施本方案,都应当视为属于本申请的保护范围。
需要说明的是,本申请的发明构思可以形成非常多的实施例,但是申请文件的篇幅有限,无法一一列出,因而,在不相冲突的前提下,以上描述的各实施例之间或各技术特征之间可以任意组合形成新的实施例,各实施例或技术特征组合之后,将会增强原有的技术效果。
本申请的技术方案可以广泛用于各种显示面板的栅极驱动电路,如TN(TwistedNematic,扭曲向列型)显示面板的栅极驱动电路、IPS(In-Plane Switching,平面转换型)显示面板的栅极驱动电路、VA(Vertical Alignment,垂直配向型)显示面板的栅极驱动电路、MVA(Multi-Domain Vertical Alignment,多象限垂直配向型)显示面板的栅极驱动电路,当然,也可以是其他类型的显示面板的栅极驱动电路,如OLED(Organic Light-Emitting Diode,有机发光二极管)显示面板的栅极驱动电路,均可适用上述方案。
以上内容是结合具体的可选实施方式对本申请所作的进一步详细说明,不能认定本申请的具体实施只局限于这些说明。对于本申请所属技术领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本申请的保护范围。

Claims (10)

1.一种显示面板的驱动方法,所述显示面板包括第一控制电路、第二控制电路、第三控制电路和多个栅极驱动单元,所述第一控制电路控制第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端的连通或关断,所述第二控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第2m级栅极驱动单元接受帧起始信号,所述第三控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第2m-1级栅极驱动单元接受帧起始信号,其特征在于,所述驱动方法包括步骤:
获取第M帧的刷新率信息,根据刷新率信息生成刷新率控制信号、时钟信号和帧起始信号;以及
判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路或第二控制电路或第三控制电路的导通或关断以使得显示面板以不同刷新率显示画面;
其中,m为级数,m,n均为大于等于1的自然数。
2.如权利要求1所述的驱动方法,其特征在于,所述刷新率控制信号包括第一控制信号、第二控制信号和第三控制信号,所述第一控制电路包括多个第一控制开关,所述第一控制开关的输入端和输出端分别连接第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端,所述第一控制开关的控制端连接至第一控制信号线接受第一控制信号;
所述第二控制电路包括多个第二控制开关和m个帧信号输入控制开关,所述第二控制开关的输入端和输出端分别连接所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端,帧信号输入控制开关控制帧起始信号输入至对应的栅极驱动单元,所述第二控制开关的控制端,帧信号输入控制开关的控制端均连接至第二控制信号线接受第二控制信号;
所述第三控制电路包括多个第三控制开关,所述第三控制开关的输入端和输出端分别连接第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端,所述第三控制开关的控制端连接至第三控制信号线接受第三控制信号,其中一个帧信号输入控制开关的控制端一控制开关连接至第三控制信号线接受第三控制信号;
所述判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路或第二控制电路导通或关断以使得显示面板以不同刷新率显示画面的步骤还包括:
判断当前时钟信号对应的刷新率,若为第一刷新率,第一控制信号输出高电平控制第一控制开关导通,使得第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端连通,帧起始信号输入至前m级栅极驱动电路,第二控制信号输出低电平控制第二控制开关和帧信号输入开关关断,第三控制信号输出低电平控制第三控制开关和帧信号输入开关关断,栅极驱动单元输出栅极驱动信号至显示面板对应的栅极线,显示面板以第一刷新率显示画面;
若为第二刷新率,第二控制信号输出高电平控制第二控制电路导通使得第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端连通,帧信号输入开关导通,帧起始信号输入至前2m级栅极驱动电路,第一控制信号输出低电平控制第一控制开关关断,第三控制信号输出低电平控制第三控制开关和帧信号输入开关关断,栅极驱动单元输出栅极驱动信号至显示面板对应的栅极线,显示面板以第二刷新率显示画面;
若为第三刷新率,第三控制信号输出高电平控制第三控制开关导通,使得第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端连通,帧起始信号输入至前2m-1级栅极驱动电路,第一控制信号输出低电平控制第一控制开关关断,第二控制信号输出低电平控制第二控制开关和帧信号输入开关关断,栅极驱动单元输出栅极驱动信号至显示面板对应的栅极线,显示面板以第三刷新率显示画面;
其中,所述第一刷新率的值为F1,所述第二刷新率的值为F2,所述第三刷新率的值为F3,F1:F2:F3=2:4:3。
3.如权利要求1或2所述的驱动方法,其特征在于,所述显示面板包括两组数量相同的时钟信号线组,两组时钟信号线组分别为第一时钟信号线组和第二时钟信号线组,所述第一时钟信号线组和第二时钟信号线组均包括A条时钟信号线,所述栅极驱动单元被划分为多组,每组栅极驱动单元的数量为2A个,每组栅极驱动单元的前A个栅极驱动单元的输入端分别连接第一组时钟信号中的A条时钟信号线, 每组栅极驱动单元的后A个栅极驱动单元的第一输入端通过第四控制电路连接第一时钟信号线组中的A条时钟信号线,每组栅极驱动单元的后A个栅极驱动单元的第二输入端通过第五控制电路连接第二时钟信号线组中的A条时钟信号线;
所述判断当前时钟信号对应的刷新率,刷新率控制信号根据判断结果控制第一控制电路或第二控制电路或第三控制电路的导通或关断以使得显示面板以不同刷新率显示画面的步骤包括:
判断当前时钟信号对应的刷新率,若为第一刷新率,则控制第四控制电路导通,第五控制电路断开,第一时钟信号线组内的A条时钟信号线分别先输出时钟信号至每组栅极驱动单元的前A个栅极驱动单元,后输出时钟信号至每组栅极驱动单元的后A个栅极驱动单元;若为第二刷新率或第三刷新率,则控制第五控制电路导通,第四控制电路断开,第一时钟信号线组内的A条时钟信号线先输出时钟信号至每组栅极驱动单元的前A个栅极驱动单元,第二时钟信号线组内的A条时钟信号线后输出时钟信号至每组栅极驱动单元的后A个栅极驱动单元;
其中,A为大于等于2的自然数。
4.如权利要求2所述的驱动方法,其特征在于,所述获取第M帧的刷新率信息,根据刷新率信息生成刷新率控制信号、时钟信号和帧起始信号的步骤包括:
时序控制模块根据刷新率控制信号生成时钟信号和帧起始信号;
其中,所述第一刷新率对应的时钟信号以及帧起始信号的脉宽,大于所述第二刷新率或第三刷新率对应的时钟信号以及帧起始信号的脉宽。
5.如权利要求3所述的驱动方法,其特征在于,所述显示面板包括第四控制信号线和第五控制信号线,当时钟信号对应的刷新率为第一刷新率时,所述第四控制信号线输出第四控制信号控制第四控制电路导通,所述第五控制信号线输出第五控制信号控制第五控制电路关断,每组栅极驱动电路连接第一时钟信号线组的时钟信号线,当时钟信号对应的刷新率为第二刷新率或第三刷新率时,所述第五控制信号线输出第五控制信号控制第五控制电路导通,所述第四控制信号线输出第四控制信号控制第四控制电路关断,每组栅极驱动电路连接第一时钟信号线组的时钟信号线以及第二时钟信号线组的时钟信号线。
6.一种显示面板,使用如权利要求1-5任意一项所述的驱动方法进行驱动,其特征在于,所述显示面板包括第一控制电路、第二控制电路、第三控制电路和多个栅极驱动单元,所述第一控制电路控制第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端的连通或关断,所述第二控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第n+2m级栅极驱动单元接受帧起始信号,所述第三控制电路控制所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端的连通或关断,控制第m级栅极驱动单元至第2m-1级栅极驱动单元接受帧起始信号;
所述显示面板还包括时序控制模块和刷新率控制信号生成模块,所述刷新率控制信号生成模块根据刷新率信息生成刷新率控制信号,所述时序控制模块根据刷新率信息生成时钟信号和帧起始信号;所述栅极驱动单元根据时钟信号和帧起始信号生成栅极驱动信号并输出至所述显示面板的扫描线进行驱动实现不同刷新率的画面显示。
7.如权利要求6所述的显示面板,其特征在于,所述第一控制电路包括多个第一控制开关,所述第一控制开关的输入端和输出端分别连接第n级栅极驱动单元的输出端与第n+m级栅极驱动单元的输入端,所述第一控制开关的控制端连接至第一控制信号线接受第一控制信号;
所述第二控制电路包括多个第二控制开关和m个帧信号输入控制开关,所述第二控制开关的输入端和输出端分别连接所述第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端,帧信号输入控制开关控制帧起始信号输入至对应的栅极驱动单元,所述第二控制开关的控制端,帧信号输入控制开关的控制端均连接至第二控制信号线接受第二控制信号;
所述第三控制电路包括多个第三控制开关,所述第三控制开关的输入端和输出端分别连接第n级栅极驱动单元的输出端与第n+2m级栅极驱动单元的输入端,所述第三控制开关的控制端连接至第三控制信号线接受第三控制信号,其中一个帧信号输入控制开关的控制端均连接至第三控制信号线接受第三控制信号;
其中,所述第一控制开关、所述第二控制开关以及帧信号输入控制开关均为高电平导通的N型MOS管。
8. 如权利要求7所述的显示面板,其特征在于,所述显示面板包括两组数量相同的时钟信号线组,两组时钟信号线组分别为第一时钟信号线组和第二时钟信号线组,所述第一时钟信号线组和第二时钟信号线组均包括A条时钟信号线,所述栅极驱动单元被划分为多组,每组栅极驱动单元的数量为2A个,每组栅极驱动单元的前A个栅极驱动单元的输入端分别连接第一组时钟信号中的A条时钟信号线, 每组栅极驱动单元的后A个栅极驱动单元的第一输入端通过第四控制电路连接第一时钟信号线组中的A条时钟信号线,每组栅极驱动单元的后A个栅极驱动单元的第二输入端通过第五控制电路连接第二时钟信号线组中的A条时钟信号线;
其中,所述第四控制电路包括多个第四控制开关,所述第四控制开关的输入端和输出分别连接第一时钟信号线组中的时钟信号线和栅极驱动的单元的第一输入端,控制端连接第四控制信号线接受第四控制信号,所述第五控制电路包括多个第五控制开关,所述第五控制开关的输入端和输出分别连接第二时钟信号线组中的时钟信号线和栅极驱动的单元的第二输入端,控制端连接第五控制信号线接受第五控制信号。
9.如权利要求7所述的显示面板,其特征在于,所述第三控制电路板还包括第六控制开关,所述第六控制开关的输出端连接所述帧信号输入控制开关的控制端,所述第六控制开关的输入端和控制端连接所述第三控制信号线。
10. 如权利要求7所述的显示面板,其特征在于,所述显示面板包括两组数量相同的时钟信号线组,两组时钟信号线组分别为第一时钟信号线组和第二时钟信号线组,所述第一时钟信号线组和第二时钟信号线组均包括A条时钟信号线,所述栅极驱动单元被划分为多组,每组栅极驱动单元的数量为2A个,每组栅极驱动单元的前A个栅极驱动单元的输入端分别连接第一组时钟信号中的A条时钟信号线, 每组栅极驱动单元的后A个栅极驱动单元的第一输入端通过第四控制电路连接第一时钟信号线组中的A条时钟信号线,每组栅极驱动单元的后A个栅极驱动单元的第二输入端通过第五控制电路连接第二时钟信号线组中的A条时钟信号线;
其中,所述第四控制电路包括多个第四控制开关,所述第四控制开关的输入端和输出分别连接第一时钟信号线组中的时钟信号线和栅极驱动的单元的第一输入端,控制端连接第四控制信号线接受第四控制信号,所述第五控制电路包括多个第五控制开关,所述第五控制开关的输入端和输出端分别连接第二时钟信号线组中的时钟信号线和栅极驱动的单元的第二输入端,控制端连接时钟信号线接受时钟信号。
CN202311757708.7A 2023-12-20 显示面板的驱动方法和显示面板 Active CN117456966B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311757708.7A CN117456966B (zh) 2023-12-20 显示面板的驱动方法和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311757708.7A CN117456966B (zh) 2023-12-20 显示面板的驱动方法和显示面板

Publications (2)

Publication Number Publication Date
CN117456966A true CN117456966A (zh) 2024-01-26
CN117456966B CN117456966B (zh) 2024-05-14

Family

ID=

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170010731A1 (en) * 2014-03-27 2017-01-12 Boe Technology Group Co., Ltd. Gate driving circuit and a driving method thereof, as well as a display device
CN111599315A (zh) * 2020-06-19 2020-08-28 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及其驱动方法
CN114519977A (zh) * 2020-11-19 2022-05-20 上海和辉光电股份有限公司 阵列基板及显示面板
CN114765014A (zh) * 2021-01-11 2022-07-19 上海和辉光电股份有限公司 显示面板及其驱动方法和驱动装置
CN115083324A (zh) * 2021-03-11 2022-09-20 联咏科技股份有限公司 时序控制装置以及其控制方法
CN116386558A (zh) * 2023-03-29 2023-07-04 长沙惠科光电有限公司 显示装置的驱动方法、驱动电路和显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170010731A1 (en) * 2014-03-27 2017-01-12 Boe Technology Group Co., Ltd. Gate driving circuit and a driving method thereof, as well as a display device
CN111599315A (zh) * 2020-06-19 2020-08-28 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及其驱动方法
CN114519977A (zh) * 2020-11-19 2022-05-20 上海和辉光电股份有限公司 阵列基板及显示面板
CN114765014A (zh) * 2021-01-11 2022-07-19 上海和辉光电股份有限公司 显示面板及其驱动方法和驱动装置
CN115083324A (zh) * 2021-03-11 2022-09-20 联咏科技股份有限公司 时序控制装置以及其控制方法
CN116386558A (zh) * 2023-03-29 2023-07-04 长沙惠科光电有限公司 显示装置的驱动方法、驱动电路和显示装置

Similar Documents

Publication Publication Date Title
US10283038B2 (en) Shift register unit and method for driving the same, gate drive circuit and display device
CN1868003B (zh) 移位寄存器、具有此移位寄存器的液晶显示装置和使用其驱动扫描线的方法
US8564523B2 (en) Shift register and liquid crystal display having the same
US7508479B2 (en) Liquid crystal display
KR101082909B1 (ko) 게이트 구동 방법 및 그 장치와 이를 갖는 표시장치
US8576155B2 (en) Source line driving circuit, active matrix type display device and method for driving the same
US20060061535A1 (en) Liquid crystal display device and method of driving the same
JP2006106460A (ja) 電気光学装置、その駆動方法および電子機器
US8872749B2 (en) Display device
CN102446498A (zh) 液晶显示器的驱动装置和驱动方法
CN101884062A (zh) 显示装置及显示装置的驱动方法
KR20050112611A (ko) 쉬프트 레지스터 및 이를 사용한 액정표시장치
CN108877720B (zh) 栅极驱动电路、显示装置及驱动方法
CN101572064A (zh) 液晶显示器及其驱动方法
JP4177065B2 (ja) 液晶表示装置
CN101510398A (zh) 源极驱动电路
CN102201192A (zh) 电平移位电路、数据驱动器及显示装置
US20120032941A1 (en) Liquid crystal display device with low power consumption and method for driving the same
KR102015848B1 (ko) 액정표시장치
CN107204168B (zh) 用于显示面板的驱动方法
CN100570457C (zh) 栅极驱动器、光电装置、电子设备以及驱动方法
CN117456966B (zh) 显示面板的驱动方法和显示面板
CN116386558A (zh) 显示装置的驱动方法、驱动电路和显示装置
CN117456929B (zh) 显示面板的驱动方法和显示面板
JP2005043417A (ja) 電気光学装置、電気光学装置の駆動方法および電子機器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant