CN117373392A - 显示屏、显示驱动器、电子设备及其驱动方法 - Google Patents

显示屏、显示驱动器、电子设备及其驱动方法 Download PDF

Info

Publication number
CN117373392A
CN117373392A CN202311261835.8A CN202311261835A CN117373392A CN 117373392 A CN117373392 A CN 117373392A CN 202311261835 A CN202311261835 A CN 202311261835A CN 117373392 A CN117373392 A CN 117373392A
Authority
CN
China
Prior art keywords
reset voltage
reset
pixels
row
display screen
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311261835.8A
Other languages
English (en)
Inventor
江从彪
刘军
闵言灿
赵鹏飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202311261835.8A priority Critical patent/CN117373392A/zh
Publication of CN117373392A publication Critical patent/CN117373392A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请实施例提供一种显示屏、显示驱动器、电子设备及其驱动方法,涉及电子技术领域,用于改善显示屏显示亮度不均匀的问题。显示屏包括:N行像素和复位电压端。N为正整数,每行像素包括间隔排布的多个像素电路。每个复位电压端均与N行像素电连接。复位电压端被配置为在一个图像帧内的第一时段提供第一复位电压,在图像帧内的第二时段提供第二复位电压;第一复位电压的取值与第二复位电压的取值不同。也就是说,复位电压端向N行像素输出的复位电压不是固定值,N行像素会接收到多种取值的复位电压,以反向补偿负载不固定、帧率不固定、电压波动带来的影响,改善显示亮度不均匀的问题。

Description

显示屏、显示驱动器、电子设备及其驱动方法
技术领域
本申请涉及电子技术领域,尤其涉及一种显示屏、显示驱动器、电子设备及其驱动方法。
背景技术
近年来,随着电子设备市场对电子设备的显示屏的屏占比需求逐渐增高,各种显示技术应运而生,例如显示区打孔、双曲瀑布屏、四曲面技术、屏下摄像头等。其中,显示区打孔技术是目前的一个主流趋势。
但是由于显示区打孔需要在显示区挖除部分像素,使得信号线在打孔区域和非打孔区域对应的负载不同,影响像素的充电时间,从而导致显示屏存在显示亮度不均匀的问题。而显示屏不同区域帧率不同、复位电压波动等问题也会导致显示屏显示亮度不均匀,影响用于体验。
发明内容
本申请实施例提供一种显示屏、显示驱动器、电子设备及其驱动方法,用于改善显示屏显示亮度不均匀的问题。
为达到上述目的,本申请采用如下技术方案:
本申请实施例的第一方面,提供一种显示屏,包括:N行像素和多个复位电压端。N为正整数,每行像素包括间隔排布的多个像素电路。每个复位电压端均与N行像素电连接;其中,多个复位电压端中的至少一个复位电压端被配置为,在一个图像帧内的第一时段为像素电路提供第一复位电压,在图像帧内的第二时段为像素电路提供第二复位电压;第一复位电压的取值与第二复位电压的取值不同。
本申请实施例提供的显示屏,复位电压端在一个图像帧内的第一时段提供第一复位电压,在图像帧内的第二时段提供第二复位电压,且第一复位电压的取值与第二复位电压的取值不同。那么,显示屏中的第一部分行像素接收第一复位电压,第二部分行像素接收第二复位电压。由于复位电压固定,但是负载不固定、帧率不固定、电压波动等因素会带来显示亮度不均匀的问题。而本申请实施例中通过在一图像帧内向N行像素电路提供可变的复位电压,可以反向补偿负载不固定、帧率不固定、电压波动带来的影响,从而可以改善显示亮度不均匀的问题。而且,可以按照显示屏中像素行的位置动态调节复位电压的取值,接收第一复位电压的像素行和接收第二复位电压的像素行可以动态调整,且可以按任意规律排布,调整方式动态、灵活、适用场景多、应用范围广。
在一种可能的实现方式中,多个复位电压端包括第一复位电压端;像素电路包括驱动晶体管和第一复位电路;第一复位电路的两端分别与驱动晶体管的控制极和第一复位电压端电连接。通过调整第一复位电压端的复位电压,可以调整像素电路的驱动电流,从而调整像素电路的发光亮度。
在一种可能的实现方式中,多个复位电压端包括第二复位电压端;像素电路包括驱动晶体管和第二复位电路;第二复位电路的两端分别与驱动晶体管的第一极和第二复位电压端电连接。通过调整第二复位电压端的复位电压,可以调整像素电路的驱动电流,从而调整像素电路的发光亮度。
在一种可能的实现方式中,多个复位电压端包括第三复位电压端;像素电路包括发光器件和第三复位电路;第三复位电路的两端分别与发光器件的阳极和第三复位电压端电连接。通过调整第三复位电压端的复位电压,可以调整像素电路的发光时长,从而调整像素电路的发光亮度。
在一种可能的实现方式中,N行像素中的第一部分行像素用于在第一时段接收第一复位电压,N行像素中的第二部分行像素用于在第二时段接收第二复位电压。接收第一复位电压的像素行和接收第二复位电压的像素行可以动态调整,且可以按任意规律排布,调整方式动态、灵活、适用场景多、应用范围广。
在一种可能的实现方式中,复位电压端被配置为向第1-第M行像素提供第一复位电压,向第M+1-第I行像素提供第二复位电压,向第I+1-第N行像素提供第一复位电压;M<I<N。这是一种第M+1-第I行像素的发光亮度不同于其他行像素的发光亮度的调节场景。
在一种可能的实现方式中,复位电压端被配置为向第1-第M行像素提供第一复位电压,向第M+1-第I行像素提供第二复位电压,向第I+1-第L行像素提供第一复位电压,向第L+1-第T行像素提供第二复位电压或第三复位电压,向第T+1-第N行像素提供第一复位电压,M<I<L<T<N。这是一种第M+1-第I行像素的发光亮度和第L+1-第T行像素的发光亮度不同于其他行像素的发光亮度的调节场景。
在一种可能的实现方式中,第一复位电压端输出的第一复位电压、第二复位电压端输出的第一复位电压、第三复位电压端输出的第一复位电压的取值不同。复位电压端的取值与待复位的节点的需求值有关,可以动态灵活调整。
本申请实施例的第二方面,提供一种显示驱动器包括:图像数据接收端,用于接收图像数据。处理电路,用于根据所述图像数据生成第一复位电压和第二复位电压,所述第一复位电压的取值与所述第二复位电压的取值不同。多个复位电压输出端;至少一个所述复位电压输出端用于在一个图像帧内的第一时段输出第一复位电压,在所述图像帧内的第二时段输出第二复位电压。本申请实施例第二方面提供的显示驱动器的有益效果与显示屏的有益效果相同,此处不再赘述。
在一种可能的实现方式中,显示驱动器还包括温度接收端,用于接收温度数据;处理电路还用于根据温度数据生成第一复位电压和第二复位电压。由于显示屏的温度会对显示屏中像素电路的器件性能有影响,因此,将显示屏的温度也作为调整复位电压值的考量因素,可以进一步提升显示亮度的均一性。
在一种可能的实现方式中,处理电路包括电压计算模块,用于接收图像数据,并输出基本电压和补偿电压;电压时序控制模块,用于接收基本电压、补偿电压和行信号,并输出第一复位电压或者第二复位电压,以及触发信号;电压输出模块,用于接收触发信号、第一复位电压和第二复位电压,并输出第一复位电压或者第二复位电压。这是一种结构简单的实现方式。
在一种可能的实现方式中,电压计算模块还用于接收帧率信号。这是一种高低帧率显示的应用场景。
在一种可能的实现方式中,多个复位电压输出端包括第一复位电压输出端、第二复位电压输出端以及第三复位电压输出端;第一复位电压输出端输出的第一复位电压、第二复位电压输出端输出的第一复位电压、第三复位电压输出端输出的第一复位电压的取值不同。
本申请实施例的第三方面,提供一种电子设备,包括显示屏和显示驱动器,显示屏包括第一方面任一项的显示屏,显示驱动器包括第二方面任一项的显示驱动器;显示屏的复位电压端与显示驱动器的复位电压输出端电连接。
本申请实施例的第四方面,提供一种电子设备的驱动方法,包括:在一图像帧内,显示屏的N行像素逐行开启;显示驱动器的复位电压输出端在第一时段向显示屏输出第一复位电压,N行像素中的第一部分行像素接收第一复位电压进行复位;复位电压输出端在第二时段向显示屏输出第二复位电压,N行像素中的第二部分行像素接收第二复位电压进行复位;第一复位电压的取值与第二复位电压的取值不同。
在一种可能的实现方式中,第一行像素开启,复位电压输出端向显示屏输出第一复位电压;到第M+1行像素开启,复位电压输出端向显示屏输出第二复位电压;到第I+1行像素开启,复位电压输出端向显示屏输出第一复位电压。
在一种可能的实现方式中,第一行像素开启,复位电压输出端向显示屏输出第一复位电压;到第M+1行像素开启,复位电压输出端向显示屏输出第二复位电压;到第I+1行像素开启,复位电压输出端向显示屏输出第二复位电压或者第三复位电压;到第L+1行像素开启,复位电压输出端向显示屏输出第一复位电压。
附图说明
图1为本申请实施例提供的一种电子设备的布局示意图;
图2为本申请实施例提供的一种像素电路的拓扑结构示意图;
图3为本申请实施例提供的一种像素电路的驱动时序图;
图4A为本申请实施例示意的一种复位电压的脉冲示意图;
图4B为本申请实施例示意的一种显示屏的显示效果图;
图4C为本申请实施例示意的一种显示屏的走线排布示意图;
图4D为本申请实施例示意的一种显示屏的刷新率分布示意图;
图5为本申请实施例示意的一种显示屏的驱动时序图;
图6为本申请实施例提供的一种第一复位电压端的复位电压的脉冲示意图;
图7为本申请实施例提供的一种第一复位电压端的复位电压的脉冲示意图;
图8为本申请实施例提供的一种第三复位电压端的复位电压的脉冲示意图;
图9为本申请实施例提供的一种显示驱动器的结构示意图;
图10为本申请实施例提供的另一种显示驱动器的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。
以下,术语“第二”、“第一”等仅用于描述方便,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第二”、“第一”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,除非另有说明,“多个”的含义是两个或两个以上。
本申请实施例中,“上”、“下”、“左”、“右”等方位术语可以包括但不限于相对附图中的部件示意置放的方位来定义的,应当理解到,这些方向性术语可以是相对的概念,它们用于相对于的描述和澄清,其可以根据附图中部件附图所放置的方位的变化而相应地发生变化。
在本申请实施例中,除非另有明确的规定和限定,术语“连接”应做广义理解,例如,“连接”可以是固定连接,也可以是可拆卸连接,或成一体;可以是直接相连,也可以通过中间媒介间接相连。此外,术语“相电连接”可以是直接的电性连接,也可以通过中间媒介间接的电性连接。术语“接触”可以是直接接触,也可以是通过中间媒介间接的接触。
本申请实施例中,“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B的情况,其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。
本申请实施例提供一种的电子设备。该电子设备例如为带有显示功能的消费性电子产品、家居式电子产品、车载式电子产品、金融电子设备产品。消费性电子产品如为手机(mobile phone)、平板电脑(pad)、笔记本电脑、电子阅读器、个人计算机(personalcomputer,PC)、个人数字助理(personal digital assistant,PDA)、桌面显示器、智能穿戴产品(例如,智能手表、智能手环)、虚拟现实(virtual reality,VR)电子设备、增强现实(augmented reality,AR)电子设备、无人机等。家居式电子产品如为智能门锁、电视、遥控器、冰箱、充电家用小型电器(例如豆浆机、扫地机器人)等。车载式电子产品如为车载导航仪、车载高密度数字视频光盘(digital video disc,DVD)等。金融电子设备产品如为自动取款机(automated teller machine,ATM)机、自助办理业务的电子设备等。本申请实施例对上述电子设备的具体形式不做特殊限制。
以电子设备为手机为例,如图1所示,电子设备1包括显示屏10和显示驱动器20。图1中以电子设备1为直屏手机为例进行示意,本申请实施例中仅为一种示意。
在一些实施例中,显示屏10可以为有机发光二极管(organic light emittingdiode,OLED)显示屏、迷你有机发光二极管(micro OLED)显示屏、量子点发光二极管(quantum dot light emitting diodes,QLED)显示屏等能够实现自发光的显示屏。
对于上述任意一种显示屏10而言,显示屏10包括有效显示区(active area,AA)和位于该有效显示区AA周边的非显示区BB。有效显示区AA用于显示图像,该有效显示区AA包括多个亚像素(sub pixel,SP)。示例的,多个亚像素SP以矩阵形式排布为多行多列。示例的,沿水平方向X排列成一排的亚像素SP称为一行亚像素SP,沿竖直方向Y排列成一排的亚像素SP称为一列亚像素SP。每个亚像素SP中设置有像素电路,显示屏10的有效显示区AA设置有多个像素电路,多个像素电路排布为多行多列。本申请实施例中的水平方向X是指与显示屏10中的数据线相交的方向,竖直方向Y是指与显示屏10中的数据线平行的方向。数据线是用于为显示屏10中的像素电路传输数据电压的信号线。
显示驱动器20用于向显示屏10中的像素电路提供发光所需的控制信号、复位电压和数据信号等,下文将结合像素电路的结构对显示驱动器20发送的信号进行展开说明。显示驱动器20例如为显示驱动芯片(display driver integrated circuit,DDIC)。
图2为本申请实施例提供的一种像素电路的拓扑结构示意图。
自发光显示技术的有源有机发光二极管(active matrix organic light diode,AMOLED)显示屏具有弯曲、可折叠的柔性形态,同时具备高对比度、广色域、宽视角以及宽的工作温度等优点,在电视、笔记本、手机等显示屏上广泛应用。
以AMOLED为例,在一些实施例中,如图2所示,像素电路11通常包括多个晶体管构成的驱动电路以及发光器件,通过驱动电路生成驱动电流来驱动发光器件发光,以实现像素电路11的发光。
示例的,像素电路11包括第一复位电路111、第二复位电路112、第三复位电路113、写入与阈值补偿电路114、发光控制电路115以及发光器件116。图2所示的像素电路11仅为一种示意,不作任何限定。
第一复位电路111与第一复位电压端Vref1、第一控制信号端P1以及第一节点N1电连接,用于在第一控制信号端P1的第一控制信号的控制下,将第一复位电压端Vref1的复位电压传输至第一节点N1,对第一节点N1进行复位(或者理解为初始化)。
第二复位电路112与第二复位电压端Vref2、第二控制信号端P2以及第二节点N2电连接,用于在第二控制信号端P2的第二控制信号的控制下,将第二复位电压端Vref2的复位电压传输至第二节点N2,对第二节点N2进行复位(或者理解为初始化)。
第三复位电路113与第三复位电压端Vref3、第三控制信号端P3以及发光器件116的阳极电连接,用于在第三控制信号端P3的第三控制信号的控制下,将第三复位电压端Vref3的复位电压传输至发光器件116的阳极,对发光器件116的阳极进行复位(或者理解为初始化)。
写入与阈值补偿电路114与第四控制信号端P4、第五控制信号端P5、第二节点N2、第一电源电压端ELVDD以及数据电压端Vdata电连接,用于在第四控制信号端P4的第四控制信号和第五控制信号端P5的第五控制信号的控制下,将数据电压端Vdata的数据电压传输至写入与阈值补偿电路114,进行数据写入与阈值补偿。
发光控制电路115与发光控制信号端(emission,EM)、第一电源电压端ELVDD、写入与阈值补偿电路114以及发光器件116电连接,用于在发光控制信号端EM提供的发光控制信号的控制下,向发光器件116提供驱动电流。
发光器件116与第二电源电压端ELVSS电连接,用于在驱动电流的驱动下发光。
本申请实施例中以第一电源电压端ELVDD为高电平电源电压端,第二电源电压端ELVSS为低电平电源电压端为例进行示意,但并不作限定。
在一些实施例中,请继续参考图2,写入与阈值补偿电路114包括驱动晶体管(driving thin film transistor,DTFT)T1,驱动晶体管T1的控制极(例如栅极)与第一节点N1(也就是与第一复位电路111)电连接,驱动晶体管T1的第一极(例如源极或者漏极)与第二节点N2(也就是与第二复位电路112)电连接。
进一步的,写入与阈值补偿电路114还包括第二晶体管T2、第三晶体管T3、存储电容Cst,第一复位电路111包括第四晶体管T4,第二复位电路112包括第八晶体管T8,第三复位电路113包括第七晶体管T7,发光控制电路115包括第五晶体管T5和第六晶体管T6。
第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7以及第八晶体管T8为开关晶体管,发光器件116例如为OLED、micro OLED、QLED等。
在下述说明中,晶体管的控制极例如可以为晶体管的栅极,晶体管的第一极和晶体管的第二极互为晶体管的源极和漏极。此处作出释明,下文将不再解释。
驱动晶体管T1的控制极与第一节点N1电连接,驱动晶体管T1的第一极与第二节点N2电连接,驱动晶体管T1的第二极与第三晶体管T3的第一极电连接。
第二晶体管T2的控制极与第四控制信号端P4电连接,第二晶体管T2的第一极与数据电压端Vdata电连接,第二晶体管T2的第二极与第二节点N2电连接。
第三晶体管T3的控制极与第五控制信号端P5电连接,第三晶体管T3的第二极与第一节点N1电连接。
存储电容Cst的一端与第一节点N1电连接,存储电容Cst的另一端与第一电源电压端ELVDD偶接。
第四晶体管T4的控制极与第一控制信号端P1电连接,第四晶体管T4的第一极与第一复位电压端Vref1电连接,第四晶体管T4的第二极与第一节点N1电连接。
第七晶体管T7的控制极与第三控制信号端P3电连接,第七晶体管T7的第一极与第三复位电压端Vref3电连接,第七晶体管T7的第二极与发光器件116的阳极电连接。
第八晶体管T8的控制极与第二控制信号端P2电连接,第八晶体管T8的第一极与第二复位电压端Vref2电连接,第八晶体管T8的第二极与第二节点N2电连接。
第五晶体管T5的控制极与发光控制信号端EM电连接,第五晶体管T5的第一极与第一电源电压端ELVDD电连接,第五晶体管T5的第二极与第二节点N2电连接。
第六晶体管T6的控制极与发光控制信号端EM电连接,第六晶体管T6的第一极与驱动晶体管T1的第二极电连接,第六晶体管T6的第二极与发光器件116的阳极电连接。
示例的,像素电路11中,第三晶体管T3和第四晶体管T4为氧化物薄膜晶体管(oxide thin-film transistor,Oxide TFT),为N型晶体管,在高电平信号的控制下导通。第三晶体管T3和第四晶体管T4还可以为其他类型的晶体管,本申请实施例不做限定。驱动晶体管T1、第二晶体管T2、第五晶体管T5、第六晶体管T6、第七晶体管T7以及第八晶体管T8为低温多晶硅薄膜晶体管(low temperature poly-silicon thin-film transistor,LTPSTFT),为P型晶体管,在低电平信号的控制下导通。驱动晶体管T1、第二晶体管T2、第五晶体管T5、第六晶体管T6、第七晶体管T7以及第八晶体管T8还可以为其他类型的晶体管,本申请实施例不做限定。
图3为本申请实施例提供的一种像素电路的驱动时序图。
结合图2和图3所示,像素电路11在一图像帧的发光过程可以分为初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3、以及阳极复位阶段t。
在初始化阶段t1:
第一控制信号端P1的第一控制信号由低电平变为高电平,又由高电平变为低电平。于是,第四晶体管T4由关断变为导通,又由导通变为关断。第二控制信号端P2的第二控制信号由高电平变为低电平,又由低电平变为高电平。于是,第八晶体管T8由关断变为导通,又由导通变为关断。
第五控制信号端P5的第五控制信号保持低电平,第四控制信号端P4的第四控制信号以及发光控制信号端EM的发光控制信号均保持高电平,因此,第七晶体管T7、第二晶体管T2、第三晶体管T3、第五晶体管T5以及第六晶体管T6均保持关断状态。
在初始化阶段t1中,第四晶体管T4导通,实现了第一节点N1的电压控制。由于第四晶体管T4与驱动晶体管T1的控制极电连接,所以在初始化阶段t1中,实现了驱动晶体管T1的控制极的电压控制和存储电容Cst的一端的电压控制,使驱动晶体管T1的控制极电压、存储电容Cst的一端的电压分别为第一复位电压端Vref1的复位电压,也就是实现了驱动晶体管T1的控制极电压和存储电容Cst的一端各自的电压重置。
同时,第八晶体管T8导通,实现了第二节点N2的电压控制。由于第八晶体管T8与驱动晶体管T1的第一极电连接,所以在初始化阶段t1中,实现了驱动晶体管T1的第一极的电压控制,使驱动晶体管T1的第一极电压为第二复位电压端Vref2的复位电压,也就是实现了驱动晶体管T1的第一极的电压重置,以调整驱动晶体管T1的阈值电压。
在数据写入与补偿阶段t2:
第四控制信号端P4的第四控制信号由高电平变为低电平,又由低电平变为高电平。于是,第二晶体管T2由关断变为导通,又由导通变为关断。第五控制信号端P5的第五控制信号由低电平变为高电平,又由高电平变为低电平。于是,第三晶体管T3由关断变为导通,又由导通变为关断。
第二控制信号端P2的第二控制信号、第三控制信号端P3的第三控制信号以及发光控制信号端EM的发光控制信号均保持高电平,第一控制信号端P1的第一控制信号保持低电平。因此,第七晶体管T7、第八晶体管T8、第五晶体管T5、第六晶体管T6以及第四晶体管T4均保持关断状态。
在数据写入与补偿阶段t2中,晶体管T2、晶体管T3和晶体管T1分别导通,实现了将数据电压端Vdata的数据电压存储于存储电容Cst,完成了数据电压的写入。又实现了对驱动晶体管T1的阈值电压的补偿。驱动晶体管T1的阈值电压的补偿过程可以认为是驱动晶体管T1从导通状态变为关断状态的过程。
在发光阶段t3:
发光控制信号由高电平变为低电平,又由低电平变为高电平。于是,第六晶体管T6和第五晶体管T5由关断变为导通,又由导通变为关断。
第一控制信号端P1的第一控制信号和第五控制信号端P5的第五控制信号保持低电平,第四晶体管T4和第三晶体管T3均保持关断状态。第二控制信号端P2的第二控制信号、第三控制信号端P3的第三控制信号和第四控制信号端P4的第四控制信号分别保持高电平,第七晶体管T7、第八晶体管T8和第二晶体管T2均保持关断状态。
在发光阶段t3,第五晶体管T5、驱动晶体管T1和第六晶体管T6分别导通,向发光器件116传输驱动电流,发光器件116在驱动电流的驱动下发光。
阳极复位阶段t:
第三控制信号端P3的第三控制信号由高电平变为低电平,又由低电平变为高电平。于是,第七晶体管T7由关断变为导通,又由导通变为关断。
第一控制信号端P1的第一控制信号和第五控制信号端P5的第五控制信号始终保持低电平,第二控制信号端P2的第二控制信号、第四控制信号端P4的第四控制信号和发光控制信号端EM的发光控制信号始终保持高电平。第三晶体管T3、第四晶体管T4、第二晶体管T2、第五晶体管T5、第六晶体管T6和第八晶体管T8均保持关断状态。
在阳极复位阶段t,第七晶体管T7导通,实现了发光器件116阳极电压的控制,使发光器件116阳极的电压为第三复位电压端Vref3的复位电压,实现了发光器件116阳极电压的重置。
在一个图像帧内,可以在初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3之前分别进行一次阳极复位阶段t。也可以在初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3三者中的一者或者两者之前进行一次阳极复位。图3所示的驱动时序图以初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3之前分别进行一次阳极复位为例进行示意。
多行像素电路11的工作方式是逐行刷新,即,第一行像素电路11在执行完上述初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3、以及阳极复位阶段t等阶段后,第二行像素电路11进入上述初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3、以及阳极复位阶段t等阶段,然后后面每行像素电路11重复上述初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3、以及阳极复位阶段t等阶段,以此类推,从上到下逐行进行。
下面,对像素电路11中第一控制信号端P1、第二控制信号端P2、第三控制信号端P3、第四控制信号端P4、第五控制信号端P5、发光控制信号端EM接收的控制信号、第一复位电压端Vref1、第二复位电压端Vref2、第三复位电压端Vref3接收的复位电压以及数据电压端Vdata接收的数据电压的由来进行示意性说明。
如图1所示,在一些实施例中,显示屏10还包括多个第一集成门电路(gate onarray)GOA1,每个第一集成门电路GOA1用于为一行像素电路11的第一控制信号端P1提供第一控制信号。当然,每个第一集成门电路GOA1也可以为一行像素电路11中的部分像素电路11的第一控制信号端P1提供第一控制信号,每行像素电路11可以对应多个第一集成门电路GOA1。
示例的,多个第一集成门电路GOA1级联设置,第一级第一集成门电路GOA1接收第一起始控制信号,并向第一行第一控制信号端P1输出第一控制信号。从第二级第一集成门电路GOA1开始,每一级的第一集成门电路GOA1接收前一级第一集成门电路GOA1输出的第一控制信号,并向本级第一集成门电路GOA1耦接的第一控制信号端P1输出第一控制信号,以实现为多行像素电路11的第一控制信号端P1逐行提供第一控制信号。
如图1所示,在一些实施例中,显示屏10还包括多个第二集成门电路GOA2,每个第二集成门电路GOA2用于为一行像素电路11的第二控制信号端P2提供第二控制信号。当然,每个第二集成门电路GOA2也可以为一行像素电路11中的部分像素电路11的第二控制信号端P2提供第二控制信号,每行像素电路11可以对应多个第二集成门电路GOA2。
在一些实施例中,显示屏10还包括多个第三集成门电路GOA3,每个第三集成门电路GOA3用于为一行像素电路11的第三控制信号端P3提供第三控制信号。当然,每个第三集成门电路GOA3也可以为一行像素电路11中的部分像素电路11的第三控制信号端P3提供第三控制信号,每行像素电路11可以对应多个第三集成门电路GOA3。
在一些实施例中,显示屏10还包括多个第四集成门电路GOA4,每个第四集成门电路GOA4用于为一行像素电路11的第四控制信号端P4提供第四控制信号。当然,每个第四集成门电路GOA4也可以为一行像素电路11中的部分像素电路11的第四控制信号端P4提供第四控制信号,每行像素电路11可以对应多个第四集成门电路GOA4。
在一些实施例中,显示屏10还包括多个第五集成门电路GOA5,每个第五集成门电路GOA5用于为一行像素电路11的第五控制信号端P5提供第五控制信号。当然,每个第五集成门电路GOA5也可以为一行像素电路11中的部分像素电路11的第五控制信号端P5提供第五控制信号,每行像素电路11可以对应多个第五集成门电路GOA5。
在一些实施例中,显示屏10还包括多个第六集成门电路GOA6,每个第六集成门电路GOA6用于为一行像素电路11的发光控制信号端EM提供发光控制信号。当然,每个第六集成门电路GOA6也可以为一行像素电路11中的部分像素电路11的发光控制信号端EM提供发光控制信号,每行像素电路11可以对应多个第六集成门电路GOA6。
通过第一集成门电路GOA1、第二集成门电路GOA2、第三集成门电路GOA3、第四集成门电路GOA4、第五集成门电路GOA5以及第六集成门电路GOA6在不同时段拉高和拉低,使得多行像素电路11逐行进入上述初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3、以及阳极复位阶段t等阶段。
应当理解的是,图1中所示的第一集成门电路GOA1、第二集成门电路GOA2、第三集成门电路GOA3、第四集成门电路GOA4、第五集成门电路GOA5以及第六集成门电路GOA6沿行方向分布在多行像素电路11的两侧,产生控制信号。图1中第一集成门电路GOA1、第二集成门电路GOA2、第三集成门电路GOA3、第四集成门电路GOA4、第五集成门电路GOA5以及第六集成门电路GOA6在显示屏10中的设置位置仅为一种示意,不作任何限定。
显示屏10包括多个数据电压端Vdata,位于同一列的像素电路11耦接至同一耦接至数据电压端Vdata。显示驱动器20与多条数据电压端Vdata分别耦接,用于为多个数据电压端Vdata分别提供数据电压。
显示屏10还包括多个复位电压端,参照图2所示,本申请实施例中以显示屏包括第一复位电压端Vref1、第二复位电压端Vref2以及第三复位电压端Vref3为例进行示意。显示驱动器20与第一复位电压端Vref1、第二复位电压端Vref2以及第三复位电压端Vref3耦接,用于为第一复位电压端Vref1、第二复位电压端Vref2以及第三复位电压端Vref3提供复位电压。第一复位电压端Vref1、第二复位电压端Vref2以及第三复位电压端Vref3分别与显示屏10中的多行像素电路11均耦接。
为了提高显示效果,像素电路11中通常会采用复位电压,提高像素电路11中某些节点电压稳定性。例如,图2所示的像素电路11中,第一复位电压端Vref1、第二复位电压端Vref2、第三复位电压端Vref3为像素电路11的第一节点N1、第二节点N2、发光器件116的阳极提供复位电压。第一复位电压端Vref1对存储电容Cst进行复位初始化,第二复位电压端Vref2对驱动晶体管T1的源极(或者漏极)进行复位初始化,第三复位电压端Vref3对发光器件116的阳极进行复位初始化。
第一复位电压端Vref1、第二复位电压端Vref2、第三复位电压端Vref3的复位电压由显示驱动器20(DDIC)提供,且在所有行像素电路11扫描过程中,第一复位电压端Vref1、第二复位电压端Vref2、第三复位电压端Vref3的复位电压始终是固定的。那么,当扫描信号逐行扫描到垂直消隐区后,由于垂直消隐区实际并未耦接像素电路11,就会导致第一复位电压端Vref1、第二复位电压端Vref2、第三复位电压端Vref3作为供电电源其所耦接的负载减小。这就导致第一复位电压端Vref1、第二复位电压端Vref2、第三复位电压端Vref3在高、低负载场景时出现复位电压抖动,从而导致特定行像素电路11的复位电压不同(复位状态不同),显示亮度出现差异,使得显示屏10出现横向亮带或者暗带。
图4A为本申请实施例示意的一种复位电压的脉冲示意图。图4B为本申请实施例示意的一种显示屏的显示效果图。
示例的,以图3所示的驱动时序为例,在一图像帧内,阳极复位阶段t执行了3次。如图4A所示,在一图像帧内,第三复位电路113三次开启关闭复位的过程中,第三复位电压端Vref3对像素电路11复位三次,导致第三复位电压端Vref3存在三处电压抖动。但是由于显示屏10中存在垂直消隐区(V blank),所以如图4B所示,电压抖动会导致显示出现两条暗带,第M+1行-第I行像素电路11显示较暗,第L+1行-第T行像素电路11显示较暗。
图4C为本申请实施例示意的一种显示屏中走线的布局示意图。
此外,如图4C所示,由于显示屏10特定的外观设计,如挖孔屏,刘海屏、多孔屏、药丸屏(pillar)等,导致特殊设计的区域与上述集成门电路耦接的走线与其他区域不同。以与第一集成门电路GOA1耦接的走线为例,特殊区域的走线需要绕过特殊区域,导致特殊区域对应行的走线比正常区域的走线长、负载大,从而影响像素电路11的充电时间。例如,图4C中第M+1行走线从特殊区域上方绕过,第I行走线从特殊区域下方绕过,第M+1行像素电路11-第N行像素电路11对应的走线比正常区域的走线对应的走线更长、负载风大。导致第M+1行像素电路11-第N行像素电路11的显示亮度与显示屏10其他像素电路11的显示亮度不同,导致低亮低灰阶显示时出现明显的横向亮带或者暗带或者理解为特殊区域云纹(mura)。
图4D为本申请实施例示意的一种显示屏10的分区显示示意图。
再者,如图4D所示,随着显示技术的发展,显示屏10会有分区域显示多种帧率的需求,即为多频显示场景。在多频显示场景中,同一个屏幕显示时存在多个刷新率。例如图4D中间一定宽度区域为高刷新率,上下区域为低刷新率。由于同一时刻显示屏10上存在多个不同刷新率,而不同刷新率之间亮度不同,导致高刷新率和低刷新率显示时两个区域亮度可能不一样。那么,显示屏10在不同帧率的边界处会出现明显的显示边界,即显示亮度不均匀。
因此,随着显示应用场景不断增加,显示屏10显示亮度不均匀问题显著,影响用户使用体验。
图5为本申请实施例示意的一种显示屏的时序图。
为了提高显示屏10显示的均匀性,在一些实施例中,如图5所示,设计了一种偏执电压Vbias和复位电压Vref动态调节的方案,来解决低帧率显示时闪烁问题。在低帧率显示时,由于像素电路11中驱动晶体管T1的电压漂移会引起亮度变化,导致主观上感受到闪烁。因此在部分或者全部帧开始时会调节偏执电压Vbias和复位电压Vref,通过电压补偿不同帧之间的亮度差异。
但是这种方式只能补偿低帧率显示时不同帧之间的亮度差异,对于高帧率显示时的亮度差异以及同一帧中的亮带或者暗带没有改善效果。
基于此,本申请实施例还提供一种行级电压调节方案,即像素电路11中的复位电压可以在一图像帧中,根据显示的行数(或显示位置)调整补偿显示亮度,以改善显示屏10显示过程因多频显示时高、低帧率区域亮度差异,挖孔屏区域显示亮度不均匀,负载变化等原因带来的横向亮度不均匀(横向亮带或者暗带)的问题。
本申请实施例提供一种显示屏10,显示屏10包括N行像素,每行像素包括间隔排布的多个像素电路11。像素电路11的排布方式可以参考图1所示,像素电路11的结构可以参考图2所示。N为正整数,本申请实施例对N取值不作限定,结合显示屏10的形状确定即可。当然,显示屏10中行数N的取值可以大于每行像素包括的像素电路11的数量(也就是显示屏10的列数),显示屏10中行数N的取值也可以小于或者等于每行像素包括的像素电路11的数量(也就是显示屏10的列数)。
显示屏10还包括多个复位电压端,每个复位电压端与N行像素均电连接。也就是说,每个复位电压端与显示屏10中的所有像素电路11均耦接。
其中,多个复位电压端中的至少一个复位电压端被配置为,在一个图像帧内的第一时段为像素电路提供第一复位电压,在图像帧内的第二时段为像素电路提供第二复位电压;第一复位电压的取值与第二复位电压的取值不同。
也就是说,在一个图像帧内,同一复位电压端会在第一时段向显示屏10提供第一复位电压。但在第二时段,复位电压端会向显示屏10提供第二复位电压。同一复位电压端提供的复位电压是可变的,那么,不同行像素电路11的同种端口(例如第一复位电压端Vref1)接收到的复位电压也是不同的。N行像素中的第一部分行像素用于在第一时段接收第一复位电压,N行像素中的第二部分行像素用于在第二时段接收第二复位电压。第一部分与第二部分之和可以等于N,第一部分与第二部分之和也可以小于N。本申请实施例对N行像素中接收到第一复位电压的像素和接收到第二复位电压的像素的排布方式不作限定。
本申请实施例提供的显示屏10,复位电压端在一个图像帧内的第一时段提供第一复位电压,在图像帧内的第二时段提供第二复位电压,且第一复位电压的取值与第二复位电压的取值不同。那么,显示屏10中的第一部分行像素接收第一复位电压,第二部分行像素接收第二复位电压。由于复位电压固定时,但是负载不固定、帧率不固定、电压波动等因素会带来显示亮度不均匀的问题。而本申请实施例中通过在一图像帧内向N行像素电路提供可变的复位电压,可以反向补偿负载不固定、帧率不固定、电压波动带来的影响,从而可以改善显示亮度不均匀的问题。而且,可以按照显示屏10中像素行的位置动态调节复位电压的取值,接收第一复位电压的行和接收第二复位电压的行可以动态调整,且可以是间隔的多个区域中的像素行接收第一复位电压,间隔的多个区域中的像素行接收第二复位电压,调整方式动态、灵活、适用场景多、应用范围广。
其中,像素电路11的发光亮度与驱动电流I的大小有关,I=α·(VN1-ELVDD+Vth)2。α为常数,与驱动晶体管T1的宽长比、迁移率相关。像素电路11中的驱动晶体管T1确定后,α则为固定值。VN1为第一节点N1的电压,Vth为驱动晶体管T1的阈值电压。
第一节点N1的电压VN1由数据电压端Vdata在数据写入与补偿阶段t2对驱动晶体管T1充电得到,等效于电阻电容(RC)电路充电。在一行时间内,第一节点N1的初始电压越低,充电结束后第一节点N1的电压VN1也就越低。根据上述驱动电流I的公式可知,第一节点N1的电压VN1越低,第一节点N1的电压VN1的绝对值越大,得到驱动电流I越大,发光器件116的发光亮度越高。反之,第一节点N1的电压VN1越高,得到驱动电流I越小,发光器件116的发光亮度越低。因此,调节第一节点N1的初始电压可以调节发光器件116的发光亮度。而第一节点N1的初始电压可以通过第一复位电压端Vref1的复位电压来调节。
驱动晶体管T1的阈值电压Vth由数据电压端Vdata在数据写入与补偿阶段t2对驱动晶体管T1进行阈值电压补偿得到。在一行时间内,第二节点N2的电压越高,补偿后驱动晶体管T1的阈值电压Vth的绝对值越大,得到驱动电流I越大,发光器件116的发光亮度越高。因此,调节第二节点N2的电压可以调节发光器件116的发光亮度。而第二节点N2的电压可以通过第二复位电压端Vref2的复位电压来调节。
另外,发光器件116的发光亮度与发光器件116的发光时长成正比,而发光器件116的发光时长与发光器件116阳极的初始电压和驱动电流I均相关。发光器件116的发光原理为:发光器件116的阳极与阴极的压差大于设定值,发光器件116开始发光。而驱动电路向发光器件116的阳极充电,待发光器件116的阳极充电到预设值后,发光器件116开始发光。驱动电路I的大小会影响阳极充电到预设值的速度,而阳极的起始电压也会影响阳极充电到预设值的速度。例如,充电速度相同,起始电压小则充到预设值所需的时间长,那么发光时长就会减小,发光器件116的发光亮度就会减小。若起始电压大则充到预设值所需的时长短,那么发光时长就会增大,相当于增大了发光器件116的占空比,发光器件116的发光亮度就会增大。因此,调节发光器件116阳极的起始电压,也可以调节发光器件116的发光亮度。而发光器件116阳极的起始电压可以通过第三复位电压端Vref3的复位电压来调节。
综上所述,发光器件116的发光亮度可以通过调整第一节点N1的电压、调整第二节点N2的电压、调整发光器件116阳极的电压来调节。
基于此,在一些实施例中,如图2所示,显示屏10中的多个复位电压端包括第一复位电压端Vref1,像素电路11包括第一复位电路111。
第一复位电路111的两端分别与驱动晶体管T1的控制极和第一复位电压端Vref1电连接,在第一控制信号端P1的控制下,将第一复位电压端Vref1的复位电压经第一复位电路111传输至驱动晶体管T1的控制极(第一节点N1),对驱动晶体管T1的控制极进行初始化复位。通过调整第一复位电压端Vref1的复位电压,可以调整像素电路11的驱动电流,从而调整像素电路11的发光亮度。
在另一些实施例中,如图2所示,显示屏10中的多个复位电压端包括第二复位电压端Vref2,像素电路11包括驱动晶体管T1和第二复位电路112。
第二复位电路112的两端分别与驱动晶体管T1的第一极(源极或者漏极)和第二复位电压端Vref2电连接,在第二控制信号端P2的控制下,将第二复位电压端Vref2的复位电压经第二复位电路112传输至驱动晶体管T1的第一极(第二节点N2),对驱动晶体管T1的第一极进行初始化复位。通过调整第二复位电压端Vref2的复位电压,可以调整像素电路11的驱动电流,从而调整像素电路11的发光亮度。
在又一些实施例中,如图2所示,显示屏10中的多个复位电压端包括第三复位电压端Vref3,像素电路11包括发光器件116和第三复位电路113。
第三复位电路113的两端分别与发光器件116的阳极和第三复位电压端Vref3电连接,在第三控制信号端P3的控制下,将第三复位电压端Vref3的复位电压经第三复位电路113传输至发光器件116的阳极,对发光器件116的阳极进行初始化复位。通过调整第三复位电压端Vref3的复位电压,可以调整像素电路11的发光时长,从而调整像素电路11的发光亮度。
在一些实施例中,第一复位电压端Vref1被配置为向第1-第M行像素提供第一复位电压,向第M+1-第I行像素提供第二复位电压,向第I+1-第N行像素提供第一复位电压。
在一些实施例中,第二复位电压端Vref2被配置为向第1-第M行像素提供第一复位电压,向第M+1-第I行像素提供第二复位电压,向第I+1-第N行像素提供第一复位电压。
在一些实施例中,第三复位电压端Vref1被配置为向第1-第M行像素提供第一复位电压,向第M+1-第I行像素提供第二复位电压,向第I+1-第N行像素提供第一复位电压。
当然,第一复位电压端Vref1提供的第一复位电压,第二复位电压端Vref2提供的第一复位电压,第三复位电压端Vref3提供的第一复位电压的取值不限定为相同,第一复位电压端Vref1提供的第二复位电压,第二复位电压端Vref2提供的第二复位电压,第三复位电压端Vref3提供的第二复位电压的取值不限定为相同,与像素电路11实际所需的复位电压的取值相关。
另外,第一复位电压端Vref1提供第一复位电压的第一时段,第二复位电压端Vref2提供第一复位电压的第一时段,第三复位电压端Vref3提供第一复位电压的第一时段不限定为相同,第一复位电压端Vref1提供第二复位电压的第二时段,第二复位电压端Vref2提供第二复位电压的第二时段,第三复位电压端Vref3提供第二复位电压的第二时段不限定为相同,与像素电路11在一图像帧内的驱动阶段相关。
在第一种应用场景中,因显示屏10中各区域的像素电路11排布不均匀带来显示亮度不均匀,例如挖孔屏,刘海屏、多孔屏、药丸屏等显示屏。
在一些实施例中,第一复位电压端Vref1向均匀排布区域传输第一复位电压,向非均匀排布区域传输第二复位电压。
如图6所示,以第一复位电压为基本电压。在一图像帧内,在显示屏10扫描开启至图4C所示的非特殊区域(第一行-第M行)时,第一复位电压端Vref1输出第一复位电压。在显示屏10扫描开启至图4C所示的特殊区域(第M+1行-第I行)时,根据特殊区域的像素电路11和非特殊区域的像素电路11之间的亮度差异,确定是在第一复位电压的基础上调高复位电压还是调低复位电压(确定补偿电压)。此时,第一复位电压端Vref1输出的第二复位电压为调整后的复位电压。例如,若需要使特殊区域的像素电路11的亮度增大,则需要在第一复位电压的基础上调低复位电压。若需要使特殊区域的像素电路11的亮度减小,则需要在第一复位电压的基础上调高复位电压。在显示屏10将特殊区域扫描结束后(进入第I+1行),第一复位电压端Vref1重新输出第一复位电压。
当然,在另一些实施例中,以第二复位电压为基本电压。在一图像帧内,在显示屏10扫描开启至图4C所示的非特殊区域(第一行-第M行)时,根据特殊区域的像素电路11和非特殊区域的像素电路11之间的亮度差异,确定是在第二复位电压的基础上调高复位电压还是调低复位电压(确定补偿电压)。此时,第一复位电压端Vref1输出的第一复位电压为调整后的复位电压。例如,若需要使非特殊区域的像素电路11的亮度增大,则需要在第二复位电压的基础上调低复位电压。若需要使特殊区域的像素电路11的亮度减小,则需要在第二复位电压的基础上调高复位电压。在显示屏10扫描开启至图4C所示的特殊区域(第M+1行-第I行)时,第一复位电压端Vref1输出第二复位电压。在显示屏10将特殊区域扫描结束后(进入第I+1行),第一复位电压端Vref1重新输出第一复位电压。
此处需要释明的是,本申请实施例中以特殊区域上下两侧的非特殊区域的显示亮度相同为例进行示意,因此特殊区域上下两侧的非特殊区域均接收第一复位电压端Vref1的第一复位电压。若特殊区域上下两侧的非特殊区域的显示亮度不相同,那么特殊区域上下两侧的非特殊区域接收到的第一复位电压端Vref1的复位电压的取值也可能不同,但复位电压的调整原理不变。即,若需要使像素电路11的亮度增大,则需要在设定的基本电压的基础上调低复位电压。若需要使像素电路11的亮度减小,则需在设定的基本电压的基础上调高复位电压。
本申请实施例中,M的取值可以为0或者正整数,I、N的取值均为正整数,且M<I<N。当然,本申请实施例对M、I、N的取值不作限定,结合产品设定即可。
本申请实施例提供的显示屏10,针对因像素电路11排布不均匀带来的显示亮度不均匀的问题,第一复位电压端Vref1通过在向多行像素电路11供电时,针对像素电路11排布均匀的区域提供第一复位电压,针对像素电路11排布不均匀的特殊区域提供第二复位电压,以通过向像素电路11排布不均匀的区域或者排布均匀的区域择一补偿复位电压,来实现对不同排布规律的区域进行亮度补偿,以改善显示亮度不均匀的问题。
在一些实施例中,第二复位电压端Vref2向均匀排布区域传输第一复位电压,向非均匀排布区域传输第二复位电压。复位电压的切换原理与第一复位电压端Vref1中第一复位电压和第二复位电压的切换原理相同,此处不再赘述。
在一些实施例中,第三复位电压端Vref3向均匀排布区域传输第一复位电压,向非均匀排布区域传输第二复位电压。复位电压的切换原理与第一复位电压端Vref1中第一复位电压和第二复位电压的切换原理相同,此处不再赘述。
在第二种应用场景中,因显示屏10中各区域的刷新率不同带来显示亮度不均匀的问题。
在一些实施例中,第一复位电压端Vref1向低刷新率区域传输第一复位电压,向高刷新率区域传输第二复位电压。
如图7所示,以第一复位电压为基本电压。在一图像帧内,在显示屏10扫描开启至图7所示的低刷新率区域(第一行-第M行)时,第一复位电压端Vref1输出第一复位电压。在显示屏10扫描开启至图7所示的高刷新率区域(第M+1行-第I行)时,根据低刷新率区域的像素电路11和高刷新率区域的像素电路11之间的亮度差异,确定是在第一复位电压的基础上调高复位电压还是调低复位电压(确定补偿电压)。此时,第一复位电压端Vref1输出的第二复位电压为调整后的复位电压。例如,若需要使高刷新率区域的像素电路11的亮度增大,则需要在第一复位电压的基础上调低复位电压。若需要使高刷新率区域的像素电路11的亮度减小,则需要在第一复位电压的基础上调高复位电压。在显示屏10将高刷新率区域扫描后,进入低刷新率区域(进入第I+1行),第一复位电压端Vref1重新输出第一复位电压。
当然,在另一些实施例中,以第二复位电压为基本电压。在一图像帧内,在显示屏10扫描开启至图4D所示的低刷新率区域(第一行-第M行)时,根据低刷新率区域的像素电路11和高刷新率区域的像素电路11之间的亮度差异,确定是在第二复位电压的基础上调高复位电压还是调低复位电压(确定补偿电压)。此时,第一复位电压端Vref1输出的第一复位电压为调整后的复位电压。例如,若需要使低刷新率的像素电路11的亮度增大,则需要在第二复位电压的基础上调低复位电压。若需要使低刷新率区域的像素电路11的亮度减小,则需要在第二复位电压的基础上调高复位电压。在显示屏10扫描开启至图4D所示的高刷新率区域(第M+1行-第I行)时,第一复位电压端Vref1输出第二复位电压。在显示屏10将高刷新率区域扫描结束后,进入低刷新率区域(进入第I+1行),第一复位电压端Vref1重新输出第一复位电压。
此处需要释明的是,本申请实施例中以高刷新率区域上下两侧的低刷新率区域的显示亮度相同为例进行示意,因此高刷新率区域上下两侧的低刷新率区域均接收第一复位电压端Vref1的第一复位电压。若特高刷新率区域上下两侧的低刷新率区域的显示亮度不相同,那么高刷新率区域上下两侧的低刷新率区域接收到的第一复位电压端Vref1的复位电压的取值也可能不同,但复位电压的调整原理不变。即,若需要使像素电路11的亮度增大,则需要在设定的基本电压的基础上调低复位电压。若需要使像素电路11的亮度减小,则需在设定的基本电压的基础上调高复位电压。
本申请实施例中,M的取值可以为0或者正整数,I、N的取值均为正整数,且M<I<N。当然,本申请实施例对M、I、N的取值不作限定,结合产品设定即可。
本申请实施例提供的显示屏10,针对因刷新率不同带来的显示亮度不均匀的问题,第一复位电压端Vref1通过在向多行像素电路11供电时,针对低刷新率区域提供第一复位电压,针对高刷新率区域提供第二复位电压,以通过向低刷新率区域或者高刷新率区域择一补偿复位电压,来实现对不同刷新率的区域进行亮度补偿,以改善显示亮度不均匀的问题。
在一些实施例中,第二复位电压端Vref2向低刷新率区域传输第一复位电压,向高刷新率区域传输第二复位电压。复位电压的切换原理与第一复位电压端Vref1中第一复位电压和第二复位电压的切换原理相同,此处不再赘述。
在一些实施例中,第三复位电压端Vref3向低刷新率区域传输第一复位电压,向高刷新率区域传输第二复位电压。复位电压的切换原理与第一复位电压端Vref1中第一复位电压和第二复位电压的切换原理相同,此处不再赘述。
在第三种应用场景中,因显示屏10中各区域的像素电路11排布不均匀、刷新率不同带来显示亮度不均匀的问题。
那么,第一复位电压端Vref输出的复位电压不仅包括第一复位电压和第二复位电压,还可以包括第三复位电压或者更多取值不同的复位电压。
如图7所示,特殊区域位于低刷新率区域,那么,第一复位电压端Vref1向低刷新率区域的像素行提供复位电压时,可以结合关于图6的相关描述,向低刷新率区域内的特殊区域和非特殊区域进行复位电压补偿,以使低刷新率区域的显示均匀。
应当理解的是,以图7所示结构为例,若将特殊区域和非特殊区域的复位电压补偿与高刷新率区域和低刷新率区域的复位电压补偿结合时,那么划分特殊区域和非特殊区域时关于M和I的取值,与划分高刷新率区域和低刷新率区域时关于M和I的取值是不同的。
那么也就可以等效为,第一复位电压端Vref1被配置为向第1-第M行像素(低刷新率区域的非特殊区域)提供第一复位电压,向第M+1-第I行像素(低刷新率区域的非特殊区域)提供第二复位电压,向第I+1-第L行像素(低刷新率区域的非特殊区域)提供第一复位电压,向第L+1-第T行像素提供第三复位电压(高刷新率区域),向第T+1-第N行像素提供第一复位电压(低刷新率区域)。
本申请实施例中,M的取值可以为0或者正整数,I、L、T、N的取值均为正整数,且M<I<L<T<N。当然,本申请实施例对M、I、L、T、N的取值不作限定,结合产品设定即可。
在一些实施例中,第二复位电压端Vref2向低刷新率区域的非特殊区域传输第一复位电压,向低刷新率区域的非特殊区域传输第二复位电压,向低刷新率区域的非特殊区域传输第一复位电压,向高刷新率区域传输第三复位电压,向低刷新率区域传输第一复位电压。复位电压的切换原理与第一复位电压端Vref1中第一复位电压、第二复位电压、第三复位电压的切换原理相同,此处不再赘述。
在一些实施例中,第三复位电压端Vref3向低刷新率区域的非特殊区域传输第一复位电压,向低刷新率区域的非特殊区域传输第二复位电压,向低刷新率区域的非特殊区域传输第一复位电压,向高刷新率区域传输第三复位电压,向低刷新率区域传输第一复位电压。复位电压的切换原理与第一复位电压端Vref1中第一复位电压、第二复位电压、第三复位电压的切换原理相同,此处不再赘述。
本申请实施例提供的显示屏10,针对因像素电路11排布不均匀和刷新率不同带来的显示亮度不均匀的问题,第一复位电压端Vref1通过在向多行像素电路11供电时,针对低刷新率区域提供第一复位电压,针对高刷新率区域提供第二复位电压,以通过向低刷新率区域或者高刷新率区域择一补偿复位电压,来实现对不同刷新率的区域进行亮度补偿,以改善显示亮度不均匀的问题。
在第四种应用场景中,复位电压抖动带来显示亮度不均匀的问题。
在一些实施例中,第一复位电压端Vref1被配置为向第1-第M行像素(亮带区域)提供第一复位电压,向第M+1-第I行像素(暗带区域)提供第二复位电压,向第I+1-第L行像素(亮带区域)提供第一复位电压,向第L+1-第T行像素提供第二复位电压(暗带区域),向第T+1-第N行像素提供第一复位电压(亮带区域)。
当然,本申请实施例中仅是以显示屏10中的多个亮带区域的显示亮度相同为例进行示意,若多个亮带区域的显示亮度不同,则第一复位电压端Vref1向其输出的复位电压也不同。同理,以显示屏10中的多个暗带区域的显示亮度相同为例进行示意,若多个暗带区域的显示亮度不同,则第一复位电压端Vref1向其输出的复位电压也不同。
在一些实施例中,第二复位电压端Vref2被配置为向第1-第M行像素(亮带区域)提供第一复位电压,向第M+1-第I行像素(暗带区域)提供第二复位电压,向第I+1-第L行像素(亮带区域)提供第一复位电压,向第L+1-第T行像素提供第二复位电压(暗带区域),向第T+1-第N行像素提供第一复位电压(亮带区域)。
在一些实施例中,如图8所示,第三复位电压端Vref3被配置为向第1-第M行像素(亮带区域)提供第一复位电压,向第M+1-第I行像素(暗带区域)提供第二复位电压,向第I+1-第L行像素(亮带区域)提供第一复位电压,向第L+1-第T行像素提供第二复位电压(暗带区域),向第T+1-第N行像素提供第一复位电压(亮带区域)。
本申请实施例中,M的取值可以为0或者正整数,I、L、T、N的取值均为正整数,且M<I<L<T<N。当然,本申请实施例对M、I、L、T、N的取值不作限定,结合产品设定即可。
当然,第一复位电压端Vref1提供的第一复位电压,第二复位电压端Vref2提供的第一复位电压,第三复位电压端Vref3提供的第一复位电压的取值不限定为相同,第一复位电压端Vref1提供的第二复位电压,第二复位电压端Vref2提供的第二复位电压,第三复位电压端Vref3提供的第二复位电压的取值不限定为相同,与像素电路11实际所需的复位电压的取值相关。
另外,第一复位电压端Vref1提供第一复位电压的第一时段,第二复位电压端Vref2提供第一复位电压的第一时段,第三复位电压端Vref3提供第一复位电压的第一时段不限定为相同,第一复位电压端Vref1提供第二复位电压的第二时段,第二复位电压端Vref2提供第二复位电压的第二时段,第三复位电压端Vref3提供第二复位电压的第二时段不限定为相同,与像素电路11在一图像帧内的驱动阶段相关。
再者,本申请实施例并不限定接收第一复位电压端Vref1提供的第一复位电压的像素行、接收第二复位电压端Vref2提供的第一复位电压的像素行以及接收第三复位电压端Vref3提供的第一复位电压的像素行相同,上述仅是一种示意。同理,本申请实施例并不限定接收第一复位电压端Vref1提供的第二复位电压的像素行、接收第二复位电压端Vref2提供的第二复位电压的像素行以及接收第三复位电压端Vref3提供的第二复位电压的像素行相同,上述仅是一种示意。
以第三复位电压端Vref3为例,如图8所示,以第一复位电压为基本电压。在一图像帧内,在显示屏10扫描开启至图8所示的亮带区域(第一行-第M行)时,第三复位电压端Vref3输出第一复位电压。在显示屏10扫描开启至图8所示的暗带区域(第M+1行-第I行)时,根据亮带区域的像素电路11和暗带区域的像素电路11之间的亮度差异,确定是在第一复位电压的基础上调高复位电压还是调低复位电压(确定补偿电压)。此时,第三复位电压端Vref3输出的第二复位电压为调整后的复位电压。例如,若需要使暗带区域的像素电路11的亮度增大,则需要在第一复位电压的基础上调高复位电压。若需要使暗带区域的像素电路11的亮度减小,则需要在第一复位电压的基础上调低复位电压。在显示屏10将暗带区域扫描后,重新扫描进入亮带区域(进入第I+1行-第L行),第三复位电压端Vref3重新输出第一复位电压。在显示屏10重新扫描进入暗带区域(进入第L+1行-第T行),第三复位电压端Vref3重新输出第二复位电压。在显示屏10重新扫描进入亮带区域(进入第L+1行-第N行),第三复位电压端Vref3重新输出第一复位电压。
第三复位电压端Vref3可以是在复位电压抖动处进行补偿,抖动结束后退出补偿,复位电压每抖动一处,第三复位电压端Vref3输出的复位电压就补偿一次。当然,不同抖动位置处的补偿值可以不同,本申请实施例对此不作限定。本申请实施例仅是以复位电压抖动三次,每次的补偿值相同为例进行示意。
或者,以第二复位电压为基本电压。在一图像帧内,在显示屏10扫描开启至图8所示的亮带区域(第一行-第M行)时,根据亮带区域的像素电路11和暗带区域的像素电路11之间的亮度差异,确定是在第二复位电压的基础上调高复位电压还是调低复位电压(确定补偿电压)。此时,第三复位电压端Vref3输出的第一复位电压为调整后的复位电压。例如,若需要使亮带区域的像素电路11的亮度增大,则需要在第二复位电压的基础上调高复位电压。若需要使亮带区域的像素电路11的亮度减小,则需要在第二复位电压的基础上调低复位电压。在显示屏10扫描开启至图8所示的暗带区域(第M+1行-第I行)时,第三复位电压端Vref3输出第二复位电压。在显示屏10重新扫描进入亮带区域(进入第I+1行-第L行),第三复位电压端Vref3重新输出第一复位电压。在显示屏10重新扫描进入暗带区域(进入第L+1行-第T行),第三复位电压端Vref3重新输出第二复位电压。在显示屏10重新扫描进入亮带区域(进入第L+1行-第N行),第三复位电压端Vref3重新输出第一复位电压。
如图8所示,通过调整第三复位电压端Vref3输出的复位电压,使得第三复位电压端Vref3在承受负载抖动后,多行像素电路11的阳极实际接收到的复位电压相等,从而改善因复位电压抖动带来显示亮度不均匀的问题。
当然,第三种应用场景和第四种应用场景可以叠加考虑,那么,第一复位电压端Vref1、第二复位电压端Vref2、第三复位电压端Vref3在传输复位电压时,将第三中应用场景和第四种应用场景中的情况综合考虑。
本申请实施例还提供一种显示驱动器20,包括图像数据接收端、处理电路以及多个复位电压输出端。
图像数据接收端,用于接收图像数据;图像数据例如可以是电子设备的系统级芯片(system on chip,SOC)提供。
处理电路,用于根据图像数据生成第一复位电压和第二复位电压,第一复位电压的取值与第二复位电压的取值不同。第一复位电压和第二复位电压的取值可以参考上述关于显示屏10和显示驱动器20的相关描述。
多个复位电压输出端中至少包含一个复位电压输出端用于在一个图像帧内的第一时段输出第一复位电压,在前述图像帧内的第二时段输出第二复位电压。
当然,处理电路可以是输出一组第一复位电压和第二复位电压,也可以是输出多组第一复位电压和第二复位电压,但是位于同一组中的第一复位电压和第二复位电压从同一复位电压输出端输出。
在一些实施例中,显示驱动器20还包括温度接收端,温度接收端用于接收温度数据。处理电路用于结合温度数据和图像数据,生成第一复位电压和第二复位电压。温度数据例如可以通过电子设备中的温度传感器提供。
由于显示屏10的温度会对显示屏10中像素电路11的器件性能有影响,因此,将显示屏10的温度也作为调整复位电压值的考量因素,可以进一步提升显示亮度的均一性。
图9为本申请实施例提供的一种显示驱动器的结构示意图。
如图9所示,在一些实施例中,显示屏10包括上述第一复位电压端Vref1,显示驱动器20包括第一复位电压输出端V1,第一复位电压输出端V1用于与第一复位电压端Vref1耦接,为第一复位电压端Vref1输出上述第一复位电压和第二复位电压。
在一些实施例中,显示屏10包括上述第二复位电压端Vref2,显示驱动器20包括第二复位电压输出端V2,第二复位电压输出端V2用于与第二复位电压端Vref2耦接,为第二复位电压端Vref2输出上述第一复位电压和第二复位电压。
在一些实施例中,显示屏10包括上述第三复位电压端Vref3,显示驱动器20包括第三复位电压输出端V3,第三复位电压输出端V3用于与第三复位电压端Vref3耦接,为第三复位电压端Vref3输出上述第一复位电压和第二复位电压。
在一些实施例中,如图9所示,显示驱动器20包括电压计算模块21、电压时序控制模块22以及电压输出模块23。
电压计算模块21用于接收图像数据,并输出基本电压和补偿电压。从图像数据中可以获取灰阶信号(R/G/B)、显示亮度(display brightness value,DBV)信号以及帧率信号,电压计算模块21可以通过灰阶信号、显示亮度信号以及帧率信号计算出第一复位电压端Vref1、第二复位电压端Vref2、第三复位电压端Vref3的复位电压中的基本电压和补偿电压。电压计算模块21可以直接接收图像数据,也可以通过其他模块接收图像数据后,将处理结果传输至电压计算模块21。
电压时序控制模块22用于接收基本电压、补偿电压和行信号,并输出第一复位电压或者第二复位电压,以及触发信号。行信号包括当前扫描到的行,以及哪些行需要输出基本电压,哪些行需要输出调整后的电压等信息。电压时序控制模块22根据行信号,确定输出基本电压还是输出基本电压与补偿电压之和。基本电压和,基本电压与补偿电压之和,二者中的一个作为第一复位电压,二者中的另一个作为第二复位电压。电压时序控制模块22输出第一复位电压或者第二复位电压,同时输出触发信号。
电压输出模块23用于接收触发信号、第一复位电压和第二复位电压,并输出第一复位电压或者第二复位电压。电压输出模块23在接收到触发信号后,确定当前复位电压为有效输出电压,并将接收到的第一复位电压或者第二复位电压。应当理解的是,电压输出模块23可以在不同时刻接收并输出第一复位电压和第二复位电压,但是在同一时刻,只能接收并输出第一复位电压或者第二复位电压。
在显示驱动器20同时包括第一复位电压输出端V1、第二复位电压输出端V2、第三复位电压输出端V3的情况下,若显示驱动器20仅包括一组电压计算模块21、电压时序控制模块22以及电压输出模块23,则显示驱动器20可以依次从第一复位电压输出端V1、第二复位电压输出端V2、第三复位电压输出端V3输出复位电压。若显示驱动器20包括三组电压计算模块21、电压时序控制模块22以及电压输出模块23,则显示驱动器20,则每组向一个复位电压输出端输出复位电压,显示驱动器20可以同时从第一复位电压输出端V1、第二复位电压输出端V2、第三复位电压输出端V3输出复位电压。
图10为本申请实施例提供的一种显示驱动器的结构示意图。
在一些实施例中,如图10所示,电压计算模块21还用于接收帧率信号。
例如,在上述第二种应用场景下,复位电压的取值与高刷新率区域和低刷新率区域的帧率信息也相关。那么,电压计算模块21可以接收帧率信号,来计算基本电压和补偿电压。
本申请实施例提供的显示驱动器20,可以根据灰阶信号、显示亮度信号、温度信号以及帧率信号动态调整复位电压,以使显示屏10的多行像素电路11接收动态可调的复位电压,可有效改善显示过程中的横向亮带和暗带等亮度差异问题,提高显示一致性。
本申请实施例还提供一种电子设备,包括上述任一种显示屏10和上述任一种显示驱动器20。电子设备的驱动方法,包括:
在一图像帧内,显示屏10的N行像素逐行开启。像素开启可以理解为是N行像素逐行执行上述初始化阶段t1、数据写入与补偿阶段t2、发光阶段t3、以及阳极复位阶段t。显示屏10中的集成门电路逐行向像素电路11输出开启信号。
显示驱动器20的复位电压输出端在第一时段向显示屏10输出第一复位电压,N行像素中的第一部分行像素接收第一复位电压进行复位。复位电压输出端在第二时段向显示屏10输出第二复位电压,N行像素中的第二部分行像素接收第二复位电压进行复位。显示驱动器20输出的第一复位电压和第二复位电压的情况,可以参考上述关于显示驱动器20和显示屏10的相关描述,此处不再赘述。
示例的,在上述第一种或者第二种应用场景中,第一行像素开启,复位电压输出端(例如第一复位电压输出端V1)向显示屏10的复位电压端(例如第一复位电压端Vref1)输出第一复位电压。
到第M+1行像素开启,复位电压输出端(例如第一复位电压输出端V1)向显示屏10的复位电压端(例如第一复位电压端Vref1)输出第二复位电压。
到第I+1行像素开启,复位电压输出端(例如第一复位电压输出端V1)向显示屏10的复位电压端(例如第一复位电压端Vref1)输出第一复位电压。
或者,示例的,在上述第三种应用场景中,第一行像素开启,复位电压输出端(例如第一复位电压输出端V1)向显示屏10的复位电压端(例如第一复位电压端Vref1)输出第一复位电压。
到第M+1行像素开启,复位电压输出端(例如第一复位电压输出端V1)向显示屏10的复位电压端(例如第一复位电压端Vref1)输出第二复位电压。
到第I+1行像素开启,复位电压输出端(例如第一复位电压输出端V1)向显示屏10的复位电压端(例如第一复位电压端Vref1)输出第三复位电压。
到第L+1行像素开启,复位电压输出端(例如第一复位电压输出端V1)向显示屏10的复位电压端(例如第一复位电压端Vref1)输出第一复位电压。
或者,示例的,在上述第四种应用场景中,第一行像素开启,复位电压输出端(例如第三复位电压输出端V3)向显示屏10的复位电压端(例如第三复位电压端Vref3)输出第一复位电压。
到第M+1行像素开启,复位电压输出端(例如第三复位电压输出端V3)向显示屏10的复位电压端(例如第三复位电压端Vref3)输出第二复位电压。
到第I+1行像素开启,复位电压输出端(例如第三复位电压输出端V3)向显示屏10的复位电压端(例如第三复位电压端Vref3)输出第二复位电压。
到第L+1行像素开启,复位电压输出端(例如第三复位电压输出端V3)向显示屏10的复位电压端(例如第三复位电压端Vref3)输出第一复位电压。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何在本申请揭露的技术范围内的变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (16)

1.一种显示屏,其特征在于,包括:
N行像素,每行像素包括间隔排布的多个像素电路;
多个复位电压端;每个所述复位电压端均与所述N行像素电连接;
其中,所述多个复位电压端中的至少一个所述复位电压端被配置为,在一个图像帧内的第一时段为所述像素电路提供第一复位电压,在所述图像帧内的第二时段为所述像素电路提供第二复位电压;所述第一复位电压的取值与所述第二复位电压的取值不同。
2.根据权利要求1所述的显示屏,其特征在于,所述N行像素中的第一部分行像素用于在所述第一时段接收所述第一复位电压,所述N行像素中的第二部分行像素用于在所述第二时段接收所述第二复位电压。
3.根据权利要求1或2所述的显示屏,其特征在于,所述多个复位电压端包括第一复位电压端;所述像素电路包括驱动晶体管和第一复位电路;
所述第一复位电路的两端分别与所述驱动晶体管的控制极和所述第一复位电压端电连接。
4.根据权利要求1-3任一项所述的显示屏,其特征在于,所述多个复位电压端包括第二复位电压端;所述像素电路包括驱动晶体管和第二复位电路;
所述第二复位电路的两端分别与所述驱动晶体管的第一极和所述第二复位电压端电连接。
5.根据权利要求1-4任一项所述的显示屏,其特征在于,所述多个复位电压端包括第三复位电压端;所述像素电路包括发光器件和第三复位电路;
所述第三复位电路的两端分别与所述发光器件的阳极和所述第三复位电压端电连接。
6.根据权利要求1-5任一项所述的显示屏,其特征在于,所述复位电压端被配置为向第1-第M行像素提供所述第一复位电压,向第M+1-第I行像素提供所述第二复位电压,向第I+1-第N行像素提供所述第一复位电压;M<I<N。
7.根据权利要求1-5任一项所述的显示屏,其特征在于,所述复位电压端被配置为向第1-第M行像素提供所述第一复位电压,向第M+1-第I行像素提供所述第二复位电压,向第I+1-第L行像素提供所述第一复位电压,向第L+1-第T行像素提供所述第二复位电压或第三复位电压,向第T+1-第N行像素提供所述第一复位电压,M<I<L<T<N。
8.根据权利要求5所述的显示屏,其特征在于,第一复位电压端输出的所述第一复位电压、第二复位电压端输出的所述第一复位电压、所述第三复位电压端输出的所述第一复位电压的取值不同。
9.一种显示驱动器,其特征在于,包括:
图像数据接收端,用于接收图像数据;
处理电路,用于根据所述图像数据生成第一复位电压和第二复位电压,所述第一复位电压的取值与所述第二复位电压的取值不同;
多个复位电压输出端;至少一个所述复位电压输出端用于在一个图像帧内的第一时段输出所述第一复位电压,在所述图像帧内的第二时段输出所述第二复位电压。
10.根据权利要求9所述的显示驱动器,其特征在于,还包括:温度接收端,用于接收温度数据;所述处理电路还用于根据所述温度数据生成所述第一复位电压和所述第二复位电压。
11.根据权利要求9所述的显示驱动器,其特征在于,所述处理电路包括:
电压计算模块,用于接收所述图像数据,并输出基本电压和补偿电压;
电压时序控制模块,用于接收所述基本电压、所述补偿电压和行信号,并输出所述第一复位电压或者所述第二复位电压,以及触发信号;
电压输出模块,用于接收所述触发信号、所述第一复位电压和所述第二复位电压,并输出所述第一复位电压或者所述第二复位电压。
12.根据权利要求9-11任一项所述的显示驱动器,其特征在于,所述多个复位电压输出端包括第一复位电压输出端、第二复位电压输出端以及第三复位电压输出端;
所述第一复位电压输出端输出的所述第一复位电压、所述第二复位电压输出端输出的所述第一复位电压、所述第三复位电压输出端输出的所述第一复位电压的取值不同。
13.一种电子设备,其特征在于,包括显示屏和显示驱动器,所述显示屏包括权利要求1-8任一项所述的显示屏,所述显示驱动器包括权利要求9-12任一项所述的显示驱动器;所述显示屏的复位电压端与所述显示驱动器的复位电压输出端电连接。
14.一种权利要求13所述的电子设备的驱动方法,其特征在于,包括:
在一图像帧内,
显示屏的N行像素逐行开启;
显示驱动器的复位电压输出端在第一时段向所述显示屏输出第一复位电压,所述N行像素中的第一部分行像素接收所述第一复位电压进行复位;所述复位电压输出端在第二时段向所述显示屏输出第二复位电压,所述N行像素中的第二部分行像素接收所述第二复位电压进行复位;所述第一复位电压的取值与所述第二复位电压的取值不同。
15.根据权利要求14所述的电子设备的驱动方法,其特征在于,
第一行像素开启,所述复位电压输出端向所述显示屏输出所述第一复位电压;
到第M+1行像素开启,所述复位电压输出端向所述显示屏输出所述第二复位电压;
到第I+1行像素开启,所述复位电压输出端向所述显示屏输出所述第一复位电压。
16.根据权利要求14所述的电子设备的驱动方法,其特征在于,
第一行像素开启,所述复位电压输出端向所述显示屏输出所述第一复位电压;
到第M+1行像素开启,所述复位电压输出端向所述显示屏输出所述第二复位电压;
到第I+1行像素开启,所述复位电压输出端向所述显示屏输出所述第二复位电压或者第三复位电压;
到第L+1行像素开启,所述复位电压输出端向所述显示屏输出所述第一复位电压。
CN202311261835.8A 2023-09-27 2023-09-27 显示屏、显示驱动器、电子设备及其驱动方法 Pending CN117373392A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311261835.8A CN117373392A (zh) 2023-09-27 2023-09-27 显示屏、显示驱动器、电子设备及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311261835.8A CN117373392A (zh) 2023-09-27 2023-09-27 显示屏、显示驱动器、电子设备及其驱动方法

Publications (1)

Publication Number Publication Date
CN117373392A true CN117373392A (zh) 2024-01-09

Family

ID=89393831

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311261835.8A Pending CN117373392A (zh) 2023-09-27 2023-09-27 显示屏、显示驱动器、电子设备及其驱动方法

Country Status (1)

Country Link
CN (1) CN117373392A (zh)

Similar Documents

Publication Publication Date Title
US11670247B2 (en) Display panel and method for driving the same, and display device
CN110767158B (zh) 显示装置及其显示面板、显示面板的像素驱动电路
US11217177B2 (en) Emission driver and display device including the same
US11380246B2 (en) Electroluminescent display device having pixel driving
CN112435628B (zh) 显示面板及其显示控制方法、占空比调整方法及显示装置
CN113450711A (zh) 显示装置及其驱动方法,驱动装置
CN112365843B (zh) 像素驱动电路及其驱动方法、显示面板及装置
CN113096600B (zh) 折叠显示面板、装置及其驱动方法、电子设备
JP2021021944A (ja) 表示装置
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
WO2021249127A1 (zh) 像素驱动电路及其驱动方法、显示面板及显示装置
US20230260461A1 (en) Pixel circuit and driving method thereof, display panel and display apparatus
CN115662328A (zh) 显示装置
CN116092440A (zh) 显示装置和驱动电路
CN117373392A (zh) 显示屏、显示驱动器、电子设备及其驱动方法
US20240078948A1 (en) Display panel and display device
WO2023159447A1 (zh) 显示模组的参数调节方法及系统、显示模组、显示装置
CN115512631A (zh) 像素驱动电路及其驱动方法、显示面板及终端设备
CN116266445A (zh) 发光显示装置及其驱动方法
CN117975863A (zh) 显示装置的控制方法和显示装置
CN113554986A (zh) 移位寄存器及驱动方法、发光控制电路、阵列基板及终端
KR20230054539A (ko) 화소 회로 및 이를 포함하는 표시 장치
CN116386505A (zh) 显示面板及其驱动方法、显示装置
CN115775537A (zh) 像素驱动电路、像素驱动方法、阵列基板和显示设备
CN117253449A (zh) 像素驱动电路及驱动方法、显示面板、电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination