CN117370249A - 接口电路、接口装置及接口芯片 - Google Patents
接口电路、接口装置及接口芯片 Download PDFInfo
- Publication number
- CN117370249A CN117370249A CN202311658160.0A CN202311658160A CN117370249A CN 117370249 A CN117370249 A CN 117370249A CN 202311658160 A CN202311658160 A CN 202311658160A CN 117370249 A CN117370249 A CN 117370249A
- Authority
- CN
- China
- Prior art keywords
- interface
- cable
- type
- circuit
- chip body
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004891 communication Methods 0.000 claims abstract description 123
- 230000003993 interaction Effects 0.000 claims abstract description 51
- 238000012545 processing Methods 0.000 claims description 49
- 230000009471 action Effects 0.000 claims description 8
- 230000004888 barrier function Effects 0.000 claims description 3
- 230000000873 masking effect Effects 0.000 claims 2
- 238000011161 development Methods 0.000 abstract description 7
- 239000000463 material Substances 0.000 abstract description 3
- 238000000034 method Methods 0.000 description 25
- 239000003550 marker Substances 0.000 description 24
- 238000010586 diagram Methods 0.000 description 23
- 230000015654 memory Effects 0.000 description 17
- 230000008569 process Effects 0.000 description 9
- 108700025151 PD protocol Proteins 0.000 description 8
- 230000006870 function Effects 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 5
- 238000007726 management method Methods 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000004590 computer program Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 238000007667 floating Methods 0.000 description 1
- 210000001503 joint Anatomy 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000003909 pattern recognition Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017509—Interface arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Information Transfer Systems (AREA)
Abstract
本申请实施例涉及接口电路技术领域,公开了一种接口电路、接口装置及接口芯片。接口电路包括接口单元及芯片本体,接口单元用于插接线缆,接口单元包括第一CC引脚与第二CC引脚,线缆一端插接在接口单元上,线缆另一端插接在外接设备上,若接口电路被配置为Type‑A接口电路,芯片本体基于第一CC引脚检测到外接设备时,响应线缆配置信息,通过第一CC引脚向线缆发送数据交互请求,以请求线缆返回通信交互信息。本实施例只需要一类接口电路便可兼容配置成Type‑A接口电路或Type‑C接口电路,如此提高接口电路的兼容性,节省开发成本,同时也有利于简化物料管理。
Description
技术领域
本申请实施例涉及接口电路技术领域,尤其涉及一种接口电路、接口装置及接口芯片。
背景技术
USB接口芯片可分为Type-A接口芯片、Type-B接口芯片及Type-C接口芯片,其中,Type-A接口芯片和Type-C接口芯片比较常见。相关技术提供的Type-A接口芯片包括Vbus引脚、D+引脚、D-引脚、GND引脚及CC1引脚,Type-C接口芯片包括Vbus引脚、D+引脚、D-引脚、GND引脚、CC1引脚及CC2引脚(可复用为Vconn引脚)。
相关技术提供的Type-A接口芯片或Type-C接口芯片需要与线缆进行通信时,由于缺乏针对Type-A接口芯片与线缆的标准通信协议,相关技术可根据自身需求设计Type-A接口芯片,但是,相关技术提供的Type-C接口芯片与线缆的标准通信协议是存在的,相关技术需要按照标准通信协议设计Type-C接口芯片。如前所述,由于缺乏标准通信协议的指导,人们在Type-A接口设备上配置的接口芯片与在Type-C接口设备上配置的接口芯片是不同的,Type-A接口设备的接口芯片并不能应用到Type-C接口设备上,如此会导致接口芯片的兼容性并不强。
发明内容
本申请实施例的一个目的旨在提供一种接口电路、接口装置及接口芯片,以解决相关技术的兼容性不强的技术问题。
在第一方面,本申请实施例提供一种接口电路,包括:
接口单元,用于插接线缆,所述接口单元包括第一CC引脚与第二CC引脚,所述线缆一端插接在所述接口单元上,所述线缆另一端插接在外接设备上;
芯片本体,与所述接口单元电连接;
若所述接口电路被配置为Type-A接口电路,当所述芯片本体基于所述第一CC引脚检测到所述外接设备时,所述芯片本体响应线缆配置信息,通过所述第一CC引脚向所述线缆发送数据交互请求,以请求所述线缆返回通信交互信息;
若所述接口电路被配置为Type-C接口电路,当所述芯片本体基于所述第一CC引脚检测到所述外接设备,且基于所述第二CC引脚检测到所述线缆的协议电阻时,所述芯片本体通过所述第一CC引脚向所述线缆发送数据交互请求,以请求所述线缆返回通信交互信息。
可选地,若所述接口电路被配置为Type-A接口电路,所述接口电路还包括配置模块,所述配置模块与所述芯片本体电连接,用于提供线缆配置信息;
当所述芯片本体基于所述第一CC引脚检测到所述外接设备时,所述芯片本体读取所述配置模块以获取线缆配置信息。
可选地,所述第二CC引脚处于悬空状态。
可选地,所述配置模块包括:
信息配置电路,与所述芯片本体电连接,所述信息配置电路包括线缆通信路径,其中,所述线缆通信路径用于传输线缆配置信息;
处理电路,与所述信息配置电路电连接,用于检测到预设配置信息包含线缆配置标识时,控制所述信息配置电路选通所述线缆通信路径,并基于所述线缆通信路径向所述芯片本体发送所述线缆配置信息。
可选地,所述信息配置电路还包括通信屏蔽路径,所述通信屏蔽路径用于传输通信屏蔽信息;当所述处理电路检测到预设配置信息包含通信屏蔽标识时,控制所述信息配置电路选通所述通信屏蔽路径,并基于所述通信屏蔽路径向所述芯片本体发送所述通信屏蔽信息,以使所述芯片本体停止通过所述第一CC引脚向所述线缆发送数据交互请求。
可选地,所述信息配置电路包括依序串联的第一电流源、第一开关及第一电阻,所述第一开关与所述处理电路电连接,所述第一电阻一端接地,所述第一电阻另一端分别与所述第一开关和所述芯片本体电连接;
当所述处理电路控制所述第一开关进入导通状态时,所述第一电流源、进入导通状态的第一开关及所述第一电阻形成线缆通信路径,所述第一电阻在所述第一电流源的作用下,基于所述线缆通信路径向所述芯片本体传输线缆配置信息;
当所述处理电路控制所述第一开关进入断开状态时,所述第一电流源、进入断开状态的第一开关及所述第一电阻形成通信屏蔽路径以向所述芯片本体传输通信屏蔽信息。
可选地,所述配置模块还包括接口配置电路,所述接口配置电路分别与所述芯片本体和所述处理电路电连接,所述接口配置电路包括第一类接口路径和第二类接口路径,其中,所述第一类接口路径用于传输第一类接口信息,所述第二类接口路径用于传输第二类接口信息;
当所述芯片本体检测到所述第一类接口信息时,所述芯片本体确定所述接口电路被配置为Type-A接口电路;
当所述芯片本体检测到所述第二类接口信息时,所述芯片本体确定所述接口电路被配置为Type-C接口电路。
可选地,当所述处理电路检测到预设配置信息包含第一类接口标识时,所述处理电路控制所述接口配置电路选通所述第一类接口路径以传输第一类接口信息;
当所述处理电路检测到预设配置信息包含第二类接口标识时,所述处理电路控制所述接口配置电路选通所述第二类接口路径以传输第二类接口信息。
可选地,所述接口配置电路包括依序串联的第二电流源、第二开关及第二电阻,所述第二开关与所述处理电路电连接,所述第二电阻一端接地,所述第二电阻另一端分别与所述第二开关和所述芯片本体电连接;
当所述处理电路控制所述第二开关进入导通状态时,所述第二电流源、进入导通状态的第二开关及所述第二电阻形成线缆通信路径,所述第二电阻在所述第二电流源的作用下,基于所述第一类接口路径向所述芯片本体传输第一类接口信息;
当所述处理电路控制所述第二开关进入断开状态时,所述第二电流源、进入断开状态的第二开关及所述第二电阻形成第二类接口路径以向所述芯片本体传输第二类接口信息。
可选地,所述配置模块为存储装置,所述存储装置存储线缆配置信息,所述线缆配置信息为线缆配置信息或者通信屏蔽信息。
可选地,所述配置模块为目标电阻,所述目标电阻与所述第二CC引脚电连接,所述目标电阻的两端电压为线缆配置信息,所述目标电阻的阻值等于所述线缆的协议电阻的阻值;
当所述芯片本体基于所述第一CC引脚检测到所述外接设备时,所述芯片本体根据所述目标电阻的两端电压,通过所述第一CC引脚向所述线缆发送数据交互请求。
在第二方面,本申请实施例提供一种接口装置,包括上述的接口电路。
在第三方面,本申请实施例提供一种接口芯片,包括上述的接口电路。
本申请实施例可以实现如下技术效果:在本申请实施例提供的接口电路中,接口单元用于插接线缆,接口单元包括第一CC引脚与第二CC引脚,线缆一端插接在接口单元上,线缆另一端插接在外接设备上,芯片本体与接口单元电连接,若接口电路被配置为Type-A接口电路,当芯片本体基于第一CC引脚检测到外接设备时,芯片本体响应线缆配置信息,通过第一CC引脚向线缆发送数据交互请求,以请求线缆返回通信交互信息,若接口电路被配置为Type-C接口电路,当芯片本体基于第一CC引脚检测到外接设备,且基于第二CC引脚检测到线缆的协议电阻时,芯片本体通过第一CC引脚向线缆发送数据交互请求,以请求线缆返回通信交互信息。本实施例可将接口电路配置成Type-A接口电路或Type-C接口电路,无需专门针对为了适应Type-A接口电路或Type-C接口电路,而专门开发对应的接口电路,本实施例只需要一类接口电路便可兼容配置成Type-A接口电路或Type-C接口电路,如此再度提高接口电路的兼容性,节省开发成本,同时也有利于简化物料管理。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的接口电路被配置在Type-A接口的源设备时与线缆、外接设备的系统架构示意图;
图2为现有Type-A接口的引脚分布的示意图;
图3为本申请实施例提供的接口电路被配置在Type-C接口的源设备时与线缆、外接设备的系统架构示意图;
图4为现有Type-C接口的引脚分布的示意图;
图5为第一种相关技术提供的线缆的结构示意图;
图6为第二种相关技术提供的源设备与线缆的连接示意图;
图7为本申请实施例提供的Type-C接口电路的源设备、线缆及外接设备的第一种连接示意图;
图8为本申请实施例提供的Type-C接口电路的源设备、线缆及外接设备的第二种连接示意图;
图9为本申请实施例提供的一种接口电路的结构示意图;
图10为本申请实施例提供的接口电路、线缆及外接设备的连接示意图,其中,接口电路为Type-A接口电路,第二CC引脚CCA2处设置阻值与协议电阻Ra一致的电阻Rb;
图11为本申请实施例提供的接口电路、线缆及外接设备的连接示意图,其中,接口电路为Type-A接口电路,芯片本体通过GPIO引脚获得线缆配置信息;
图12为本申请实施例提供的接口电路、线缆及外接设备的连接示意图,其中,接口电路为Type-A接口电路,芯片本体读取烧录在芯片本体本地上的线缆配置信息;
图13为本申请实施例提供的接口电路、线缆及外接设备的连接示意图,其中,接口电路为Type-A接口电路,第二CC引脚CCA2可被配置处于悬空状态;
图14为本申请实施例提供的接口电路、线缆及外接设备的连接示意图,其中,接口电路为Type-C接口电路;
图15为本申请另一实施例提供的一种接口电路的结构示意图;
图16为本申请再一实施例提供的一种接口电路的结构示意图;
图17为本申请又再一实施例提供的一种接口电路的结构示意图;
图18为本申请又再一实施例提供的一种接口电路的结构示意图;
图19为本申请又再一实施例提供的一种接口电路的结构示意图;
图20为本申请又再一实施例提供的一种接口电路的结构示意图;
图21为本申请实施例提供的一种数据交互方法的流程示意图;
图22为本申请实施例提供的一种接口芯片的结构示意图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,如果不冲突,本申请实施例中的各个特征可以相互结合,均在本申请的保护范围之内。另外,虽然在装置示意图中进行了功能模块划分,在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于装置中的模块划分,或流程图中的顺序执行所示出或描述的步骤。再者,本申请所采用的“第一”、“第二”、“第三”等字样并不对数据和执行次序进行限定,仅是对功能和作用基本相同的相同项或相似项进行区分。
本申请实施例提供的接口电路可为USB接口电路或者其它类型接口电路。在一些实施例中,本实施例提供的接口电路可配置在任意类型的电子设备上,比如本实施例可将接口电路配置在电脑主机上或显示设备上或充电器上等。
按照USB-IF协会的规定:当线缆的数据传输速度大于5Gbps或者线缆的传输电流大于3A时,线缆须搭载E-marker芯片(Electronically Marked Chip,电子标签芯片),E-marker芯片能够保存线缆信息,线缆信息包括线缆长度、支持的最大电流和电压、USB信号类型等。在为外接设备提供电源之前,接口电路按照标准USB功率传输协议(USB PowerDelivery,USB PD)与E-marker芯片进行通信,E-marker芯片可将线缆的线缆信息发送给接口电路。其中,USB PD协议是一个利用USB接口实现高电流或高电压充电的标准,高电流可为1.5A、2A、3A或5A等,高电压可为5V、12V或20V等。
本实施例提供的接口电路包括Type-A接口电路、Type-B接口电路或Type-C接口电路。虽然现有市面许多电子设备都支持Type-C接口,但是,出于多方面原因,现有市面不仅有Type-C接口,而且也有Type-A接口。比如,当用户需要使用Type-A接口的源设备为Type-C接口的电子设备传输数据或充电时,用户需要使用Type-A接口转Type-C接口的线缆将源设备与电子设备进行连接。当用户需要使用Type-C接口的源设备为Type-C接口的电子设备进行传输数据或充电时,用户需要使用Type-C接口转Type-C接口的线缆将源设备与电子设备进行连接。
请参阅图1,本实施例提供的接口电路为Type-A接口电路,Type-A接口电路配置在Type-A接口的源设备11上。当外接设备12的接口为Type-C接口时,用户需要采用Type-A接口转Type-C接口的线缆13分别连接源设备11和外接设备12。其中,线缆13的Type-A接口插接在源设备11的Type-A接口上,线缆13的Type-C接口插接在外接设备12的Type-C接口上。
请参阅图2,现有Type-A接口的引脚分布情况如图2所示,现有Type-A接口的引脚包括VCC引脚21、GND引脚22、D+引脚23、D-引脚24。在一些场景下,为了适应能够与线缆进行通信,现有Type-A接口也设置有 CC引脚25,其中,现有Type-A接口通常是复用CC引脚25,以便与线缆或外接设备进行通信,从而完成模式识别操作。
请参阅图3,本实施例提供的接口电路为Type-C接口电路,Type-C接口电路配置在Type-C接口的源设备31上。当外接设备32的接口为Type-C接口时,用户需要采用Type-C接口转Type-C接口的线缆33分别连接源设备31和外接设备32。其中,线缆33的Type-C接口插接在源设备31的Type-C接口上,线缆33的Type-C接口插接在外接设备32的Type-C接口上。
请参阅图4,现有Type-C接口的引脚分布情况如图4所示,现有Type-C接口的引脚分两排,每一排均有12个信号引脚。其中,4根电源引脚都是电源VBUS,分别为A4、B4、A9和B9。4根接地引脚都是接地GND,分别为A1、B1、A12和B12。CC1引脚和CC2引脚分别用于作Type-C接口的检测,判断设备连接的方向及设备的类型等。
可以理解的是,图1或图3提供的线缆配置E-marker芯片时,该线缆能够适应各类通信方式或快速充电模式。当线缆不配置E-marker芯片时,该线缆是按照正常通信方式进行通信或者按照规定的充电模式进行工作。举例而言,图3提供的线缆33不配置有E-marker芯片,且该线缆33被配置成不支持快速充电模式,则即使Type-C接口的源设备31能够提供高功率的电源,但是由于线缆33不支持快速充电模式,Type-C接口的源设备31不能够经由线缆33为外接设备32提供高功率的电源。再举例而言,图1提供的线缆13配置有E-marker芯片,则该线缆13支持快速充电模式,Type-C接口的源设备11能够经由线缆13为外接设备12提供高功率的电源。
在与线缆进行通信的过程中,不同Type接口电路会采用不同线缆通信方式。
在Type-A接口电路中,发明人在实现本申请实施例的过程中,发现一种相关技术:请参阅图5,相关技术需要将D+引脚和D-引脚复用成I2C接口以便通信,在线缆50上与D+引脚和D-引脚连接的接线上分别设置USB开关51,由于USB通信的传输速率很高,此相关技术的数据传输性能并不高。
在Type-A接口电路中,发明人在实现本申请实施例的过程中,还发现另一种相关技术:请参阅图6,相关技术提供的源设备60可基于CC引脚与线缆61进行通信,且在线缆61上与CC引脚连接的接线上设置USB开关62。此相关技术提供的Type-A接口电路(即Type-A接口芯片)并不能被配置成Type-C接口电路中进行使用,兼容性比较差。
在Type-C接口电路中,Type-C接口电路需要检测到外接设备73的电阻Rd和线缆的协议电阻Ra,方可进入线缆通信操作。请参阅图7,Type-C接口电路的源设备71设有CC1引脚和CC2引脚,其中,CC1引脚和CC2引脚能够通过线缆72与外接设备73连接,其中,CC1引脚通过线缆72与外接设备73直连,可通过CC1引脚检测外接设备73的电阻Rd。
当线缆72配置有E-marker芯片时,源设备71、线缆72及外接设备73的连接状态表如表1所示:
表1
如表1所示,当线缆72配置有E-marker芯片时,源设备71的Type-C接口电路的CC1引脚或CC2引脚都能够检测到线缆72的协议电阻Ra,亦即,当通过CC1引脚或CC2引脚检测到协议电阻Ra,说明线缆72是配置有E-marker芯片。对应的,当源设备71的Type-C接口电路的CC2引脚或CC1引脚都能够检测到外接设备73的电阻Rd时,说明线缆72的另一端已插接外接设备73。
请参阅图8,图8进一步描述了Type-C接口电路的源设备71、Type-C转Type-C的线缆72及外接设备73之间的连接关系,其中,外接设备73的一侧在图8中未显示有电阻Rd,但已显示线缆72的协议电阻Ra。当线缆72的一端插入源设备71,另一端插入外接设备73时,源设备71的Type-C接口电路通过CC引脚(此处的CC引脚可理解为CC1引脚)检测到外接设备73的电阻Rd,如此说明线缆72的另一端已插入外接设备73。源设备71的Type-C接口电路通过Vconn引脚检测到线缆72的协议电阻Ra,如此说明线缆72配置有E-marker芯片,此处的Vconn引脚可理解为CC2引脚,复用同一个CC引脚,可使得该CC引脚具有Vconn功能或CC配置功能。
当源设备71的Type-C接口电路检测到协议电阻Ra和电阻Rd时,源设备71的Type-C接口电路通过Vconn引脚为线缆72的E-marker芯片提供电源,并进入线缆通信操作。
总体而言,Type-C接口电路基于PD协议识别E-marker芯片和Type-A接口电路识别E-marker芯片的需求差异如表2所示:
表2
由表2可知,相关技术在Type-C接口电路中,相关技术能够通过CC1引脚和CC2引脚,按照标准USB PD协议识别线缆是否配置有E-Marker芯片。但是,在Type-A接口电路中,相关技术需要通过复用D+引脚和D-引脚或者CC引脚,按照非标准USB PD协议识别线缆。因此,相关技术在Type-C接口电路和Type-A接口电路中识别线缆的过程并不够统一,且Type-A接口电路的兼容性并不好。
由表2及上述实施例的描述内容可知,要使得Type-A接口电路能够识别线缆是否配置有E-Marker芯片,可使得Type-A接口电路的芯片本体不仅需要知悉一个CC引脚的状态,而且也需要知悉另一个CC引脚的状态。由于Type-C接口电路的芯片本体都能够确定两个CC引脚的状态,当Type-A接口电路的芯片本体也能够确定两个CC引脚的状态,那么同一类芯片本体都能够按照统一的线缆通信操作应用在Type-A接口电路或者应用在Type-C接口电路执行线缆通信流程。
举例而言,若接口电路被配置成Type-A接口电路,若配置芯片本体通过另一个CC引脚能够检测到电阻Rd时,则本实施例能够触发Type-A接口电路主动向线缆发起线缆通信操作,此过程和Type-C接口电路主动向线缆发起线缆通信操作相同。若配置芯片本体通过另一个CC引脚能够检测不到电阻Rd时,则本实施例无需触发Type-A接口电路主动向线缆发起线缆通信操作,此过程和Type-C接口电路不主动向线缆发起线缆通信操作相同,其中,Type-C接口电路检测不到线缆的电阻Rd时,并不主动向线缆发起线缆通信操作。由此可见,此种方式的芯片本体在Type-A接口电路或Type-C接口电路都是按照标准USB PD协议进行通信的,且该接口电路具备两个CC引脚,不仅能够配置成Type-A接口电路执行线缆通信操作,也能够配置成Type-C接口电路执行线缆通信操作,如此能够提高接口电路的兼容性。
再举例而言,若接口电路被配置成Type-A接口电路,若通过外围电路告知芯片本体需要执行线缆通信操作时,本实施例便根据外围电路给予的配置信息触发Type-A接口电路主动向线缆发起线缆通信操作,此过程除了触发Type-A接口电路主动发起的过程与Type-C接口电路主动发起的过程不同之外,后续其它过程两者都相同。由此可见,此种方式的芯片本体在Type-A接口电路或Type-C接口电路都能够按照统一化的流程进行线缆识别,且还能够提高接口电路的兼容性。
本申请实施例提供一种接口电路,该接口电路可作为接口芯片,接口芯片可被配置在Type-A接口设备上,也可被配置在Type-C接口设备上。请参阅图9,接口电路90包括接口单元91及芯片本体92。
接口单元91用于插接线缆93,接口单元91包括第一CC引脚CCA1与第二CC引脚CCA2,线缆93一端插接在接口单元91上,线缆93另一端插接在外接设备94上。
芯片本体92与接口单元91电连接。
若接口电路90被配置为Type-A接口电路,当芯片本体92基于第一CC引脚CCA1检测到外接设备94时,芯片本体92响应线缆配置信息,通过第一CC引脚CCA1向线缆93发送数据交互请求,以请求线缆93返回通信交互信息。
若接口电路90被配置为Type-C接口电路,当芯片本体92基于第一CC引脚CCA1检测到外接设备94,且基于第二CC引脚CCA2检测到线缆的协议电阻Ra时,芯片本体92通过第一CC引脚CCA1向线缆93发送数据交互请求,以请求线缆93返回通信交互信息。
芯片本体92配置有数字逻辑控制模块、电源控制模块、PD控制模块、CC控制模块、A2C/C2C配置控制模块及DPDM快充协议控制模块。数字逻辑控制模块用于采用数字ASIC或者MCU控制程序实现数字逻辑的控制。电源控制模块用于基于数字逻辑控制模块的输出,对输出进行控制和对电源控制环路进行输入采样。PD控制模块用于负责进行PD通讯的组包和解包操作,CC控制模块用于负责上拉控制、CC BMC编解码控制或VCONN供电等功能。A2C/C2C配置控制模块用于通过读取芯片本体92内部的配置或者外围GPIO的配置,以使数字逻辑控制模块能够感知到线缆配置信息时,执行线缆通信操作及后续的PD快充流程。DPDM快充协议控制模块用于负责其它基于DPDM快充协议的控制。
如前所述,线缆可配置有E-marker芯片,也可不配置有E-marker芯片。线缆配置信息用于触发芯片本体92执行线缆通信操作,通信屏蔽信息用于触发芯片本体92无需执行线缆通信操作。
在接口电路90被配置为Type-A接口电路的前提下,当芯片本体92基于第一CC引脚CCA1检测到外接设备94且获取到线缆配置信息时,芯片本体92并不是复用D+引脚和D-引脚,而是通过第一CC引脚CCA1向线缆93发送数据交互请求,比如芯片本体92根据PD协议发送数据交互请求,以请求线缆返回通信交互信息。
通信交互信息的表现形式比较繁多。在一些实施例中,通信交互信息为线缆类型信息、线缆认证信息、额外充电能力识别信息及其它自定义需求信息。
线缆类型信息用于表示所述线缆是否支持目标充电模式,其中,目标充电模式可为快速充电模式或者普通充电模式。线缆类型信息包括快速充电模式信息和普通充电模式信息,当线缆类型信息为快速充电模式信息时,则线缆支持快速充电模式。当线缆类型信息为普通充电模式信息时,则线缆不支持快速充电模式,但支持普通充电模式。在一些实施例中,当通信交互信息携带快速充电标识时,则通信交互信息为快速充电模式信息。当通信交互信息携带普通充电标识或者不携带任何充电标识时,则通信交互信息为普通充电模式信息。
当线缆93收到接口电路90发送的数据交互请求时,线缆93将目标充电标识封装在通信交互信息中,并基于第一CC引脚CCA1将通信交互信息发送给接口电路90。当接口电路90的芯片本体92基于第一CC引脚CCA1接收到通信交互信息时,芯片本体92从通信交互信息中解析出目标充电标识。当目标充电标识为快速充电标识时,则芯片本体92确定线缆支持快速充电模式。当目标充电标识为普通充电标识或者没有目标充电标识时,则芯片本体92确定线缆支持普通充电模式。
在一些实施例中,当接口电路90向线缆93发送数据交互请求后,由于线缆93未配置有E-marker芯片或者与接口电路90并不通信兼容,因此,线缆93并不会响应数据交互请求,进而并不会向芯片本体92发送通信交互信息,但是,芯片本体92检测到指定时长内不收到线缆93发送的通信交互信息时,芯片本体92确定线缆支持普通充电模式。
在一些实施例中,若接口电路90被配置为Type-A接口电路,请参阅图10,接口电路90、线缆93及外接设备94的连接关系如图10所示,其中,线缆93配置有E-marker芯片,芯片本体92通过第一CC引脚CCA1和线缆93与外接设备94电连接。
如图10所示,接口单元91除了包括第一CC引脚CCA1与第二CC引脚CCA2,还包括Vbus引脚、D+引脚、D-引脚、GND引脚。
当外接设备94连接在线缆93另一端时,芯片本体92可通过第一CC引脚CCA1检测到外接设备94的电阻Rd,以表示线缆93另一端已连接外接设备94。如图10所示,由于接口电路90为Type-A接口电路,芯片本体92不能够通过第二CC引脚CCA2检测到属于线缆93的协议电阻Ra,但是,芯片本体92基于第二CC引脚CCA2获得用于表征协议电阻Ra的线缆配置信息。
可以理解的是,芯片本体92基于第二CC引脚CCA2还可获得通信屏蔽信息,通信屏蔽信息用于表示芯片本体92无需执行线缆通信操作。
如图10所示,本实施例在第二CC引脚CCA2处设置阻值与协议电阻Ra一致的电阻Rb,当芯片本体92通过第一CC引脚CCA1检测到外接设备94的电阻Rd,且通过第二CC引脚CCA2检测到电阻Rb时,虽然芯片本体92检测不到属于线缆93的协议电阻Ra,但是能够通过第二CC引脚CCA2检测到电阻Rb,通过第一CC引脚CCA1检测到电阻Rd,芯片本体92也能够按照与Type-C接口电路相同的线缆通信操作,且还符合标准PD协议地执行线缆通信操作。
在一些实施例中,当接口电路90为Type-A接口电路时,与图10所示的实施例不同点在于,本实施例不通过第二CC引脚CCA2获得线缆配置信息,请参阅图11,芯片本体92通过GPIO引脚获得线缆配置信息。
可以理解的是,芯片本体92还可通过GPIO引脚获得通信屏蔽信息。
在一些实施例中,当接口电路90为Type-A接口电路时,与图11所示的实施例不同点在于,本实施例不通过第二CC引脚CCA2和芯片本体92的GPIO引脚获得线缆配置信息,请参阅图12,芯片本体92读取烧录在芯片本体92本地上的线缆配置信息,从而获得线缆配置信息。
在一些实施例中,请参阅图13,当接口电路90为Type-A接口电路,且无需识别线缆93是否配置有E-marker芯片时,第二CC引脚CCA2可被配置处于悬空状态。
可以理解的是,芯片本体92还可读取烧录在芯片本体92本地上的通信屏蔽信息。
在一些实施例中,当接口电路90为Type-C接口电路时,请参阅图14,接口电路90、线缆93及外接设备94的连接关系如图14所示,其中,线缆93配置有E-marker芯片,芯片本体92通过第一CC引脚CCA1和线缆93与外接设备94电连接,通过第二CC引脚CCA2与线缆93的E-marker芯片电连接,其中,第二CC引脚CCA2可被芯片本体92复用为Vconn引脚。如图14所示,芯片本体92基于第一CC引脚CCA1检测到外接设备94,基于第二CC引脚CCA2检测到线缆的协议电阻Ra时,芯片本体92通过第一CC引脚CCA1向线缆93发送数据交互请求。
接口电路90可被配置成Type-A接口电路或Type-C接口电路,若接口电路90被配置为Type-A接口电路,当芯片本体92获取到线缆配置信息,芯片本体92都能够采取与Type-C接口电路相同的线缆通信流程进行通信,亦即芯片本体92能够按照统一化的线缆通信操作对线缆进行通信,如此无需专门针对为了适应Type-A接口电路或Type-C接口电路,而专门开发对应的接口电路,本实施例只需要一类接口电路并可兼容对接Type-A接口电路或Type-C接口电路,如此再度提高接口电路的兼容性,节省开发成本。
在一些实施例中,若接口电路90被配置为Type-A接口电路,请参阅图15,接口电路90还包括配置模块95,配置模块95与芯片本体92电连接,用于提供线缆配置信息。当芯片本体92基于第一CC引脚CCA1检测到外接设备94时,芯片本体92读取配置模块95以获取线缆配置信息。
如图10所示,当接口电路90为Type-A接口电路时,配置模块95为目标电阻Rb,目标电阻Rb与第二CC引脚CCA2电连接,目标电阻Rb的两端电压为线缆配置信息,目标电阻Rb的阻值等于线缆93的协议电阻的阻值。当芯片本体92基于第一CC引脚CCA1检测到外接设备94时,芯片本体92根据目标电阻Rb的两端电压,通过第一CC引脚CCA1向线缆93发送数据交互请求。本实施例无论是将接口电路90配置成Type-A接口电路,还是配置成Type-C接口电路,芯片本体92都能够按照统一化的线缆通信操作,且还符合标准PD协议地执行线缆通信操作。
在一些实施例中,第二CC引脚CCA2处于悬空状态。如前所述,第二CC引脚可被芯片本体92复用为Vconn引脚,除了用于读取配置信息之外,还可复用成Vconn引脚以输出电源。当接口电路90为Type-A接口电路时,由于第二CC引脚CCA2处于悬空状态,芯片本体92在待机状态下的电流源并不会通过第二CC引脚CCA2释放出去,从而减少待机功耗,同时,在线缆插接有外接设备的情况下,第二CC引脚可被芯片本体92复用为Vconn引脚之后,Vconn引脚输出的电源也并不能通过第二CC引脚CCA2释放出去,从而减少充电功耗。
在一些实施例中,请参阅图16,配置模块95为存储装置,存储装置存储线缆配置信息,线缆配置信息为线缆配置信息或者通信屏蔽信息。
当接口电路90需要识别线缆是否配置有E-marker芯片时,本实施例可提前配置存储装置存储线缆配置信息。当接口电路90无需识别线缆是否配置有E-marker芯片时,本实施例可提前配置存储装置存储通信屏蔽信息。
芯片本体92基于第一CC引脚CCA1检测到外接设备94时,读取存储装置以获取线缆配置信息。当线缆配置信息为线缆配置信息时,芯片本体92需要执行线缆通信操作。当线缆配置信息为通信屏蔽信息时,芯片本体92无需执行线缆通信操作。
在一些实施例中,请参阅图17,若接口电路90为Type-C接口电路,配置模块95包括信息配置电路96及处理电路97。
信息配置电路96与芯片本体92电连接,信息配置电路96包括线缆通信路径和通信屏蔽路径,其中,线缆通信路径用于传输线缆配置信息,通信屏蔽路径用于传输通信屏蔽信息。
可以理解的是,信息配置电路96可被构造成任意合适电路结构以产生线缆配置信息或通信屏蔽信息,比如,信息配置电路96采用不同阻值的电阻以产生线缆配置信息或通信屏蔽信息。再比如,信息配置电路96包括依序串联的电流源、开关及电阻,当需要产生线缆配置信息时,处理电路97控制开关闭合,芯片本体92采集电阻的两端电压,从而得到线缆配置信息。当无需产生线缆配置信息时,处理电路97控制开关断开,从而可节省功耗。
处理电路97与信息配置电路电连接,用于检测到预设配置信息包含线缆配置标识时,控制信息配置电路96选通线缆通信路径,并基于线缆通信路径向芯片本体92发送线缆配置信息。当处理电路97检测到预设配置信息包含通信屏蔽标识时,控制信息配置电路96选通通信屏蔽路径,并基于通信屏蔽路径向芯片本体92发送通信屏蔽信息。可以理解的是,处理电路97可为充电管理芯片或者微处理器或者芯片本体。
预设配置信息为提前预设在处理电路97上的配置信息,设计者可根据产品需求,将对应的预设配置信息配置到处理电路97中。处理电路97便能够自动化地控制信息配置电路96选通对应的路径,以便为芯片本体92提供线缆配置信息或通信屏蔽信息,无需对芯片本体92或线缆93进行定制化,同时,无论是将接口电路90配置成Type-A接口电路还是配置成Type-C接口电路,当芯片本体92收到线缆配置信息或者通信屏蔽信息,都能够执行统一化的线缆通信操作或者无需执行统一化的线缆通信操作,此举能够提高接口电路90的兼容性和适用性,节省开发成本。
在一些实施例中,请参阅图18,信息配置电路96包括依序串联的第一电流源960、第一开关961及第一电阻962,第一开关961与处理电路97电连接,第一电阻962一端接地,第一电阻962另一端分别与第一开关961和芯片本体92电连接。
当处理电路97控制第一开关961进入导通状态时,第一电流源960、进入导通状态的第一开关961及第一电阻962形成线缆通信路径,第一电阻962在第一电流源960的作用下,基于线缆通信路径向芯片本体92传输线缆配置信息。比如,第一电阻962在第一电流源960的作用下,向芯片本体92输出第一高电平信号,其中,第一高电平信号为线缆配置信息。
当处理电路97控制第一开关962进入断开状态时,第一电流源960、进入断开状态的第一开关961及第一电阻962形成通信屏蔽路径以向芯片本体92传输通信屏蔽信息。比如,第一开关962进入断开状态时,将与芯片本体92的GPIO引脚连接的节点的电压拉低至第一低电平信号,其中,第一低电平信号为通信屏蔽信息。同时,当第一开关961处于断开状态时,第一电流源960提供的电流不流经第一电阻962,从而能够节省功耗。
可以理解的是,当芯片本体92检测到线缆配置信息后,芯片本体92可断开第一开关961,如此可节省第一电阻962消耗的功耗。
在一些实施例中,请参阅图19,配置模块95还包括接口配置电路98,接口配置电路98分别与芯片本体92和处理电路97电连接,接口配置电路98包括第一类接口路径和第二类接口路径,其中,第一类接口路径用于传输第一类接口信息,第二类接口路径用于传输第二类接口信息。比如,第一类接口信息用于表示Type-A接口电路,第二类接口信息用于表示Type-C接口电路。
当芯片本体92检测到第一类接口信息时,芯片本体92确定接口电路90被配置为Type-A接口电路,因此,芯片本体92基于第一CC引脚CCA1检测到外接设备94时,芯片本体92根据线缆配置信息通过第一CC引脚CCA1向线缆93发送数据交互请求。
当芯片本体92检测到第二类接口信息时,芯片本体92确定接口电路90被配置为Type-C接口电路,因此,芯片本体92基于第一CC引脚CCA1检测到外接设备94,且基于第二CC引脚CCA2检测到线缆93的协议电阻Ra时,芯片本体92通过第一CC引脚CCA1向线缆93发送数据交互请求。
本实施例不仅能够执行统一化的线缆通信操作,而且还能够配置提前告知芯片本体92是进入Type-A接口电路的线缆触发检测模式,还是进入Type-C接口电路的线缆触发检测模式,有利于进一步地提高接口电路的兼容性和适用性。
在一些实施例中,当处理电路97检测到预设配置信息包含第一类接口标识时,处理电路97控制接口配置电路98选通第一类接口路径以传输第一类接口信息。当处理电路97检测到预设配置信息包含第二类接口标识时,处理电路97控制接口配置电路98选通第二类接口路径以传输第二类接口信息。
在一些实施例中,请参阅图20,接口配置电路98包括依序串联的第二电流源980、第二开关981及第二电阻982,第二开关981与处理电路97电连接,第二电阻982一端接地,第二电阻982另一端分别与第二开关981和芯片本体92电连接。
当处理电路97控制第二开关981进入导通状态时,第二电流源980、进入导通状态的第二开关981及第二电阻982形成第一类接口路径,第二电阻982在第二电流源980的作用下,基于第一类接口路径向芯片本体92传输第一类接口信息。比如,第二电阻在第二电流源980的作用下,向芯片本体92输出第二高电平信号,其中,第二高电平信号为第一类接口信息。
当处理电路97控制第二开关981进入断开状态时,第二电流源980、进入断开状态的第二开关981及第二电阻982形成第二类接口路径以向芯片本体92传输第二类接口信息。比如,第二开关981进入断开状态时,将与芯片本体92的GPIO引脚连接的节点的电压拉低至第二低电平信号,其中,第二低电平信号为第二类接口信息。同时,当第二开关981处于断开状态时,第二电流源980提供的电流不流经第二电阻982,从而能够节省功耗。
可以理解的是,当芯片本体92检测到线缆配置信息后,芯片本体92可断开第二开关981,如此可节省第二电阻982消耗的功耗。
总体而言,若接口电路被配置为Type-A接口电路,当芯片本体获取到线缆配置信息,芯片本体都能够采取与Type-C接口电路相同的线缆通信流程进行通信,亦即芯片本体按照统一化的线缆通信操作对线缆进行通信,因此,本实施例无需专门针对为了适应Type-A接口电路或Type-C接口电路,而专门开发对应的芯片本体,本实施例只需要一类芯片本体并可兼容对接Type-A接口电路或Type-C接口电路,如此再度提高接口电路的兼容性,节省开发成本。另外,此种方式也有利于进行前期研发,后期管控以及物料管理。
作为本申请实施例的另一方面,本申请实施例提供一种接口装置,接口装置包括上述各个实施例阐述的接口电路,该接口装置可为源设备或者其它电子设备。
作为本申请实施例的另一方面,本申请实施例提供一种数据交互方法,应用于上述各个实施例阐述的接口电路,若接口电路被配置为Type-A接口电路,请参阅图21,方法包括以下步骤:
S211:当芯片本体基于第一CC引脚检测到外接设备时,获取线缆配置信息。
S212:根据线缆配置信息通过第一CC引脚向线缆发送数据交互请求,以请求线缆返回通信交互信息。
接口电路可被配置在Type-A接口电路或Type-C接口电路,若接口电路被配置为Type-A接口电路,当芯片本体获取到线缆配置信息,芯片本体都能够采取与Type-C接口电路相同的线缆通信流程进行通信,亦即芯片本体按照统一化的线缆通信操作对线缆进行通信,无需专门针对为了适应Type-A接口电路或Type-C接口电路,而专门开发对应的芯片本体,本实施例只需要一类芯片本体并可兼容对接Type-A接口电路或Type-C接口电路,如此再度提高接口电路的兼容性,节省开发成本。
需要说明的是,在上述各个实施方式中,上述各步骤之间并不必然存在一定的先后顺序,本领域普通技术人员,根据本申请实施方式的描述可以理解,不同实施方式中,上述各步骤可以有不同的执行顺序,亦即,可以并行执行,亦可以交换执行等等。
参见图22,图22为本申请实施例提供的一种接口芯片的结构示意图。该接口芯片220包括接口单元221与芯片本体222,芯片本体222与接口单元221电连接,芯片本体222包括一个或多个处理器223及存储器224。存储器224连接至一个或多个处理器223,例如通过总线连接至处理器223。
处理器223被配置为支持接口芯片执行上述方法实施例中的方法中相应的功能。该处理器可以是中央处理器(central processing unit, CPU),网络处理器(networkprocessor,NP),硬件芯片或者其任意组合。上述硬件芯片可以是专用集成电路(application specific integrated circuit,ASIC),可编程逻辑器件(programmablelogic device,PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(complexprogrammable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gatearray,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。
存储器224用于存储程序代码等。存储器可以包括易失性存储器(volatilememory,VM),例如随机存取存储器(random access memory, RAM);存储器也可以包括非易失性存储器(non-volatile memory,NVM),例如只读存储器(read-only memory, ROM),快闪存储器(flash memory),硬盘(hard disk drive, HDD)或固态硬盘(solid-statedrive, SSD);存储器还可以包括上述种类的存储器的组合。
存储器可用于存储非易失性软件程序、非易失性计算机可执行程序以及模块,如本申请实施例中的数据交互方法对应的程序指令/模块。处理器通过运行存储在存储器中的非易失性软件程序、指令以及模块,从而执行数据交互方法的各种功能应用以及数据处理。
所述一个或者多个模块存储在所述存储器中,当被所述一个或者多个处理器执行时,执行上述任意方法实施例中的数据交互方法,例如,执行以上方法实施例描述的方法步骤,实现以上装置实施例描述的模块的功能。
本申请实施例还提供一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序包括程序指令,所述程序指令当被计算机执行时使所述计算机执行如前述实施例所述的方法。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体(Read-Only memory,ROM)或随机存储记忆体(Random Accessmemory,RAM)等。
以上所揭露的仅为本申请较佳实施例而已,当然不能以此来限定本申请之权利范围,因此依本申请权利要求所作的等同变化,仍属本申请所涵盖的范围。
Claims (13)
1.一种接口电路,其特征在于,包括:
接口单元,用于插接线缆,所述接口单元包括第一CC引脚与第二CC引脚,所述线缆一端插接在所述接口单元上,所述线缆另一端插接在外接设备上;
芯片本体,与所述接口单元电连接;
若所述接口电路被配置为Type-A接口电路,当所述芯片本体基于所述第一CC引脚检测到所述外接设备时,所述芯片本体响应线缆配置信息,通过所述第一CC引脚向所述线缆发送数据交互请求,以请求所述线缆返回通信交互信息;
若所述接口电路被配置为Type-C接口电路,当所述芯片本体基于所述第一CC引脚检测到所述外接设备,且基于所述第二CC引脚检测到所述线缆的协议电阻时,所述芯片本体通过所述第一CC引脚向所述线缆发送数据交互请求,以请求所述线缆返回通信交互信息。
2.根据权利要求1所述的接口电路,其特征在于,
若所述接口电路被配置为Type-A接口电路,所述接口电路还包括配置模块,所述配置模块与所述芯片本体电连接,用于提供线缆配置信息;
当所述芯片本体基于所述第一CC引脚检测到所述外接设备时,所述芯片本体读取所述配置模块以获取线缆配置信息。
3.根据权利要求2所述的接口电路,其特征在于,所述第二CC引脚处于悬空状态。
4.根据权利要求2所述的接口电路,其特征在于,所述配置模块包括:
信息配置电路,与所述芯片本体电连接,所述信息配置电路包括线缆通信路径,其中,所述线缆通信路径用于传输线缆配置信息;
处理电路,与所述信息配置电路电连接,用于检测到预设配置信息包含线缆配置标识时,控制所述信息配置电路选通所述线缆通信路径,并基于所述线缆通信路径向所述芯片本体发送所述线缆配置信息。
5.根据权利要求4所述的接口电路,其特征在于,
所述信息配置电路还包括通信屏蔽路径,所述通信屏蔽路径用于传输通信屏蔽信息;
当所述处理电路检测到预设配置信息包含通信屏蔽标识时,控制所述信息配置电路选通所述通信屏蔽路径,并基于所述通信屏蔽路径向所述芯片本体发送所述通信屏蔽信息,以使所述芯片本体停止通过所述第一CC引脚向所述线缆发送数据交互请求。
6.根据权利要求4所述的接口电路,其特征在于,
所述信息配置电路包括依序串联的第一电流源、第一开关及第一电阻,所述第一开关与所述处理电路电连接,所述第一电阻一端接地,所述第一电阻另一端分别与所述第一开关和所述芯片本体电连接;
当所述处理电路控制所述第一开关进入导通状态时,所述第一电流源、进入导通状态的第一开关及所述第一电阻形成线缆通信路径,所述第一电阻在所述第一电流源的作用下,基于所述线缆通信路径向所述芯片本体传输线缆配置信息;
当所述处理电路控制所述第一开关进入断开状态时,所述第一电流源、进入断开状态的第一开关及所述第一电阻形成通信屏蔽路径以向所述芯片本体传输通信屏蔽信息。
7.根据权利要求4所述的接口电路,其特征在于,
所述配置模块还包括接口配置电路,所述接口配置电路分别与所述芯片本体和所述处理电路电连接,所述接口配置电路包括第一类接口路径和第二类接口路径,其中,所述第一类接口路径用于传输第一类接口信息,所述第二类接口路径用于传输第二类接口信息;
当所述芯片本体检测到所述第一类接口信息时,所述芯片本体确定所述接口电路被配置为Type-A接口电路;
当所述芯片本体检测到所述第二类接口信息,所述芯片本体确定所述接口电路被配置为Type-C接口电路。
8.根据权利要求7所述的接口电路,其特征在于,
当所述处理电路检测到预设配置信息包含第一类接口标识时,所述处理电路控制所述接口配置电路选通所述第一类接口路径以传输第一类接口信息;
当所述处理电路检测到预设配置信息包含第二类接口标识时,所述处理电路控制所述接口配置电路选通所述第二类接口路径以传输第二类接口信息。
9.根据权利要求7所述的接口电路,其特征在于,
所述接口配置电路包括依序串联的第二电流源、第二开关及第二电阻,所述第二开关与所述处理电路电连接,所述第二电阻一端接地,所述第二电阻另一端分别与所述第二开关和所述芯片本体电连接;
当所述处理电路控制所述第二开关进入导通状态时,所述第二电流源、进入导通状态的第二开关及所述第二电阻形成线缆通信路径,所述第二电阻在所述第二电流源的作用下,基于所述第一类接口路径向所述芯片本体传输第一类接口信息;
当所述处理电路控制所述第二开关进入断开状态时,所述第二电流源、进入断开状态的第二开关及所述第二电阻形成第二类接口路径以向所述芯片本体传输第二类接口信息。
10.根据权利要求2所述的接口电路,其特征在于,所述配置模块为存储装置,所述存储装置存储线缆配置信息,所述线缆配置信息为线缆配置信息或者通信屏蔽信息。
11.根据权利要求2所述的接口电路,其特征在于,
所述配置模块为目标电阻,所述目标电阻与所述第二CC引脚电连接,所述目标电阻的两端电压为线缆配置信息,所述目标电阻的阻值等于所述线缆的协议电阻的阻值;
当所述芯片本体基于所述第一CC引脚检测到所述外接设备时,所述芯片本体根据所述目标电阻的两端电压,通过所述第一CC引脚向所述线缆发送数据交互请求。
12.一种接口装置,其特征在于,包括如权利要求1至11任一项所述的接口电路。
13.一种接口芯片,其特征在于,包括如权利要求1至11任一项所述的接口电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311658160.0A CN117370249B (zh) | 2023-12-06 | 2023-12-06 | 接口电路、接口装置及接口芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311658160.0A CN117370249B (zh) | 2023-12-06 | 2023-12-06 | 接口电路、接口装置及接口芯片 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN117370249A true CN117370249A (zh) | 2024-01-09 |
CN117370249B CN117370249B (zh) | 2024-03-01 |
Family
ID=89396937
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311658160.0A Active CN117370249B (zh) | 2023-12-06 | 2023-12-06 | 接口电路、接口装置及接口芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117370249B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111817380A (zh) * | 2020-07-14 | 2020-10-23 | 维沃移动通信有限公司 | 充电器、数据线、充电设备和电子设备 |
CN215376305U (zh) * | 2021-08-16 | 2021-12-31 | 广州汽车集团股份有限公司 | 一种usb接口切换电路、车载音响主机及车辆 |
CN113937832A (zh) * | 2020-06-29 | 2022-01-14 | 华为技术有限公司 | 一种充电线缆、充电线缆的识别方法及系统 |
US20230134179A1 (en) * | 2020-06-29 | 2023-05-04 | Vivo Mobile Communication Co., Ltd. | Charging circuit and charging cable |
-
2023
- 2023-12-06 CN CN202311658160.0A patent/CN117370249B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113937832A (zh) * | 2020-06-29 | 2022-01-14 | 华为技术有限公司 | 一种充电线缆、充电线缆的识别方法及系统 |
US20230134179A1 (en) * | 2020-06-29 | 2023-05-04 | Vivo Mobile Communication Co., Ltd. | Charging circuit and charging cable |
CN111817380A (zh) * | 2020-07-14 | 2020-10-23 | 维沃移动通信有限公司 | 充电器、数据线、充电设备和电子设备 |
CN215376305U (zh) * | 2021-08-16 | 2021-12-31 | 广州汽车集团股份有限公司 | 一种usb接口切换电路、车载音响主机及车辆 |
Also Published As
Publication number | Publication date |
---|---|
CN117370249B (zh) | 2024-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7447922B1 (en) | Supplying power from peripheral to host via USB | |
US6810481B1 (en) | Electronic device, control method therefor, and storage medium providing power supply control function | |
US9141141B2 (en) | Portable device and peripheral extension dock | |
EP2589206B1 (en) | Detection of cable connections for electronic devices | |
CN106571657B (zh) | 终端、转换器以及连接转换系统和方法 | |
EP2040174B1 (en) | Card-type peripheral device | |
US11262827B2 (en) | Dynamic VCONN swapping in dual-powered type-C cable applications | |
US11023030B2 (en) | Electronic device and control method thereof | |
US20150356034A1 (en) | Embedded microcontroller and buses | |
KR20000047984A (ko) | 단순화된 전력 공급을 갖는 저전력 모드 컴퓨터 | |
CN108733609B (zh) | 双usb接口的切换电路、智能切换装置以及切换方法 | |
US6523071B1 (en) | Process and apparatus for configuring the direct memory access transfer mode of a motherboard or host computer | |
CN117370249B (zh) | 接口电路、接口装置及接口芯片 | |
US6450832B1 (en) | Network connector for reduced EMI effects | |
US10698850B2 (en) | Multimode audio accessory connector | |
US6470457B1 (en) | Local permanent storage in network computer | |
CN115391260A (zh) | PCIe带宽配置装置、方法、服务器及可读存储介质 | |
CN112527712A (zh) | USB3.0 Type C接口控制方法、装置和介质 | |
CN118170705B (zh) | 一种总线指令控制方法及相关设备 | |
CN106648007A (zh) | 一种通用槽位实现方法、装置及通信设备 | |
JP2023040805A (ja) | 物理層チップ、電子機器 | |
US20210141627A1 (en) | Power delivery controller updates | |
JP2023040804A (ja) | ポートコントローラ、電子機器 | |
CN117220374A (zh) | 电路保护装置及电子设备 | |
CN115576878A (zh) | 一种接口复用电路及方法,一种电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |