CN117276077A - 半导体结构的制作方法及半导体结构 - Google Patents

半导体结构的制作方法及半导体结构 Download PDF

Info

Publication number
CN117276077A
CN117276077A CN202210663531.3A CN202210663531A CN117276077A CN 117276077 A CN117276077 A CN 117276077A CN 202210663531 A CN202210663531 A CN 202210663531A CN 117276077 A CN117276077 A CN 117276077A
Authority
CN
China
Prior art keywords
substrate
sacrificial layer
layer
insulating layer
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210663531.3A
Other languages
English (en)
Inventor
冯道欢
李晓杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202210663531.3A priority Critical patent/CN117276077A/zh
Priority to PCT/CN2022/108097 priority patent/WO2023240752A1/zh
Priority to US18/093,969 priority patent/US20230403841A1/en
Publication of CN117276077A publication Critical patent/CN117276077A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本公开提供一种半导体结构的制作方法及半导体结构,涉及半导体技术领域。半导体结构的制作方法包括:提供衬底,在衬底中形成凹槽;在凹槽的侧壁上形成阻挡层;基于凹槽的槽底外延生长沟道材料,以在凹槽内形成中间结构;去除部分中间结构和部分衬底,以形成鳍片结构。对比于基于凹槽的两个侧壁以及底面生长硅锗,本公开实施例基于凹槽的槽底生长沟道材料,形成的鳍片结构内部晶格排列稳定,有利于提高晶体管的性能。

Description

半导体结构的制作方法及半导体结构
技术领域
本公开涉及半导体技术领域,尤其涉及一种半导体结构的制作方法及半导体结构。
背景技术
半导体结构的制作方法中通常设置有鳍式场效应晶体管(FinFET,Fin Field-Effect Transistor)。鳍式场效应晶体管包括设置在衬底上的鳍片结构和栅极结构,栅极结构对鳍片结构呈包围、围绕的形式,进而在鳍片结构被栅极结构覆盖的区域形成沟道区,源区和漏区位于沟道区的两侧。
然而,相关技术还存在晶体管性能较差的问题。
发明内容
本公开实施例提供一种半导体结构的制作方法及半导体结构,用以解决相关技术中晶体管性能较差的问题。
第一方面,本公开实施例提供一种半导体结构的制作方法,包括:
提供衬底,在所述衬底中形成凹槽;
在所述凹槽的侧壁上形成阻挡层;
基于所述凹槽的槽底外延生长沟道材料,以在所述凹槽内形成中间结构;
去除部分所述中间结构和部分所述衬底,以形成鳍片结构。
在一种可能的实现方式中,在所述衬底中形成凹槽,包括:
在所述衬底上形成第一牺牲层,蚀刻所述第一牺牲层形成第一开口;
沿所述第一开口蚀刻部分所述衬底,以形成所述凹槽。
在一种可能的实现方式中,在所述凹槽的侧壁上形成阻挡层,包括:
在所述凹槽的侧壁以及槽底形成第二牺牲层;
去除位于所述凹槽的槽底的所述第二牺牲层,位于所述凹槽的侧壁的所述第二牺牲层构成所述阻挡层。
在一种可能的实现方式中,在所述凹槽的侧壁以及槽底形成第二牺牲层,包括:
在所述凹槽的侧壁以及槽底形成第一绝缘层;
在所述第一绝缘层上形成第二绝缘层,所述第一绝缘层和所述第二绝缘层构成所述第二牺牲层。
在一种可能的实现方式中,去除位于所述凹槽的槽底的所述第二牺牲层,包括:
采用各向异性干法蚀刻去除位于所述凹槽的槽底的所述第二绝缘层;
在去除所述第二绝缘层之后,采用清洗液对所述衬底进行清洗,以去除位于所述凹槽的槽底的所述第一绝缘层。
在一种可能的实现方式中,
所述第一牺牲层和所述第二牺牲层还覆盖在所述衬底上;
去除位于所述凹槽的槽底的所述第二牺牲层的同时,去除位于所述衬底上的所述第二牺牲层。
在一种可能的实现方式中,在所述衬底上形成第一牺牲层,包括:在一种可能的实现方式中所述第一牺牲层包括第三绝缘层、第四绝缘层以及第五绝缘层,所述第三绝缘层覆盖在所述衬底表面,所述第四绝缘层位于所述第三绝缘层与所述第五绝缘层之间,所述第五绝缘层覆盖在所述第四绝缘层背离所述衬底的一侧。
在一种可能的实现方式中,基于所述凹槽的槽底外延生长沟道材料,以在所述凹槽内形成中间结构,还包括:
所述沟道材料凸出于所述凹槽;
通过化学机械研磨工艺去除部分所述沟道材料以及位于所述衬底上的所述第五绝缘层,以形成所述中间结构,且所述中间结构的顶表面与所述第四绝缘层齐平。
在一种可能的实现方式中,去除部分所述中间结构和部分所述衬底,包括:
在所述中间结构上形成第三牺牲层,图案化所述第三牺牲层;
以所述第三牺牲层为掩膜蚀刻所述中间结构和所述衬底,以形成所述鳍片结构。
在一种可能的实现方式中,在所述中间结构上形成第三牺牲层,图案化所述第三牺牲层,包括:
在所述第三牺牲层上形成掩膜块,所述掩膜块在所述衬底上的正投影位于所述中间结构内;
在所述第三牺牲层的表面以及所述掩膜块的侧壁和顶表面形成第四牺牲层;
去除位于所述第三牺牲层以及所述掩膜块的顶表面的所述第四牺牲层,以形成牺牲侧壁;
以所述牺牲侧壁为掩膜蚀刻所述第三牺牲层,以形成蚀刻图案。
在一种可能的实现方式中,去除部分所述中间结构和部分所述衬底以后,还包括:
在所述鳍片结构的底部侧壁和所述衬底表面上形成隔离层。
第二方面,本公开实施了还提供一种根据上述的半导体结构的制作方法形成的半导体结构,包括:衬底,以及间隔设置于所述衬底上方的鳍片结构。
在一种可能的实现方式中,每一所述鳍片结构包括上部结构和下部结构,所述上部结构与所述下部结构的材料不同。
在一种可能的实现方式中,所述下部结构的材料包括硅,所述上部结构的材料包括硅锗。
在一种可能的实现方式中,所述半导体结构还包括隔离层,所述隔离层的顶表面高于所述上部结构的底表面,所述隔离层覆盖所述衬底的表面,以及覆盖所述鳍片结构的底部侧面。
本公开实施例提供一种半导体结构的制作方法及半导体结构,半导体结构的制作方法包括:提供衬底,在衬底中形成凹槽;在凹槽的侧壁上形成阻挡层;基于凹槽的槽底外延生长沟道材料,以在凹槽内形成中间结构;去除部分中间结构和部分衬底,以形成鳍片结构。对比于基于凹槽的两个侧壁以及底面生长硅锗,本公开实施例基于凹槽的槽底生长沟道材料,形成的鳍片结构内部晶格排列稳定,有利于提高晶体管的性能。
附图说明
为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作以简单地介绍,显而易见地,下面描述中的附图是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开实施例提供的一种半导体结构的制作方法的步骤流程图;
图2为本公开实施例提供的一种半导体结构的制作方法中提供的衬底的结构示意图;
图3为本公开实施例提供的一种半导体结构的制作方法中形成第一开口的结构示意图;
图4为本公开实施例提供的一种半导体结构的制作方法中形成凹槽的结构示意图;
图5为本公开实施例提供的一种半导体结构的制作方法中形成第二牺牲层的结构示意图;
图6为本公开实施例提供的一种半导体结构的制作方法中形成阻挡层的结构示意图;
图7为本公开实施例提供的一种半导体结构的制作方法中填充沟道材料的结构示意图;
图8为本公开实施例提供的一种半导体结构的制作方法中通过化学机械研磨工艺去除部分沟道材料的结构示意图;
图9为本公开实施例提供的一种半导体结构的制作方法中形成第三牺牲层的结构示意图;
图10为本公开实施例提供的一种半导体结构的制作方法中形成第二光刻胶层的结构示意图;
图11为本公开实施例提供的一种半导体结构的制作方法中形成掩膜块的结构示意图;
图12为本公开实施例提供的一种半导体结构的制作方法中形成第四牺牲层的结构示意图;
图13为本公开实施例提供的一种半导体结构的制作方法中形成牺牲侧壁的结构示意图;
图14为本公开实施例提供的一种半导体结构的制作方法中去除掩膜块的结构示意图;
图15为本公开实施例提供的一种半导体结构的制作方法中形成介质块的结构示意图;
图16为本公开实施例提供的一种半导体结构的制作方法中形成鳍片结构的结构示意图;
图17为本公开实施例提供的一种半导体结构的制作方法中形成隔离材料的结构示意图;
图18为本公开实施例提供的一种半导体结构的制作方法中形成隔离层的结构示意图。
具体实施方式
相关技术中,半导体结构中的鳍片结构的制作过程通常分为两种:Gate-first(先栅极)工艺流派和Gate-last(后栅极)工艺流派。其中,Gate-first(先栅极)工艺流派具有制作步骤相对简单,制作成本较低,制作的半导体结构的耐热性较好等优点,因而被广泛应用于DRAM(动态随机存取存储器,Dynamic Random Access Memory)中的鳍片结构的制作中。
使用Gate-first工艺制作鳍片结构的步骤包括:在衬底上形成凹槽后,基于凹槽的两个侧壁以及底面生长硅锗,后续去除部分衬底和部分硅锗以形成鳍片结构。然而,本申请的发明人在实际研究过程中发现,基于上述三个面生长形成的硅锗的晶格结构较为混乱,进而导致形成的晶体管的性能不佳。
有鉴于此,本公开实施例提供一种半导体结构的制作方法及半导体结构。半导体结构的制作方法包括:提供衬底,在衬底中形成凹槽;在凹槽的侧壁上形成阻挡层;基于凹槽的槽底外延生长沟道材料,以在凹槽内形成中间结构;去除部分中间结构和部分衬底,以形成鳍片结构。对比于相关技术中基于凹槽的两个侧壁以及底面生长硅锗,本公开实施例基于凹槽的槽底生长沟道材料,形成的鳍片结构内部晶格排列稳定,有利于提高晶体管的性能。
为使本公开的目的、技术方案和优点更加清楚,下面将结合本公开的优选实施例中的附图,对本公开实施例中的技术方案进行更加详细的描述。在附图中,自始至终相同或类似的标号表示相同或类似的部件或具有相同或类似功能的部件。所描述的实施例是本公开一部分实施例,而不是全部的实施例。下面通过参考附图描述的实施例是示例性的,旨在用于解释本公开,而不能理解为对本公开的限制。基于本公开中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。下面结合附图对本公开的实施例进行详细说明。
值得说明的是,本公开实施例提供的半导体结构可以应用于PMOS场效晶体管以及由其与NMOS场效晶体管所集成形成的芯片等电子器件内。参照图1,本公开实施例提供的半导体结构的制作方法包括以下步骤:
S101、提供衬底,在衬底中形成凹槽。
参照图2,半导体结构包括衬底10。衬底10可以为后续结构和工艺提供结构基础,该衬底10的材料可以包括硅、锗、硅锗、碳化硅,绝缘体上硅衬底10以及绝缘体上锗衬底10中任一者或多者。本实施例中,衬底10的材质可以为硅。
参照图3和图4,在衬底10中形成凹槽101的步骤,包括:在衬底10上形成第一牺牲层20,蚀刻第一牺牲层20形成第一开口201。
本实施例中,在衬底10上形成第一牺牲层20,包括:第一牺牲层20包括第三绝缘层21、第四绝缘层22以及第五绝缘层23,其中,第三绝缘层21覆盖在衬底10表面,第四绝缘层22位于第三绝缘层21与第五绝缘层23之间,第五绝缘层23覆盖在第四绝缘层22背离衬底10的一侧。在一种具体的实现方式中,第一牺牲层20的材质可以包括氮化硅、氧化硅以及氮氧化硅中的一种或者多种,例如,第三绝缘层21和第五绝缘层23的材质可以为氧化硅,第四绝缘层22的材质可以为氮化硅。通过氮化硅和氧化硅依次层叠设置,有利于提高第一牺牲层20的绝缘效果。
当然,在一些其他实施例中,第一牺牲层20还可以包括其他绝缘结构,本公开实施例在此不进行具体限定。
参照图3,蚀刻第一牺牲层20形成第一开口201的步骤包括:在第一牺牲层20上形成第一光刻胶层301,第一光刻胶层301具有第一光刻图形,以第一光刻胶层301为掩膜蚀刻第一牺牲层20,以形成第一开口201。
参照图4,在形成第一牺牲层20以后,在衬底10中形成凹槽101的步骤还包括:沿第一开口201蚀刻部分衬底10,以形成凹槽101。在一种具体的实施方式中,可以采用湿法蚀刻或者干法蚀刻工艺以第一牺牲层20为掩膜去除部分衬底10,形成的凹槽101为后续的结构和工艺提供结构基础。
本实施例中,在衬底10中形成凹槽101以后,还包括:
S102、在凹槽的侧壁上形成阻挡层。
参照图5,在凹槽101的侧壁上形成阻挡层401的步骤,包括:在凹槽101的侧壁以及槽底形成第二牺牲层40。
本实施例中,在凹槽101的侧壁以及槽底形成第二牺牲层40,包括:在凹槽101的侧壁以及槽底形成第一绝缘层41;在第一绝缘层41上形成第二绝缘层42,第一绝缘层41和第二绝缘层42构成第二牺牲层40。在一种具体的实现方式中,第二牺牲层40材质可以包括氮化硅、氧化硅以及氮氧化硅中的一种或者多种,例如,第一绝缘层41的材质可以为氮化硅,第二绝缘层42的材质可以为氧化硅。通过氮化硅和氧化硅层叠设置,有利于提高第二牺牲层40的绝缘效果。
当然,在一些其他实施例中,第二牺牲层40还可以包括其他绝缘结构,本公开实施例在此不进行具体限定。
参照图6,在凹槽101的侧壁以及槽底形成第二牺牲层40以后,在凹槽101的侧壁上形成阻挡层401的步骤还包括:去除位于凹槽101的槽底的第二牺牲层40,位于凹槽101的侧壁的第二牺牲层40构成阻挡层401。
示例性地,去除位于凹槽101的槽底的第二牺牲层40的同时,保留位于凹槽101的侧壁的第二牺牲层40,位于凹槽101的侧壁的第二牺牲层40即为阻挡层401。通过设置阻挡层401,有利于避免凹槽101的侧壁暴露出来,进而避免后续凹槽101内形成的结构与凹槽101的侧壁接触。
本实施例中,去除位于凹槽101的槽底的第二牺牲层40的步骤,包括:采用各向异性干法蚀刻去除位于凹槽101的槽底的第二绝缘层42。通过各向异性干法蚀刻工艺,防止在蚀刻的过程中出现回蚀,进而避免覆盖在侧壁上的第二绝缘层42被蚀刻掉。在去除第二绝缘层42之后,可以采用清洗液对衬底10进行清洗,以去除位于凹槽101的槽底的第一绝缘层41。通过清洗液去除第一绝缘层41,可以避免刻蚀的过程中对衬底10的表面造成损伤,避免影响后续在凹槽101的槽底生长沟道材料,有利于进一步提高形成的晶体管的性能。
在一种具体的实施方式中,清洗液例如可以为磷酸,有利于在保证对第一绝缘层41的去除效果的同时,减小去除过程中对衬底10表面的影响,有利于进一步提高晶体管的性能。
当然,在一些其他的实施例中,去除位于凹槽101的槽底的第二牺牲层40的步骤,还包括:采用干法蚀刻直接去除第一绝缘层41和第二绝缘层42,有利于简化半导体结构的制作步骤,提高半导体结构的制作效率。
继续参照图6,值的说明的是,第一牺牲层20还覆盖在衬底10上,在凹槽101的侧壁以及槽底形成第二牺牲层40的同时,第二牺牲层40还覆盖在位于衬底10上的第一牺牲层20上。本实施例中,去除位于凹槽101的槽底的第二牺牲层40的同时,还包括:去除位于衬底10上的第二牺牲层40,有利于简化半导体结构的制作步骤,提高半导体结构的制作效率。进一步地,去除位于衬底10上的第二牺牲层40以后,使第一牺牲层20的顶表面与保留的第二牺牲层40的顶表面平齐,有利于提高半导体结构的规整性。
本实施例中,在凹槽101的侧壁上形成阻挡层401以后,还包括:
S103、基于凹槽的槽底外延生长沟道材料,以在凹槽内形成中间结构。
参照图7,由于凹槽101的侧壁覆盖有阻挡层401,沟道材料501只能基于凹槽101的槽底沿一定方向进行外延生长,使得沟道材料501内部的晶格排列稳定,进而有利于提高形成的中间结构50的稳定性,有利于提高形成的晶体管的性能。
本实施例中,沟道材料501可以为硅锗,由于沟道材料501中含有锗元素,可以提高形成的中间结构50的空穴迁移率,进而降低中间结构50的电阻,有利于进一步提高形成的晶体管的性能。进一步地,由于锗元素与硅元素形成的晶格常数不同,所以在凹槽101内生长、形成锗元素与硅元素的晶格时,有利于提高形成的中间结构50的内应力,进而提高中间结构50的电学性能。进一步地,沟道材料501为硅锗,还有利于提高半导体结构的耐热性能。
继续参照图7,形成中间结构50的步骤,还包括:沟道材料501凸出于凹槽101。在凹槽101内填充沟道材料501时,使沟道材料501凸出于凹槽101,避免凹槽101内出现空隙。
参照图8,在形成沟道材料501以后,形成中间结构50的步骤还包括:通过化学机械研磨工艺去除部分沟道材料501以及位于衬底10上的第五绝缘层23,以形成中间结构50,且中间结构50的顶表面与第四绝缘层22齐平。示例性地,在进行化学机械研磨时,同时研磨中间结构50的顶端与位于衬底10上的第五绝缘层23。
本实施例中,由于第一牺牲层20中第五绝缘层23和第四绝缘层22的材质不同,有利于化学机械研磨设备识别并研磨至第四绝缘层22时停止研磨,保证研磨的精度。进一步地,使用化学机械研磨工艺,还有利于保证形成的中间结构50的顶表面的平整度,有利于提高后续形成的晶体管的性能。
本实施例中,在形成中间结构50以后,还包括:
S104、去除部分中间结构和部分衬底,以形成鳍片结构。
参照图9至图16,去除部分中间结构50和部分衬底10的步骤,包括:在中间结构50上形成第三牺牲层60,图案化第三牺牲层60。
示例性地,参照图9,第三牺牲层60包括第六绝缘层61、第七绝缘层62以及第八绝缘层63,其中,第六绝缘层61覆盖在中间结构50和第四绝缘层22的顶表面,第七绝缘层62位于第六绝缘层61与第八绝缘层63之间,第八绝缘层63覆盖在第七绝缘层62背离衬底10的一侧。在一种具体的实现方式中,第三牺牲层60的材质可以包括氮化硅、氧化硅以及氮氧化硅中的一种或者多种,例如,第六绝缘层61和第八绝缘层63的材质可以为氧化硅,第七绝缘层62的材质可以为氮化硅。通过氮化硅和氧化硅依次层叠设置,有利于提高第三牺牲层60的绝缘效果。
当然,在一些其他实施例中,第三牺牲层60还可以包括其他绝缘结构,本公开实施例在此不进行具体限定。
继续参照图9,本实施例中,第三牺牲层60还可以包括硬掩模层64,硬掩模层64位于第八绝缘层63背离衬底10的一侧,硬掩模层64的材质例如可以为多晶硅。
本实施例中,在形成第三牺牲层60以后,图案化第三牺牲层60的步骤包括:在第三牺牲层60上形成掩膜块801,掩膜块801在衬底10上的正投影位于中间结构50内。
参照图10和图11,在第三牺牲层60上形成掩膜块801的步骤包括:在第三掩膜层81上形成掩膜层81,在掩膜层81背离衬底10的一侧形成抗反射层82。在一种具体的实现方式中,掩膜层81的材质可以包括氮化硅、氮氧化硅中的一种;抗反射层82的材质例如可以为有机硅氧烷(orga nosiloxane)或者碳涂层(Spin-On-Carbon,SOC)。在抗反射层82背离衬底10的一侧形成第二光刻胶层302,第二光刻胶层302具有第二光刻图形。在形成第二光刻胶层302以后,通过光刻工艺去除部分抗反射层82和部分掩膜层81,以形成抗反射块802和掩膜块801。值得说明的是,通过设置抗反射层82,有利于吸收光刻工艺中的光刻反射光,进而提高光刻工艺的光刻精度。
参照图12,在第三研磨层上形成掩膜块801以后,图案化第三牺牲层60的步骤还包括:在第三牺牲层60的表面以及掩膜块801的侧壁和顶表面形成第四牺牲层90。本实施例中,第四牺牲层90的材质可以为氧化物,第四牺牲层90还覆盖在抗反射块802的侧壁和顶表面。
参照图13,在形成第四牺牲层90以后,图案化第三牺牲层60的步骤还包括:去除位于第三牺牲层60以及掩膜块801的顶表面的第四牺牲层90,以形成牺牲侧壁91。示例性地,去除位于第三牺牲层60以及掩膜块801的顶表面的第四牺牲层90的同时,保留位于掩膜块801侧壁的第四牺牲层90,位于掩膜块801侧壁的第四牺牲层90即为牺牲侧壁91。本实施例中,牺牲侧壁91还覆盖在抗反射块802的侧壁上。
值得说明的是,形成的牺牲侧壁91在衬底10上的正投影位于中间结构50中,以便后续保留牺牲侧壁91正投影内的部分中间结构50,以形成鳍片结构。
参照图14,本实施例中,在形成牺牲侧壁91以后,图案化第三牺牲层60的步骤还包括:去除抗反射块802和掩膜块801,以避免影响后续工艺制程。
参照图15,在形成牺牲侧壁91以后,图案化第三牺牲层60的步骤还包括:以牺牲侧壁91为掩膜蚀刻第三牺牲层60,以形成蚀刻图案。本实施例中,以牺牲侧壁91为掩膜蚀刻第三牺牲层60包括:以牺牲侧壁91为掩膜蚀刻硬掩模层64,以形成硬掩模块641。参照图16,在形成硬掩模块641以后,以硬掩模块641为掩膜依次蚀刻第八绝缘层63、第七绝缘层62以及第六绝缘层61,以形成蚀刻图案。
本实施例中,在图案化第三牺牲层60以后,形成鳍片结构的步骤还包括:以第三牺牲层60为掩膜蚀刻中间结构50和衬底10,以形成鳍片结构。示例性的,以第三牺牲层60为掩膜蚀刻衬底10以后,形成凸出于衬底10的下部结构102,第三牺牲层60为掩膜蚀刻中间结构50以后,形成覆盖在下部结构102顶表面的上部结构502,下部结构102和上部结构502共同构成鳍片结构。
值得说明的是,可以通过调节形成的掩膜块801的尺寸,调节形成的牺牲侧壁91之间的间距,进而调节形成的鳍片结构之间的间距。此处,“间距”是指在平行于衬底10的方向上,相邻的鳍片结构之间距离。本实施例中,可以通过调节形成的掩膜块801的尺寸,将鳍片结构之间的间距控制在合理范围,进而有利于降低相邻的鳍片结构所形成的场效晶体管之间间隔的距离,保证了半导体器件的集成度,同时,还有利于降低形成的相邻的晶体管之间的干扰。
进一步地,还可以通过调节沉积的第四牺牲层90的厚度,调节形成的牺牲侧壁91的宽度,进而调节形成的鳍片结构的宽度。此处,“宽度”是指在平行于衬底10的方向上,鳍片结构在垂直于其延伸方向上的距离。其中,上部结构502中含有锗元素,由于半导体结构的表面上难免存在一定表面缺陷或杂质,因此在表面的锗元素也难免存在晶格缺陷等缺陷,在通电后表现的电学性能会受到一定影响。上部结构502的宽度过窄,会造成大部分锗元素均有可能受到表面缺陷的影响。而上部结构502的宽度相对较宽,可使位于其宽度方向上的锗元素尽可能不受到表面缺陷的影响。本实施例中,可以通过调节沉积的第四牺牲层90的厚度,调节形成的鳍片结构的宽度,进而改善形成的晶体管的电学性能。
本公开实施例提供一种半导体结构的制作方法,包括:提供衬底10,在衬底10中形成凹槽101;在凹槽101的侧壁上形成阻挡层401;基于凹槽101的槽底外延生长沟道材料501,以在凹槽101内形成中间结构50;去除部分中间结构50和部分衬底10,以形成鳍片结构。对比于相关技术中基于凹槽101的两个侧壁以及底面生长硅锗,本公开实施例基于凹槽101的槽底生长沟道材料501,形成的鳍片结构内部晶格排列稳定,有利于提高晶体管的性能。
本实施例中,在形成鳍片结构之后,还包括:在鳍片结构的底部侧壁和衬底10表面上形成隔离层701。参照图17可以在衬底10表面、鳍片结构的侧壁以及顶表面形成隔离材料70。参照图18,在形成隔离材料70以后,去除覆盖在鳍片结构的顶表面以及部分侧壁的隔离材料70,以形成隔离层701。在一种具体的实现方式中,隔离材料70可以为氧化物、氮化物等绝缘材料。
示例性地,隔离层701的顶表面高于上部结构502的底表面,以使后续形成的栅极结构围绕上部结构502设置,进而使得形成的沟道区位于上部结构502内,避免在下部结构102内形成寄生沟道,提高形成的晶体管的性能。
值得说明的是,隔离层701的顶表面高于上部结构502的底表面,还有利于提高鳍片结构的机械结构稳定性,保证鳍片结构的高度,降低鳍片结构在热处理以及实际使用中坍塌失效的风险。此处,“高度”是指从上部结构502的顶表面到隔离层701的顶表面的距离。进一步地,通过调节蚀刻后形成的隔离层701的厚度,可以调节鳍片结构的高度,防止鳍片结构从隔离层701上伸出的高度过高,上部结构502产生晶格缺陷,进而避免形成的半导体的电学性能降低。
本公开实施例还提供一种半导体结构,该半导体结构的制作方法包括:提供衬底10,在衬底10中形成凹槽101;在凹槽101的侧壁上形成阻挡层401;基于凹槽101的槽底外延生长沟道材料501,以在凹槽101内形成中间结构50;去除部分中间结构50和部分衬底10,以形成鳍片结构。对比于相关技术中基于凹槽101的两个侧壁以及底面生长硅锗,本公开实施例中的半导体结构在制作过程中,基于凹槽101的槽底生长沟道材料501,形成的鳍片结构内部晶格排列稳定,有利于提高晶体管的性能。
参照图18,半导体结构包括:衬底10,以及间隔设置于衬底10上方的鳍片结构。其中,每一鳍片结构包括上部结构502和下部结构102,上部结构502与下部结构102的材料不同。由于上部结构502与下部结构102的材料不同,避免在下部结构102内形成寄生沟道,提高形成的晶体管的性能。
进一步地,下部结构102的材料可以包括硅,上部结构502的材料可以包括硅锗。值得说明的是,由于上部结构502的材料中含有锗元素,可以提高形成的鳍片结构的空穴迁移率,进而降低鳍片结构的电阻,有利于进一步提高形成的晶体管的性能。进一步地,由于锗元素与硅元素形成的晶格常数不同,所以在凹槽101内生长、形成锗元素与硅元素的晶格时,有利于提高形成的鳍片结构的内应力,进而提高中间结构50的电学性能。进一步地,上部结构502的材料为硅锗,还有利于提高半导体结构的耐热性能。
本实施例中,半导体结构还包括隔离层701,隔离层701的顶表面高于上部结构502的底表面,隔离层701覆盖衬底10的表面,以及覆盖鳍片结构的底部侧面。在一种具体的实现方式中,隔离层701的材质可以为氧化物、氮化物等绝缘材料。以使后续形成的栅极结构围绕上部结构502设置,进而使得形成的沟道区位于上部结构502内,避免在下部结构102内形成寄生沟道,进一步提高形成的晶体管的性能。
值得说明的是,隔离层701的顶表面高于上部结构502的底表面,还有利于提高鳍片结构的机械结构稳定性,保证鳍片结构的高度,降低半导体结构在热处理以及实际使用中坍塌失效的风险。此处,“高度”是指从上部结构502的顶表面到隔离层701的顶表面的距离。
上述的描述中,需要理解的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应作广义理解,例如,可以使固定连接,也可以是通过中间媒介间接相连,可以是两个元件内部的连通或者两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本公开中的具体含义。术语“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或者位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本公开和简化描述,而不是指示或者暗示所指的装置或者元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。在本公开的描述中,“多个”的含义是两个或两个以上,除非是另有精确具体地规定。
本公开的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本公开的实施例例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
最后应说明的是:以上各实施例仅用以说明本公开的技术方案,而非对其限制;尽管参照前述各实施例对本公开进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本公开各实施例技术方案的范围。

Claims (15)

1.一种半导体结构的制作方法,其特征在于,包括:
提供衬底,在所述衬底中形成凹槽;
在所述凹槽的侧壁上形成阻挡层;
基于所述凹槽的槽底外延生长沟道材料,以在所述凹槽内形成中间结构;
去除部分所述中间结构和部分所述衬底,以形成鳍片结构。
2.根据权利要求1所述的半导体结构的制作方法,其特征在于,在所述衬底中形成凹槽,包括:
在所述衬底上形成第一牺牲层,蚀刻所述第一牺牲层形成第一开口;
沿所述第一开口蚀刻部分所述衬底,以形成所述凹槽。
3.根据权利要求2所述的半导体结构的制作方法,其特征在于,在所述凹槽的侧壁上形成阻挡层,包括:
在所述凹槽的侧壁以及槽底形成第二牺牲层;
去除位于所述凹槽的槽底的所述第二牺牲层,位于所述凹槽的侧壁的所述第二牺牲层构成所述阻挡层。
4.根据权利要求3所述的半导体结构的制作方法,其特征在于,在所述凹槽的侧壁以及槽底形成第二牺牲层,包括:
在所述凹槽的侧壁以及槽底形成第一绝缘层;
在所述第一绝缘层上形成第二绝缘层,所述第一绝缘层和所述第二绝缘层构成所述第二牺牲层。
5.根据权利要求4所述的半导体结构的制作方法,其特征在于,去除位于所述凹槽的槽底的所述第二牺牲层,包括:
采用各向异性干法蚀刻去除位于所述凹槽的槽底的所述第二绝缘层;
在去除所述第二绝缘层之后,采用清洗液对所述衬底进行清洗,以去除位于所述凹槽的槽底的所述第一绝缘层。
6.根据权利要求3所述的半导体结构的制作方法,其特征在于,
所述第一牺牲层和所述第二牺牲层还覆盖在所述衬底上;
去除位于所述凹槽的槽底的所述第二牺牲层的同时,去除位于所述衬底上的所述第二牺牲层。
7.根据权利要求2所述的半导体结构的制作方法,其特征在于,在所述衬底上形成第一牺牲层,包括:
所述第一牺牲层包括第三绝缘层、第四绝缘层以及第五绝缘层,所述第三绝缘层覆盖在所述衬底表面,所述第四绝缘层位于所述第三绝缘层与所述第五绝缘层之间,所述第五绝缘层覆盖在所述第四绝缘层背离所述衬底的一侧。
8.根据权利要求7所述的半导体结构的制作方法,其特征在于,基于所述凹槽的槽底外延生长沟道材料,以在所述凹槽内形成中间结构,还包括:
所述沟道材料凸出于所述凹槽;
通过化学机械研磨工艺去除部分所述沟道材料以及位于所述衬底上的所述第五绝缘层,以形成所述中间结构,且所述中间结构的顶表面与所述第四绝缘层齐平。
9.根据权利要求1-8任一项所述的半导体结构的制作方法,其特征在于,去除部分所述中间结构和部分所述衬底,包括:
在所述中间结构上形成第三牺牲层,图案化所述第三牺牲层;
以所述第三牺牲层为掩膜蚀刻所述中间结构和所述衬底,以形成所述鳍片结构。
10.根据权利要求9所述的半导体结构的制作方法,其特征在于,在所述中间结构上形成第三牺牲层,图案化所述第三牺牲层,包括:
在所述第三牺牲层上形成掩膜块,所述掩膜块在所述衬底上的正投影位于所述中间结构内;
在所述第三牺牲层的表面以及所述掩膜块的侧壁和顶表面形成第四牺牲层;
去除位于所述第三牺牲层以及所述掩膜块的顶表面的所述第四牺牲层,以形成牺牲侧壁;
以所述牺牲侧壁为掩膜蚀刻所述第三牺牲层,以形成蚀刻图案。
11.根据权利要求1-8任一项所述的半导体结构的制作方法,其特征在于,去除部分所述中间结构和部分所述衬底以后,还包括:
在所述鳍片结构的底部侧壁和所述衬底表面上形成隔离层。
12.一种根据权利要求1-11任一所述的半导体结构的制作方法形成的半导体结构,其特征在于,包括:衬底,以及间隔设置于所述衬底上方的鳍片结构。
13.根据权利要求12所述的半导体结构,其特征在于,每一所述鳍片结构包括上部结构和下部结构,所述上部结构与所述下部结构的材料不同。
14.根据权利要求13所述的半导体结构,其特征在于,所述下部结构的材料包括硅,所述上部结构的材料包括硅锗。
15.根据权利要求13所述的半导体结构,其特征在于,所述半导体结构还包括隔离层,所述隔离层的顶表面高于所述上部结构的底表面,所述隔离层覆盖所述衬底的表面,以及覆盖所述鳍片结构的底部侧面。
CN202210663531.3A 2022-06-13 2022-06-13 半导体结构的制作方法及半导体结构 Pending CN117276077A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210663531.3A CN117276077A (zh) 2022-06-13 2022-06-13 半导体结构的制作方法及半导体结构
PCT/CN2022/108097 WO2023240752A1 (zh) 2022-06-13 2022-07-27 半导体结构的制作方法及半导体结构
US18/093,969 US20230403841A1 (en) 2022-06-13 2023-01-06 Semiconductor structure manufacturing method and semiconductor structure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210663531.3A CN117276077A (zh) 2022-06-13 2022-06-13 半导体结构的制作方法及半导体结构

Publications (1)

Publication Number Publication Date
CN117276077A true CN117276077A (zh) 2023-12-22

Family

ID=89193059

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210663531.3A Pending CN117276077A (zh) 2022-06-13 2022-06-13 半导体结构的制作方法及半导体结构

Country Status (2)

Country Link
CN (1) CN117276077A (zh)
WO (1) WO2023240752A1 (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060127542A (ko) * 2005-06-07 2006-12-13 삼성전자주식회사 에스오아이 기판의 제조방법
CN103107192B (zh) * 2011-11-10 2016-05-18 中芯国际集成电路制造(北京)有限公司 半导体装置及其制造方法
US8614127B1 (en) * 2013-01-18 2013-12-24 Taiwan Semiconductor Manufacturing Company, Ltd. Method of making a FinFET device
US8841197B1 (en) * 2013-03-06 2014-09-23 United Microelectronics Corp. Method for forming fin-shaped structures
US9601378B2 (en) * 2015-06-15 2017-03-21 International Business Machines Corporation Semiconductor fins for FinFET devices and sidewall image transfer (SIT) processes for manufacturing the same

Also Published As

Publication number Publication date
WO2023240752A1 (zh) 2023-12-21

Similar Documents

Publication Publication Date Title
US10763256B2 (en) Integrated circuit device and method of fabricating the same
US20210343723A1 (en) Semiconductor device including insulating element and method of making
US9231051B2 (en) Methods of forming spacers on FinFETs and other semiconductor devices
CN100593860C (zh) 具有凹陷通道晶体管的半导体器件
US20110045648A1 (en) Methods for fabricating bulk finfet devices having deep trench isolation
US20110095372A1 (en) Forming Inter-Device STI Regions and Intra-Device STI Regions Using Different Dielectric Materials
KR102374206B1 (ko) 반도체 장치 제조 방법
JP2007027753A (ja) 垂直チャンネルを持つ半導体素子の製造方法及びこれを利用した半導体素子
US10297505B2 (en) Semiconductor device and fabrication method therefor
US9093465B2 (en) Method of fabricating semiconductor device
US20170330742A1 (en) Method of forming semiconductor device
US20070020902A1 (en) Transistor for semiconductor device and method of forming the same
US20210119023A1 (en) FinFET Transistor Cut Etching Process Method
US8778757B2 (en) Methods of manufacturing a DRAM device
CN109841507B (zh) 半导体器件及其形成方法
KR100607330B1 (ko) 반도체 소자의 소자 분리막 형성 방법
CN107046056B (zh) 鳍式场效应晶体管制造方法
CN117276077A (zh) 半导体结构的制作方法及半导体结构
CN102157435B (zh) 接触孔形成方法
US20230403841A1 (en) Semiconductor structure manufacturing method and semiconductor structure
US20090159990A1 (en) Semiconductor device and method of manufacturing the same
CN220963350U (zh) 集成芯片
US20070007600A1 (en) MOS transistor and method of manufacturing the same
KR100732269B1 (ko) 반도체 소자 및 그의 제조 방법
KR100629694B1 (ko) 반도체 소자 제조 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination