CN117215974A - 一种解决usb3.0传输问题电路 - Google Patents
一种解决usb3.0传输问题电路 Download PDFInfo
- Publication number
- CN117215974A CN117215974A CN202310528326.0A CN202310528326A CN117215974A CN 117215974 A CN117215974 A CN 117215974A CN 202310528326 A CN202310528326 A CN 202310528326A CN 117215974 A CN117215974 A CN 117215974A
- Authority
- CN
- China
- Prior art keywords
- circuit
- solving
- interface
- signal
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 title claims abstract description 22
- 238000003780 insertion Methods 0.000 claims abstract description 16
- 230000037431 insertion Effects 0.000 claims abstract description 16
- 230000002093 peripheral effect Effects 0.000 claims abstract description 4
- 239000003990 capacitor Substances 0.000 claims description 12
- 230000008054 signal transmission Effects 0.000 claims description 5
- 238000012360 testing method Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008094 contradictory effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Dc Digital Transmission (AREA)
Abstract
本发明涉及数据传输技术领域,本发明提供了一种解决USB3.0传输问题电路,其特征在于,包括电路U101、USB3.0控制器主控IC、对USB3.0数据协议的收发解析、控制外围IC的逻辑控制如电路U102、U103、U104和电路J101;所述电路U101为USB3.0控制器主控IC;所述电路U102为USB3.0接收发送信号增强IC提高信号传输的质量所述电路U103为USB3.0接收发送信号交换IC,由于TYPC3.0接口可以正反插的,故需加U103来实现对信号正插与反插信号开关;所述电路U104为TYPC接口正反插方向识别IC;所述电路U105为供电LDO为U102、U103、U104提供逻辑电压;所述电路U101为TYPC3.0连接器接口电路;所述电路J101为TYPC3.0连接器接口电路。能够有效避免工程师在测试传输过程中经常遇到USB3.0不能正常识别或传输数据丢包现象。
Description
技术领域
本发明涉及数据传输技术领域,具体涉及一种解决USB3.0传输问题电路。
背景技术
现在随着技术发展各种数据量信息越来越大对于信号传输的速度也提出更高的要求,故USB数据传输从传统USB 2.0应用已提升到USB 3.0应用。USB 3.0极大提高了带宽--高达5Gbps全双工(USB2.0则为480Mbps半双工),但传输速度越高对传输线路的设计也提出了新的挑战。故很多工程师在测试传输过程中经常遇到USB 3.0不能正常识别或传输数据丢包现象。
因此,本使方案特提出一种解决USB3.0传输问题电路,以解决上述问题。
发明内容
为克服现有技术的缺陷,本发明的目的在于提供一种解决USB3.0传输问题电路。
为达到所述目的,本发明的技术方案是这样实现的:一种解决USB3.0传输问题电路,其特征在于,包括电路U101、USB 3.0控制器主控IC、对USB3.0数据协议的收发解析、控制外围IC的逻辑控制如电路U102、U103、U104和电路J101;
所述电路U101为USB 3.0控制器主控IC;
所述电路U102为USB3.0接收发送信号增强IC提高信号传输的质量
所述电路U103为USB3.0接收发送信号交换IC,由于TYPC 3.0接口可以正反插的,故需加U103来实现对信号正插与反插信号开关;
所述电路U104为TYPC接口正反插方向识别IC;
所述电路U105为供电LDO为U102、U103、U104提供逻辑电压;
所述电路U101为TYPC 3.0连接器接口电路;
所述电路J101为TYPC 3.0连接器接口电路。
优选的,所述电路U102为USB 3.0TX和RX信号增强电路,由电容C101-C107、R101-R104和电路U102增强IC组成。
优选的,所述电路U103为USB3.0接收发送信号交换电路,由电容C108、电阻R106-R107和U103 USB3.0开关信号IC组成。
优选的,所述电路U104为TYPC接口正反插方向识别电路,由电阻R109、R105、电容C109-C111和U104 CC1 CC2逻辑识别IC组成。
优选的,所述电路U105为供电LDO电路;由电阻R110、电容C112-C113和U105 LDOIC组成。
优选的,所述电路J101为TYPC 3.0连接器接口电路,由防ESD器件T1-T11、浪涌保护D101、D102浪涌管和J101 TYPC 3.0连接器接口组成。
优选的,所述电路U102、U103相关器件靠近J101接口布局。
优选的,所述电路U102中的USB_TXN、USB_TXP、USB_RXN、USB_RXP的走线完全差分等长90欧姆走线,所述电路U103中TX1+、TX1-、RX1+、RX1-、TX2+、TX2-、RX2+、RX2-走线完全差分等长90欧姆走线。
本发明的有益效果体现在:
本发明电路U101为USB 3.0作为控制器主控IC,电路U102为USB3.0接收发送信号增强IC提高信号传输的质量;电路U103为USB3.0接收发送信号交换IC,实现对信号正插与反插信号开关;电路U104为TYPC接口正反插方向识别IC;电路U105为供电LDO为U102、U103、U104提供逻辑电压,能够有效避免工程师在测试传输过程中经常遇到USB 3.0不能正常识别或传输数据丢包现象。
附图说明
在附图中:
图1为本发明的电路原理图;
图2为本发明的J101电路图;
图3为本发明的整体电路细分图。
具体实施方式
下面将结合附图和实施例对本发明做进一步详细的说明,显然,所描述的实施例仅仅是发明的一部分实施例,而不是全部的实施例。在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。基于发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于发明保护的范围。
需要说明,若发明实施例中有涉及方向性指示(诸如上、下、左、右、前、后……),则该方向性指示仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
另外,“多个”指两个以上。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在发明要求的保护范围之内。
请参阅说明书附图1,本发明提供了一种解决USB3.0传输问题电路,其特征在于,包括电路U101、USB 3.0控制器主控IC、对USB3.0数据协议的收发解析、控制外围IC的逻辑控制如电路U102、U103、U104和电路J101;
所述电路U101为USB 3.0控制器主控IC;
所述电路U102为USB3.0接收发送信号增强IC提高信号传输的质量
所述电路U103为USB3.0接收发送信号交换IC,由于TYPC 3.0接口可以正反插的,故需加U103来实现对信号正插与反插信号开关;
所述电路U104为TYPC接口正反插方向识别IC;
所述电路U105为供电LDO为U102、U103、U104提供逻辑电压;
所述电路U101为TYPC 3.0连接器接口电路;
所述电路J101为TYPC 3.0连接器接口电路。
在一实施例中,请参阅说明书附图1和3,所述电路U102为USB 3.0TX和RX信号增强电路,由电容C101-C107、R101-R104和电路U102增强IC组成。
在一实施例中,请参阅说明书附图1和3,所述电路U103为USB3.0接收发送信号交换电路,由电容C108、电阻R106-R107和U103 USB3.0开关信号IC组成。
在一实施例中,请参阅说明书附图1和3,所述电路U104为TYPC接口正反插方向识别电路,由电阻R109、R105、电容C109-C111和U104 CC1 CC2逻辑识别IC组成。
在一实施例中,请参阅说明书附图1和3,所述电路U105为供电LDO电路;由电阻R110、电容C112-C113和U105 LDO IC组成。
在一实施例中,请参阅说明书附图1和2,所述电路J101为TYPC 3.0连接器接口电路,由防ESD器件T1-T11、浪涌保护D101、D102浪涌管和J101 TYPC 3.0连接器接口组成。
在一实施例中,请参阅说明书附图1和2,所述电路U102、U103相关器件靠近J101接口布局。
在一实施例中,请参阅说明书附图1和3,所述电路U102中的USB_TXN、USB_TXP、USB_RXN、USB_RXP的走线完全差分等长90欧姆走线,所述电路U103中TX1+、TX1-、RX1+、RX1-、TX2+、TX2-、RX2+、RX2-走线完全差分等长90欧姆走线。
具体参数如下:
·Routing differential pair straight and symmetrically on the samelayer.
·SSUSB:Maximum of 2 via-hole/layer change.
If there is switch for SSUSB,keep PCB+FPC trace IL<5dB@2.5GHz
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同更换、改进等,均应包含在本发明的保护范围之内。
Claims (8)
1.一种解决USB3.0传输问题电路,其特征在于,包括电路U101、USB 3.0控制器主控IC、对USB3.0数据协议的收发解析、控制外围IC的逻辑控制如电路U102、U103、U104和电路J101;
所述电路U101为USB 3.0控制器主控IC;
所述电路U102为USB3.0接收发送信号增强IC提高信号传输的质量
所述电路U103为USB3.0接收发送信号交换IC,由于TYPC 3.0接口可以正反插的,故需加U103来实现对信号正插与反插信号开关;
所述电路U104为TYPC接口正反插方向识别IC;
所述电路U105为供电LDO为U102、U103、U104提供逻辑电压;
所述电路U101为TYPC 3.0连接器接口电路;
所述电路J101为TYPC 3.0连接器接口电路。
2.根据权利要求1所述的一种解决USB3.0传输问题电路,其特征在于,所述电路U102为USB 3.0TX和RX信号增强电路,由电容C101-C107、R101-R104和电路U102增强IC组成。
3.根据权利要求1所述的一种解决USB3.0传输问题电路,其特征在于,所述电路U103为USB3.0接收发送信号交换电路,由电容C108、电阻R106-R107和U103 USB3.0开关信号IC组成。
4.根据权利要求1所述的一种解决USB3.0传输问题电路,其特征在于,所述电路U104为TYPC接口正反插方向识别电路,由电阻R109、R105、电容C109-C111和U104 CC1 CC2逻辑识别IC组成。
5.根据权利要求1所述的一种解决USB3.0传输问题电路,其特征在于,所述电路U105为供电LDO电路;由电阻R110、电容C112-C113和U105LDOIC组成。
6.根据权利要求1所述的一种解决USB3.0传输问题电路,其特征在于,所述电路J101为TYPC 3.0连接器接口电路,由防ESD器件T1-T11、浪涌保护D101、D102浪涌管和J101 TYPC3.0连接器接口组成。
7.根据权利要求1所述的一种解决USB3.0传输问题电路,其特征在于,所述电路U102、U103相关器件靠近J101接口布局。
8.根据权利要求1所述的一种解决USB3.0传输问题电路,其特征在于,所述电路U102中的USB_TXN、USB_TXP、USB_RXN、USB_RXP的走线完全差分等长90欧姆走线,所述电路U103中TX1+、TX1-、RX1+、RX1-、TX2+、TX2-、RX2+、RX2-走线完全差分等长90欧姆走线。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310528326.0A CN117215974A (zh) | 2023-05-11 | 2023-05-11 | 一种解决usb3.0传输问题电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310528326.0A CN117215974A (zh) | 2023-05-11 | 2023-05-11 | 一种解决usb3.0传输问题电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117215974A true CN117215974A (zh) | 2023-12-12 |
Family
ID=89034018
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310528326.0A Pending CN117215974A (zh) | 2023-05-11 | 2023-05-11 | 一种解决usb3.0传输问题电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117215974A (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030225955A1 (en) * | 2000-12-15 | 2003-12-04 | Feldstein Andy A. | Data modem |
TW201917869A (zh) * | 2017-07-11 | 2019-05-01 | 成真股份有限公司 | 使用非揮發性記憶體單元之商業化標準現場可編程邏輯閘陣列(fpga)積體電路晶片組成之邏輯運算驅動器 |
CN113232427A (zh) * | 2021-05-31 | 2021-08-10 | 重庆百瑞互联电子技术有限公司 | 基于蓝牙soc芯片的热敏打印系统、方法及热敏打印机 |
CN217880302U (zh) * | 2022-08-02 | 2022-11-22 | 宁波麦度智联科技股份有限公司 | Type-c接口电路 |
CN115757247A (zh) * | 2022-10-28 | 2023-03-07 | 惠州市德赛西威汽车电子股份有限公司 | 一种Type-C电路及车载控制器 |
-
2023
- 2023-05-11 CN CN202310528326.0A patent/CN117215974A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030225955A1 (en) * | 2000-12-15 | 2003-12-04 | Feldstein Andy A. | Data modem |
TW201917869A (zh) * | 2017-07-11 | 2019-05-01 | 成真股份有限公司 | 使用非揮發性記憶體單元之商業化標準現場可編程邏輯閘陣列(fpga)積體電路晶片組成之邏輯運算驅動器 |
CN113232427A (zh) * | 2021-05-31 | 2021-08-10 | 重庆百瑞互联电子技术有限公司 | 基于蓝牙soc芯片的热敏打印系统、方法及热敏打印机 |
CN217880302U (zh) * | 2022-08-02 | 2022-11-22 | 宁波麦度智联科技股份有限公司 | Type-c接口电路 |
CN115757247A (zh) * | 2022-10-28 | 2023-03-07 | 惠州市德赛西威汽车电子股份有限公司 | 一种Type-C电路及车载控制器 |
Non-Patent Citations (2)
Title |
---|
牟奎霖;: "一种增强型USB 2.0延长传输方案和应用实例", 电子产品世界, no. 10, 4 October 2020 (2020-10-04) * |
程龙;李锦明;杜东海;张少华;: "基于USB3.0的高速数据传输电路的设计", 计算机测量与控制, no. 02, 25 February 2015 (2015-02-25) * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7246190B2 (en) | Method and apparatus for bringing bus lanes in a computer system using a jumper board | |
US8369164B2 (en) | Bimodal memory controller | |
US20070239919A1 (en) | Communication control semiconductor device and interface system | |
US7632139B2 (en) | Connector having USB and eSATA interfaces | |
US20120033369A1 (en) | Motherboard with universal series bus connector | |
EP1141847A1 (en) | Echo reduction on bit-serial, multi-drop bus | |
TWI620068B (zh) | 支援多主機的通用序列匯流排集線設備及使用其之車用主機 | |
US6817890B1 (en) | System and method for providing indicators within a connector assembly | |
WO2012022015A1 (zh) | 一种用于将pciexpressx1转换至cpciexpressx1的转接卡 | |
JP7114286B2 (ja) | システム、電子機器および接続制御方法 | |
TW202005485A (zh) | 擴充快捷外設互聯標準兼容性的電路 | |
US11055244B1 (en) | Apparatus and method for simultaneous bidirectional serial lanes over USB-C interface | |
CN111538689A (zh) | 两端异构的多通道pcie转接卡 | |
CN1988267A (zh) | 连接器以及其相关方法 | |
CN109585418B (zh) | 半导体器件和增强接口的信号完整性的方法 | |
TWI714243B (zh) | Usb積體電路 | |
CN117215974A (zh) | 一种解决usb3.0传输问题电路 | |
US20070016707A1 (en) | Configuration connector for information handling system circuit boards | |
CN210123977U (zh) | 中继线缆及增强现实系统 | |
KR101396293B1 (ko) | 스페이스와이어 기반 고속 직렬 통신 시스템 | |
US20050020148A1 (en) | Integrated network-port socket and physical-layer device and main board incorporating the same | |
JP2003345481A (ja) | 電子機器及び回路基板 | |
CN219164710U (zh) | 一种带通信功能的多通道蓝牙耳机老化电路 | |
CN212751312U (zh) | 用于装置互连的usb桥接线 | |
CN214125317U (zh) | 一种带有nat功能的工业以太网交换机 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |