CN117061293A - 一种gfsk调制预失真补偿电路及方法 - Google Patents
一种gfsk调制预失真补偿电路及方法 Download PDFInfo
- Publication number
- CN117061293A CN117061293A CN202311322607.7A CN202311322607A CN117061293A CN 117061293 A CN117061293 A CN 117061293A CN 202311322607 A CN202311322607 A CN 202311322607A CN 117061293 A CN117061293 A CN 117061293A
- Authority
- CN
- China
- Prior art keywords
- unit
- gfsk
- delay
- symbol sequence
- gain factor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 238000001514 detection method Methods 0.000 claims abstract description 32
- 238000001914 filtration Methods 0.000 claims description 21
- 238000005070 sampling Methods 0.000 claims description 19
- 230000003111 delayed effect Effects 0.000 claims description 12
- 238000010586 diagram Methods 0.000 description 10
- 230000001934 delay Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 4
- 238000009499 grossing Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000035772 mutation Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/10—Frequency-modulated carrier systems, i.e. using frequency-shift keying
- H04L27/12—Modulator circuits; Transmitter circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种GFSK调制预失真补偿电路及方法。该电路包括:检测模块、增益因子选择模块、调制模块和缩放模块。检测模块用于根据信号源输出的GFSK符号序列生成补偿信号;增益因子选择模块用于根据补偿信号输出相应的增益因子,并对增益因子进行延时补偿;调制模块用于根据GFSK符号序列生成原始调制波形;缩放模块用于根据增益因子对原始调制波形进行预失真补偿。本发明实施例通过检测模块检测GFSK符号序列并生成补偿信号,增益因子选择模块通过补偿信号选择不同的增益因子,缩放模块根据增益因子对调制模块生成的原始调制波形进行预失真补偿,从而对GFSK调制特性的频率偏差进行修正。
Description
技术领域
本发明涉及蓝牙通信技术领域,尤其涉及一种GFSK调制预失真补偿电路及方法。
背景技术
高斯频移键控(Gauss frequency Shift Keying,GFSK)是蓝牙BLE(BluetoothLow Energy)和BTBR(Bluetooth Basic Rate)采用的数字调制方式。蓝牙GFSK的调制特性直接影响了发射机发出信号的质量水平。蓝牙兴趣小组(Bluetooth SIG)制定了有关GFSK调制特性的规范。在这一规范中,针对发射0xF0和0xAA序列时的调制特性,明确定义了参数。具体而言,规范定义了发射0xF0序列时的频率偏差,以及发射0xAA序列时的频率偏差。规范不仅对二者的频率偏差范围提出了具体要求,还强调了两者之间的比值必须大于等于0.8。这些规范确保了蓝牙通信在调制特性方面的一致性和可靠性。
然而,在电路实现中,由于射频及模拟电路的非理想因素,例如功率放大器的非线性特性以及RFPLL(Radio Frequency Phase-Locked Loop)环路带宽的限制等,频率偏差往往偏离理论值较大。
发明内容
本发明提供了一种GFSK调制预失真补偿电路及方法,以对GFSK调制特性的频率偏差进行修正。
根据本发明的一方面,提供了一种GFSK调制预失真补偿电路,该电路包括:
检测模块,所述检测模块与信号源连接;所述检测模块用于根据所述信号源输出的GFSK符号序列生成补偿信号;
增益因子选择模块,所述增益因子选择模块与所述检测模块连接;所述增益因子选择模块用于根据所述补偿信号输出相应的增益因子,并对所述增益因子进行延时补偿;
调制模块,所述调制模块与所述信号源连接;所述调制模块用于根据所述GFSK符号序列生成原始调制波形;
缩放模块,所述缩放模块分别与所述增益因子选择模块和所述调制模块连接;所述缩放模块用于根据所述增益因子对所述原始调制波形进行预失真补偿。
可选地,所述检测模块包括:延时单元、第一反向单元、第二反向单元和比较单元;
所述延时单元的输入端与所述信号源连接;所述延时单元的第一输出端与所述第一反向单元的输入端连接;所述延时单元的第三输出端与所述第二反向单元的输入端连接;所述延时单元的第二输出端与所述比较单元的第二输入端连接;所述第一反向单元的输出端与所述比较单元的第一输入端连接;所述第二反向单元的输出端与所述比较单元的第三输入端连接;
所述延时单元用于对所述GFSK符号序列进行延时;所述第一反向单元和所述第二反向单元用于将延时后的GFSK符号序列取反;所述比较单元用于根据延时后的GFSK符号序列和取反后的GFSK符号序列生成补偿信号。
可选地,所述延时单元包括:第一延时子单元、第二延时子单元和第三延时子单元;
所述第一延时子单元、所述第二延时子单元和所述第三延时子单元串联连接;所述第一延时子单元的输出端作为所述延时单元的第一输出端;所述第二延时子单元的输出端作为所述延时单元的第二输出端;所述第三延时子单元的输出端作为所述延时单元的第三输出端。
可选地,所述第一反向单元和所述第二反向单元均包括反相器。
可选地,所述增益因子选择模块包括:增益因子选择单元和延时补偿单元;
所述增益因子选择单元的输入端与所述检测模块的输出端连接;所述增益因子选择单元的输出端与所述延时补偿单元连接;
所述增益因子选择单元用于根据所述补偿信号输出相应的增益因子;所述延时补偿单元用于对所述增益因子进行延时补偿。
可选地,所述调制模块包括:升采样单元和滤波单元;
所述升采样单元的输入端与所述信号源连接;所述升采样单元的输出端与所述滤波单元的输入端连接;所述滤波单元的输出端与所述缩放模块连接;
所述升采样单元用于对所述GFSK符号序列进行升采样;所述滤波单元用于对升采样后的GFSK符号序列进行高斯低通滤波,以得到所述原始调制波形。
可选地,所述缩放模块包括乘法器。
根据本发明的一方面,还提供了一种GFSK调制预失真补偿方法,该方法包括:
获取GFSK符号序列;
对所述GFSK符号序列进行调制;
确定所述GFSK符号序列所需的增益因子;
对所述增益因子进行延时补偿;
根据延时补偿后的增益因子对调制后的GFSK符号序列进行预失真补偿。
可选地,对所述GFSK符号序列进行调制的步骤包括:
对所述GFSK符号序列进行升采样;
对升采样后的GFSK符号序列进行高斯低通滤波。
可选地,确定所述GFSK符号序列所需的增益因子的步骤包括:
对所述GFSK符号序列进行三次延时;
对第一次延时后的GFSK符号序列和第三次延时后的GFSK符号序列进行取反;
判断第一次延时取反后的GFSK符号序列、第三次延时取反后的GFSK符号序列和第二次延时后的GFSK符号序列是否一致;
若是,则增益因子为第一系数;
若否,则增益因子为第二系数。
本发明实施例通过检测模块和调制模块分别对GFSK符号序列进行检测和调制。检测模块对信号源发出的GFSK符号序列进行检测,并根据检测结果输出相应的补偿信号。增益因子选择模块根据补偿信号选择相应的增益因子并对增益因子进行时间补偿,增益因子选择模块对增益因子进行时间补偿后将增益因子发送至缩放模块。在检测模块对GFSK符号序列进行检测的同时,调制模块对GFSK符号序列进行调制以生产原始调制波形,并将原始调制波形发送至缩放模块。缩放模块根据增益因子对原始调制波形进行预失真补偿。本发明实施例通过检测模块检测GFSK符号序列并生成补偿信号,增益因子选择模块通过补偿信号选择不同的增益因子,缩放模块根据增益因子对调制模块生成的原始调制波形进行预失真补偿,从而对GFSK调制特性的频率偏差进行修正。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种GFSK调制预失真补偿电路的示意图;
图2是本发明实施例提供的信号源输出的一种GFSK符号序列的示意图;
图3是本发明实施例提供的原始调制波形的示意图;
图4是本发明实施例提供的一种预失真补偿后的原始调制波形的示意图;
图5是本发明实施例提供的另一种GFSK调制预失真补偿电路的示意图;
图6是本发明实施例提供的 一种GFSK调制预失真补偿方法的流程图;
图7是本发明实施例提供的另一种GFSK调制预失真补偿方法的流程图;
图8是本发明实施例提供的又一种GFSK调制预失真补偿方法的流程图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
本发明实施例提供了一种GFSK调制预失真补偿电路。该电路可以应用于蓝牙通信中,对蓝牙通信中的频率偏差进行修正。图1是本发明实施例提供的一种GFSK调制预失真补偿电路的示意图。参照图1,该电路包括:检测模块110、增益因子选择模块120、调制模块130和缩放模块140。
检测模块110与信号源150连接;检测模块110用于根据信号源150输出的GFSK符号序列生成补偿信号;增益因子选择模块120与检测模块110连接;增益因子选择模块120用于根据补偿信号输出相应的增益因子,并对增益因子进行延时补偿;调制模块130与信号源150连接;调制模块130用于根据GFSK符号序列生成原始调制波形;缩放模块140分别与增益因子选择模块120和调制模块130连接;缩放模块140用于根据增益因子对原始调制波形进行预失真补偿。
图2是本发明实施例提供的信号源输出的一种GFSK符号序列的示意图。示例性地,信号源150的输出信号可以为图2所示的GFSK符号序列。具体地,信号源150输出的GFSK符号序列同时传输给检测模块110和调制模块130。检测模块110在接收到GFSK符号序列后对该GFSK符号序列的序列格式进行检测,并根据检测到的序列格式生成相应的补偿信号。示例性地,GFSK符号序列的格式包括0xF0和0xAA两种。每一种格式都具有与之对应的补偿信号,也就是说,补偿信号同样包括两种信号,在此将与0xF0相对应的补偿信号定义为第一补偿信号,将与0xAA相对应的补偿信号定义为第二补偿信号。需要说明的是,第一补偿信号和第二补偿信号中的第一和第二仅是对不同的补偿型号进行区分。检测模块110对GFSK符号序列检测完成后将生成的补偿信号发送至增益因子选择模块120中。
增益因子选择模块120根据检测模块110发送的补偿信号输出相应的增益因子。需要说明的是,增益因子选择模块120中的增益因子同样与GFSK符号序列的格式有关。在GFSK符号序列的格式不同时,增益因子选择模块120所输出的增益因子也不同。由于信号源150输出的GFSK符号序列同时传输给检测模块110和调制模块130。图3是本发明实施例提供的原始调制波形的示意图。参照图3,在检测模块110对GFSK符号序列进行检测的同时,调制模块130也对GFSK符号序列进行调制。由于调制模块130在对GFSK符号序列进行调制后,原始调制波形与原GFSK符号序列存在一定延时,因此,需要对增益因子进行时间补偿,从而使增益因子的切换发生在调制波形的过零点处。增益因子选择模块120将经过时间补偿的增益因子发送至缩放模块140,调制模块130同样将生成的原始调制波形发送至缩放模块140。图4是本发明实施例提供的一种预失真补偿后的原始调制波形的示意图。缩放模块140根据增益因子对原始调制波形进行预失真补偿,缩放模块140输出的波形如图4所示。
本发明实施例通过检测模块110和调制模块130分别对GFSK符号序列进行检测和调制。检测模块110对信号源150发出的GFSK符号序列进行检测,并根据检测结果输出相应的补偿信号。增益因子选择模块120根据补偿信号选择相应的增益因子并对增益因子进行时间补偿,增益因子选择模块120对增益因子进行时间补偿后将增益因子发送至缩放模块140。在检测模块110对GFSK符号序列进行检测的同时,调制模块130对GFSK符号序列进行调制以生产原始调制波形,并将原始调制波形发送至缩放模块140。缩放模块140根据增益因子对原始调制波形进行预失真补偿。本发明实施例通过检测模块110检测GFSK符号序列并生成补偿信号,增益因子选择模块120通过补偿信号选择不同的增益因子,缩放模块140根据增益因子对调制模块130生成的原始调制波形进行预失真补偿,从而对GFSK调制特性的频率偏差进行修正。
图5是本发明实施例提供的另一种GFSK调制预失真补偿电路的示意图。在上述实施例的基础上,可选地,参照图5,检测模块110包括:延时单元111、第一反向单元112、第二反向单元113和比较单元114。
延时单元111的输入端与信号源150连接;延时单元111的第一输出端与第一反向单元112的输入端连接;延时单元111的第三输出端与第二反向单元113的输入端连接;延时单元111的第二输出端与比较单元114的第二输入端连接;第一反向单元112的输出端与比较单元114的第一输入端连接;第二反向单元113的输出端与比较单元114的第三输入端连接;延时单元111用于对GFSK符号序列进行延时;第一反向单元112和第二反向单元113用于将延时后的GFSK符号序列取反;比较单元114用于根据延时后的GFSK符号序列和取反后的GFSK符号序列生成补偿信号。
具体地,延时单元111对输入的GFSK符号序列进行三次延时,并将第一次延时后的GFSK符号序列输入至第一反向单元112中,将第三次延时后的GFSK符号序列输入至第二反向单元112中,将第二次延时后的GFSK符号序列输入至比较单元114中。第一反向单元112和第二反向单元113分别对第一次延时后的GFSK符号序列和第三次延时后的GFSK符号序列进行取反。第一反向单元112和第二反向单元113将取反后的GFSK符号序列发送至比较单元114中。比较单元114对输入的三个GFSK符号序列的格式进行比较,在输入的三个GFSK符号序列的格式均相同时输出第一补偿信号;在输入的三个GFSK符号序列的格式不同时输出第二补偿信号。比较单元114将补偿信号发送至增益因子选择模块120中。增益因子选择模块120根据检测模块110发送的补偿信号输出相应的增益因子,并对增益因子进行时间补偿,从而使增益因子的切换发生在调制波形的过零点处。增益因子选择模块120将经过时间补偿的增益因子发送至缩放模块140,缩放模块140根据增益因子对调制模块130输出的原始调制波形进行预失真补偿。
在上述各实施例的基础上,可选地,继续参照图5,延时单元111包括:第一延时子单元1111、第二延时子单元1112和第三延时子单元1113。
第一延时子单元1111、第二延时子单元1112和第三延时子单元1113串联连接;第一延时子单元1111的输出端作为延时单元111的第一输出端;第二延时子单元1112的输出端作为延时单元111的第二输出端;第三延时子单元1113的输出端作为延时单元111的第三输出端。
具体地,第一延时子单元1111、第二延时子单元1112和第三延时子单元1113分别对输入的GFSK符号序列进行第一次延时、第二次延时和第三次延时。需要说明的是,第一延时子单元1111、第二延时子单元1112和第三延时子单元1113的延时时间一致。例如,第一延时子单元1111对GFSK符号序列延时一微秒,第二延时子单元1112对第一延时子单元1111输出的GFSK符号序列延时一微秒,第三延时子单元1113对第二延时子单元1112输出的GFSK符号序列延时一微秒。也就是说,第一延时子单元1111所输出的GFSK符号序列相对于信号源150输入的GFSK符号序列迟滞一微秒,第二延时子单元1112所输出的GFSK符号序列相对于信号源150输入的GFSK符号序列迟滞两微秒,第三延时子单元1113所输出的GFSK符号序列相对于信号源150输入的GFSK符号序列迟滞三微秒。
在上述各实施例的基础上,可选地,第一反向单元112和第二反向单元113均包括反相器。
具体地,反相器是可以将输入信号的相位反转180度的电子器件。示例性地,在输入至反相器的信号为高电平时,反相器所输出的信号即为低电平。
在上述各实施例的基础上,可选地,继续参照图5,增益因子选择模块120包括:增益因子选择单元121和延时补偿单元122。
增益因子选择单元121的输入端与检测模块110的输出端连接;增益因子选择单元121的输出端与延时补偿单元122连接;增益因子选择单元121用于根据补偿信号输出相应的增益因子;延时补偿单元122用于对增益因子进行延时补偿。
具体地,在增益因子选择单元121接收到检测模块110发送的补偿信号后,增益因子选择单元121根据补偿信号选择不同的增益因子并输出至延时补偿单元122中。延时补偿单元122对增益因子选择单元121输出的增益因子进行时间补偿,从而使增益因子的切换发生在调制波形的过零点处。延时补偿单元122将经过时间补偿的增益因子发送至缩放模块140,缩放模块140根据增益因子对调制模块130输出的原始调制波形进行预失真补偿。
在上述各实施例的基础上,可选地,继续参照图5,调制模块130包括:升采样单元131和滤波单元132。
升采样单元131的输入端与信号源150连接;升采样单元131的输出端与滤波单元132的输入端连接;滤波单元132的输出端与缩放模块140连接;升采样单元131用于对GFSK符号序列进行升采样;滤波单元132用于对升采样后的GFSK符号序列进行高斯低通滤波,以得到原始调制波形。
可以理解,升采样是一种插值过程,当一串数列或连续的讯号经过升采样后,输出的结果约略等于讯号经由更高的取样速率采样后所得的序列。高斯低通滤波是一种线性平滑滤波,适用于消除高斯噪声。示例性地,结合图2和图3,以BLE 1M调制方式为例,在调制深度为0.5,符号率为1Msymbols/s时,滤波单元132的时间带宽乘积为0.5,在发射连续1或0序列时(如0xF0序列),最大频率偏差为±250KHz。当发射101或010符号时(如0xAA序列),则为±220KHz。
在上述各实施例的基础上,可选地,缩放模块140包括乘法器。具体地,乘法器是一种完成两个互不相关的模拟信号相乘作用的电子器件。
图6是本发明实施例提供的一种GFSK调制预失真补偿方法的流程图。该补偿法可以应用于以上任意实施例提供的GFSK调制预失真补偿电路中。参照图6,该方法包括:
S110、获取GFSK符号序列。
具体地,GFSK符号序列可以由信号源提供。信号源将GFSK符号序列同时发送至检测模块和调制模块。需要说明的是,信号源的种类具有多样性,在实际应用时,信号源能够产生所需的GFSK符号序列即可,本实施例对信号源的具体种类不做限制。
S120、对GFSK符号序列进行调制。
具体地,调制模块对信号源发送的GFSK符号序列进行升采样和高斯低通滤波,以生产原始调制波形。
S130、确定GFSK符号序列所需的增益因子。
具体地,检测模块对信号源发送的GFSK符号序列进行检测,以确定调制模块生成的原始调制波形所需的增益因子。
S140、对增益因子进行延时补偿。
具体地,调制模块在对GFSK符号序列进行调制后,原始调制波形与原GFSK符号序列存在一定延时,因此,需要对增益因子进行时间补偿,从而使增益因子的切换发生在调制波形的过零点处,以避免发生波形突变。
S150、根据延时补偿后的增益因子对调制后的GFSK符号序列进行预失真补偿。
具体地,缩放模块根据增益因子对原始调制波形进行缩放,使原本衰减严重的次高峰得以通过增益因子的放大得到补偿,而其他部分保持不变。
图7是本发明实施例提供的另一种GFSK调制预失真补偿方法的流程图。在上述各实施例的基础上,可选地,参照图7,对GFSK符号序列进行调制的步骤包括:
S121、对GFSK符号序列进行升采样。
具体地,升采样是一种插值过程,当一串数列或连续的讯号经过升采样后,输出的结果约略等于讯号经由更高的取样速率采样后所得的序列。
S122、对升采样后的GFSK符号序列进行高斯低通滤波。
具体地,高斯低通滤波是一种线性平滑滤波。
图8是本发明实施例提供的又一种GFSK调制预失真补偿方法的流程图。在上述各实施例的基础上,可选地,参照图8,确定GFSK符号序列所需的增益因子的步骤包括:
S131、对GFSK符号序列进行三次延时。
示例性地,将原始GFSK符号序列进行延时处理,每一次的延时时间为1微秒。
S132、对第一次延时后的GFSK符号序列和第三次延时后的GFSK符号序列进行取反。
具体地,第一反向单元和第二反向单元分别对第一次延时后的GFSK符号序列和第三次延时后的GFSK符号序列进行取反。
S133、判断第一次延时取反后的GFSK符号序列、第三次延时取反后的GFSK符号序列和第二次延时后的GFSK符号序列是否一致;若是,则执行S134;若否,则执行S135。
具体地,比较单元对输入的三个GFSK符号序列的格式进行比较,在输入的三个GFSK符号序列的格式均相同时输出第一补偿信号;在输入的三个GFSK符号序列的格式不同时输出第二补偿信号。需要说明的是,增益因子包括第一系数和第二系数。在增益因子选择模块接收到第一补偿信号时,增益因子选择模块输出第一系数;在增益因子选择模块接收到第二补偿信号时,增益因子选择模块输出第二系数。
S134、增益因子为第一系数;
S135、增益因子为第二系数。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
Claims (10)
1.一种GFSK调制预失真补偿电路,其特征在于,包括:
检测模块,所述检测模块与信号源连接;所述检测模块用于根据所述信号源输出的GFSK符号序列生成补偿信号;
增益因子选择模块,所述增益因子选择模块与所述检测模块连接;所述增益因子选择模块用于根据所述补偿信号输出相应的增益因子,并对所述增益因子进行延时补偿;
调制模块,所述调制模块与所述信号源连接;所述调制模块用于根据所述GFSK符号序列生成原始调制波形;
缩放模块,所述缩放模块分别与所述增益因子选择模块和所述调制模块连接;所述缩放模块用于根据所述增益因子对所述原始调制波形进行预失真补偿。
2.根据权利要求1所述的GFSK调制预失真补偿电路,其特征在于,所述检测模块包括:延时单元、第一反向单元、第二反向单元和比较单元;
所述延时单元的输入端与所述信号源连接;所述延时单元的第一输出端与所述第一反向单元的输入端连接;所述延时单元的第三输出端与所述第二反向单元的输入端连接;所述延时单元的第二输出端与所述比较单元的第二输入端连接;所述第一反向单元的输出端与所述比较单元的第一输入端连接;所述第二反向单元的输出端与所述比较单元的第三输入端连接;
所述延时单元用于对所述GFSK符号序列进行延时;所述第一反向单元和所述第二反向单元用于将延时后的GFSK符号序列取反;所述比较单元用于根据延时后的GFSK符号序列和取反后的GFSK符号序列生成补偿信号。
3.根据权利要求2所述的GFSK调制预失真补偿电路,其特征在于,所述延时单元包括:第一延时子单元、第二延时子单元和第三延时子单元;
所述第一延时子单元、所述第二延时子单元和所述第三延时子单元串联连接;所述第一延时子单元的输出端作为所述延时单元的第一输出端;所述第二延时子单元的输出端作为所述延时单元的第二输出端;所述第三延时子单元的输出端作为所述延时单元的第三输出端。
4.根据权利要求2所述的GFSK调制预失真补偿电路,其特征在于,所述第一反向单元和所述第二反向单元均包括反相器。
5.根据权利要求1所述的GFSK调制预失真补偿电路,其特征在于,所述增益因子选择模块包括:增益因子选择单元和延时补偿单元;
所述增益因子选择单元的输入端与所述检测模块的输出端连接;所述增益因子选择单元的输出端与所述延时补偿单元连接;
所述增益因子选择单元用于根据所述补偿信号输出相应的增益因子;所述延时补偿单元用于对所述增益因子进行延时补偿。
6.根据权利要求1所述的GFSK调制预失真补偿电路,其特征在于,所述调制模块包括:升采样单元和滤波单元;
所述升采样单元的输入端与所述信号源连接;所述升采样单元的输出端与所述滤波单元的输入端连接;所述滤波单元的输出端与所述缩放模块连接;
所述升采样单元用于对所述GFSK符号序列进行升采样;所述滤波单元用于对升采样后的GFSK符号序列进行高斯低通滤波,以得到所述原始调制波形。
7.根据权利要求1所述的GFSK调制预失真补偿电路,其特征在于,所述缩放模块包括乘法器。
8.一种GFSK调制预失真补偿方法,其特征在于,包括:
获取GFSK符号序列;
对所述GFSK符号序列进行调制;
确定所述GFSK符号序列所需的增益因子;
对所述增益因子进行延时补偿;
根据延时补偿后的增益因子对调制后的GFSK符号序列进行预失真补偿。
9.根据权利要求8所述的GFSK调制预失真补偿方法,其特征在于,对所述GFSK符号序列进行调制的步骤包括:
对所述GFSK符号序列进行升采样;
对升采样后的GFSK符号序列进行高斯低通滤波。
10.根据权利要求8所述的GFSK调制预失真补偿方法,其特征在于,确定所述GFSK符号序列所需的增益因子的步骤包括:
对所述GFSK符号序列进行三次延时;
对第一次延时后的GFSK符号序列和第三次延时后的GFSK符号序列进行取反;
判断第一次延时取反后的GFSK符号序列、第三次延时取反后的GFSK符号序列和第二次延时后的GFSK符号序列是否一致;
若是,则增益因子为第一系数;
若否,则增益因子为第二系数。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311322607.7A CN117061293B (zh) | 2023-10-13 | 2023-10-13 | 一种gfsk调制预失真补偿电路及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311322607.7A CN117061293B (zh) | 2023-10-13 | 2023-10-13 | 一种gfsk调制预失真补偿电路及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN117061293A true CN117061293A (zh) | 2023-11-14 |
CN117061293B CN117061293B (zh) | 2024-01-09 |
Family
ID=88659457
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311322607.7A Active CN117061293B (zh) | 2023-10-13 | 2023-10-13 | 一种gfsk调制预失真补偿电路及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117061293B (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040223558A1 (en) * | 2003-05-09 | 2004-11-11 | Brown James E. C. | Gaussian minimum shift key transmitter with feedforward phase compensation |
WO2010057871A2 (fr) * | 2008-11-21 | 2010-05-27 | Thales | Procede de modulation multi-etats a phase continue et emetteur mettant en oeuvre le procede |
WO2012015509A1 (en) * | 2010-07-30 | 2012-02-02 | Sensus Usa Inc. | Gfsk receiver architecture and methodology |
JP2015061204A (ja) * | 2013-09-19 | 2015-03-30 | 三菱電機株式会社 | 歪補償回路および歪補償方法 |
CN105450310A (zh) * | 2015-11-16 | 2016-03-30 | 中国电子科技集团公司第十研究所 | 可变符号速率的gmsk信号发生器 |
CN105812303A (zh) * | 2016-03-15 | 2016-07-27 | 苏州卓智创芯电子科技有限公司 | 一种gfsk基带数字接收机及其基带同步及解调方法 |
CN108111451A (zh) * | 2017-12-08 | 2018-06-01 | 全球能源互联网研究院有限公司 | 一种频偏估计方法及系统 |
GB2576532A (en) * | 2018-08-22 | 2020-02-26 | Imagination Tech Ltd | Systems and methods for adjusting the sample timing of a GFSK modulated signal |
CN110858825A (zh) * | 2018-08-22 | 2020-03-03 | 畅想科技有限公司 | 用于调整gfsk调制信号的采样定时的系统和方法 |
-
2023
- 2023-10-13 CN CN202311322607.7A patent/CN117061293B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040223558A1 (en) * | 2003-05-09 | 2004-11-11 | Brown James E. C. | Gaussian minimum shift key transmitter with feedforward phase compensation |
WO2010057871A2 (fr) * | 2008-11-21 | 2010-05-27 | Thales | Procede de modulation multi-etats a phase continue et emetteur mettant en oeuvre le procede |
WO2012015509A1 (en) * | 2010-07-30 | 2012-02-02 | Sensus Usa Inc. | Gfsk receiver architecture and methodology |
JP2015061204A (ja) * | 2013-09-19 | 2015-03-30 | 三菱電機株式会社 | 歪補償回路および歪補償方法 |
CN105450310A (zh) * | 2015-11-16 | 2016-03-30 | 中国电子科技集团公司第十研究所 | 可变符号速率的gmsk信号发生器 |
CN105812303A (zh) * | 2016-03-15 | 2016-07-27 | 苏州卓智创芯电子科技有限公司 | 一种gfsk基带数字接收机及其基带同步及解调方法 |
CN108111451A (zh) * | 2017-12-08 | 2018-06-01 | 全球能源互联网研究院有限公司 | 一种频偏估计方法及系统 |
GB2576532A (en) * | 2018-08-22 | 2020-02-26 | Imagination Tech Ltd | Systems and methods for adjusting the sample timing of a GFSK modulated signal |
CN110858825A (zh) * | 2018-08-22 | 2020-03-03 | 畅想科技有限公司 | 用于调整gfsk调制信号的采样定时的系统和方法 |
Non-Patent Citations (5)
Title |
---|
CHEN, X.等: "Digital Auto Frequency Control for a General Purpose IF Subsystem with Multi-Modulation Schemes", INTERNATIONAL JOURNAL OF E-EDUCATION, E-BUSINESS, E-MANAGEMENT AND E-LEARNING * |
ITU AD HOC CONTACT PERSON: "Liaison from ITU-R TG 8/1 on the approval of Recommendation IMT.RSPC and on the provision of relevant information from External Organizations", TECHNICAL SPECIFICATION GROUP, RADIO ACCESS NETWORK TSGR#4(99)371,RT-99058 * |
SHAYAN FARAHVASH等: "A Two-port GFSK Direct Modulator for Wideband Applications at 5.8 GHz", 2007 IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS * |
李甜甜: "基于锁相环的FSK/GFSK发射机的设计与实现", 中国优秀硕士论文电子期刊网 * |
郑来波等: "基于判决反馈的 OFDM 载波频率同步环路", 电子与信息学报 * |
Also Published As
Publication number | Publication date |
---|---|
CN117061293B (zh) | 2024-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7206356B2 (en) | Wireless transmitter with reduced power consumption | |
JP2513289B2 (ja) | 変調装置 | |
EP0421533B1 (fr) | Dispositif de prédistorsion pour système de transmission numérique | |
EP0909067A1 (en) | Modulator and modulation method | |
JPS5911226B2 (ja) | 一定振幅の角度変調搬送波を用いるデ−タ通信方式 | |
US6944250B2 (en) | Variable rate modulator | |
JP5354293B2 (ja) | 位相同期装置および位相同期方法 | |
CN117061293B (zh) | 一种gfsk调制预失真补偿电路及方法 | |
KR20190073238A (ko) | 위상 동기화 장치 | |
JP2746781B2 (ja) | 移相器 | |
JPH08504315A (ja) | 周波数変調信号を復元する方法 | |
US11483125B2 (en) | Clock and data recovery circuit and receiver | |
JP2008091985A (ja) | 送信方法および送信装置 | |
US20100220770A1 (en) | Transmitter apparatus | |
US6546237B1 (en) | Differential FM detector for radio receivers | |
JPH0779363B2 (ja) | 遅延検波回路 | |
CN109067679B (zh) | 一种抵消频偏的dsb解调方法 | |
JP2004343166A (ja) | Ask復調回路 | |
JP3789422B2 (ja) | 適応型前置歪補償回路 | |
JP5272847B2 (ja) | 信号伝送装置及び信号伝送方法 | |
JP2001160834A (ja) | Gmsk変調回路 | |
JP4297573B2 (ja) | デジタル信号処理方法 | |
KR20060015306A (ko) | 수신된 데이터의 위상을 추적하는 위상 추적기, 이러한위상 추적기를 포함하는 시스템, 디바이스, 프로세서, 위상추적 방법 및 프로세서 프로그램 제품 | |
US8767876B2 (en) | Filter offset compensation | |
US6560304B1 (en) | Apparatus for reducing pattern jitter by using locally symmetry forcing wave generating unit and method using the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |