CN117031245A - 一种芯片输出特定信号的方法和装置 - Google Patents

一种芯片输出特定信号的方法和装置 Download PDF

Info

Publication number
CN117031245A
CN117031245A CN202310993766.3A CN202310993766A CN117031245A CN 117031245 A CN117031245 A CN 117031245A CN 202310993766 A CN202310993766 A CN 202310993766A CN 117031245 A CN117031245 A CN 117031245A
Authority
CN
China
Prior art keywords
voltage
equal
outputting
specific signal
trigger threshold
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310993766.3A
Other languages
English (en)
Inventor
冯文
张国松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Xinxiang Semiconductor Technology Co ltd
Original Assignee
Hangzhou Xinxiang Semiconductor Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Xinxiang Semiconductor Technology Co ltd filed Critical Hangzhou Xinxiang Semiconductor Technology Co ltd
Priority to CN202310993766.3A priority Critical patent/CN117031245A/zh
Publication of CN117031245A publication Critical patent/CN117031245A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明实施例公开了一种芯片输出特定信号的方法和装置。本发明实施例按照时间顺序,获取至少两个电压值;响应于所述至少两个电压值分别大于或等于至少两个触发阈值,或者,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,输出特定信号,其中,所述特定信号对应特定功能。通过上述方法,在电压变化的过程中准确且稳定的触发芯片发出特定信号,进而对芯片的特定功能进行快速稳定的测试。

Description

一种芯片输出特定信号的方法和装置
技术领域
本发明涉及计算机技术领域,具体涉及一种芯片输出特定信号的方法和装置。
背景技术
随着科技的发展,光伏电站和水利电站大幅增加,所述光伏电站采用光伏板发电,所述水利电站采用水利发电轮机发电,光伏板和水利发电轮机的共同特点为输出电压都是逐步抬升的,此时的输出电路还不足以支撑整个系统正常稳定工作,但是系统的保护又必须生效,否则会出现系统的电压爬升的过程中,不可支持负载造成系统乒乓重启。
现有技术中,芯片通过收到指令或者达到特定的定时器时间来执行动作,都需要芯片完全启动正常工作之后才能实现独立处理保护或者自检类的功能,但是由于系统的电压爬升过程中系统无法快速进入完全启动状态,因此系统中包括的芯片也无法对独立处理保护或者自检类的功能进行快速的测试。
综上所述,如何在电压变化的过程中准确且稳定的触发芯片发出特定信号,是目前需要解决的问题。
发明内容
有鉴于此,本发明实施例提供了一种芯片输出特定信号的方法和装置,可以在电压变化的过程中准确且稳定的触发芯片发出特定信号,进而对芯片的特定功能进行快速稳定的测试。
第一方面,本发明实施例提供了一种芯片输出特定信号的方法,该方法包括:
按照时间顺序,获取至少两个电压值;
响应于所述至少两个电压值分别大于或等于至少两个触发阈值,或者,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,输出特定信号,其中,所述特定信号对应特定功能。
可选的,该方法还包括:
通过所述特定信号启动所述特定功能。
可选的,所述按照时间顺序,获取至少两个电压值,响应于所述至少两个电压值分别大于或等于至少两个触发阈值,具体包括:
获取当前时刻的第一电压;
响应于所述第一电压大于或等于第一触发阈值,获取下一时刻的第二电压;
响应于所述第二电压大于或等于第二触发阈值,输出第一特定信号,其中,所述第二触发阈值大于或等于所述第一触发阈值。
可选的,所述输出第一特定信号,具体包括:
输出预置的第一波形或第一电平,其中,所述第一波形或所述第一电平输出时长为第一设定时长。
可选的,所述第一触发阈值、第二触发阈值和所述第一设定时长预先存储在初始配置寄存器中。
可选的,按照时间顺序,获取至少两个电压值,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,具体包括:
获取当前时刻的第三电压;
响应于所述第三电压小于或等于第三触发阈值,获取下一时刻的第四电压;
响应于所述第四电压小于或等于第四触发阈值,输出第二特定信号,其中,所述第四触发阈值小于或等于所述第三触发阈值。
可选的,所述输出第二特定信号,具体包括:
输出预置的第二波形或第二电平,其中,所述第二波形或所述第二电平输出时长为第二设定时长。
可选的,所述第三触发阈值、第四触发阈值和所述第二设定时长预先存储在初始配置寄存器中。
第二方面,本发明实施例提供了一种芯片输出特定信号的装置,该装置包括:
获取单元,用于按照时间顺序,获取至少两个电压值;
处理单元,响应于所述至少两个电压值分别大于或等于至少两个触发阈值,或者,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,用于输出特定信号,其中,所述特定信号对应特定功能。
可选的,该装置还包括:
启动单元,用于通过所述特定信号启动所述特定功能。
可选的,所述获取单元具体用于:
获取当前时刻的第一电压;
所述处理单元具体用于:响应于所述第一电压大于或等于第一触发阈值,获取下一时刻的第二电压;
响应于所述第二电压大于或等于第二触发阈值,输出第一特定信号,其中,所述第二触发阈值大于或等于所述第一触发阈值。
可选的,所述处理单元具体用于:
输出预置的第一波形或第一电平,其中,所述第一波形或所述第一电平输出时长为第一设定时长。
可选的,所述第一触发阈值、第二触发阈值和所述第一设定时长预先存储在初始配置寄存器中。
可选的,所述获取单元具体用于:
获取当前时刻的第三电压;
所述处理单元具体用于:响应于所述第三电压小于或等于第三触发阈值,获取下一时刻的第四电压;
响应于所述第四电压小于或等于第四触发阈值,输出第二特定信号,其中,所述第四触发阈值小于或等于所述第三触发阈值。
可选的,所述处理单元具体用于:
输出预置的第二波形或第二电平,其中,所述第二波形或所述第二电平输出时长为第二设定时长。
可选的,所述第三触发阈值、第四触发阈值和所述第二设定时长预先存储在初始配置寄存器中。
第三方面,本发明实施例提供了一种电子设备,包括存储器和处理器,所述存储器用于存储一条或多条计算机指令,其中,所述一条或多条计算机指令被处理器执行以实现如第一方面或第一方面任一种可能中任一项所述的方法。
第四方面,本发明实施例提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行以实现如第一方面或第一方面任一种可能中任一项所述的方法。
第五方面,本发明实施例提供了一种芯片,包括存储器和处理核,所述存储器用于存储一条或多条计算机程序指令,其中,所述一条或多条计算机程序指令被所述处理核执行以实现如第一方面或第一方面任一种可能中任一项所述的方法。
第六方面,本发明实施例提供了一种板卡,所述板卡上包括所述第五方面的芯片。
第七方面,本发明实施例提供了一种服务器,所述服务器上包括所述第六方面的板卡。
本发明实施例按照时间顺序,获取至少两个电压值;响应于所述至少两个电压值分别大于或等于至少两个触发阈值,或者,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,输出特定信号,其中,所述特定信号对应特定功能。通过上述方法,在电压变化的过程中准确且稳定的触发芯片发出特定信号,进而对芯片的特定功能进行快速稳定的测试。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其它目的、特征和优点将更为清楚,在附图中:
图1是本发明实施例中一种芯片输出特定信号的方法流程图;
图2是本发明实施例中另一种芯片输出特定信号的方法流程图;
图3是本发明实施例中一种电压爬升示意图;
图4是本发明实施例中又一种芯片输出特定信号的方法流程图;
图5是本发明实施例中另一种电压下降示意图;
图6是本发明实施例中再一种芯片输出特定信号的方法流程图;
图7是本发明实施例中一种芯片输出特定信号的装置示意图;
图8是本发明实施例的一种电子设备的示意图。
具体实施方式
以下基于实施例对本发明公开进行描述,但是本发明公开并不仅仅限于这些实施例。在下文对本发明公开的细节描述中,详尽描述了一些特定的细节部分。对本领域技术人员来说没有这些细节部分的描述也可以完全理解本发明公开。为了避免混淆本发明公开的实质,公知的方法、过程、流程、元件和电路并没有详细叙述。
此外,本领域普通技术人员应当理解,在此提供的附图都是为了说明的目的,并且附图不一定是按比例绘制的。
除非上下文明确要求,否则整个申请文件中的“包括”、“包含”等类似词语应当解释为包含的含义而不是排他或穷举的含义;也就是说,是“包括但不限于”的含义。
在本发明公开的描述中,需要理解的是,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。此外,在本发明公开的描述中,除非另有说明,“多个”的含义是两个或两个以上。
现有技术中,芯片通过收到指令或者达到特定的定时器时间来执行动作,都需要芯片完全启动正常工作之后才能实现独立处理保护或者自检类的功能,但是由于系统的电压爬升过程中系统无法快速进入完全启动状态,具体时由于电压爬升过程中带动负载,但是负载电流起来后电压就会陡降,负载会造成系统乒乓重启,损害系统,并且系统中包括的芯片也无法对独立处理保护或者自检类的功能进行快速的测试。
综上所述,如何在电压变化的过程中准确且稳定的触发芯片发出特定信号,即在电压不稳定时可以准确且稳定的触发芯片发出特定信号,进而对芯片的特定功能进行快速稳定的测试,是目前需要解决的问题。
本发明实施例中,为了解决上述问题,提出了一种芯片输出特定信号的方法,具体如图1所示,图1是本发明实施例的一种芯片输出特定信号的方法流程图。具体包括:
步骤S100、按照时间顺序,获取至少两个电压值。
在一种可能的实现方式中,在水利发电或光伏发电的过程中电压是逐渐变化的,例如,在电压上升阶段或者电压下降阶段,根据时间的变话,不同的时间获取到的电压值是不同的。
步骤S101、响应于所述至少两个电压值分别大于或等于至少两个触发阈值,或者,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,输出特定信号,其中,所述特定信号对应特定功能。
具体的,通过两次触发阈值的判断可以准确且稳定的触发芯片发出特定信号。
本发明实施例中,在所述步骤S101之后,该方法还包括如下步骤,具体如图2所示,图2是本发明实施例的一种芯片输出特定信号的方法流程图。具体包括:
步骤S102、通过所述特定信号启动所述特定功能。
具体的,所述特定功能可以为独立处理保护功能或者自检类功能,还可为其它功能,具体根据实际情况确定。
下面通过两个具体实施例,分别对电压上升阶段或者电压下降阶段时芯片输出特定信号的方法进行详细说明。
具体实施例一、
在电压上升阶段,具体的如图3所示,图3是本发明实施例的一种电压爬升示意图,假设当前时刻T1,电压上升到VVP_UVLO_F,随着时间的推移,电压持续上升,到当前时刻的下一时刻T2,电压上升到VVP_UVLO_R
本发明实施例中,图4是本发明实施例的一种芯片输出特定信号的方法流程图,具体包括:
步骤S400、获取当前时刻的第一电压。
具体的,芯片获取当前时刻T1的第一电压,假设,所述第一电压的值为5V。
步骤S401、响应于所述第一电压大于或等于第一触发阈值,获取下一时刻的第二电压。
具体的,所述第一触发阈值为VVP_UVLO_F,所述第一触发阈值也可以称为触发低压,假设所述VVP_UVLO_F为5V,所述第一电压5V等于所述VVP_UVLO_F,完成第一次触发,然后获取T2时刻的第二电压,假设所述第二电压为10V。
步骤S402、响应于所述第二电压大于或等于第二触发阈值,输出第一特定信号,其中,所述第二触发阈值大于或等于所述第一触发阈值。
具体的,所述第二触发阈值为VVP_UVLO_R,所述第二触发阈值也可以称为触发高压,假设所述VVP_UVLO_R为10V,所述第二电压10V等于所述VVP_UVLO_R,完成第二次触发,然后芯片输出第一特定信号。
本发明实施例中,所述输出第一特定信号,具体包括:输出预置的第一波形或第一电平,其中,所述第一波形或所述第一电平输出时长为第一设定时长。
在一种可能的实现方式中,所述芯片的对应管脚输出预置的第一波形或第一电平,所述第一波形或第一电平持续Tflash时长。
本发明实施例中,所述第一触发阈值、第二触发阈值和所述第一设定时长预先存储在初始配置寄存器中,所述第一触发阈值、第二触发阈值和所述第一设定时长都可以根据实际情况确定,本发明实施例对其不做限定。
具体实施例二、
在电压上升阶段,具体的如图5所示,图5是本发明实施例的一种电压下降示意图,假设当前时刻T3,电压下降到VVP_UVLO_R,随着时间的推移,电压持续下降,到当前时刻的下一时刻T4,电压下降到VVP_UVLO_F
本发明实施例中,图6是本发明实施例的一种芯片输出特定信号的方法流程图,具体包括:
步骤S600、获取当前时刻的第三电压。
具体的,芯片获取当前时刻T3的第三电压,假设,所述第三电压的值为5V。
步骤S601、响应于所述第三电压小于或等于第三触发阈值,获取下一时刻的第四电压。
具体的,所述第三触发阈值为VVP_UVLO_R,所述第三触发阈值也可以称为触发高压,假设所述VVP_UVLO_R为10V,所述第三电压10V等于所述VVP_UVLO_R,完成第一次触发,然后获取T4时刻的第四电压,假设所述第四电压为5V。
步骤S602、响应于所述第四电压小于或等于第四触发阈值,输出第二特定信号,其中,所述第四触发阈值小于或等于所述第三触发阈值。
具体的,所述第四触发阈值为VVP_UVLO_F,所述第四触发阈值也可以称为触发低压,假设所述VVP_UVLO_F为5V,所述第四电压5V等于所述VVP_UVLO_F,完成第二次触发,然后芯片输出第二特定信号。
本发明实施例中,所述输出第二特定信号,具体包括:输出预置的第二波形或第二电平,其中,所述第二波形或所述第二电平输出时长为第二设定时长。
在一种可能的实现方式中,所述芯片的对应管脚输出预置的第二波形或第二电平,所述第二波形或第二电平持续Tflash时长。
本发明实施例中,所述第三触发阈值、第四触发阈值和所述第二设定时长预先存储在初始配置寄存器中,所述第三触发阈值、第四触发阈值和所述第二设定时长都可以根据实际情况确定,本发明实施例对其不做限定。
图7是本发明实施例的一种调制信号检测的装置示意图。如图7所示,本实施例的装置包括获取单元701和处理单元702。
其中,所述获取单元701,用于按照时间顺序,获取至少两个电压值;所述处理单元702,响应于所述至少两个电压值分别大于或等于至少两个触发阈值,或者,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,用于输出特定信号,其中,所述特定信号对应特定功能。
进一步地,该装置还包括:
启动单元,用于通过所述特定信号启动所述特定功能。
进一步地,所述获取单元具体用于:
获取当前时刻的第一电压;
所述处理单元具体用于:响应于所述第一电压大于或等于第一触发阈值,获取下一时刻的第二电压;
响应于所述第二电压大于或等于第二触发阈值,输出第一特定信号,其中,所述第二触发阈值大于或等于所述第一触发阈值。
进一步地,所述处理单元具体用于:
输出预置的第一波形或第一电平,其中,所述第一波形或所述第一电平输出时长为第一设定时长。
进一步地,所述第一触发阈值、第二触发阈值和所述第一设定时长预先存储在初始配置寄存器中。
进一步地,所述获取单元具体用于:
获取当前时刻的第一电压;
所述处理单元具体用于:响应于所述第一电压小于或等于第三触发阈值,获取下一时刻的第二电压;
响应于所述第二电压小于或等于第四触发阈值,输出第二特定信号,其中,所述第四触发阈值小于或等于所述第三触发阈值。
进一步地,所述处理单元具体用于:
输出预置的第二波形或第二电平,其中,所述第二波形或所述第二电平输出时长为第二设定时长。
可选的,所述第三触发阈值、第四触发阈值和所述第二设定时长预先存储在初始配置寄存器中。
图8是本发明实施例的电子设备的示意图。图8所示的电子设备为通用信号检测装置,其包括通用的计算机硬件结构,其至少包括处理器801和存储器802。处理器801和存储器802通过总线803连接。存储器802适于存储处理器801可执行的指令或程序。处理器801可以是独立的微处理器,也可以是一个或者多个微处理器集合。由此,处理器801通过执行存储器802所存储的指令,从而执行如上所述的本发明实施例的方法流程实现对于数据的处理和对于其它装置的控制。总线803将上述多个组件连接在一起,同时将上述组件连接到显示控制器804和显示装置以及输入/输出(I/O)装置805。输入/输出(I/O)装置805可以是鼠标、键盘、调制解调器、网络接口、触控输入装置、体感输入装置、打印机以及本领域公知的其他装置。典型地,输入/输出装置805通过输入/输出(I/O)控制器806与系统相连。
如本领域技术人员将意识到的,本发明实施例的各个方面可以被实现为系统、方法或计算机程序产品。因此,本发明实施例的各个方面可以采取如下形式:完全硬件实施方式、完全软件实施方式(包括固件、常驻软件、微代码等)或者在本文中通常可以都称为“电路”、“模块”或“系统”的将软件方面与硬件方面相结合的实施方式。此外,本发明实施例的各个方面可以采取如下形式:在一个或多个计算机可读介质中实现的计算机程序产品,计算机可读介质具有在其上实现的计算机可读程序代码。
可以利用一个或多个计算机可读介质的任意组合。计算机可读介质可以是计算机可读信号介质或计算机可读存储介质。计算机可读存储介质可以是如(但不限于)电子的、磁的、光学的、电磁的、红外的或半导体系统、设备或装置,或者前述的任意适当的组合。计算机可读存储介质的更具体的示例(非穷尽列举)将包括以下各项:具有一根或多根电线的电气连接、便携式计算机软盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或闪速存储器)、光纤、便携式光盘只读存储器(CD-ROM)、光存储装置、磁存储装置或前述的任意适当的组合。在本发明实施例的上下文中,计算机可读存储介质可以为能够包含或存储由指令执行系统、设备或装置使用的程序或结合指令执行系统、设备或装置使用的程序的任意有形介质。
计算机可读信号介质可以包括传播的数据信号,所述传播的数据信号具有在其中如在基带中或作为载波的一部分实现的计算机可读程序代码。这样的传播的信号可以采用多种形式中的任何形式,包括但不限于:电磁的、光学的或其任何适当的组合。计算机可读信号介质可以是以下任意计算机可读介质:不是计算机可读存储介质,并且可以对由指令执行系统、设备或装置使用的或结合指令执行系统、设备或装置使用的程序进行通信、传播或传输。
可以使用包括但不限于无线、有线、光纤电缆、RF等或前述的任意适当组合的任意合适的介质来传送实现在计算机可读介质上的程序代码。
用于执行针对本发明实施例各方面的操作的计算机程序代码可以以一种或多种编程语言的任意组合来编写,所述编程语言包括:面向对象的编程语言如Java、Smalltalk、C++等;以及常规过程编程语言如“C”编程语言或类似的编程语言。程序代码可以作为独立软件包完全地在用户计算机上、部分地在用户计算机上执行;部分地在用户计算机上且部分地在远程计算机上执行;或者完全地在远程计算机或服务器上执行。在后一种情况下,可以将远程计算机通过包括局域网(LAN)或广域网(WAN)的任意类型的网络连接至用户计算机,或者可以与外部计算机进行连接(例如通过使用因特网服务供应商的因特网)。
上述根据本发明实施例的方法、设备(系统)和计算机程序产品的流程图图例和/或框图描述了本发明实施例的各个方面。将要理解的是,流程图图例和/或框图的每个块以及流程图图例和/或框图中的块的组合可以由计算机程序指令来实现。这些计算机程序指令可以被提供至通用计算机、专用计算机或其它可编程数据处理设备的处理器,以产生机器,使得(经由计算机或其它可编程数据处理设备的处理器执行的)指令创建用于实现流程图和/或框图块或块中指定的功能/动作的装置。
还可以将这些计算机程序指令存储在可以指导计算机、其它可编程数据处理设备或其它装置以特定方式运行的计算机可读介质中,使得在计算机可读介质中存储的指令产生包括实现在流程图和/或框图块或块中指定的功能/动作的指令的制品。
计算机程序指令还可以被加载至计算机、其它可编程数据处理设备或其它装置上,以使在计算机、其它可编程设备或其它装置上执行一系列可操作步骤来产生计算机实现的过程,使得在计算机或其它可编程设备上执行的指令提供用于实现在流程图和/或框图块或块中指定的功能/动作的过程。
以上所述仅为本发明的优选实施例,并不用于限制本发明,对于本领域技术人员而言,本发明可以有各种改动和变化。凡在本发明的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (11)

1.一种芯片输出特定信号的方法,其特征在于,该方法包括:
按照时间顺序,获取至少两个电压值;
响应于所述至少两个电压值分别大于或等于至少两个触发阈值,或者,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,输出特定信号,其中,所述特定信号对应特定功能。
2.如权利要求1所述的方法,其特征在于,该方法还包括:
通过所述特定信号启动所述特定功能。
3.如权利要求1所述的方法,其特征在于,所述按照时间顺序,获取至少两个电压值,响应于所述至少两个电压值分别大于或等于至少两个触发阈值,具体包括:
获取当前时刻的第一电压;
响应于所述第一电压大于或等于第一触发阈值,获取下一时刻的第二电压;
响应于所述第二电压大于或等于第二触发阈值,输出第一特定信号,其中,所述第二触发阈值大于或等于所述第一触发阈值。
4.如权利要求3所述的方法,其特征在于,所述输出第一特定信号,具体包括:
输出预置的第一波形或第一电平,其中,所述第一波形或所述第一电平输出时长为第一设定时长。
5.如权利要求4所述的方法,其特征在于,所述第一触发阈值、第二触发阈值和所述第一设定时长预先存储在初始配置寄存器中。
6.如权利要求1所述的方法,其特征在于,按照时间顺序,获取至少两个电压值,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,具体包括:
获取当前时刻的第三电压;
响应于所述第三电压小于或等于第三触发阈值,获取下一时刻的第四电压;
响应于所述第四电压小于或等于第四触发阈值,输出第二特定信号,其中,所述第四触发阈值小于或等于所述第三触发阈值。
7.如权利要求6所述的方法,其特征在于,所述输出第二特定信号,具体包括:
输出预置的第二波形或第二电平,其中,所述第二波形或所述第二电平输出时长为第二设定时长。
8.如权利要求7所述的方法,其特征在于,所述第三触发阈值、第四触发阈值和所述第二设定时长预先存储在初始配置寄存器中。
9.一种芯片输出特定信号的装置,其特征在于,该装置包括:
获取单元,用于按照时间顺序,获取至少两个电压值;
处理单元,响应于所述至少两个电压值分别大于或等于至少两个触发阈值,或者,响应于所述至少两个电压值分别小于或等于至少两个触发阈值,用于输出特定信号,其中,所述特定信号对应特定功能。
10.一种电子设备,包括存储器和处理器,其特征在于,所述存储器用于存储一条或多条计算机程序,其中,所述一条或多条计算机程序被处理器执行以实现如权利要求1-8中任一项所述的方法。
11.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行以实现如权利要求1-8中任一项所述的方法。
CN202310993766.3A 2023-08-07 2023-08-07 一种芯片输出特定信号的方法和装置 Pending CN117031245A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310993766.3A CN117031245A (zh) 2023-08-07 2023-08-07 一种芯片输出特定信号的方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310993766.3A CN117031245A (zh) 2023-08-07 2023-08-07 一种芯片输出特定信号的方法和装置

Publications (1)

Publication Number Publication Date
CN117031245A true CN117031245A (zh) 2023-11-10

Family

ID=88638458

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310993766.3A Pending CN117031245A (zh) 2023-08-07 2023-08-07 一种芯片输出特定信号的方法和装置

Country Status (1)

Country Link
CN (1) CN117031245A (zh)

Similar Documents

Publication Publication Date Title
CN105209925A (zh) 在用于编译自动化半导体器件测试的测试计划的开发环境内实施编辑并更新功能性
US11403202B2 (en) Power monitoring system for virtual platform simulation
CN108121842B (zh) 多处理器系统芯片的低功耗工作方式的验证方法和装置
US10571515B2 (en) Frequency guard band validation of processors
CN116107855A (zh) 测试方法、系统、芯片、电子设备及存储介质
CN108572892B (zh) 一种基于PowerPC多核处理器的离线测试方法和装置
CN113961419B (zh) 存储器验证方法、装置、电子设备及存储介质
CN112834898B (zh) 一种存储设备电源芯片稳定性的测试方法、装置及设备
CN117031245A (zh) 一种芯片输出特定信号的方法和装置
US20140115396A1 (en) Mutations on input for test generation
CN110677643A (zh) 触摸屏电视机、触摸屏电视机测试方法、装置及介质
CN112732498B (zh) 模拟设备单点上下电的测试方法、装置、设备及存储介质
CN115481594B (zh) 计分板实现方法、计分板、电子设备及存储介质
CN106546906B (zh) 一种电源完整性测试的方法及装置
CN106130815B (zh) 板级测试方法及装置
CN107077406B (zh) Sata接收器均衡裕度确定/设置的方法和装置
CN109298986B (zh) 一种服务器板卡的Undershoot测试方法、装置
CN112445669B (zh) 一种存储性能测试方法、装置、电子设备
CN113656070A (zh) 处理器的随机指令验证方法、装置、电子设备及存储介质
CN103969492A (zh) 处理器电压的检测装置及方法
CN109116265B (zh) 电源模块过冲测试满载上电异常震荡的处理方法及系统
CN104932921A (zh) 启动控制方法和电子设备
CN110989814A (zh) 一种服务器的保护方法、装置及设备
CN105242880A (zh) 一种自动化创建Raid并执行压力测试的方法
CN113741672B (zh) 一种主板电源漏电检测方法、系统及相关组件

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination