CN116996169A - 一种信息传输方法和装置 - Google Patents

一种信息传输方法和装置 Download PDF

Info

Publication number
CN116996169A
CN116996169A CN202210431800.3A CN202210431800A CN116996169A CN 116996169 A CN116996169 A CN 116996169A CN 202210431800 A CN202210431800 A CN 202210431800A CN 116996169 A CN116996169 A CN 116996169A
Authority
CN
China
Prior art keywords
bit sequence
code block
receiving device
error pattern
check matrix
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210431800.3A
Other languages
English (en)
Inventor
李斌
张华滋
顾佳琦
王献斌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202210431800.3A priority Critical patent/CN116996169A/zh
Priority to PCT/CN2023/088784 priority patent/WO2023202541A1/zh
Publication of CN116996169A publication Critical patent/CN116996169A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

本申请提供一种信息传输方法和装置,涉及无线通信技术领域,用来降低重传的数据量,减少传输开销。该方法中,发送设备向接收设备发送第一比特序列。可选的,第一比特序列是信息比特序列或者第一比特序列是经过第一编码的信息比特序列。发送设备接收来自接收设备的第二比特序列。发送设备向接收设备发送第一码块,第一码块是根据第一错误图样和第一校验矩阵得到的。其中,第一错误图样是根据第二比特序列和第一比特序列确定的。基于上述方案,可以使得发送设备确定得到上一次传输时的第一错误图样,并通过第一错误图样自适应的调节重传数据的数据量,相比于当前的重传方案,能降低重传时的数据量,提高信道利用率,减少传输开销。

Description

一种信息传输方法和装置
技术领域
本申请涉及无线通信技术领域,尤其涉及一种信息传输方法和装置。
背景技术
目前,发送设备与接收设备之间的是否重传数据的可以根据确认应答(acknowledgement, ACK)/非确认应答(non-acknowledgement,NACK)确定。例如,发送设备可以发送数据至接收设备。接收设备会发送反馈信息给发送设备。其中,反馈信息为1比特长度的ACK/NACK。例如,如果接收设备不能够正确对数据进行译码,则反馈信息可以为NACK;如果接收设备能够正确对数据进行译码,则量是固定的,当前重传数据的数据量与初传数据的数据量时相同的,也就是说每次传输失败,就需要重传初传数据。因此,造成了额外的传输开销。
发明内容
本申请提供一种信息传输方法和装置,用来降低重传的数据量,减少传输开销。
第一方面,提供了一种信息传输方法。该方法可以由发送设备,或者类似发送设备功能的芯片执行。可选的,发送设备可以是网络设备或者终端设备。该方法中,发送设备向接收设备发送第一比特序列。可选的,第一比特序列是信息比特序列或者第一比特序列是经过第一编码的信息比特序列。发送设备接收来自接收设备的第二比特序列。发送设备向接收设备发送第一码块,第一码块是根据第一错误图样和第一校验矩阵得到的。其中,第一错误图样是根据第二比特序列和第一比特序列确定的。
基于上述方案,接收设备可以向发送设备发送第二比特序列,相比于当前方案接收设备反馈的信息不再局限于的ACK或NACK。当反馈信道的容量足够大时,上述方案可以使得发送设备确定得到上一次传输时的第一错误图样,并通过第一错误图样自适应的调节重传数据的数据量,相比于当前的重传方案,能降低重传时的数据量,提高信道利用率,减少传输开销。
在一种可能的实现方式中,第二比特序列是根据第二校验矩阵得到的。
在一个示例中,第二比特序列是根据第二校验矩阵和第三比特序列生成的。可选的,第三比特序列是接收设备接收的第一比特序列。第三比特序列可能与第一比特序列相同,或者不同。
在一个示例中,在第一比特序列与第三比特序列不相同时,发送设备接收来自接收设备的第二比特序列。
基于上述方案,接收设备可以根据第二校验矩阵生成第二比特序列,从而可以向发送设备发送第二比特序列,因此发送设备可以确定上一次传输时的第一错误图样。
在一种可能的实现方式中,第一错误图样是根据第二校验矩阵对第二码块X进行译码得到的。其中,X=V+(U1·Gv+U2),U1和U2是第一比特序列U的子序列,U的长度是N, U2的长度是N2,U1的长度是N1,N=N1+N2,Gv的维度是N1×N2,Gv为生成矩阵,V为第二比特序列。
基于上述方案,发送设备可以构造出第一错误图样的伴随式X,并可以对第一错误图样的伴随式X进行译码操作,从而能够确定上一次传输时的第一错误图样。
在一种可能的实现方式中,第一码块是W=E·Hw,Hw为第一校验矩阵,E为第一错误图样。
基于上述方案,发送设备可以向接收设备发送第一码块,由于第一码块是根据第一校验矩阵Hw与第一错误图样E得到的,因此接收设备可以根据第一码块确定上一次传输时的错误图样,可以恢复接收到的第一比特序列的错误。
在一种可能的实现方式中,发送设备接收来自接收设备的第三码块。发送设备向接收设备发送校验比特序列,校验比特序列是根据第二错误图样和第四校验矩阵得到的,第二错误图样是根据第一码块与第三码块得到的。
基于上述方案,接收设备可以向发送设备发送第三码块,可以使得发送设备确定得到上一次传输时的第二错误图样,也就是第一码块的错误图样,并通过第二错误图样自适应的调节下一次重传数据的数据量,也就是校验比特序列,能降低重传时的数据量,提高信道利用率,减少传输开销。
在一种可能的实现方式中,校验比特序列是第一码块中的校验比特序列。基于上述方案,由于校验比特序列是第一码块中的校验比特序列,因此校验比特序列可以纠正第一码块的错误,也就是说接收设备可以根据校验比特序列纠正第一码块的错误,因此接收设备可以根据纠正后的第一码块确定第一错误图样,从而可以纠正接收到的第一比特序列的错误。基于上述重传方案,可以在码长较短时逼近信道容量的性能。
在一种可能的实现方式中,第三码块是根据第五校验矩阵得到的。
在一个示例中,第三码块可以是根据第五校验矩阵与第四码块得到的。可选的,第四码块可以是接收设备接收到的第一码块。其中,第四码块可以与第一码块相同,或者不同。
在一个示例中,在第四码块与第一码块不同时,发送设备接收来自接收设备的第三码块。
基于上述方案,接收设备可以根据第五校验矩阵得到第三码块,并发送给发送设备,这样发送设备可以根据第三码块确定第一码块是否被正确接收,以及发送设备也可以确定第一码块的第二错误图样。
在一种可能的实现方式中,当第一比特序列是经过第一编码的信息比特序列时,第一码块是根据第一错误图样、第一校验矩阵和第一编码的纠错能力得到的。
可选的,在第一错误图样表示的错误的数量,与第一编码的纠错能力指示的错误的数量相同时,发送设备可以不发送第一码块。
基于上述方案,发送设备可以根据上述第一校验矩阵、第一错误图样和第一编码的纠错能力,调整重传时的第一码块的大小,增量的向接收设备发送用于纠错的第一码块,可以减少传输开销,并且可以在码长较短时也可以达到逼近信道容量的性能。
在一种可能的实现方式中,第一校验矩阵是博赛-雷一查德里-霍坤格姆(boseray-chaudhuri hocquenghe,BCH)码的生成矩阵。
在一种可能的实现方式中,第一编码是以下中的一种:循环冗余校验(cyclicredundancy check,CRC)编码、BCH编码、理德-所罗门码(reed solomon codes,RS)编码、理德-穆勒 (redd-muller,RM)编码、极化码编码、低密度奇偶校验(low density paritycheck code, LDPC)编码。
第二方面,提供了一种信息传输方法。该方法可以由接收设备,或者类似接收设备功能的芯片执行。该方法中,接收设备接收来自发送设备的第三比特序列。可选的,第三比特序列是信息比特序列或者第三比特序列是经过第一编码的信息比特序列。接收设备向发送设备发送第二比特序列。接收设备接收来自发送设备的第四码块,第四码块是根据第一错误图样和第一校验矩阵得到的。第一错误图样是根据第二比特序列确定的。
基于上述方案,接收设备可以向发送设备发送第二比特序列,相比于当前方案接收设备反馈的信息不再局限于的ACK或NACK。当反馈信道的容量足够大时,上述方案可以使得发送设备确定得到上一次传输时的第一错误图样,并通过第一错误图样自适应的调节重传数据的数据量,相比于当前的重传方案,能降低重传时的数据量,提高信道利用率,减少传输开销。
在一种可能的实现方式中,第二比特序列是根据第二校验矩阵得到的。
在一个示例中,第二比特序列是根据第二校验矩阵和第三比特序列生成的。
在一个示例中,在第一比特序列与第三比特序列不相同时,接收设备向发送设备发送第二比特序列。可选的,第一比特序列是发送设备发送的第三比特序列。第三比特序列可能与第一比特序列相同,或者不同。
基于上述方案,接收设备可以根据第二校验矩阵生成第二比特序列,从而可以向发送设备发送第二比特序列,因此发送设备可以确定上一次传输时的第一错误图样。
在一种可能的实现方式中,接收设备根据第一校验矩阵对第四码块进行译码,得到第一错误图样。接收设备根据第一错误图样纠正第三比特序列。
基于上述方案,接收设备对第四码块进行译码后,可以得到第一错误图样,也就是上一次传输时的错误图样,因此可以对上一次传输时的第三比特序列进行纠错操作。
在一种可能的实现方式中,接收设备向发送设备发送第三码块。接收设备接收来自发送设备的校验比特序列,校验比特序列是根据第二错误图样和第四校验矩阵得到的,第二错误图样是根据第四码块与第三码块得到的。
基于上述方案,接收设备可以向发送设备发送第三码块,可以使得发送设备确定得到上一次传输时的第二错误图样,也就是第一码块的错误图样,并通过第二错误图样自适应的调节下一次重传数据的数据量,也就是校验比特序列,能降低重传时的数据量,提高信道利用率,减少传输开销。
在一种可能的实现方式中,校验比特序列是第四码块中的校验比特序列。基于上述方案,由于校验比特序列是第四码块中的校验比特序列,因此校验比特序列可以纠正第四码块的错误,也就是说接收设备可以根据校验比特序列纠正第四码块的错误,因此接收设备可以根据纠正后的第四码块确定第一错误图样,从而可以纠正接收到的第三比特序列的错误。基于上述重传方案,可以在码长较短时逼近信道容量的性能。
在一种可能的实现方式中,接收设备根据校验比特序列纠正第四码块的错误。
在一种可能的实现方式中,第三码块是根据第五校验矩阵得到的。
在一个示例中,第三码块可以是根据第五校验矩阵与第四码块得到的。
在一个示例中,在第四码块与第一码块不同时,接收设备向发送设备发送第三码块。可选的,第一码块可以是发送设备发送的第四码块。其中,第四码块可以与第一码块相同,或者不同。
基于上述方案,接收设备可以根据第五校验矩阵得到第三码块,并发送给发送设备,这样发送设备可以根据第三码块确定第一码块是否被正确接收,以及发送设备也可以确定第一码块的第二错误图样。
在一种可能的实现方式中,当第三比特序列是经过第一编码的信息比特序列时,第一码块是根据第一错误图样、第一校验矩阵和第一编码的纠错能力得到的。
可选的,在第一错误图样表示的错误的数量,与第一编码的纠错能力指示的错误的数量相同时,接收设备可以不接收第一码块。
基于上述方案,发送设备可以根据上述第一校验矩阵、第一错误图样和第一编码的纠错能力,调整重传时的第一码块的大小,增量的向接收设备发送用于纠错的第一码块,可以减少传输开销,并且可以在码长较短时也可以达到逼近信道容量的性能。
在一种可能的实现方式中,第一校验矩阵是BCH码的校验矩阵。
在一种可能的实现方式中,第一编码是以下中的一种:CRC编码、BCH编码、RS编码、RM、极化码编码、LDPC编码。
第三方面,提供了一种通信装置,包括处理单元和收发单元。
收发单元,用于向接收设备发送第一比特序列。第一比特序列是信息比特序列或者第一比特序列是经过第一编码的信息比特序列。收发单元,还用于接收来自接收设备的第二比特序列。处理单元,用于根据第一错误图样和第一校验矩阵生成第一码块,第一错图样是根据第二比特序列和第一比特序列确定的。收发单元,还用于向接收设备发送第一码块。
在一种可能的实现方式中,第二比特序列是根据第二校验矩阵得到的。
在一种可能的实现方式中,第一错误图样是根据第二校验矩阵对第二码块X进行译码得到的。其中,X=V+(U1·Gv+U2),U1和U2是第一比特序列U的子序列,U的长度是N, U2的长度是N2,U1的长度是N1,N=N1+N2,Gv的维度是N1×N2,Gv为生成矩阵,V为第二比特序列。
在一种可能的实现方式中,第一码块是W=E·Hw,Hw为第一校验矩阵,E为第一错误图样。
在一种可能的实现方式中,收发单元,还用于收来自接收设备的第三码块。收发单元,还用于向接收设备发送校验比特序列,校验比特序列是根据第二错误图样和第四校验矩阵得到的,第二错误图样是根据第一码块与第三码块得到的。
在一个示例中,第三码块可以是根据第五校验矩阵与第四码块得到的。可选的,第四码块可以是接收设备接收到的第一码块。其中,第四码块可以与第一码块相同,或者不同。
在一个示例中,收发单元具体用于,在第四码块与第一码块不同时,接收来自接收设备的第三码块。
在一种可能的实现方式中,校验比特序列是第一码块中的校验比特序列。
在一种可能的实现方式中,第三码块是根据第五校验矩阵得到的。
在一种可能的实现方式中,当第一比特序列是经过第一编码的信息比特序列时,第一码块是根据第一错误图样、第一校验矩阵和第一编码的纠错能力得到的。
可选的,在第一错误图样表示的错误的数量,与第一编码的纠错能力指示的错误的数量相同时,不发送第一码块。
在一种可能的实现方式中,第一校验矩阵是BCH码的校验矩阵。
在一种可能的实现方式中,第一编码是以下中的一种:CRC编码、BCH编码、RS编码、RM编码、极化码编码和LDPC编码。
第四方面,提供了一种通信装置,包括:处理单元和收发单元。
收发单元,用于接收来自发送设备的第三比特序列。可选的,第三比特序列是信息比特序列或者第三比特序列是经过第一编码的信息比特序列。处理单元,用于生成第二比特序列。收发单元,还用于向发送设备发送第二比特序列。收发单元,还用于接收来自发送设备的第四码块,第四码块是根据第一错误图样和第一校验矩阵得到的。第一错误图样是根据第二比特序列确定的。
在一种可能的实现方式中,第二比特序列是根据第二校验矩阵得到的。
在一个示例中,第二比特序列是根据第二校验矩阵和第三比特序列生成的。
在一个示例中,收发单元,具体用于在第一比特序列与第三比特序列不相同时,向发送设备发送第二比特序列。可选的,第一比特序列是发送设备发送的第三比特序列。第三比特序列可能与第一比特序列相同,或者不同。
在一种可能的实现方式中,处理单元,还用于根据第一校验矩阵对第四码块进行译码,得到第一错误图样。接收设备根据第一错误图样纠正第三比特序列。
在一种可能的实现方式中,收发单元,还用于向发送设备发送第三码块。收发单元,还用于接收来自发送设备的校验比特序列,校验比特序列是根据第二错误图样和第四校验矩阵得到的,第二错误图样是根据第四码块与第三码块得到的。
在一种可能的实现方式中,校验比特序列是第四码块中的校验比特序列。
在一种可能的实现方式中,处理单元,还用于根据校验比特序列纠正第四码块的错误。
在一种可能的实现方式中,第三码块是根据第五校验矩阵得到的。
在一个示例中,第三码块可以是根据第五校验矩阵与第四码块得到的。
在一个示例中,收发单元,具体用于在第四码块与第一码块不同时,向发送设备发送第三码块。可选的,第一码块可以是发送设备发送的第四码块。其中,第四码块可以与第一码块相同,或者不同。
在一种可能的实现方式中,当第三比特序列是经过第一编码的信息比特序列时,第一码块是根据第一错误图样、第一校验矩阵和第一编码的纠错能力得到的。
可选的,在第一错误图样表示的错误的数量,与第一编码的纠错能力指示的错误的数量相同时,可以不接收第一码块。
在一种可能的实现方式中,第一校验矩阵是BCH码的校验矩阵。
在一种可能的实现方式中,第一编码是以下中的一种:CRC编码、BCH编码、RS编码、RM编码、极化码编码、LDPC编码。
第五方面,本申请提供一种通信装置,包括至少一个处理器,处理器和存储器耦合,存储器用于存储计算机程序或指令,处理器用于执行计算机程序或指令,以执行上述第一方面至第二方面的各实现方法。该存储器可以位于该装置之内,也可以位于该装置之外。该处理器的数量为一个或多个。
第六方面,本申请提供一种通信装置,包括:处理器和接口电路,接口电路用于与其它装置通信,处理器用于上述第一方面至第二方面的各实现方法。
第七方面,提供了一种通信装置。该装置包括逻辑电路和输入输出接口。
在一种设计中,输入输出接口,用于输出第一比特序列。第一比特序列是信息比特序列或者第一比特序列是经过第一编码的信息比特序列。输入输出接口,还用于输入来自接收设备的第二比特序列。逻辑电路,用于根据第一错误图样和第一校验矩阵生成第一码块。第一错误图样是根据第二比特序列和第一比特序列确定的。输入输出接口,还用于向接收设备输出第一码块。
在一种设计中,输入输出接口,用于输入来自发送设备的第三比特序列。第三比特序列是信息比特序列或者第三比特序列是经过第一编码的信息比特序列。逻辑电路,用于以生成第二比特序列。输入输出接口,还用于向发送设备输出第二比特序列。输入输出接口,还用于输入来自发送设备的第四码块,第四码块是根据第一错误图样和第一校验矩阵得到的。第一错误图样是根据第二比特序列确定的。
第八方面,本申请提供一种通信系统,包括:用于执行上述第一方面各实现方法的通信装置和用于执行上述第二方面各实现方法的通信装置。
第九方面,本申请还提供一种芯片系统,包括:处理器,用于执行上述第一方面至第二方面的各实现方法。
第十方面,本申请还提供一种计算程序产品,包括计算机执行指令,当计算机执行指令在计算机上运行时,使得上述第一方面至第二方面的各实现方法被执行。
第十一方面,本申请还提供一种计算机可读存储介质,计算机可读存储介质中存储有计算机程序或指令,当指令在计算机上运行时,实现上述第一方面至第二方面的各实现方法。
上述第三方面至第十一方面达到的技术效果可以参考第一方面和第二方面中的技术效果,此处不再重复赘述。
附图说明
图1为本申请实施例提供的通信系统的示意图;
图2为相关技术中发送设备与接收设备的数据传输示意图;
图3为本申请实施例提供的一种信息传输方法的示例性流程图之一;
图4A为本申请实施例提供的发送设备确定第一错误图样的示意图;
图4B为本申请实施例提供的接收设备确定第一错误图样的示意图;
图5为本申请实施例提供的一种信息传输方法的示例性流程图之一;
图6为本申请实施例提供的通信装置的框图之一;
图7为本申请实施例提供的通信装置的框图之一;
图8为本申请实施例提供的通信装置的示意图;
图9为本申请实施例提供的通信装置的框图之一。
具体实施方式
为了便于理解本申请实施例提出的技术方案,以下对本申请实施例涉及的技术术语进行解释和说明。
1)混合自动重传请求(hybrid automatic repeat request,HARQ),是一种将前向纠错编码和自动重传请求相结合而形成的技术。HARQ通过确认应答(acknowledgement,ACK) 或非确认应答(non-acknowledgement,NACK)决定是否要重送。发送设备向接收设备发送数据,在接收设备无法对数据进行译码时,接收设备会保留接收到的数据,并通过反向信道发送NACK,发送设备再把初传数据重发一次。接收设备在接收到重传的数据后,与初传数据合并后再译码。
2)伴随式(syndrome),对于信道编码来说,编码后的发送码字可以表示为 c=[c1,c2,…,cn],经过信道传输后,到达接收设备。接收设备接收到的码字可以表示为 r=[r1,r2,…,rn]。由于在传输过程中可能受到由干扰引入的差错,一般来说,r与c并不相同。在二进制通信系统中,错误图样可以表示为:即发送码字和接收码字的模2和。显然,当c=r时,e=0,表示接收序列无错,否则表示接收序列有错。
利用码字和校验矩阵H的正交性,可以知道c·HT=0。基于此,可以检验接收码字r是否有错,即r·HT=(c+e)·HT=c·HT+e·HT=e·HT,可以看出若e=0,则e·HT=0,表示接收码字无误,若e≠0,则e·HT≠0,表示接收码字有错。将伴随式定义为S=e·HT。即伴随式S和错误图样有关,接收设备可以依据其值是否为0作为判断一个码字传输是否出错的依据。如果能够从伴随式S中确定错误图样,接收设备就可以从接收的码字中减去错误图样,就可以得到正确的码字了。
本申请实施例中涉及的多个,是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。另外,应当理解,尽管在本发明实施例中可能采用术语第一、第二等来描述各对象、但这些对象不应限于这些术语。这些术语仅用来将各对象彼此区分开。
本申请实施例的描述中所提到的术语“包括”和“具有”以及它们的任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括其他没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。需要说明的是,本申请实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
以下,结合附图对本申请实施例提供的技术方案进行解释和说明。
下面结合图1,介绍本申请实施例提供的信号传输方法所适用的通信系统。参见图1,通信系统100包括发送设备101和接收设备102。其中,发送设备101可以是网络设备或者可以是终端设备,接收设备102可以是网络设备也可以是终端设备。可选的,当发送设备101是网络设备时,接收设备102可以是终端设备;当接收设备102是网络设备时,发送设备101可以是终端设备。
本申请涉及的终端设备,包括向用户提供语音和/或数据信号连通性的设备,具体的,包括向用户提供语音的设备,或包括向用户提供数据信号连通性的设备,或包括向用户提供语音和数据信号连通性的设备。例如可以包括具有无线连接功能的手持式设备、或连接到无线调制解调器的处理设备。该终端设备可以包括用户设备(user equipment,UE)、无线终端设备、移动终端设备、设备到设备通信(device-to-device,D2D)终端设备、车到一切(vehicle to everything,V2X)终端设备、机器到机器/机器类通信(machine-to-machine/machine-type communications,M2M/MTC)终端设备、物联网(internet of things,IoT)终端设备、订户单元(subscriber unit)、订户站(subscriber station),移动站(mobilestation)、远程站(remote station)、接入点(access point,AP)、远程终端设备(remoteterminal)、接入终端设备(access terminal)、用户终端设备(user terminal)、用户代理(user agent)、或用户装备(user device)、卫星、无人机、气球或飞机等。例如,可以包括移动电话(或称为“蜂窝”电话),具有移动终端设备的计算机,便携式、袖珍式、手持式、计算机内置的移动装置等。例如,个人通信业务(personal communication service,PCS)电话、无绳电话、会话发起协议(session initiation protocol,SIP)话机、无线本地环路(wireless local loop, WLL)站、个人数字助理(personal digital assistant,PDA)、等设备。还包括受限设备,例如功耗较低的设备,或存储能力有限的设备,或计算能力有限的设备等。例如包括条码、射频识别(radio frequency identification,RFID)、传感器、全球定位系统(global positioning system,GPS)、激光扫描器等信息传感设备。作为示例而非限定,在本申请实施例中,该终端设备还可以是可穿戴设备。可穿戴设备也可以称为穿戴式智能设备或智能穿戴式设备等,是应用穿戴式技术对日常穿戴进行智能化设计、开发出可以穿戴的设备的总称。而如上介绍的各种终端设备,如果位于车辆上(例如放置在车辆内或安装在车辆内),都可以认为是车载终端设备,车载终端设备例如也称为车载单元(on-board unit,OBU)。
本申请所涉及的网络设备,例如包括接入网(access network,AN)设备,例如基站(例如,接入点),可以是指接入网中在空口通过一个或多个小区与无线终端设备通信的设备,或者例如,一种车到一切(vehicle-to-everything,V2X)技术中的网络设备为路侧单元(road side unit,RSU)。网络设备可以包括长期演进(long term evolution,LTE)系统或高级长期演进(long term evolution-advanced,LTE-A)中的演进型基站(NodeB或eNB或e-NodeB, evolutional Node B),或者也可以包括演进的分组核心网络(evolved packetcore,EPC)、第五代移动通信技术(the 5th generation,5G)、新空口(new radio,NR)系统(也简称为NR 系统)中的下一代节点B(next generation node B,gNB)或者也可以包括云接入网(cloud radio access network,Cloud RAN)系统中的集中式单元(centralizedunit,CU)和分布式单元 (distributed unit,DU),卫星、无人机、气球或飞机等,本申请实施例并不限定。
目前,发送设备与接收设备之间的重传数据的方式可以参见图2所示。发送设备可以发送数据U至接收设备。接收设备会发送数据V给发送设备。在相关技术中,V一般为1 比特长度的ACK/NACK。例如,如果接收设备不能够正确对U进行译码,则V可以为NACK;如果接收设备能够正确对U进行译码,则V可以为ACK。发送设备接收到NACK后,可以再次发送数据W至接收设备。其中,数据W可以是数据U的重传数据。
但是,由于接收设备反馈的数据V一般为1比特长度的ACK/NACK,发送设备在接收到NACK后,发送数据W。此时,数据W的数据量是固定的。例如,数据W可以是初传数据U,也就是说每次传输失败,就重传初传数据。因此,造成了额外的传输开销。
有鉴于此,本申请实施例提供了一种信息传输方法。该方法中,合理的设计接收设备的反馈信息V,以及重传信息W可以根据反馈信息V自适应的调节,来逼近信道容量。
参阅图3,为本申请实施例提出的一种信息传输方法的示例性流程图,可以包括以下操作。在图3所示的实施例中,发送设备可以是网络设备或者终端设备,接收设备可以是网络设备或者终端设备。例如,发送设备为网络设备时,接收设备可以是网络设备或者终端设备。又例如,发送设备为终端设备时,接收设备可以是网络设备或者终端设备。
S301:发送设备向接收设备发送第一比特序列。
相应的,接收设备可以接收来自发送设备的第一比特序列。
可以理解的是,第一比特序列可以是信息比特序列。例如,第一比特序列可以是待编码的信息比特序列。或者,第一比特序列可以是经过第一编码的信息比特序列。需要说明的是,本申请实施例对第一编码不做具体限定。例如,第一编码可以是以下中的一种:CRC编码、BCH编码、RS编码、RM、极化码(polar)编码、或LDPC编码。
在一种可能的实现方式中,接收设备接收到的第一比特序列可能与发送设备发送的第一比特序列不同。例如,接收设备接收到的第一比特序列可能发生反转等错误,从而导致与发送设备发送的第一比特序列不同。因此,为了便于区分将接收设备接收到的比特序列称为第三比特序列。
S302:接收设备向发送设备发送第二比特序列。
相应的,发送设备接收来自接收设备的第二比特序列。
在一种可能的实现方式中,第二比特序列可以是根据第二校验矩阵得到的。例如,以第二校验矩阵为BCH码的校验矩阵为例,接收设备可以根据BCH码的参数,N、K和Tmax构造出第二校验矩阵。其中,N表示第二比特序列的比特数目,Tmax表示最大纠错个数,K 表示信息比特的比特数目。可选的,Tmax可以是预先设置的,或者可以是接收设备预估得到的。可以理解的是,第二校验矩阵还可以根据polar码的生成矩阵或CRC码的生成多项式得到,本申请不做具体限定。
需要说明的是,发送设备和接收设备可以根据预定义或预配置的方式生成校验矩阵,如第二校验矩阵。
可选的,第二比特序列可以是第三比特序列Ue的伴随式,接收设备可以将第三比特序列Ue看作一个码字,并计算第三比特序列的伴随式。例如,发送设备根据第二校验矩阵Hv和第三比特序列Ue生成第二比特序列V。例如,V=Ue·Hv
另一种可能的实现方式中,发送设备可以判断接收设备接收第一比特序列是否准确。发送设备可以根据第二比特序列确定第一错误图样E。例如,发送设备可以根据第二校验矩阵Hv对第二比特序列进行译码,获得第三比特序列Ue。这样,发送设备可以根据第三比特序列Ue和第一比特序列确定第一错误图样E。
举例来说,如图4A所示,发送设备可以令第一比特序列U=[U1,U2],Ue=[Ue1,Ue2],E=[E1,E2]。其中,U1和U2是第一比特序列U的子序列。Ue1和Ue2可以是Ue的子序列。E1和 E2可以是E的子序列。则V=Ue·Hv可以转换为:
其中Gv可以是一个生成矩阵,I可以是单位阵。令X=V+(U1·Gv+U2),则: X=(Ue1·Gv+Ue2)+(U1·Gv+U2)=E1·Gv+E2
可以看出X=E1·Gv+E2=E·Hv,也就是说X是一个由E产生的伴随式。
发送设备可以把X当作一个码字,根据第二校验矩阵Hv对X=E·Hv进行译码解出E。举例来说,发送设备可以对[0,0,…0,X]进行译码,得到E。
或者,由于X=E1·Gv+E2,发送设备可以根据第二校验矩阵Hv对X进行译码,得到E1。发送设备可以由E2=X-E1·Gv得到E2。这样,发送设备可以得到E。可选的,如果第一错误图样E不全为0,则可以认为接收设备接收第一比特序列不准确。如果第一错误图样全为 0则可以认为接收设备接收第一比特序列准确。
需要说明的是,参阅图4A,U的长度是N,U2的长度是N2,U1的长度是N1,N=N1+N2。Gv的维度是N1×N2,I的维度是N1×N1。V、X、E2和Ue2与U2的长度相同,E1和Ue1的长度与U1的长度相同。
可选的,在接收设备接收第一比特序列准确时,也就是第三比特序列与第一比特序列相同时,接收设备可以不发送第二比特序列。在接收设备接收第一比特序列不准确时,也就是第三比特序列与第一比特序列不相同时,接收设备可以发送第二比特序列。其中,接收设备可以根据第三比特序列的伴随式是否为0,确定第三比特序列是否准确接收。
S303:发送设备向接收设备发送第一码块。
相应的,接收设备接收来自发送设备的第一码块。
需要说明的是,由于第一比特序列的不同,第一码块的生成方式有所不同。以下,分别通过情况1和情况2进行介绍。
情况1:第一比特序列是信息比特序列。
其中,第一码块可以是根据第一错误图样E和第一校验矩阵得到的。以第一校验矩阵是BCH码的校验矩阵为例,发送设备可以通过第一错误图样E选择BCH(N,K,T),得到第一校验矩阵Hw。第一码块W=E·Hw
发送设备可以通过自适应的选择不同参数下的BCH码,来调整W的尺寸。例如,以N=63 为例,发送设备可以根据BCH(63,57,1),得到第一校验矩阵Hw,Hw为一个63×6的矩阵。发送设备通过W=E·Hw得到尺寸为1×6的W,也就是W的长度为6个比特。可以理解的是,这6个比特能够纠正1个错误。换句话说,如果第一错误图样E表示有1个错误,那么发送设备可以根据BCH(63,57,1),得到第一校验矩阵Hw。又例如,如果第一错误图样E表示有2个错误,那么发送设备可以通过BCH(63,51,2),得到第一校验矩阵Hw。这样,发送设备可以得到长度为12的W,这12个比特能够纠正2个错误。
以下,通过表1示例性的示出不同参数下的BCH码。
表1:一种BCH码的示例
T 生成W的BCH(63,K,T) W的长度NW=63-K
1 BCH(63,57,1) 6
2 BCH(63,51,2) 12
3 BCH(63,45,3) 18
4 BCH(63,39,4) 24
5 BCH(63,36,5) 27
6 BCH(63,30,6) 33
7 BCH(63,24,7) 39
8 BCH(63,18,8) 45
可以理解的是,表1中以N=63为例示出了一种BCH码的示例。N可以是第一比特序列的比特数目,也可以是第二比特序列的比特数目。
由表1可以看出,在第一错误图样E表示有1个错误(T=1)时,发送设备可以根据BCH(63,57,1),得到第一校验矩阵Hw。此时,W的长度可以时6个比特。在第一错误图样 E表示有2个错误(T=2)时,发送设备可以通过BCH(63,51,2),得到第一校验矩阵Hw。此时,W的长度可以是12个比特。以此类推,发送设备可以根据上述表1以及第一错误图样E,调整重传时的第一码块的大小。需要说明的是,表1仅示出了T=1至8时的BCH码的示例,本领域技术人员可以表1设置T=9,甚至T的取值更大时的BCH码的示例。
仿真显示,二元对称信道(binary symmertric channel,BSC)(0.015)信道下,当信道容量为0.8876时,情况1的方案的平均码率可以达到0.8826,此时等效于一个 BCH(Navg=71.3,63)码,也就是一个(71.3,63)的短码就可以达到逼近信道容量的性能。
情况2:第一比特序列是经过第一编码的信息比特序列。
其中,第一码块可以是根据第一错误图样、第一校验矩阵和第一编码的纠错能力得到的。以第一编码为BCH编码为例进行说明。例如,发送端可以根据BCH(N=63,K=57,T0= 1)码对比特序列进行编码得到第一比特序列。可以理解的是,T0表示BCH码可以纠正的错误的个数,T0可以是预设的或者可以是发送设备确定的。
发送设备在得到第一错误图样E后,可以接收设备发送W=E·Hw。此时,发送设备可以通过第一编码的纠错能力来增量发送W。例如,上一次传输时第一比特序列最多能纠1个错误,而第一错误图样表示有2个错误,那么发送设备可以通过BCH(63,51,2)得到相应Hw。但是,由于第一此传输时已经可以纠正1个错误,此时只需要长度为12-6=6比特的W就能纠正剩下的错误。
可选的,在第一错误图样表示的错误的数量,与第一编码的纠错能力指示的错误的数量相同时,发送设备可以不发送第一码块。
以下,通过表2示例性的示出增量发送W的情况下不同参数下的BCH码。
表2:一种BCH码的示例
T 生成W的BCH(63,K,T) W的长度NW=63-K
2 BCH(63,51,2) 12-6=6
3 BCH(63,45,3) 18-6=12
4 BCH(63,39,4) 24-6=18
5 BCH(63,36,5) 27-6=21
6 BCH(63,30,6) 33-6=27
7 BCH(63,24,7) 39-6=33
8 BCH(63,18,10) 45-6=39
9 BCH(63,18,10) 45-6=39
可以理解的是,表2中以N=63为例示出了一种BCH码的示例。N可以是第一比特序列的比特数目,也可以是第二比特序列的比特数目。
由表2可以看出,在第一错误图样E表示有2个错误(T=2)时,由于上一次传输的第一比特序列可以纠正1个错误,因此发送设备可以根据BCH(63,51,2),得到第一校验矩阵Hw。此时,W的长度可以是6个比特。在第一错误图样E表示有3个错误(T=3)时,由于上一次传输的第一比特序列可以纠正3个错误,因此发送设备可以根据BCH(63,45,3),得到第一校验矩阵Hw。此时,W的长度可以是12个比特。以此类推,发送设备可以根据上述表2以及第一错误图样E和第一编码的纠错能力,调整重传时的第一码块的大小。需要说明的是,表2仅示出了T=2至9时的BCH码的示例,本领域技术人员可以按照表2的方式设置T=10,甚至T的取值更大时的BCH码的示例,还可以设置其他N值和相应的不同纠错数目T对应的示例。
仿真显示,BSC(0.018)信道下,当信道容量为0.8699时,情况2的方案的平均码率可以达到0.8588,此时等效于一个BCH(Navg=66.4,57)码,也就是一个(66.4,57)的短码就可以达到逼近信道容量的性能。
在一种可能的实现方式中,接收设备可以根据第一码块纠正第三比特序列的错误。例如,发送设备可以根据第一校验矩阵对第一码块W进行译码,得到第一错误图样E。接收设备可以根据第一错误图样纠正第三比特序列的错误。例如,接收设备可以根据第一错误图样E和第三比特序列得到第一比特序列U=Ue+E。
或者,如图4B所示,接收设备可以令第一比特序列U=[U3,U4],Ue=[Ue3,Ue4], E=[E3,E4]。其中,U3和U4是第一比特序列U的子序列。Ue3和Ue4可以是Ue的子序列。E3和E4可以是E的子序列。则W=U3·Gw+U4=E·Hw=E3·Gw+E4。接收设备可以对根据第一校验矩阵对W进行译码,得到E3。由于E4=W-E3·Gw,接收设备可以得到E4。这样,接收设备可以得到第一错误图样E。其中,Gw可以是一个生成矩阵。
或者,接收设备可以令Z=Ue4+W=U3·Gw+E4。发送设备可以把Z当作一个码字,根据第一校验矩阵对Z进行译码解出E4。由于E4=W-E3·Gw,接收设备可以得到E3。这样,接收设备可以得到第一错误图样E。其中,Gw可以是一个生成矩阵。
需要说明的是,参阅图4B,U的长度是N,U4的长度是N2,U3的长度是N1,N=N1+N2。GW的维度是N1×N2,I的维度是N1×N1。W、Z、E4和Ue4的长度可以与U4的长度相同, E3和Ue3的长度可以与U3的长度相同。
基于上述方案,接收设备可以向发送设备发送第二比特序列,相比于当前方案接收设备反馈的信息不再局限于1比特的ACK或NACK。当反馈信道的容量足够大时,上述方案可以使得发送设备计算得到上一次传输时的错误图样E,并通过E自适应的调节重传的伴随式的比特数目,相比于当前的重传方案,能降低重传时的比特个数,提高信道利用率,减少传输开销。
在一种可能的实现方式中,接收设备接收的第一码块可能与发送设备发送的第一码块不同。为了便于区分,将接收设备接收的第一码块称为第四码块。接收设备在接收到第四码块We后,可以向发送设备发送第三码块。其中,第三码块可以是第四码块的伴随式。例如,发送设备可以根据第二校验矩阵与第四码块,生成第三码块Y=We·HV。需要说明的是,接收设备发送第三码块的方式可以参照前述接收设备发送第二比特序列的方式实施,此处不再赘述。
可以理解的是,发送设备可以根据第三码块,确定接收设备接收第一码块是否准确,也就是确定第一码块与第四码块是否相同。发送设备确定第一码块与第四码块是否相同的方式可以参照发送设备确定第三比特序列与第一比特序列是否相同实施,此处不再赘述。如果第一码块与第二码块不相同,发送设备可以根据第三码块确定第二错误图样。可以理解的是,发送设备可以根据确定第一错误图样的方式,确定第二错误图样。
发送设备可以向接收设备发送校验比特序列。例如,在发送设备确定第一码块与第四码块不相同,也就是接收设备接收第一码块不准确时,发送设备可以向接收设备发送校验比特序列。其中,校验比特序列是根据第二错误图样和第四校验矩阵得到的。
以下,通过表3示例性的示出校验比特序列的BCH码。
表3:一种BCH码的示例
T W的长度NW=63-K 编码W的BCH/sBCH
1 6 BCH(31,16)
2 12 BCH(63,39)→sBCH(36,12)
3 18 BCH(63,18)
4 24 BCH(63,39)→sBCH(48,24)
5 27 BCH(63,39)→sBCH(51,27)
6 33 BCH(63,51)→sBCH(45,33)
7 39 BCH(63,51)→sBCH(51,39)
8 45 BCH(63,51)→sBCH(57,45)
可以理解的是,表3中以N=63为例示出了一种BCH码的示例。N可以是第一比特序列的比特数目,也可以是第二比特序列的比特数目。表3中,sBCH可以理解为缩短的BCH 码。
由表3可以看出,在上一次传输的第一比特序列的错误为1(T=1)时,第一码块W的长度为6,那么发送设备可以选择K大于或等于W的BCH码,如表3所示的BCH(31,16)。又例如,在上一次传输的第一比特序列的错误为2(T=2)时,发送设备可以选择K大于或等于W的BCH码,如表3所示的BCH(63,39)。但是由于W的长度为12,因此有39-12=27 个比特取值为0,因此可以采用缩短的BCH码,缩短的BCH码中N=63-27=36,K=12,也就是sBCH(36,12)。
以此类推,发送设备可以根据上述表3以及第一码块W的长度,调整校验比特序列的大小。需要说明的是,表3仅示出了T=1至8时的BCH码的示例,本领域技术人员可以表 1设置T=9,甚至T的取值更大时的BCH码的示例,还可以设置其他N值和相应的不同纠错数目T对应的示例。
可以理解的是,表1和表3可以是同一个表。例如,可以在表1中增加第四列,增加的第四列可以用于存储表3中的第三列的信息。
可选的,校验比特序列可以是第一码块中的校验比特序列,或者说校验比特序列可以是第四码块中的校验比特序列。
需要说明的是,表3示出了在情况1的方案下,校验比特序列的BCH码。以下,通过表4示出在情况2的方案下,校验比特序列的BCH码。
表4:一种BCH码的示例
T W的长度NW=63-K 编码W的BCH/sBCH
2 12-6=6 BCH(31,16)→sBCH(21,6)
3 18-6=12 BCH(31,16)→sBCH(27,12)
4 24-6=18 BCH(63,39)→sBCH(42,18)
5 27-6=21 BCH(63,45)→sBCH(38,21)
6 33-6=27 BCH(63,45)→sBCH(45,27)
7 39-6=33 BCH(63,51)→sBCH(45,33)
8 45-6=39 BCH(63,51)→sBCH(51,39)
9 45-6=39 BCH(63,51)→sBCH(51,39)
可以理解的是,表4中以N=63为例示出了一种BCH码的示例。N可以是第一比特序列的比特数目,也可以是第二比特序列的比特数目。表4中,sBCH可以理解为缩短的BCH 码。
由表4可以看出,在上一次传输的第一比特序列的错误为2(T=2)时,第一码块W的长度为6,那么发送设备可以选择K大于或等于W的BCH码,如表4所示的BCH(31,16)。但是由于W的长度为6,因此有16-6=10个比特取值为0,因此可以采用缩短的BCH码,缩短的BCH码中N=31-10=21,K=6,也就是sBCH(21,6)。又例如,在上一次传输的第一比特序列的错误为3(T=3)时,第一码块W的长度为12,那么发送设备可以选择K大于或等于W的BCH码,如表4所示的BCH(31,16)。但是由于W的长度为12,因此有 16-12=4个比特取值为0,因此可以采用缩短的BCH码,缩短的BCH码中N=31-4=27,K=12,也就是sBCH(27,12)。
以此类推,发送设备可以根据上述表4以及第一码块W的长度,调整校验比特序列的大小。需要说明的是,表3仅示出了T=2至9时的BCH码的示例,本领域技术人员可以表 1设置T=10,甚至T的取值更大时的BCH码的示例,还可以设置其他N值和相应的不同纠错数目T对应的示例。
可以理解的是,表2和表4可以是同一个表。例如,可以在表2中增加第四列,增加的第四列可以用于存储表4中的第三列的信息。
在一种可能的实现方式中,接收设备可以根据校验比特序列纠正第四码块的错误。例如,接收设备可以根据校验比特序列与第三码块生成BCH码,并通过BCH码纠正第四码块的错误。
基于上述方案,接收设备在无法准确接收第一码块时,发送设备可以向接收设备发送校验比特序列,接收设备可以根据校验比特序列纠正第四码块的错误,这样接收设备就可以根据第四码块确定第一错误图样E,从而可以恢复第一比特序列。
可以理解的是,本申请实施例提供的信息传输方法还可以应用于加性高斯白噪声(additived white gaussian noise,AWGN)的场景。仿真显示,本申请实施例提供的信息传输方法在信噪比EbN0=4.5dB时,可以达到误帧率(frame error rate,FER)=10-3,平均码长为Navg=279.7,码率0.683,已经超越了相同码长下,码率为0.66时的理论界。
以下,通过图5对本申请实施例提供的信息传输方法进行具体介绍。参阅图5,为本申请实施例提供的信息传输方法的示例性流程图,可以包括以下操作。
S501:发送设备向接收设备发送第一比特序列。
相应的,接收设备可以接收来自发送设备的第一比特序列。
例如,发送设备可以向接收设备发送第一比特序列U。可选的,第一比特序列U可以是信息比特序列,或者第一比特序列U可以是经过第一编码的信息比特序列。S501可以参照S301实施。为了便于区分,可以将接收设备接收到的第一比特序列U称为第三比特序列 Ue
可选的,图5所示的实施例还可以包含以下操作S502。
S502:接收设备判断是否准确接收第一比特序列。
举例来说,接收设备可以根据第三比特序列Ue的伴随式是否为0,判断是否准确接收第一比特序列。例如,在第三比特序列Ue的伴随式为0时,可以认为准确接收第一比特序列,也就是第三比特序列Ue与第一比特序列U相同;在第三比特序列Ue的伴随式不为0 时,可以认为未准确接收第一比特序列,也就是第三比特序列Ue与第一比特序列U不同。
在一个示例中,在接收设备未准确接收第一比特序列时,可以执行S504。可选的,在接收设备准确接收第一比特序列时,可以执行S503。
S503:接收设备对第一比特序列进行译码。
或者说,接收设备对第三比特序列进行译码。
可以理解的是,在第一比特序列U是经过第一编码的信息比特序列时,接收设备可以对接收到的第三比特序列Ue进行译码。在第一比特序列U是信息比特序列时,接收设备不需要对第三比特序列Ue进行译码。
S504:接收设备向发送设备发送第二比特序列。
其中,第二比特序列V可以是根据第二校验矩阵,如Hv得到的。例如,接收设备可以根据第二校验矩阵Hv与第三比特序列Ue得到的。如,V=Ue·Hv
S504可以参照S302实施。
一种可能的情况中,发送设备可以根据第二比特序列V,确定第一错误图样E。例如,发送设备可以根据第二校验矩阵Hv对X=E·Hv进行译码解出第一错误图样E。可选的,在第一错误图样E不为0时,图5所示的实施例还可以包括以下操作S505。
S505:发送设备向接收设备发送第一码块。
相应的,接收设备接收来自发送设备的第一码块。
例如,在第一比特序列是信息比特序列时,第一码块W可以是根据第一错误图样E和第一校验矩阵HW得到的。又例如,在第一比特序列是经过第一编码的信息比特序列时,第一码块W可以是根据第一错误图样E、第一校验矩阵HW和第一编码的纠错能力得到的。
S505可以参照S303实施。
可选的,图5所示的实施例中还可以包括以下操作S506。
S506:接收设备判断是否准确接收第一码块。
为了便于区分,将接收设备接收到的第一码块W称为第四码块We。一种可能的情况中,接收设备可以根据第四码块的伴随式,确定接收设备第一码块是否准确。例如,接收设备可以根据第四码块We和第二校验矩阵HV生成第三码块Y=We·HV。例如,在第四码块 We的伴随式Y为0时,可以认为准确接收第四码块We,也就是第四码块We与第三码块W 相同。在第四码块We的伴随式Y不为0时,可以认为未准确接收第一比特序列,也就是第四码块We与第三码块W不同。
在一个示例中,接收设备准确接收第一码块时,可以执行S507。另一个示例中,接收设备未准确接收第一码块时,可以执行S508。
S507:接收设备可以根据第一码块纠正第三比特序列的错误。
例如,发送设备可以根据第一校验矩阵对第一码块W进行译码,得到第一错误图样E。接收设备可以根据第一错误图样纠正第三比特序列的错误。例如,接收设备可以根据第一错误图样E和第三比特序列得到第一比特序列U=Ue+E。
S507可以参照图3所示的实施例中,接收设备根据第一码块纠正第三比特序列的错误的方式实施。
S508:接收设备向发送设备发送第三码块。
相应的,发送设备接收来自接收设备的第三码块。
例如,发送设备可以根据第二校验矩阵与第四码块,生成第三码块Y=We·HV。S508可以参照图3所示的实施例中,接收设备向发送设备发送第三码块的方式实施。
S509:发送设备向接收设备发送校验比特序列。
相应的,接收设备接收来自发送设备的校验比特序列。
其中,校验比特序列是根据第二错误图样和第四校验矩阵得到的。可选的,校验比特序列可以是第一码块中的校验比特序列,或者说校验比特序列可以是第四码块中的校验比特序列。
S510:接收设备可以根据校验比特序列纠正第四码块的错误。
例如,接收设备可以根据校验比特序列与第三码块生成BCH码,并通过BCH码纠正第四码块的错误。
S511:接收设备可以根据纠正后的第四码块纠正第三比特序列的错误。
例如,发送设备可以根据第一校验矩阵对第四码块We进行译码,得到第一错误图样E。接收设备可以根据第一错误图样纠正第三比特序列的错误。例如,接收设备可以根据第一错误图样E和第三比特序列得到第一比特序列U=Ue+E。
S511可以参照S507实施。
基于上述实施例的构思,参见图6,本申请实施例提供了一种通信装置600,该装置600 包括处理单元601和收发单元602。该装置600可以是发送设备,也可以是应用于发送设备,能够支持发送设备执行信息传输方法的装置。或者,该装置600可以是接收设备,也可以是应用于接收设备,能够支持接收设备执行信号传输方法的装置。
其中,收发单元也可以称为收发模块、收发器、收发机、收发装置等。处理单元也可以称为处理器,处理单板,处理单元、处理装置等。可选的,可以将收发单元中用于实现接收功能的器件视为接收单元,应理解,收发单元用于执行上述方法实施例中发送设备侧或接收设备侧的发送操作和接收操作,将收发单元中用于实现发送功能的器件视为发送单元,即收发单元包括接收单元和发送单元。该装置600应用于发送设备时,其收发单元602 包括的发送单元用于执行发送设备侧的发送操作,例如发送第一比特序列,具体的可以是向接收设备发送第一比特序列;其收发单元602包括的接收单元用于执行发送设备侧的接收操作,例如接收第二比特序列,具体的可以是从接收设备接收第二比特序列。该装置600 应用于接收设备时,其收发单元602包括的发送单元用于执行接收设备侧的发送操作,例如发送第二比特序列,具体的可以是向发送设备发送第二比特序列;其收发单元602包括的接收单元用于执行接收设备侧的接收操作,例如接收第一比特序列,具体的可以是从发送设备接收第一比特序列。
此外需要说明的是,若该装置采用芯片/芯片电路实现,收发单元可以是输入输出电路和/或通信接口,执行输入操作(对应前述接收操作)、输出操作(对应前述发送操作);处理单元为集成的处理器或者微处理器或者集成电路。
以下对于将该装置600应用于发送设备或接收设备的实施方式进行详细说明。
示例性的,对该装置600应用于发送设备时,其各单元执行的操作进行详细说明。
收发单元602,用于向接收设备发送第一比特序列。第一比特序列是信息比特序列或者第一比特序列是经过第一编码的信息比特序列。收发单元602,还用于接收来自接收设备的第二比特序列。处理单元601,用于根据第一错误图样和第一校验矩阵生成第一码块,第一错图样是根据第二比特序列和第一比特序列确定的。收发单元602,还用于向接收设备发送第一码块。
在一种可能的实现方式中,收发单元602,还用于收来自接收设备的第三码块。收发单元602,还用于向接收设备发送校验比特序列,校验比特序列是根据第二错误图样和第四校验矩阵得到的,第二错误图样是根据第一码块与第三码块得到的。
在一种可能的实现方式中,收发单元602具体用于,在第四码块与第一码块不同时,接收来自接收设备的第三码块。
示例性的,对该装置600应用于接收设备时,其各单元执行的操作进行详细说明。
收发单元602,用于接收来自发送设备的第三比特序列。可选的,第三比特序列是信息比特序列或者第三比特序列是经过第一编码的信息比特序列。处理单元601,用于生成第二比特序列。收发单元602,还用于向发送设备发送第二比特序列。收发单元602,还用于接收来自发送设备的第四码块,第四码块是根据第一错误图样和第一校验矩阵得到的。第一错误图样是根据第二比特序列确定的。
在一种可能的实现方式中,收发单元602,具体用于在第一比特序列与第三比特序列不相同时,向发送设备发送第二比特序列。可选的,第一比特序列是发送设备发送的第三比特序列。第三比特序列可能与第一比特序列相同,或者不同。
在一种可能的实现方式中,处理单元601,还用于根据第一校验矩阵对第四码块进行译码,得到第一错误图样。接收设备根据第一错误图样纠正第三比特序列。
在一种可能的实现方式中,收发单元602,还用于向发送设备发送第三码块。收发单元 602,还用于接收来自发送设备的校验比特序列,校验比特序列是根据第二错误图样和第四校验矩阵得到的,第二错误图样是根据第四码块与第三码块得到的。
在一种可能的实现方式中,处理单元601,还用于根据校验比特序列纠正第四码块的错误。
在一个示例中,收发单元602,具体用于在第四码块与第一码块不同时,向发送设备发送第三码块。可选的,第一码块可以是发送设备发送的第四码块。其中,第四码块可以与第一码块相同,或者不同。
基于实施例的构思,如图7所示,本申请实施例提供一种通信装置700。该通信装置700包括处理器710。可选的,通信装置700还可以包括存储器720,用于存储处理器710 执行的指令或存储处理器710运行指令所需要的输入数据或存储处理器710运行指令后产生的数据。处理器710可以通过存储器720存储的指令实现上述方法实施例所示的方法。可选的,处理器710和存储器720可以集成在一起。
基于实施例的构思,如图8所示,本申请实施例提供一种通信装置800,该通信装置800可以是芯片或者芯片系统。可选的,在本申请实施例中芯片系统可以由芯片构成,也可以包含芯片和其他分立器件。
通信装置800可以包括至少一个处理器810,该处理器810与存储器耦合,可选的,存储器可以位于该装置之内,也可以位于该装置之外。例如,通信装置800还可以包括至少一个存储器820。存储器820保存实施上述任一实施例中必要计算机程序、配置信息、计算机程序或指令和/或数据;处理器810可能执行存储器820中存储的计算机程序,完成上述任一实施例中的方法。
通信装置800中还可以包括收发器830,通信装置800可以通过收发器830和其它设备进行信息交互。收发器830可以是电路、总线、收发器或者其它任意可以用于进行信息交互的装置,或称为信号收发单元。如图8所示,该收发器830包括发射机831、接收机832 和天线833。此外,当该通信装置800为芯片类的装置或者电路时,该通信装置800中的收发器也可以是输入输出电路和/或通信接口,可以输入数据(或称,接收数据)和输出数据 (或称,发送数据),处理器为集成的处理器或者微处理器或者集成电路,处理器可以根据输入数据确定输出数据。
本申请实施例中的耦合是装置、单元或模块之间的间接耦合或通信连接,可以是电性,机械或其它的形式,用于装置、单元或模块之间的信息交互。处理器810可能和存储器820 协同操作。本申请实施例中不限定上述收发器830、处理器810以及存储器820之间的具体连接介质。
在一种可能的实施方式中,该通信装置800可以应用于发送设备,具体通信装置800 可以是发送设备,也可以是能够支持发送设备,实现上述涉及的任一实施例中发送设备的功能的装置。存储器820保存实现上述任一实施例中的发送设备的功能的必要计算机程序、计算机程序或指令和/或数据。处理器810可执行存储器820存储的计算机程序,完成上述任一实施例中发送设备执行的方法。应用于发送设备,该通信装置800中的发射机831可以用于通过天线833发送第一比特序列。
在另一种可能的实施方式中,该通信装置800可以应用于接收设备,具体通信装置800 可以是接收设备,也可以是能够支持接收设备,实现上述涉及的任一实施例中接收设备的功能的装置。存储器820保存实现上述任一实施例中的接收设备的功能的必要计算机程序、计算机程序或指令和/或数据。处理器810可执行存储器820存储的计算机程序,完成上述任一实施例中接收设备执行的方法。应用于接收设备,该通信装置800中的接收机832可以用于通过天线833接收第一比特序列。
由于本实施例提供的通信装置800可应用于发送设备,完成上述发送设备执行的方法,或者应用于接收设备,完成接收设备执行的方法。因此其所能获得的技术效果可参考上述方法实施例,在此不再赘述。
在本申请实施例中,处理器可以是通用处理器、数字信号处理器、专用集成电路、现场可编程门阵列或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件,可以实施或者执行本申请实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者任何常规的处理器等。结合本申请实施例所公开的方法的步骤可以直接体现为硬件处理器执行完成,或者用处理器中的硬件及软件模块组合执行完成。
在本申请实施例中,存储器可以是非易失性存储器,比如硬盘(hard disk drive,HDD) 或固态硬盘(solid-state drive,SSD)等,还可以是易失性存储器(volatilememory),例如随机存取存储器(random-access memory,RAM)。存储器还可以是能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其他介质,但不限于此。本申请实施例中的存储器还可以是电路或者其它任意能够实施存储功能的装置,用于存储计算机程序、计算机程序或指令和/或数据。
基于以上实施例,参见图9,本申请实施例还提供另一种通信装置900,包括:输入输出接口910和逻辑电路920;输入输出接口910,用于接收代码指令并传输至逻辑电路920;逻辑电路920,用于运行代码指令以执行上述任一实施例中发送设备或者接收设备执行的方法。
以下,对该通信装置应用于发送设备或者接收设备所执行的操作进行详细说明。
一种可选的实施方式中,该通信装置900可应用于发送设备,执行上述发送设备所执行的方法,具体的例如前述图3所示的实施例中发送设备所执行的方法。输入输出接口910,用于输出第一比特序列。第一比特序列是信息比特序列或者第一比特序列是经过第一编码的信息比特序列。输入输出接口910,还用于输入来自接收设备的第二比特序列。逻辑电路 920,用于根据第一错误图样和第一校验矩阵生成第一码块。第一错误图样是根据第二比特序列和第一比特序列确定的。输入输出接口910,还用于向接收设备输出第一码块。
另一种可选的实施方式中,该通信装置900可应用于接收设备,执行上述接收设备所执行的方法,具体的例如前述图3所示的方法实施例中接收设备所执行的方法。输入输出接口910,用于输入来自发送设备的第三比特序列。第三比特序列是信息比特序列或者第三比特序列是经过第一编码的信息比特序列。逻辑电路920,用于以生成第二比特序列。输入输出接口910,还用于向发送设备输出第二比特序列。输入输出接口910,还用于输入来自发送设备的第四码块,第四码块是根据第一错误图样和第一校验矩阵得到的。第一错误图样是根据第二比特序列确定的。
由于本实施例提供的通信装置900可应用于发送设备,执行上述发送设备所执行的方法,或者应用于接收设备,完成接收设备执行的方法。因此其所能获得的技术效果可参考上述方法实施例,在此不再赘述。
基于以上实施例,本申请实施例还提供一种通信系统,该系统包括至少一个应用于发送设备的通信装置和至少一个应用于接收设备的通信装置。所能获得的技术效果可参考上述方法实施例,在此不再赘述。
基于以上实施例,本申请实施例还提供一种计算机可读存储介质,该计算机可读存储介质存储有计算机程序或指令,当指令被执行时,使上述任一实施例中终端设备执行的方法被实施或者网络设备执行的方法被实施。该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器、随机存取存储器、磁碟或者光盘等各种可以存储程序代码的介质。
为了实现上述图6~图9的通信装置的功能,本申请实施例还提供一种芯片,包括处理器,用于支持该通信装置实现上述方法实施例中发送设备或者接收设备所涉及的功能。在一种可能的设计中,该芯片与存储器连接或者该芯片包括存储器,该存储器用于保存该通信装置必要的计算机程序或指令和数据。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和 /或方框图来描述的。应理解可由计算机程序或指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序或指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序或指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序或指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本申请实施例进行各种改动和变型而不脱离本申请实施例的范围。这样,倘若本申请实施例的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (28)

1.一种信息传输方法,其特征在于,包括:
发送设备向接收设备发送第一比特序列;所述第一比特序列是信息比特序列或者所述第一比特序列是经过第一编码的信息比特序列;
所述发送设备接收来自所述接收设备的第二比特序列;
所述发送设备向所述接收设备发送第一码块,所述第一码块是根据第一错误图样和第一校验矩阵得到的;所述第一错误图样是根据所述第二比特序列和所述第一比特序列确定的。
2.根据权利要求1所述的方法,其特征在于,所述第二比特序列是根据第二校验矩阵得到的。
3.根据权利要求2所述的方法,其特征在于,所述第一错误图样是根据所述第二校验矩阵对第二码块X进行译码得到的;其中,X=V+(U1·Gv+U2),U1和U2是所述第一比特序列U的子序列,所述U的长度是N,所述U2的长度是N2,所述U1的长度是N1,所述N=N1+N2,所述Gv的维度是N1×N2,所述Gv为生成矩阵,所述V为所述第二比特序列。
4.根据权利要求3所述的方法,其特征在于,所述第一码块是W=E·Hw,所述Hw为所述第一校验矩阵,所述E为所述第一错误图样。
5.根据权利要求1~4任一所述的方法,其特征在于,还包括:
所述发送设备接收来自所述接收设备的第三码块;
所述发送设备向所述接收设备发送校验比特序列,所述校验比特序列是根据第二错误图样和第四校验矩阵得到的,所述第二错误图样是根据所述第一码块与所述第三码块得到的。
6.根据权利要求5所述的方法,其特征在于,所述校验比特序列是所述第一码块中的校验比特序列。
7.根据权利要求5或6所述的方法,其特征在于,所述第三码块是根据第五校验矩阵得到的。
8.根据权利要求1~7任一所述的方法,其特征在于,当所述第一比特序列是经过所述第一编码的信息比特序列时,所述第一码块是根据所述第一错误图样、所述第一校验矩阵和所述第一编码的纠错能力得到的。
9.根据权利要求1~8任一所述的方法,其特征在于,所述第一校验矩阵是博赛-雷一查德里-霍坤格姆BCH码的校验矩阵。
10.根据权利要求1~9任一所述的方法,其特征在于,所述第一编码是以下中的一种:循环冗余校验CRC编码、BCH编码、理德-所罗门码RS编码、理德-穆勒RM编码、极化码编码、低密度奇偶校验LDPC编码。
11.一种信息传输方法,其特征在于,包括:
接收设备接收来自发送设备的第三比特序列;所述第三比特序列是信息比特序列或者所述第三比特序列是经过第一编码的信息比特序列;
所述接收设备向所述发送设备发送第二比特序列;
所述接收设备接收来自所述发送设备的第四码块,所述第四码块是根据第一错误图样和第一校验矩阵得到的;所述第一错误图样是根据所述第二比特序列确定的。
12.根据权利要求11所述的方法,其特征在于,所述第二比特序列是根据第二校验矩阵得到的。
13.根据权利要求11或12所述的方法,其特征在于,还包括:
所述接收设备根据所述第一校验矩阵对所述第四码块进行译码,得到所述第一错误图样;
所述接收设备根据所述第一错误图样纠正所述第三比特序列。
14.根据权利要求12~13任一所述的方法,其特征在于,还包括:
所述接收设备向所述发送设备发送第三码块;
所述接收设备接收来自所述发送设备的校验比特序列,所述校验比特序列是根据第二错误图样和第四校验矩阵得到的,所述第二错误图样是根据所述第四码块与所述第三码块得到的。
15.根据权利要求14所述的方法,其特征在于,所述校验比特序列是所述第四码块中的校验比特序列。
16.根据权利要求14或15所述的方法,其特征在于,还包括:
所述接收设备根据所述校验比特序列纠正所述第四码块的错误。
17.根据权利要求14~16任一所述的方法,其特征在于,所述第三码块是根据第五校验矩阵得到的。
18.根据权利要求11~17任一所述的方法,其特征在于,当所述第三比特序列是经过所述第一编码的信息比特序列时,所述第一码块是根据所述第一错误图样、所述第一校验矩阵和所述第一编码的纠错能力得到的。
19.根据权利要求11~18任一所述的方法,其特征在于,所述第一校验矩阵是博赛-雷一查德里-霍坤格姆BCH码的校验矩阵。
20.根据权利要求11~19任一所述的方法,其特征在于,所述第一编码是以下中的一种:循环冗余校验CRC编码、BCH编码、理德-所罗门码RS编码、理德-穆勒RM编码、极化码编码、低密度奇偶校验LDPC编码。
21.一种通信装置,其特征在于,包括用于执行如权利要求1~10中任一项所述的方法的单元。
22.一种通信装置,其特征在于,包括用于执行如权利要求11~20任一项所述的方法的单元。
23.一种通信装置,其特征在于,包括:至少一个处理器,所述处理器和存储器耦合;
所述至少一个处理器用于执行所述存储器中存储的计算机程序或指令,以实现权利要求1~10任一项所述的方法或者实现权利要求11~20任一项所述的方法。
24.根据权利要求23所述的装置,其特征在于,所述装置还包括所述存储器。
25.一种通信装置,其特征在于,包括:逻辑电路和输入输出接口;
所述输入输出接口,用于输出第一比特序列;所述第一比特序列是信息比特序列或者所述第一比特序列是经过第一编码的信息比特序列;
所述输入输出接口,还用于输入来自所述接收设备的第二比特序列;
所述逻辑电路,用于根据第一错误图样和第一校验矩阵生成第一码块;所述第一错误图样是根据所述第二比特序列和所述第一比特序列确定的;
所述输入输出接口,还用于向所述接收设备输出第一码块。
26.一种通信装置,其特征在于,包括:逻辑电路和输入输出接口;
所述输入输出接口,用于输入来自发送设备的第三比特序列;所述第三比特序列是信息比特序列或者所述第三比特序列是经过第一编码的信息比特序列;
所述逻辑电路,用于以生成第二比特序列;
所述输入输出接口,还用于向所述发送设备输出第二比特序列;
所述输入输出接口,还用于输入来自所述发送设备的第四码块,所述第四码块是根据第一错误图样和第一校验矩阵得到的;所述第一错误图样是根据所述第二比特序列确定的。
27.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序或指令,当所述指令在计算机上运行时,使得所述计算机实现权利要求1~10任一项所述的方法或者实现权利要求11~20任一项所述的方法。
28.一种计算机程序产品,其特征在于,包括计算机执行指令,当所述计算机执行指令在计算机上运行时,使得所述计算机执行如权利要求1~10任一项所述的方法或者如权利要求11~20任一项所述的方法。
CN202210431800.3A 2022-04-22 2022-04-22 一种信息传输方法和装置 Pending CN116996169A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210431800.3A CN116996169A (zh) 2022-04-22 2022-04-22 一种信息传输方法和装置
PCT/CN2023/088784 WO2023202541A1 (zh) 2022-04-22 2023-04-17 一种信息传输方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210431800.3A CN116996169A (zh) 2022-04-22 2022-04-22 一种信息传输方法和装置

Publications (1)

Publication Number Publication Date
CN116996169A true CN116996169A (zh) 2023-11-03

Family

ID=88419231

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210431800.3A Pending CN116996169A (zh) 2022-04-22 2022-04-22 一种信息传输方法和装置

Country Status (2)

Country Link
CN (1) CN116996169A (zh)
WO (1) WO2023202541A1 (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9450613B2 (en) * 2010-11-10 2016-09-20 Infineon Technologies Ag Apparatus and method for error correction and error detection
CN106899390B (zh) * 2015-12-21 2020-04-28 华为技术有限公司 基于harq传输的方法、装置及系统
CN107547169B (zh) * 2016-06-28 2020-08-25 华为技术有限公司 一种数据重传方法和相关装置
CN109428670A (zh) * 2017-08-23 2019-03-05 深圳市中兴微电子技术有限公司 一种数据差错校验方法及装置、计算机存储介质
CN111628780B (zh) * 2020-05-07 2023-04-25 中国科学院微电子研究所 数据编码、解码方法及数据处理系统
CN111597072B (zh) * 2020-05-07 2024-03-12 中国科学院微电子研究所 差错控制编码ecc系统及包括ecc系统的存储器设备
CN111917420B (zh) * 2020-08-25 2023-07-04 广东省新一代通信与网络创新研究院 一种ldpc自适应译码方法及ldpc自适应译码器

Also Published As

Publication number Publication date
WO2023202541A1 (zh) 2023-10-26

Similar Documents

Publication Publication Date Title
US10461779B2 (en) Rate-compatible polar codes
CN112073160B (zh) 通信系统中冗余版本的设计方案
CN109245857B (zh) 信息传输的方法、发送端设备和接收端设备
US10419158B2 (en) Communications method and apparatus
US11296821B2 (en) Method and apparatus for communication
JP7258882B2 (ja) 方法及び装置
CN109792335B (zh) 用于编码和解码的方法和装置
US11165442B2 (en) CRC interleaving pattern for polar codes
US11695435B2 (en) Data transmission method, apparatus, and system
WO2018059023A1 (en) Retransmission techniques for encoded transmissions
US11616598B2 (en) Puncturing and retransmission techniques for encoded transmissions
US20230139754A1 (en) Coding method and apparatus
US10700821B2 (en) Clear soft buffer partially using NDI
US11133895B2 (en) Channel coding method, data receiving method, and related device
US20230208555A1 (en) Permutated extension and shortened low density parity check codes for hybrid automatic repeat request
CN117200940A (zh) 一种信息传输方法和装置
CN116996169A (zh) 一种信息传输方法和装置
CN111726195A (zh) 一种数据传输方法及通信装置
WO2024159515A1 (en) Apparatuses and methods for polar coding with retransmissions using cross-block check blocks
US20240333427A1 (en) Rate matching method and apparatus
RU2748852C1 (ru) Способ и устройство
EP4395211A1 (en) Retransmission method and apparatus
EP4261746A1 (en) Hierarchical deep channel coding
CN117200934A (zh) 一种通信方法及装置
CN117426060A (zh) 通信方法和通信装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication