CN109428670A - 一种数据差错校验方法及装置、计算机存储介质 - Google Patents

一种数据差错校验方法及装置、计算机存储介质 Download PDF

Info

Publication number
CN109428670A
CN109428670A CN201710730724.5A CN201710730724A CN109428670A CN 109428670 A CN109428670 A CN 109428670A CN 201710730724 A CN201710730724 A CN 201710730724A CN 109428670 A CN109428670 A CN 109428670A
Authority
CN
China
Prior art keywords
cbg
code
block
error
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201710730724.5A
Other languages
English (en)
Inventor
黄梅莹
许进
徐俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen ZTE Microelectronics Technology Co Ltd
Original Assignee
Shenzhen ZTE Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen ZTE Microelectronics Technology Co Ltd filed Critical Shenzhen ZTE Microelectronics Technology Co Ltd
Priority to CN201710730724.5A priority Critical patent/CN109428670A/zh
Publication of CN109428670A publication Critical patent/CN109428670A/zh
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

本发明公开了一种数据差错校验方法及装置、计算机存储介质,所述方法包括:对码块群CBG中的各个码块进行前向纠错FEC译码和循环冗余校验CRC;根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果;根据所述CBG差错校验结果,生成用于表征CBG接收正确的指示信息或CBG接收错误的指示信息;根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;根据所述传输块的差错校验结果,生成用于表征传输块接收正确的ACK信息或传输块接收错误的NACK信息。

Description

一种数据差错校验方法及装置、计算机存储介质
技术领域
本发明涉及通讯领域,尤其涉及一种数据差错校验方法及装置、计算机存储介质。
背景技术
在计算机科学和通讯领域,通过采用错误检测和校正技术或者错误控制技术,在不可靠的通信信道中可靠地传输数据信息。通信信道一般会受信道噪声干扰,因此信息从信源发送到信宿的过程中通常会发生错误。错误检测技术能够检测到这些错误,而错误纠正技术能够纠正这些错误,重建原始的信息。
一般地,通过对原始信息添加额外的冗余信息来达到检错和纠错的目的。接收机利用这些冗余信息对接收数据进行一致性校验及恢复。
为获得优良的错误控制性能,需要基于通信信道特性选择合适的纠错和检错方法。
一般地,错误纠正主要有两种不同的实施方法:一种是前向纠错(Forward ErrorCorrection,FEC)。另一种是自动重传请求(Automatic Repeat reQuest,ARQ),也称为后向纠错。ARQ可与FEC结合起来使用,称为混合自动重传请求(Hybrid Automatic RepeatreQuest,HARQ)。这样少量的错误可由纠错码进行纠正,不需要重传,而大量的错误则通过重传来纠正。例如,长期演进(Long Term Evolution,LTE)及5G等移动通信系统即通过HARQ进行错误控制。
在LTE中,物理层数据共享信道以传输块(Transport Block,TB)为基本单位进行数据传输。一个TB包含一个或多个码块(Code Blocks,CBs)。接收端通过TB的循环冗余校验码(Cyclic Redundancy Code,CRC)来判断当前TB是否被正确接收。若TB被正确接收,接收端向发送端反馈ACK;若TB没有正确接收,接收端向发送端反馈NACK。若基站(Evolved NodeB,eNB)没有接收到终端(User Equipment,UE)发来的ACK信息或NACK信息,则eNB会重传相应的TB。
在LTE中,一个TB中只要有一个CB解码错误,则整个TB都需要被重传。这将会造成不必要的数据重传,降低系统传输效率。为提高重传效率,减少不必要的数据重传,新一代通信系统(NR,New Radio)确定以码块群(Code Block Group,CBG)为基本单位进行重传。因此,相应需要CBG级的ACK/NACK反馈,以及一种可靠的CBG差错校验方法。在NR中,如何进行CBG差错校验以及如何进行TB差错校验,目前还未提出有效的解决方案。
发明内容
为解决上述技术问题,本发明实施例提供了一种数据差错校验方法及装置、计算机存储介质。
本发明实施例提供了一种数据差错校验方法,包括:
对CBG中的各个码块进行FEC译码和CRC校验;
根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果。
本发明实施例中,所述方法还包括:
根据所述CBG差错校验结果,生成用于表征CBG接收正确的指示信息或者CBG接收错误的指示信息。
本发明实施例中,所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误,其中,所述信息序列中的每一个元素对应一个CBG,如果第i个CBG接收正确,则将所述指示信息中对应第i个CBG的序列位上的值设置为确认信息ACK;如果第i个CBG接收错误,则将所述指示信息中对应第i个CBG的序列位的值设置为非确认信息NACK,i为正整数;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的相应位置索引;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引;或者,
所述指示信息包括一个指示域,所述指示信息用于指示接收错误的CBG的个数及所述接收错误的CBG的序号构成的组合索引值。
本发明实施例中,所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误的情况下:
所述信息序列由长度为P比特的位图构成,其中,P为正整数,P对应所述传输块中所包括的CBG个数;或者,
所述信息序列由包括P个元素的序列构成,其中,所述元素为实数。
本发明实施例中,所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引的情况下:
根据传输块中所有CBG的接收结果,在所述CBG错误图样集合中查找相应的元素,并将查找到的元素的索引作为所述CBG接收结果的指示信息。
本发明实施例中,所述方法还包括:
根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;或者,
根据所述各个码块的差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;或者,
根据所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
本发明实施例中,所述方法还包括:
如果所述传输块中的所有码块都接收正确和/或所有CBG都接收正确,且所述传输块的CRC校验结果为校验正确,则确定所述传输块接收正确,并生成用于表征传输块接收正确的ACK信息;
如果满足以下条件至少之一,则判断所述传输块接收错误,并生成用于表征传输块接收错误的NACK信息:所述传输块中至少有一个码块接收错误、传输块中至少有一个CBG接收错误、所述传输块的CRC校验结果为校验错误。
本发明实施例中,所述根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,包括:
如果所述CBG中的每个码块均为FEC码空间中的码字且所述各个码块的CRC校验结果为校验正确,则确定所述CBG接收正确;
如果所述CBG中至少有一个码块不是FEC码空间中的码字或者至少有一个码块的CRC校验结果为校验失败,则确定所述CBG接收错误。
本发明实施例中,所述的FEC码为低密度奇偶校验码LDPC码。
本发明实施例中,所述方法还包括:通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的长度为N的译码软信息进行硬判决,其中0≤n≤N-1;当大于等于阈值T1时,比特n判决为0,当小于阈值T1时,比特n判决为1;
根据判决结果生成数据块的估计值
如果则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果且k达到LDPC译码器的最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字;
其中,H为所述LDPC码的校验矩阵,k为正整数。
本发明实施例中,所述方法还包括:当所述FEC码字为所述LDPC码字时,通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的第l层长度为Nl的译码软信息进行硬判决,其中0≤nl≤Nl-1,0≤l≤L-1,L为所述LDPC码的校验矩阵H的层数;当大于等于阈值T1时,比特nl判决为0,当小于阈值T1时,比特nl判决为1;
根据判决结果生成数据块的估计值
如果对于每一层l,都有则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果至少有一层且k达到LDPC译码器最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字。
本发明实施例中,所述方法还包括:当所述FEC码字为所述LDPC码字时,通过以下方式确定所述码块是否为所述FEC码空间中的码字:
将第k次迭代LDPC译码器输出的长度为N的译码软信息的符号与第k-1次迭代LDPC译码器输出的长度为N的译码软信息的符号进行比较,其中,0≤n≤N-1;
如果每个比特的都相同,则由所述LDPC码译码经k次迭代生成的数据块是所述FEC码空间中的码字;
如果至少有一个比特的不相同,则由所述LDPC码译码经k次迭代生成的数据块不是所述FEC码空间中的码字。
本发明实施例提供的数据差错校验装置,包括:
确定单元,用于对CBG中的各个码块进行FEC译码,确定所述码块与FEC码空间的关系;
校验单元,用于对CBG中的各个码块进行CRC校验,得到各个码块的CRC校验结果;根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果;
指示单元,用于根据所述CBG差错校验结果,生成用于表征CBG接收正确的指示信息或者CBG接收错误的指示信息。
本发明实施例中,所述校验单元,还用于根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;
所述指示单元,还用于根据所述传输块的差错校验结果,生成用于表征传输块接收正确的ACK信息或传输块接收错误的NACK信息。
本发明实施例中,所述校验单元包括:
第一判断子单元:用于根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果;
第二判断子单元:用于根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
本发明实施例中,所述指示单元包括:
第一生成子单元:用于根据所述CBG校验结果生成表征CBG接收正确的指示信息或CBG接收错误的指示信息;
第二生成子单元:用于根据所述传输块校验结果生成表征传输块接收正确的ACK信息或传输块接收错误的NACK信息。
本发明实施例中,所述第一判断子单元,具体用于:
如果所述CBG中的每个码块均为FEC码空间中的码字且所述各个码块的CRC校验结果为校验正确,则判断所述CBG接收正确;
如果所述CBG中至少有一个码块不是FEC码空间中的码字或者至少有一个码块的CRC校验结果为校验失败,则判断所述CBG接收错误。
本发明实施例中,所述第二判断子单元,还用于:
根据所述各个码块的差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;或者,
根据所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
本发明实施例中,所述第二判断子单元,具体用于:
如果所述传输块中的所有码块都接收正确和/或所有CBG都接收正确,且所述传输块的CRC校验结果为校验正确,则确定所述传输块接收正确;
如果满足以下条件至少之一,则判断所述传输块接收错误:所述传输块中至少有一个码块接收错误、传输块中至少有一个CBG接收错误、所述传输块的CRC校验结果为校验错误。
本发明实施例中,所述第一生成子单元,具体用于生成如下指示信息:
所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误,其中,所述信息序列中的每一个元素对应一个CBG,如果第i个CBG接收正确,则将所述指示信息中对应第i个CBG的序列位上的值设置为确认信息ACK;如果第i个CBG接收错误,则将所述指示信息中对应第i个CBG的序列位的值设置为非确认信息NACK,i为正整数;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的相应位置索引;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引;或者,
所述指示信息包括一个指示域,所述指示信息用于指示接收错误的CBG的个数及所述接收错误的CBG的序号构成的组合索引值。
本发明实施例中,所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误的情况下:
所述信息序列由长度为P比特的位图构成,其中,P为正整数,P对应所述传输块中所包括的CBG的个数;或者,
所述信息序列由包括P个元素的序列构成,其中,所述元素为实数。
本发明实施例中,所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引的情况下,还包括:
根据传输块中所有CBG的接收结果,在所述CBG错误图样集合中查找相应的元素,并将查找到的元素的索引作为所述CBG接收结果的指示信息。
本发明实施例中,所述的FEC码为LDPC码。
本发明实施例中,当所述FEC码为所述LDPC码时,所述确定单元,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的长度为N的译码软信息进行硬判决,其中0≤n≤N-1;当大于等于阈值T1时,比特n判决为0,当小于阈值T1时,比特n判决为1;
根据判决结果生成数据块的估计值
如果则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果且k达到LDPC译码器的最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字;
其中,H为所述LDPC码的校验矩阵,k为正整数。
本发明实施例中,当所述FEC码为所述LDPC码时,所述确定单元,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的第l层长度为Nl的译码软信息进行硬判决,其中0≤nl≤Nl-1,0≤l≤L-1,L为所述LDPC码的校验矩阵H的层数;当大于等于阈值T1时,比特nl判决为0,当小于阈值T1时,比特nl判决为1;
根据判决结果生成数据块的估计值
如果对于每一层l,都有则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果至少有一层且k达到LDPC译码器最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字。
本发明实施例中,当所述FEC码为所述LDPC码时,所述确定单元,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
将第k次迭代LDPC译码器输出的长度为N的译码软信息的符号与第k-1次迭代LDPC译码器输出的长度为N的译码软信息的符号进行比较,其中,0≤n≤N-1;
如果每个比特的都相同,则由所述LDPC码译码经k次迭代生成的数据块是所述FEC码空间中的码字;
如果至少有一个比特的不相同,则由所述LDPC码译码经k次迭代生成的数据块不是所述FEC码空间中的码字。
本发明实施例提供的计算机存储介质中存储有计算机可执行指令,该计算机可执行指令被执行时用于实现所述的数据差错校验方法。
本发明实施例的技术方案中,对CBG中的各个码块进行FEC译码和CRC校验;根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果。此外,根据所述各个码块的差错校验结果和/或所述CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。采用本发明实施例的技术方案,综合利用FEC码空间和码块级CRC校验,对CBG进行差错校验,以及利用码块差错校验结果和/或CBG差错校验结果和传输块CRC校验结果,对传输块进行差错校验,解决了CBG以及传输块差错校验的问题,保证了系统虚检率(False AlarmRate,FAR)性能,实现了CBG级的ACK/NACK反馈,提高了系统重传效率,有效减少了HARQ存储开销及译码时延,提高了系统吞吐量。
附图说明
附图以示例而非限制的方式大体示出了本文中所讨论的各个实施例。
图1为LDPC译码tanner示意图;
图2为本发明实施例的数据差错校验方法的流程示意图一;
图3为本发明实施例的数据差错校验装置的结构组成示意图;
图4为本发明实施例的数据差错校验方法的流程示意图二;
图5为本发明实施例的传输信号发送和接收处理链路框图;
图6为本发明实施例的CBG划分的示意图;
图7为本发明实施例的计算机设备的结构组成示意图。
具体实施方式
为了能够更加详尽地了解本发明实施例的特点与技术内容,下面结合附图对本发明实施例的实现进行详细阐述,所附附图仅供参考说明之用,并非用来限定本发明实施例。
错误纠正主要有两种不同的实施方法:一种是FEC,另一种是ARQ,ARQ也称为后向纠错。
FEC是在数据发送之前,发射机先采用纠错码(Error-Correcting Code,ECC)对原始信息进行编码,即在原始信息上添加额外的冗余信息,接收机利用这些冗余信息来恢复原始数据。纠错码通常可分为两种:卷积码和分组码。卷积码是逐个比特进行处理,特别适合硬件实现,并且采用viterbi译码器可实现最佳译码。分组码是逐块进行处理,常见的分组码有重复码、RS码(Reed-Solomon Codes)、Turbo码和低密度奇偶校验码(Low-DensityParity-check Cods,LDPC)。
其中,LDPC码是通过稀疏校验矩阵定义的(N,K)线性分组码。N代表码长,K为有效信息位的位数。LDPC码可以由它的校验矩阵H唯一定义,H的维数是M×N,其中M=N-K,即校验位的位数。校验矩阵H可采用一个二分图(Bipartite Graph或Tanner Graph)表示,二分图中包括2种节点:变量节点和校验节点。校验矩阵H每行对应一个校验节点,每列对应一个变量节点。在GF(2)域上,校验矩阵H由二进制元素0,1构成,0表示相应变量节点不参与校验,二分图中相应变量节点与校验节点之间没有连线,1表示相应变量节点参与校验,二分图中相应变量节点与校验节点之间有连线。可见,校验节点和变量节点的连线数目和校验矩阵中的元素1的数目是相等的。所以在校验矩阵中,如果元素1的数目比较多,那么意味着校验节点和变量节点之间的连线也会非常复杂,从硬件角度看就是复杂度非常高。为了使译码算法可实现,在LDPC码校验矩阵设计时,需要校验矩阵满足“稀疏性”,即校验矩阵中元素1的密度比较低,例如要求校验矩阵中1的个数远小于0的个数,并且如果码长越长,密度就要越低。码长比较长的LDPC码可以在极低的信噪比条件下实现无差错传输,具有逼近香农限的性能。
LDPC码的译码算法可以分为硬判决译码和软判决译码。硬判决算法计算复杂度很低,但是译码性能不够理想;软判决译码算法的性能要远远好于硬判决译码算法,但运算复杂度较高。软判决译码算法主要是基于置信传播(Belief Propagation,BP)算法。软判决译码算法主要是基于二分图(也叫Tanner图)的信息传递算法,Tanner图的结构如图1所示。其中,圆圈表示的节点集合{vi}代表编码后的码字序列,称为变量节点集合;方框表示的节点集合{cj}代表校验矩阵的各个校验式,称为校验节点集合。从每个变量节点到几个校验节点的连线表示该变量节点参与这几个校验式的校验运算,通过这个过程该变量节点把信息传递给了这几个校验节点;同样,从每个校验节点到几个变量节点的连线表示该校验式需要这几个变量节点参与,通过校验的结果该校验节点把信息反馈给这些变量节点。在迭代译码过程中,信息不断地在校验节点和变量节点间传递,最后通过变量节点的可信度进行判决完成译码输出。
LDPC码描述简单,具有较大的灵活性和较低的差错平底特性,可实现并行操作,译码复杂度低,适合硬件实现,吞吐量大,极具高速译码的潜力。这些优点使得LDPC在下一代移动通信系统中展现了巨大的应用前景。目前LDPC已被第三代合作伙伴计划(3rdGeneration Partnership Project,3GPP)5G标准采纳,作为数据信道的编码方案。
ARQ是将检错方法与错误数据重传请求结合起来使用的一种错误控制技术。接收机采用与发射机相同的检错码对每个接收码块进行检测,若检测不通过(接收错误),则向发射机发送重传请求。重复该过程,直至接收数据检测通过(接收正确)。换言之,ARQ利用了检错码、ACK(acknowledge)和/或NACK(negative acknowledge)反馈信息以及可靠数据传输的超时设定来实现错误控制。其中,常用的检错码为CRC。CRC是一种采用多项式的编码方法,多项式的运算是模2运算。采用CRC时,发送端和接收端须预先设定一个生成多项式G(x)。其基本思想是:将校验和附加在该数据块的末尾,使得带校验和的多项式能被G(x)整除。当接收端收到带校验和的数据块时,用G(x)去除它,如果有余数,则传输有错误。由于具有复杂度低,性能优良的特点,CRC被广泛应用于各种通信系统中。而ACK/NACK信息就是接收机反馈给发射机的指示数据接收正确的确认/非确认信息。通常,在定时超时前,如果发射机没有接收到确认信息,则发射机会重传原先发送的数据,直至数据正确接收或达到预先设定的最大重传次数。
图2为本发明实施例的数据差错校验方法的流程示意图一,如图2所示,所述数据差错校验方法包括以下步骤:
步骤201:对CBG中的各个码块进行FEC译码和CRC校验。
本发明实施例的方案应用于接收端,这里,接收端接收发送端发送的包括TB的传输信号,根据所述传输信号获得所述TB。其中,TB由CBG组成,CBG由CB组成。这里,CB由长度为L的数据块X经FEC编码后生成,所述数据块X由长度为K的数据块U经CRC编码后生成。其中,L,K为正整数,K<L。
这里,数据块X包括的内容为信息比特和循环冗余信息比特,数据块U包括的内容为信息比特,可见,数据块U的长度K小于数据X的长度L。
步骤202:根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果。
本实施例中,根据传输信号能够得到每个CB的估计数据块以及数据块X的估计数据块
这里,根据传输信号得到每个CB的估计数据块可以通过以下过程实现:对传输信号进行解调和FEC译码得到估计数据块
然后,根据与FEC码空间的关系,以及的CRC校验结果对数据块U进行校验,获得所述当前码块的差错校验结果。这里,数据块X包括的内容为信息比特和循环冗余信息比特,数据块U包括的内容为信息比特。
这里,对数据块U进行校验具体包括:在是所述FEC码空间的码字,且的CRC校验正确时,确定所述数据块U接收正确,即当前码块接收正确;在不是所述FEC码空间的码字,或所述的CRC校验失败时,确定所述数据块U接收错误,即当前码块接收错误。
然后,根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验。
具体地,如果所述CBG中的每个码块均为FEC码空间中的码字且所述各个码块的CRC校验结果为校验正确,则确定所述CBG接收正确;
如果所述CBG中至少有一个码块不是FEC码空间中的码字或者至少有一个码块的CRC校验结果为校验失败,则确定所述CBG接收错误。
在一实施方式中,所述的FEC码为LDPC码。在这种情况下,可以通过但不局限于以下三种方式来确定所述码块是否为所述FEC码空间中的码字:
方式一:对第k次迭代LDPC译码器输出的长度为N的译码软信息进行硬判决,其中0≤n≤N-1;当大于等于阈值T1时,比特n判决为0,当小于阈值T1时,比特n判决为1;
根据判决结果生成数据块的估计值
如果则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果且k达到LDPC译码器的最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字;
其中,H为所述LDPC码的校验矩阵,k为正整数。
方式二:对第k次迭代LDPC译码器输出的第l层长度为Nl的译码软信息进行硬判决,其中0≤nl≤Nl-1,0≤l≤L-1,L为所述LDPC码的校验矩阵H的层数;当大于等于阈值T1时,比特nl判决为0,当小于阈值T1时,比特nl判决为1;
根据判决结果生成数据块的估计值
如果对于每一层l,都有则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果至少有一层且k达到LDPC译码器最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字。
方式三:将第k次迭代LDPC译码器输出的长度为N的译码软信息的符号与第k-1次迭代LDPC译码器输出的长度为N的译码软信息的符号进行比较,其中,0≤n≤N-1;
如果每个比特的都相同,则由所述LDPC码译码经k次迭代生成的数据块是所述FEC码空间中的码字;
如果至少有一个比特的不相同,则由所述LDPC码译码经k次迭代生成的数据块不是所述FEC码空间中的码字。
在本发明一实施方式中,所述方法还包括:
步骤203:根据所述CBG差错校验结果,生成用于表征CBG接收正确的指示信息或者CBG接收错误的指示信息。
这里,用于表征CBG接收正确的指示信息或者CBG接收错误的指示信息可以通过但不局限于以下几种方式:
方式一:所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误,其中,所述信息序列中的每一个元素对应一个CBG,如果第i个CBG接收正确,则将所述指示信息中对应第i个CBG的序列位上的值设置为确认信息ACK;如果第i个CBG接收错误,则将所述指示信息中对应第i个CBG的序列位的值设置为非确认信息NACK,i为正整数;
方式二:所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的相应位置索引;
方式三:所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引;
方式四:所述指示信息包括一个指示域,所述指示信息用于指示接收错误的CBG的个数及所述接收错误的CBG的序号构成的组合索引值。
其中,对于上述方式一而言,所述信息序列具有以下两种结构:
结构一:所述信息序列由长度为P比特的位图构成,其中,P为正整数,P对应所述传输块中所包括的CBG的个数;或者,
结构二:所述信息序列由包括P个元素的序列构成,其中,所述元素为实数。
对于上述方式三而言,所述方法还包括:根据传输块中所有CBG的接收结果,在所述CBG错误图样集合中查找相应的元素,并将查找到的元素的索引作为所述CBG接收结果的指示信息。
在本发明一实施方式中,所述方法还包括:
步骤204:根据所述各个码块的差错校验结果和/或所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
这里,码块的差错校验结果是对码块进行差错校验得到,其中,码块的差错校验包括两层校验,分别是:LDPC码内在的自校验(inherent parity check)和码块级的CRC校验。
这里,传输块的差错校验结果具有以下三种获取方式:
方式一:根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;
方式二:根据所述各个码块的差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;
方式三:根据所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
这里,传输块的差错校验结果通过以下方式确定:
如果所述传输块中的所有码块都接收正确和/或所有CBG都接收正确,且所述传输块的CRC校验结果为校验正确,则确定所述传输块接收正确;
如果满足以下条件至少之一,则判断所述传输块接收错误:所述传输块中至少有一个码块接收错误、传输块中至少有一个CBG接收错误、所述传输块的CRC校验结果为校验错误。
步骤205:根据所述传输块差错校验结果,生成用于表征传输块接收正确的ACK指示信息或者传输块接收错误的NACK指示信息。
本发明实施例的上述方案中,所述FEC码空间是指:采用FEC编码方式产生的所有码字的集合。
本发明实施例的技术方案,实现了综合利用FEC码空间以及码块CRC校验结果来对CBG进行校验,以及利用码块差错校验结果和/或CBG差错校验结果和传输块CRC校验结果对传输块进行校验。所述根据码块与FEC码空间的关系和码块CRC校验结果,对CBG进行差错校验,包括:若CBG中的每个码块均为FEC码空间中的码字且每个码块的CRC校验都正确,则判断当前CBG接收正确;若CBG中至少有一个码块不是FEC码空间中的码字或CRC校验不正确,则判断当前CBG接收错误。根据所述CBG差错校验结果,生成CBG接收正确或错误的指示信息。所述根据码块差错校验结果和/或CBG差错校验结果,和传输块CRC校验结果,对传输块进行差错校验,包括:若传输块中的所有码块都接收正确和/或所有CBG都接收正确,并且传输块CRC校验正确,则判断所述传输块接收正确,生成传输块接收ACK信息;若传输块中至少有一个码块接收错误,或传输块中至少有一个CBG接收错误,或传输块CRC校验错误,则判断所述传输块接收错误,生成传输块接收NACK信息。采用本发明实施例的技术方案,解决了CBG以及传输块差错校验的问题,保证了系统FAR性能,实现了CBG级的ACK/NACK反馈,提高了系统重传效率,有效减少了HARQ存储开销及译码时延,提高了系统吞吐量。
图3为本发明实施例的数据差错校验装置的结构组成示意图,如图3所示,所述数据差错校验装置包括:
确定单元301,用于对CBG中的各个码块进行FEC译码,确定所述码块与FEC码空间的关系;也即确定所述码块是否为所述FEC码空间中的码字;
校验单元302,用于对CBG中的各个码块进行CRC校验,得到各个码块的CRC校验结果;根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果;
指示单元303,用于根据所述CBG差错校验结果,生成用于表征CBG接收正确的指示信息或者CBG接收错误的指示信息。
所述校验单元302,还用于根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;
所述指示单元303,还用于根据所述传输块的差错校验结果,生成用于表征传输块接收正确的ACK信息或传输块接收错误的NACK信息。
在一实施方式中,所述装置的所述校验单元302包括:
第一判断子单元3021:用于根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果;
第二判断子单元3022:用于根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
在一实施方式中,所述装置的所述指示单元303包括:
第一生成子单元3031:用于根据所述CBG差错校验结果,生成用于表征CBG接收正确的指示信息或者CBG接收错误的指示信息;
第二生成子单元3032:用于根据所述传输块校验结果生成表征传输块接收正确的ACK信息或传输块接收错误的NACK信息。
在一实施方式中,所述装置的所述第一判断子单元3021,具体用于:
如果所述CBG中的每个码块均为FEC码空间中的码字且所述各个码块的CRC校验结果为校验正确,则确定所述CBG接收正确;
如果所述CBG中至少有一个码块不是FEC码空间中的码字或者至少有一个码块的CRC校验结果为校验失败,则确定所述CBG接收错误。
在一实施方式中,所述装置的所述第二判断子单元3022,还用于:
根据所述各个码块的差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;
或者,根据所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
在一实施方式中,所述装置的所述第二判断子单元3022,具体用于:
如果所述传输块中的所有码块都接收正确和/或所有CBG都接收正确,且所述传输块的CRC校验结果为校验正确,则确定所述传输块接收正确,并生成用于表征传输块接收正确的ACK信息;
如果满足以下条件至少之一,则判断所述传输块接收错误,并生成用于表征传输块接收错误的NACK信息:所述传输块中至少有一个码块接收错误、传输块中至少有一个CBG接收错误、所述传输块的CRC校验结果为校验错误。
在一实施方式中,对于所述装置的所述第一生成子单元3031,具体用于生成如下指示信息:
所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误,其中,所述信息序列中的每一个元素对应一个CBG,如果第i个CBG接收正确,则将所述指示信息中对应第i个CBG的序列位上的值设置为确认信息ACK;如果第i个CBG接收错误,则将所述指示信息中对应第i个CBG的序列位的值设置为非确认信息NACK,i为正整数;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的相应位置索引;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引;或者,
所述指示信息包括一个指示域,所述指示信息用于指示接收错误的CBG的个数及所述接收错误的CBG的序号构成的组合索引值。
在一实施方式中,所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误的情况下:
所述信息序列由长度为P比特的位图构成,其中,P为正整数,P对应所述传输块中所包括的CBG的个数;或者,
所述信息序列由包括P个元素的序列构成,其中,所述元素为实数。
在一实施方式中,所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引的情况下,还包括:
根据传输块中所有CBG的接收结果,在所述CBG错误图样集合中查找相应的元素,并将查找到的元素的索引作为所述CBG接收结果的指示信息。
在一实施方式中,对于所述装置的所述第二生成子单元3032,具体用于:
如果所述传输块接收正确,则生成ACK信息;
如果所述传输块接收错误,则生成NACK信息。
在一实施方式中,所述的FEC码为LDPC码。
在一实施方式中,当所述FEC码为所述LDPC码时,所述确定单元301,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的长度为N的译码软信息进行硬判决,其中0≤n≤N-1;当大于等于阈值T1时,比特n判决为0,当小于阈值T1时,比特n判决为1;
根据判决结果生成数据块的估计值
如果则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果且k达到LDPC译码器的最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字;
其中,H为所述LDPC码的校验矩阵,k为正整数。
在一实施方式中,当所述FEC码为所述LDPC码时,所述确定单元301,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的第l层长度为Nl的译码软信息进行硬判决,其中0≤nl≤Nl-1,0≤l≤L-1,L为所述LDPC码的校验矩阵H的层数;当大于等于阈值T1时,比特nl判决为0,当小于阈值T1时,比特nl判决为1;
根据判决结果生成数据块的估计值
如果对于每一层l,都有则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果至少有一层且k达到LDPC译码器最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字。
在一实施方式中,当所述FEC码为所述LDPC码时,所述确定单元301,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
将第k次迭代LDPC译码器输出的长度为N的译码软信息的符号与第k-1次迭代LDPC译码器输出的长度为N的译码软信息的符号进行比较,其中,0≤n≤N-1;
如果每个比特的都相同,则由所述LDPC码译码经k次迭代生成的数据块是所述FEC码空间中的码字;
如果至少有一个比特的不相同,则由所述LDPC码译码经k次迭代生成的数据块不是所述FEC码空间中的码字。
在一实施方式中,所述FEC码空间是指:采用FEC编码方式产生的所有码字的集合。
通过上述各个单元的综合作用,实现了综合利用FEC码空间以及码块CRC校验结果来对CBG进行校验,以及利用码块差错校验结果和/或CBG差错校验结果和传输块CRC校验结果对传输块进行校验的技术方案,解决了CBG以及传输块差错校验的问题,保证了系统FAR性能,实现了CBG级ACK/NACK反馈,提高了系统重传效率,有效减少HARQ存储开销及译码时延,提高了系统吞吐量。
在实际应用中,所述数据差错校验装置中的各个单元所实现的功能,均可由位于数据差错校验装置中的中央处理器(CPU,Central Processing Unit)、或微处理器(MPU,Micro Processor Unit)、或数字信号处理器(DSP,Digital Signal Processor)、或现场可编程门阵列(FPGA,Field Programmable Gate Array)等实现。
本发明实施例上述数据差错校验装置如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实施例的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机、服务器、或者网络设备等)执行本发明各个实施例所述方法的全部或部分。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read Only Memory)、磁碟或者光盘等各种可以存储程序代码的介质。这样,本发明实施例不限制于任何特定的硬件和软件结合。
相应地,本发明实施例还提供一种计算机存储介质,其中存储有计算机程序,该计算机程序配置为执行本发明实施例的数据差错校验方法。
图4为本发明实施例的数据差错校验方法的流程示意图二,如图4所示,所述数据差错校验方法包括以下步骤:
步骤401:接收发送端发送的包括TB的传输信号,根据所述传输信号获得所述TB,所述TB包括P个CBG,所述CBG包括M个CB,其中,所述CB由长度为L的数据块X经FEC编码后生成,所述数据块X由长度为K的数据块U经CRC编码后生成。其中,P,M,L,K为正整数,P≥1,M≥1,K<L。
步骤402:根据所述传输信号得到每个CB的估计数据块以及数据块X的估计数据块
其中,接收端对接收到的所述传输信号进行解调生成CB的估计数据块其中,所述解调至少包括以下之一:将射频信号转换为时域基带信号、从时域基带信号中提取调制符号、对调制符号进行解MIMO、对调制符号进行数字基带解调;
接收端对接收到的所述传输信号进行解调和LDPC译码生成数据块X的估计数据块
步骤403:根据所述估计数据块与LDPC码字空间的关系和所述估计数据块的CRC校验结果,对所述数据块U进行差错校验,获得当前码块的校验结果。
具体地,若所述估计数据块是所述LDPC码空间的一个码字,并且所述估计数据块的所述CRC校验正确,则接收端判断所述当前码块接收正确;若所述估计数据块不是所述LDPC码空间的一个码字,或者所述估计数据块的所述CRC校验错误,则接收端判断所述当前码块接收错误。
其中,所述LDPC码空间是指遍历所有长度相同的数据块,经过所述LDPC码编码器产生的码字的集合。
例如,长度为F比特的数据块,经过所述LDPC编码后产生的码空间中有2F个码字。
在步骤403中,通过如下方式之一或其任意组合确定所述估计数据块是所述LDPC码空间中的一个码字:
方式一:
对第k次迭代LDPC译码器输出的长度为N的译码软信息进行硬判决,其中0≤n≤N-1;即当大于等于阈值T1时,比特n判决为0,当小于阈值T1时,比特n判决为1;
根据判决结果生成数据块的估计值
则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字。若且达到LDPC译码器最大迭代次数I1,则不是所述FEC码空间中的码字。其中,H为所述LDPC码的校验矩阵。
方式二:
对第k次迭代LDPC译码器输出的第l层长度为Nl的译码软信息进行硬判决,其中0≤nl≤Nl-1,0≤l≤L-1,L为所述LDPC码的校验矩阵H的层数;即当大于等于阈值T1时,比特nl判决为0,当小于阈值T1时,比特nl判决为1;
根据判决结果生成相应数据块的估计值
若对于每一层l,都有则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
若至少有一层且达到LDPC译码器最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字。
方式三:
将第k次迭代LDPC译码器输出的长度为N的译码软信息的符号与第k-1次迭代LDPC译码器输出的长度为N的译码软信息的符号进行比较;
若每个比特的都相同,则由所述LDPC码译码经k次迭代生成的数据块是所述FEC码空间中的码字;
若至少有一个比特的不相同,则数据块不是所述FEC码空间中的码字。其中,0≤n≤N-1。
其中,所述的所述CRC校验正确或错误是指:对所述进行CRC校验,若CRC校验通过,则所述的CRC校验正确,否则,所述的CRC校验错误。
步骤404:根据CBG中的所有码块的校验结果,对所述CBG进行校验。若所述CBG中的所有码块均接收正确,则接收端判断所述CBG接收正确;若所述CBG中至少有一个码块接收错误,则接收端判断所述CBG接收错误。
步骤405:根据所述CBG差错校验结果,生成CBG接收正确或接收错误的指示信息。
在步骤405中,通过以下至少之一方式指示CBG接收状况:
方式一:
所述指示信息包括一个信息序列,所述信息序列用于指示CBG接收正确或错误。其中信息序列中的每一个元素对应一个CBG。若第i个CBG接收正确,则将所述指示信息中对应CBG#i的序列位上的值设置为确认信息(ACK);若第i个CBG接收错误,则将所述指示信息中对应CBG#i的序列位的值设置为非确认信息(NACK).
方式二:
所述指示信息包括一个指示域,用于指示所述接收不正确CBG的相应位置索引。
方式三。
所述指示信息包括一个指示域,用于指示所述接收不正确CBG的错误图样索引。
方式四:
所述重传请求指示信息包括一个指示域,用于指示所述接收不正确CBG的个数及所述接收不正确CBG的序号构成的组合索引值。
步骤406:根据码块校验结果和/或CBG校验结果,和传输块CRC校验结果,对传输块进行差错校验,生成传输块接收正确或错误的指示信息。
以下集合具体应用场景对本发明实施例的技术方案再做进一步详细描述。
应用示例一:
如图5所示。在5G eMBB应用中,基站向终端发送一个长度为842376比特的传输块A。所述传输块A经过24比特的传输块级CRC编码后生成长度为842400比特的数据块B。
设码块分割最大编码块长度KCB,max=8448,则对所述数据块B进行码块分割。具体地,如图6所示。所述数据块B被分割为100个码块,每个码块长度为8424。对所述每个码块添加24比特的码块级CRC后,生成长度为8448比特的数据块X。进一步地,对码块进行CBG划分,设总共划分为10个CBG,则每个CBG包括10个码块,其中CBG#1包括码块#1至码块#10,CBG#2包括码块#11至码块#20,以此类推,CBG#10包括码块#91至码块#100。将所述CBG数据存储到缓存器中。
以码块为单位,对所述每个码块X进行LDPC编码。采用8/9码率的LDPC编码器,生成每个码块9504比特的码字比特序列Y。对每个码字比特序列进行速率匹配、比特交织和码块级联后得到数据块C。其中所述速率匹配包括:根据传输码率或者可用的物理资源及调制方式对母码码字进行打孔或重复;
对所述数据块C进行比特加扰;对加扰后的数据块C进行数字基带调制生成调制符号;对调制符号进行MIMO层映射与预编码;将调制符号映射到相应的物理信道资源上并生成OFDM信号;将OFDM信号转换成射频信号,生成所述的传输信号,并发送到传输路径上。
终端对接收到的所述传输信号进行数字前端处理,解资源映射,信道估计、MIMO解调、解扰后得到相应的数据块C的估计并且将所述进行码块分割后得到10个码块及每个码块的估计数据以码块为单位,将所述10个码块分别输入所述LDPC码译码器中,通过如下方式确定所述是所述LDPC码空间中的一个码字:
对第k次迭代LDPC译码器输出的长度为N的译码软信息进行硬判决,其中0≤n≤N-1。即当大于等于阈值T1时,比特n判决为0,当小于阈值T1时,比特n判决为1。根据判决结果生成数据块的估计值
则由所述LDPC码译码经k次迭代生成的是所述LDPC码空间中的码字。若且达到LDPC译码器最大迭代次数I1,则不是所述LDPC码空间中的码字。其中,H为所述LDPC码的校验矩阵。
所述估计数据经LDPC译码后得到数据块X的估计数据块
在本示例中,若所述不是所述LDPC码空间中的一个码字,或所述的所述CRC校验不正确,则终端判断所述当前码块接收错误,终端将保存所述到HARQ缓存器中;
若所述是所述LDPC码空间中的一个码字,并且所述的所述CRC校验正确,则终端判断所述当前码块接收正确,终端将保存所述去掉码块CRC比特后的8424比特序列到缓存器中,否则终端判断所述当前码块接收错误,终端将保存所述到HARQ缓存器中;
若所述当前码块为所述CBG中的最后一个码块,则对所述当前CBG进行差错校验,若所述CBG中的所有码块均接收正确,终端判断所述CBG接收正确;若所述CBG中至少有一个码块接收错误,则终端判断所述CBG接收错误。
终端根据CBG校验结果,生成10比特的CBG接收正确或错误的指示,每个比特对应一个CBG。若CBG接收正确,则对应的比特位置为ACK(设为0);若CBG接收错误对应的比特位置为NACK(设为1)。设低比特位对应CBG#1,高比特位对应CBG#10。设CBG#2和CBG#6接收错误,则终端反馈CBG接收正确或错误的指示信息0000100010给基站。同时,终端将反馈指示传输块接收错误的NACK信息给基站。
进一步地,基站接收到终端反馈的CBG接收正确或错误的指示信息,则重传CBG#2和CBG#6的数据。接收端接收到重传的CBG的数据,只对前一次CBG传输中接收错误的码块进行HARQ合并和解码。
应用示例二:
应用示例二与应用示例一大致相同,区别在于:根据所述CBG差错校验结果,生成CBG接收正确或错误的指示信息,所述CBG接收正确或错误的指示信息包括一个指示域,用于指示所述接收不正确CBG的位置索引。即终端直接将接收不正确CBG的位置索引所组成的指示信息反馈给基站。
应用示例三:
应用示例三与应用示例一大致相同,区别在于:根据所述CBG差错校验结果,生成CBG接收正确或错误的指示信息,所述CBG接收正确或错误的指示信息包括一个指示域,用于指示所述接收不正确CBG的错误图样索引。
终端和基站可预先定义一个查询表,查询表包括了特定CBG总数下,可能接收错误的CBG错误图样集合。所述CBG错误图样集合中的每一个元素对应传输块中所有CBG的一种接收状态。设CBG总数为10,CBG误块率不超过30%,即最大可能有3个CBG接收错误,则10个CBG中发生1个、2个和3个CBG接收错误的错误图样总和为可采用8比特表示所述175种CBG接收错误图样的索引值。终端根据所述CBG差错校验结果,对照查询表,将相应错误图样的索引值作为CBG接收正确或错误的指示信息反馈给基站。基站从接收到的CBG接收正确或错误的指示信息中获得索引值,并根据索引值查找查询表,获得所述接收不正确CBG的位置索引。
应用示例四:
应用示例四与应用示例一大致相同,区别在于:根据所述CBG差错校验结果,生成CBG接收正确或错误的指示信息,所述CBG接收正确或错误的指示信息包括一个指示域,用于指示所述接收不正确CBG的个数及所述接收不正确CBG的序号构成的组合索引值。
组合索引r可通过如下公式(1)计算得到:
其中,1≤ki≤NCBG,ki<ki+1为NCBG,err个排序的接收错误的CBG的索引。NCBG为传输块中CBG的总数,NCBG,err为接收错误的CBG个数。
其中,为扩展的二进制系数,表示从x个不同元素中取出y个元素的组合数,即
对于NCBG=10,NCBG,err=2,设CBG#2和CBG#6接收错误,则组合索引
终端将组合索引r作为CBG接收正确或错误的指示信息,发送给基站。基站根据所述指示域的值通过如下步骤进行推导运算,获得所述接收不正确CBG的个数及相应序号:
(1)基站预先根据NCBG和NCBG,err可能的取值,计算得到 序列;
(2)基站计算r减去已得到的各接收错误CBG的索引对应的的差值,根据计算得到的差值搜索序列,得到各ki,这些ki组成即接收错误CBG的序号。
基站接收到包括组合索引r=32的CBG接收状况指示信息,可计算并搜索到NCBG=10,NCBG,err=2的组合索引序列中,不超过32的最大值为28,即对应n=8,则第一个接收错误CBG的索引k0=NCBG-8=2。接着,计算32-28=4。可搜索到NCBG=10,NCBG,err=1的组合索引序列 中,不超过4的最大值为4,即对应n=4,则第二个接收错误CBG的索引k1=NCBG-4=6。
本发明的上述应用示例中实现了在5G eMBB应用中,综合利用FEC码空间和码块级CRC校验,对CBG进行差错校验,以及利用码块差错校验结果和/或CBG差错校验结果和传输块级CRC校验,对传输块进行差错校验,解决了CBG以及传输块差错校验的问题,保证了系统FAR性能,实现了CBG级的ACK/NACK反馈,提高了系统重传效率。同时基于码块级的校验,终端可以只存储错误码块的软比特信息,重传时只针对错误的码块进行HARQ合并和解码,有效减少终端HARQ存储开销及译码时延,提高了系统吞吐量。
本发明实施例还提供了一种计算机设备,如图7所示,该设备包括:至少一个处理器701、存储器702、至少一个网络接口703。基站中的各个组件通过总线系统704耦合在一起。可理解,总线系统704用于实现这些组件之间的连接通信。总线系统704除包括数据总线之外,还包括电源总线、控制总线和状态信号总线。但是为了清楚说明起见,在图7中将各种总线都标为总线系统704。
可以理解,本发明实施例中的存储器702可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。
在一些实施方式中,存储器702存储了如下的元素,可执行模块或者数据结构,或者他们的子集,或者他们的扩展集:
操作系统7021和应用程序7022。
其中,所述处理器701用于:利用FEC码空间以及码块CRC校验结果来对CBG进行校验,以及利用码块差错校验结果和/或CBG差错校验结果和传输块CRC校验结果对传输块进行校验。所述根据码块与FEC码空间的关系和码块CRC校验结果,对CBG进行差错校验,包括:若CBG中的每个码块均为FEC码空间中的码字且每个码块的CRC校验都正确,则判断当前CBG接收正确;若CBG中至少有一个码块不是FEC码空间中的码字或CRC校验不正确,则判断当前CBG接收错误。根据所述CBG差错校验结果,生成CBG接收正确或错误的指示信息。所述根据码块差错校验结果和/或CBG差错校验结果,和传输块CRC校验结果,对传输块进行差错校验,包括:若传输块中的所有码块都接收正确和/或所有CBG都接收正确,并且传输块CRC校验正确,则判断所述传输块接收正确,生成传输块接收ACK信息;若传输块中至少有一个码块接收错误,或传输块中至少有一个CBG接收错误,或传输块CRC校验错误,则判断所述传输块接收错误,生成传输块接收NACK信息。
尽管为示例目的,已经公开了本发明的优选实施例,本领域的技术人员将意识到各种改进、增加和取代也是可能的,因此,本发明的范围应当不限于上述实施例。

Claims (27)

1.一种数据差错校验方法,其特征在于,所述方法包括:
对码块群CBG中的各个码块进行前向纠错FEC译码和循环冗余校验CRC;
根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果。
2.根据权利要求1所述的数据差错校验方法,其特征在于,所述方法还包括:
根据所述CBG差错校验结果,生成用于表征CBG接收正确的指示信息或者CBG接收错误的指示信息。
3.根据权利要求2所述的数据差错校验方法,其特征在于,
所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误,其中,所述信息序列中的每一个元素对应一个CBG,如果第i个CBG接收正确,则将所述指示信息中对应第i个CBG的序列位上的值设置为确认信息ACK;如果第i个CBG接收错误,则将所述指示信息中对应第i个CBG的序列位的值设置为非确认信息NACK,i为正整数;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的相应位置索引;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引;或者,
所述指示信息包括一个指示域,所述指示信息用于指示接收错误的CBG的个数及所述接收错误的CBG的序号构成的组合索引值。
4.根据权利要求3所述的数据差错校验方法,其特征在于,所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误的情况下:
所述信息序列由长度为P比特的位图构成,其中,P为正整数,P对应所述传输块中所包括的CBG个数;或者,
所述信息序列由包括P个元素的序列构成,其中,所述元素为实数。
5.根据权利要求3所述的数据差错校验方法,其特征在于,所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引的情况下:
根据传输块中所有CBG的接收结果,在所述CBG错误图样集合中查找相应的元素,并将查找到的元素的索引作为所述CBG接收结果的指示信息。
6.根据权利要求1所述的数据差错校验方法,其特征在于,所述方法还包括:
根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;或者,
根据所述各个码块的差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;或者,
根据所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
7.根据权利要求6所述的数据差错校验方法,其特征在于,所述方法还包括:
如果所述传输块中的所有码块都接收正确和/或所有CBG都接收正确,且所述传输块的CRC校验结果为校验正确,则确定所述传输块接收正确,并生成用于表征传输块接收正确的ACK信息;
如果满足以下条件至少之一,则判断所述传输块接收错误,并生成用于表征传输块接收错误的NACK信息:所述传输块中至少有一个码块接收错误、传输块中至少有一个CBG接收错误、所述传输块的CRC校验结果为校验错误。
8.根据权利要求1所述的数据差错校验方法,其特征在于,所述根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,包括:
如果所述CBG中的每个码块均为FEC码空间中的码字且所述各个码块的CRC校验结果为校验正确,则确定所述CBG接收正确;
如果所述CBG中至少有一个码块不是FEC码空间中的码字或者至少有一个码块的CRC校验结果为校验失败,则确定所述CBG接收错误。
9.根据权利要求8所述的数据差错校验方法,其特征在于,所述的FEC码为低密度奇偶校验码LDPC码。
10.根据权利要求9所述的数据差错校验方法,其特征在于,所述方法还包括:通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的长度为N的译码软信息进行硬判决,其中0≤n≤N-1;当大于等于阈值T1时,比特n判决为0,当小于阈值T1时,比特n判决为1;
根据判决结果生成数据块的估计值
如果则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果且k达到LDPC译码器的最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字;
其中,H为所述LDPC码的校验矩阵,k为正整数。
11.根据权利要求9所述的数据差错校验方法,其特征在于,所述方法还包括:当所述FEC码字为所述LDPC码字时,通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的第l层长度为N1的译码软信息进行硬判决,其中0≤nl≤Nl-1,0≤l≤L-1,L为所述LDPC码的校验矩阵H的层数;当大于等于阈值T1时,比特n1判决为0,当小于阈值T1时,比特nl判决为1;
根据判决结果生成数据块的估计值
如果对于每一层l,都有则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果至少有一层且k达到LDPC译码器最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字。
12.根据权利要求9所述的数据差错校验方法,其特征在于,所述方法还包括:当所述FEC码字为所述LDPC码字时,通过以下方式确定所述码块是否为所述FEC码空间中的码字:
将第k次迭代LDPC译码器输出的长度为N的译码软信息的符号与第k-1次迭代LDPC译码器输出的长度为N的译码软信息的符号进行比较,其中,0≤n≤N-1;
如果每个比特的都相同,则由所述LDPC码译码经k次迭代生成的数据块是所述FEC码空间中的码字;
如果至少有一个比特的不相同,则由所述LDPC码译码经k次迭代生成的数据块不是所述FEC码空间中的码字。
13.一种数据差错校验装置,其特征在于,所述装置包括:
确定单元,用于对CBG中的各个码块进行FEC译码,确定所述码块与FEC码空间的关系;
校验单元,用于对CBG中的各个码块进行CRC校验,得到各个码块的CRC校验结果;根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果;
指示单元,用于根据所述CBG差错校验结果,生成用于表征CBG接收正确的指示信息或者CBG接收错误的指示信息。
14.根据权利要求13所述的数据差错校验装置,其特征在于,
所述校验单元,还用于根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;
所述指示单元,还用于根据所述传输块的差错校验结果,生成用于表征传输块接收正确的ACK信息或传输块接收错误的NACK信息。
15.根据权利要求14所述的数据差错校验装置,其特征在于,所述校验单元包括:
第一判断子单元:用于根据所述各个码块与FEC码空间的关系以及所述各个码块的CRC校验结果,对所述CBG进行差错校验,得到CBG差错校验结果;
第二判断子单元:用于根据所述各个码块的差错校验结果、所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
16.根据权利要求14所述的数据差错校验装置,其特征在于,所述指示单元包括:
第一生成子单元:用于根据所述CBG校验结果生成表征CBG接收正确的指示信息或CBG接收错误的指示信息;
第二生成子单元:用于根据所述传输块校验结果生成表征传输块接收正确的ACK信息或传输块接收错误的NACK信息。
17.根据权利要求15所述的数据差错校验装置,其特征在于,所述第一判断子单元,具体用于:
如果所述CBG中的每个码块均为FEC码空间中的码字且所述各个码块的CRC校验结果为校验正确,则判断所述CBG接收正确;
如果所述CBG中至少有一个码块不是FEC码空间中的码字或者至少有一个码块的CRC校验结果为校验失败,则判断所述CBG接收错误。
18.根据权利要求15所述的数据差错校验装置,其特征在于,所述第二判断子单元,还用于:
根据所述各个码块的差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果;或者,
根据所述各个CBG差错校验结果、以及传输块的CRC校验结果,对所述传输块进行差错校验,得到传输块的差错校验结果。
19.根据权利要求15所述的数据差错校验装置,其特征在于,所述第二判断子单元,具体用于:
如果所述传输块中的所有码块都接收正确和/或所有CBG都接收正确,且所述传输块的CRC校验结果为校验正确,则确定所述传输块接收正确;
如果满足以下条件至少之一,则判断所述传输块接收错误:所述传输块中至少有一个码块接收错误、传输块中至少有一个CBG接收错误、所述传输块的CRC校验结果为校验错误。
20.根据权利要求16所述的数据差错校验装置,其特征在于,所述第一生成子单元,具体用于生成如下指示信息:
所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误,其中,所述信息序列中的每一个元素对应一个CBG,如果第i个CBG接收正确,则将所述指示信息中对应第i个CBG的序列位上的值设置为确认信息ACK;如果第i个CBG接收错误,则将所述指示信息中对应第i个CBG的序列位的值设置为非确认信息NACK,i为正整数;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的相应位置索引;或者,
所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引;或者,
所述指示信息包括一个指示域,所述指示信息用于指示接收错误的CBG的个数及所述接收错误的CBG的序号构成的组合索引值。
21.根据权利要求20所述的数据差错校验装置,其特征在于,所述指示信息包括一个信息序列,所述信息序列用于指示所述CBG接收正确或者接收错误的情况下:
所述信息序列由长度为P比特的位图构成,其中,P为正整数,P对应所述传输块中所包括的CBG的个数;或者,
所述信息序列由包括P个元素的序列构成,其中,所述元素为实数。
22.根据权利要求21所述的数据差错校验装置,其特征在于,所述指示信息包括一个指示域,所述指示域用于指示接收错误的CBG的错误图样索引的情况下,还包括:
根据传输块中所有CBG的接收结果,在所述CBG错误图样集合中查找相应的元素,并将查找到的元素的索引作为所述CBG接收结果的指示信息。
23.根据权利要求17所述的数据差错校验装置,其特征在于,所述的FEC码为LDPC码。
24.根据权利要求23所述的数据差错校验装置,其特征在于,当所述FEC码为所述LDPC码时,所述确定单元,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的长度为N的译码软信息进行硬判决,其中0≤n≤N-1;当大于等于阈值T1时,比特n判决为0,当小于阈值T1时,比特n判决为1;
根据判决结果生成数据块的估计值
如果则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果且k达到LDPC译码器的最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字;
其中,H为所述LDPC码的校验矩阵,k为正整数。
25.根据权利要求23所述的数据差错校验装置,其特征在于,当所述FEC码为所述LDPC码时,所述确定单元,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
对第k次迭代LDPC译码器输出的第l层长度为N1的译码软信息进行硬判决,其中0≤n1≤N1-1,0≤l≤L-1,L为所述LDPC码的校验矩阵H的层数;当大于等于阈值T1时,比特n1判决为0,当小于阈值T1时,比特n1判决为1;
根据判决结果生成数据块的估计值
如果对于每一层l,都有则由所述LDPC码译码经k次迭代生成的是所述FEC码空间中的码字;
如果至少有一层且k达到LDPC译码器最大迭代次数I1,则由所述LDPC码译码经k次迭代生成的不是所述FEC码空间中的码字。
26.根据权利要求23所述的数据差错校验装置,其特征在于,当所述FEC码为所述LDPC码时,所述确定单元,还用于通过以下方式确定所述码块是否为所述FEC码空间中的码字:
将第k次迭代LDPC译码器输出的长度为N的译码软信息的符号与第k-1次迭代LDPC译码器输出的长度为N的译码软信息的符号进行比较,其中,0≤n≤N-1;
如果每个比特的都相同,则由所述LDPC码译码经k次迭代生成的数据块是所述FEC码空间中的码字;
如果至少有一个比特的不相同,则由所述LDPC码译码经k次迭代生成的数据块不是所述FEC码空间中的码字。
27.一种计算机存储介质,其特征在于,所述计算机存储介质中存储有计算机可执行指令,该计算机可执行指令被执行时用于实现权利要求1-12任一项所述的数据差错校验方法。
CN201710730724.5A 2017-08-23 2017-08-23 一种数据差错校验方法及装置、计算机存储介质 Withdrawn CN109428670A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710730724.5A CN109428670A (zh) 2017-08-23 2017-08-23 一种数据差错校验方法及装置、计算机存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710730724.5A CN109428670A (zh) 2017-08-23 2017-08-23 一种数据差错校验方法及装置、计算机存储介质

Publications (1)

Publication Number Publication Date
CN109428670A true CN109428670A (zh) 2019-03-05

Family

ID=65499205

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710730724.5A Withdrawn CN109428670A (zh) 2017-08-23 2017-08-23 一种数据差错校验方法及装置、计算机存储介质

Country Status (1)

Country Link
CN (1) CN109428670A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112398765A (zh) * 2019-08-15 2021-02-23 华为技术有限公司 一种信号处理方法、接收机及数字处理芯片
CN112671511A (zh) * 2020-12-23 2021-04-16 上海微波技术研究所(中国电子科技集团公司第五十研究所) 基于部分重传的并行crc校验方法及系统
CN112770355A (zh) * 2020-12-31 2021-05-07 展讯通信(上海)有限公司 信息接收方法及装置、计算机可读存储介质
CN115037414A (zh) * 2022-05-31 2022-09-09 江苏屹信航天科技有限公司 基于crc的纠错解码的方法、装置、终端
WO2023202541A1 (zh) * 2022-04-22 2023-10-26 华为技术有限公司 一种信息传输方法和装置
US12067283B2 (en) 2021-06-29 2024-08-20 Winbond Electronics Corp. Memory apparatus and memory testing method thereof for correcting ROM code having error by ECC processing unit after determined to transition to safe mode

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009005047A1 (ja) * 2007-07-04 2009-01-08 Nec Corporation マルチキャリア移動体通信システム
US20090313516A1 (en) * 2008-06-16 2009-12-17 Interdigital Patent Holdings, Inc. Enhanced hybrid automatic repeat request for long term evolution
CN105634504A (zh) * 2014-11-07 2016-06-01 中兴通讯股份有限公司 数据校验方法及装置
CN106888074A (zh) * 2017-03-24 2017-06-23 宇龙计算机通信科技(深圳)有限公司 一种码块的重传方法及装置
CN106953718A (zh) * 2017-03-24 2017-07-14 宇龙计算机通信科技(深圳)有限公司 一种码块的重传进程的实现方法、装置及设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009005047A1 (ja) * 2007-07-04 2009-01-08 Nec Corporation マルチキャリア移動体通信システム
US20090313516A1 (en) * 2008-06-16 2009-12-17 Interdigital Patent Holdings, Inc. Enhanced hybrid automatic repeat request for long term evolution
CN105634504A (zh) * 2014-11-07 2016-06-01 中兴通讯股份有限公司 数据校验方法及装置
CN106888074A (zh) * 2017-03-24 2017-06-23 宇龙计算机通信科技(深圳)有限公司 一种码块的重传方法及装置
CN106953718A (zh) * 2017-03-24 2017-07-14 宇龙计算机通信科技(深圳)有限公司 一种码块的重传进程的实现方法、装置及设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SANSUNG等: "WF on CBG retransmission", 《3GPP TSG RAN1-NR#2 R1-1711958》 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112398765A (zh) * 2019-08-15 2021-02-23 华为技术有限公司 一种信号处理方法、接收机及数字处理芯片
CN112398765B (zh) * 2019-08-15 2021-10-01 华为技术有限公司 一种信号处理方法、接收机及数字处理芯片
CN112671511A (zh) * 2020-12-23 2021-04-16 上海微波技术研究所(中国电子科技集团公司第五十研究所) 基于部分重传的并行crc校验方法及系统
CN112671511B (zh) * 2020-12-23 2022-03-18 上海微波技术研究所(中国电子科技集团公司第五十研究所) 基于部分重传的并行crc校验方法及系统
CN112770355A (zh) * 2020-12-31 2021-05-07 展讯通信(上海)有限公司 信息接收方法及装置、计算机可读存储介质
US12067283B2 (en) 2021-06-29 2024-08-20 Winbond Electronics Corp. Memory apparatus and memory testing method thereof for correcting ROM code having error by ECC processing unit after determined to transition to safe mode
WO2023202541A1 (zh) * 2022-04-22 2023-10-26 华为技术有限公司 一种信息传输方法和装置
CN115037414A (zh) * 2022-05-31 2022-09-09 江苏屹信航天科技有限公司 基于crc的纠错解码的方法、装置、终端
CN115037414B (zh) * 2022-05-31 2023-12-22 江苏屹信航天科技有限公司 基于crc的纠错解码的方法、装置、终端

Similar Documents

Publication Publication Date Title
US10917112B2 (en) Apparatus and methods for error detection coding
WO2017177926A1 (zh) 一种数据传输处理方法和装置
CN109428670A (zh) 一种数据差错校验方法及装置、计算机存储介质
US10903857B2 (en) Data retransmission method for polar code, and device therefor
WO2017133580A1 (zh) 一种数据包编码处理方法及装置、基站及用户设备
WO2017156792A1 (en) Transmission of new data in a hybrid automatic repeat request (harq) retransmission with polar coded transmissions
US10721020B2 (en) Parity frame
WO2017196827A1 (en) Multi-stage forward error correction with parity codes
US10116332B2 (en) Method for configuring circular buffer including outer code parity and apparatus therefor
US10454625B2 (en) System and method for employing outer codes with non-equal length codeblocks field
WO2016070573A1 (zh) 数据校验方法及装置
WO2018141240A9 (zh) 信息处理的方法、装置、通信设备和通信系统
CN105515719A (zh) 一种数据传输方法及装置
CN102064917A (zh) 一种ldpc编码调制系统的解调译码方法
Pai et al. New HARQ scheme based on decoding of tail-biting convolutional codes in IEEE 802.16 e
CN112152642A (zh) 一种具有重传机制的滑窗译码方法和系统
Chaudhary et al. Error control techniques and their applications
CN102208963B (zh) 一种系统二进制确定无速率码的译码方法
US9680602B2 (en) Bit coding device, bit decoding device, transmission device, reception device, bit coding method, bit decoding method, transmission method, reception method, and program
Mukhtar et al. Hybrid ARQ with partial retransmission using turbo product codes
Yatribi et al. Hybrid automatic repeat request protocols: Turbo-Codes against Cyclic Binary low-density parity-check codes
Ur-Rehman et al. Iterative enhanced packet combining over hybrid-arq
KR20240124150A (ko) 무선 통신 시스템에서 수신된 신호를 처리하기 위한 전자 장치 및 방법
Zhang et al. A Novel Decoding Method for Rateless Codes Basing on Packet Combing
CN116982276A (zh) 使用比特重建检测局部非连续传输(dtx)的方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication

Application publication date: 20190305

WW01 Invention patent application withdrawn after publication