CN116884461A - 闪存的电荷泵补偿电路 - Google Patents
闪存的电荷泵补偿电路 Download PDFInfo
- Publication number
- CN116884461A CN116884461A CN202310949005.8A CN202310949005A CN116884461A CN 116884461 A CN116884461 A CN 116884461A CN 202310949005 A CN202310949005 A CN 202310949005A CN 116884461 A CN116884461 A CN 116884461A
- Authority
- CN
- China
- Prior art keywords
- bit line
- charge pump
- memory
- gate
- flash memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003071 parasitic effect Effects 0.000 claims abstract description 70
- 239000003990 capacitor Substances 0.000 claims description 35
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 3
- 229910052760 oxygen Inorganic materials 0.000 claims description 3
- 239000001301 oxygen Substances 0.000 claims description 3
- 238000000926 separation method Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 10
- 239000004065 semiconductor Substances 0.000 description 7
- 239000000758 substrate Substances 0.000 description 6
- 230000009977 dual effect Effects 0.000 description 2
- 239000002784 hot electron Substances 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000005641 tunneling Effects 0.000 description 2
- 101710190981 50S ribosomal protein L6 Proteins 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/12—Programming voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
Landscapes
- Read Only Memory (AREA)
Abstract
本发明公开了一种闪存的电荷泵补偿电路,包括:第一电荷泵,输出端输出源编程电压输出到闪存的阵列结构中的选定位线。第二电荷泵,输出端通过第一开关连接到第一电荷泵的输出端。第一开关的控制端连接第一使能信号,第一使能信号为有效电平的时间可控。源编程电压会对选定位线的寄生电容进行充电使选定位线的电位达到源编程电压;第一使能信号的有效电平时段位于初始阶段中,使得第二电荷泵的第二输出电压在初始阶段也对选定位线的寄生电容进行补偿充电,以提高初始阶段中选定位线的电压,改善编程深度。本发明能对寄生电容使选定位线的初始电压偏低进行电荷补偿并最后能改善编程深度,还能减少不同地址的存储位的编程深度的差异。
Description
技术领域
本发明涉及半导体集成电路领域,特别是涉及一种闪存(flash)的电荷泵补偿电路。
背景技术
如图1所示,是现有闪存的存储单元101的电路结构示意图;如图2所示,是现有闪存的存储单元101的剖面结构示意图;如图3所示,是现有闪存的部分阵列结构图;现有闪存包括多个存储单元101,由多个所述存储单元101组成阵列单元301,由多个所述阵列单元301排列形成闪存的阵列结构。
各所述存储单元101都采用分离栅浮栅器件。
如图2所示,所述分离栅浮栅器件包括:对称的第一源漏区205a和第二源漏区206,位于所述第一源漏区205a和所述第二源漏区205b之间的多个分离的具有浮栅104的第一栅极结构,位于所述第一栅极结构之间的第二栅极结构103;所述第一栅极结构中具有位于所述浮栅104顶部的控制栅105。
所述分离栅浮栅器件为双分离栅浮栅器件,所述第一栅极结构的数量为两个,分别用标记102a和102b表示。
所述分离栅浮栅器件为N型器件,所述第一源漏区205a和所述第二源漏区205b都由N+区组成。
P型掺杂的沟道区位于所述第一源漏区205a和所述第二源漏区205b之间且被各所述第一栅极结构和所述第二栅极结构103所覆盖。所述第一源漏区205a和所述第二源漏区205b都形成于P型半导体衬底201且和对应的两个所述第一栅极结构的外侧面自对准,所述沟道区之间由所述第一源漏区205a和所述第二源漏区205b之间的所述P型半导体衬底201组成或者进一步在所述P型半导体衬底201上进行掺杂形成。
所述存储单元101的所述第一源漏区205a连接第一源漏电极,第一源漏电极会连接到位线BLa。
所述存储单元101的所述第二源漏区205b连接到第二源漏电极,第二源漏电极会连接到位线BLb。
各所述第一栅极结构由隧穿介质层202、所述浮栅104、控制栅介质层203和所述控制栅105叠加而成。
各所述第二栅极结构103由字线栅介质层204和字线栅106叠加而成。
所述控制栅105连接到对应的控制栅线,所述字线栅106连接到字线WL。图1中,所述存储单元101包括两个所述第一栅极结构,故所述控制栅线也包括两根,分别用CG0和CG1表示,第一栅极结构102a的所述控制栅105连接到控制栅线CG0,第一栅极结构102b的所述控制栅105连接到控制栅线CG1。
对所述存储单元101的选定存储位进行编程(Program)时,以对图2中所述第一栅极结构102a中的浮栅104对应的存储位即存储位‘a’为选定存储位为例,所加电压如表一所示,包括:
所述控制栅线CG1接6V,用于将第一栅极结构102b所控制的沟道区的区域段打开即导通;
所述字线WL接1.4V,用于将所述第二栅极结构103所控制的沟道区的区域段打开;
位线BLb接编程电流Idp。
控制栅线CG0接9V的高压,位线BLa接源编程电压Vsp,Vsp为4.5V的高压,这样,编程电流经过所述第一栅极结构102b和所述第二栅极结构103所控制的沟道区的区域段到达所述第一栅极结构102a的底部之后,由于控制栅线CG0和所述位线BLa都是高压,故能实现源端热电子注入编程。
表一
BLa(V) | CG0(V) | WL(V) | CG1(V) | BLb(V) |
Vsp=4.5 | 9 | 1.4 | 6 | Idp |
如图3所示,所述阵列结构中,各所述存储单元101排列成行和列。
各所述存储单元101的所述第一源漏区205a和所述第二源漏区205b连接到对应的位线,各所述位线为两列相邻的所述存储单元101共用。
所述阵列结构404包括多列存储片,各所述存储片之间隔离有对应的所述场氧。各所述存储片包括两条所述存储列以及3根位线。图3中显示了一列所述存储片。
在各所述存储片中,第一存储列中的各所述存储单元101的第一源漏区205a连接第一位线和第二位线中的一根以及第二源漏区205b连接所述第一位线和所述第二位线中的另一根,第二存储列中的各所述存储单元101的第一源漏区205a连接第三位线和第二位线中的一根以及第二源漏区205b连接所述第三位线和所述第二位线中的另一根。图3中显示了1列所述存储片,所述第一存储列的第一行的所述存储单元单独用标记101a标出,所述第二存储列的第一行的所述存储单元单独用标记101b标出。3根所述位线分别用标记BL0、BL1和BL2表示,其中,BL0为所述第一位线、BL1为所述第二位线以及BL2为所述第三位线。
在所述阵列结构404中,同一行上的各所述存储单元101的位于相同行的所述第二栅极结构103都连接到同一行的字线WL,同一行上的各所述存储单元101的位于相同行的所述第一栅极结构的所述控制栅105都连接到同一行的控制栅线。图2中,两条所述控制栅线分别用CG0和CG1表示。
在图3所示的具有所述存储片的阵列结构中,进行编程操作时,选定存储位不同时,加源编程电压即Vsp的位线即选定位线的寄生电容形成的电容负载不同。
如当存储位‘a1’为选定存储位时,对应的选定位线为第二位线BL1;但是,由于所述选定存储位‘a1’对应的选定存储单元为存储单元101a,和存储单元101a的字线WL和控制栅线CG0和CG1的电压会使第一行的各存储单元101的各所述第一栅极结构和所述第二栅极结构103底部控制的沟道区的区域段都导通,故存储单元101b的源漏之间也导通,所以,第二位线BL1和第三位线BL2导通,为了,防止第二位线BL1和第三位线BL2之间产生漏电,需要将第三位线BL2也设置为Vsp。第一位线BL0会接漏编程电流即Idp。所以,选定位线为BL1时,源编程电压Vsp需要先同时对位线BL1和BL2的总寄生电容进行充电,相对于单根位线的寄生电容,双根位线的寄生电容会翻倍。故在初始阶段,位线BL2的电压上升较慢并从而电压较低,具体请参考图4的曲线301所示。
如当存储位‘a2’为选定存储位时,对应的选定位线为第一位线BL0;同样,WL和CG0以及CG1的电压,会使第一行的存储单元101a和101b的源漏之间也导通,所以,第二位线BL1和第三位线BL2导通;第一位线BL0会接Vsp,第二位线BL1会接Idp,第三位线BL2则会接Vdp,Vdp的大小和第二位线BL1接Idp后形成的电压大小相等,故也不会通过第三位线BL2漏电。所以,Vsp实际仅需加到一个位线即第一位线BL0上,和选定存储位为存储位‘a1’相比,进行Vsp充电时位线的寄生电容形成的电容负载会降低,从而初始阶段的电压也升高,具体请参考图4的曲线302所示。
比较曲线301和302所示可知,由于对选定存储位的编程时通过热电子注入实现的,故当选定位线的电压较小时,则无法实现编程,故初始阶段的电压不同时,实际的编程时间会不同,所以,实际注入到浮栅中的电荷也就不同,编程深度也就不同。图4中,曲线301对应的实际编程时间为ta1,曲线302对应的实际编程时间为ta2,ta2会大于ta1,故存储位‘a2’的编程深度更深,二者的编程深度的差异较大。
发明内容
本发明所要解决的技术问题是提供一种闪存的电荷泵补偿电路,能在编程时对源编程电压所加的选定位线的寄生电容对选定位线的初始电压偏低进行电荷补偿从而能提高选定位线上的实际源编程电压的大小并从而改善编程深度;还能进一步将不同地址的存储位所对应的寄生电容大小不同的选定位线的初始电压大差别降低,从而改善不同地址的存储位所对应的寄生电容大小不同的选定位线上的实际源编程电压的大小一致性并从而减少不同地址的存储位的编程深度的差异。
为解决上述技术问题,本发明提供的闪存的电荷泵补偿电路包括:
第一电荷泵,输出端输出源编程电压,在第一编程信号为有效电平时,所述源编程电压输出到闪存的阵列结构中的选定位线。
第二电荷泵,输出端通过第一开关连接到所述第一电荷泵的输出端。
所述第一开关的控制端连接第一使能信号,所述第一使能信号为有效电平的时间可控并用以控制所述第一开关的导通时间。
所述选定位线具有寄生电容,所述源编程电压会对所述选定位线的寄生电容进行充电使所述选定位线的电位上升并达到所述源编程电压,初始阶段为所述选定位线的电位达到所述源编程电压之前的阶段。
所述第一使能信号的有效电平时段位于所述初始阶段中,使得所述第二电荷泵的第二输出电压在所述初始阶段也对所述选定位线的寄生电容进行补偿充电,以提高所述初始阶段中所述选定位线的电压,改善编程深度。
进一步的改进是,所述闪存中,包括多个所述寄生电容不同的所述选定位线。
所述第一使能信号的有效电平时段的时间长短根据对应的所述选定位线的所述寄生电容的大小设置,所述选定位线的所述寄生电容越大,所述第一使能信号的有效电平时段的时间越长;所述选定位线的所述寄生电容越小,所述第一使能信号的有效电平时段的时间越短。
进一步的改进是,所述闪存包括多个存储单元,由多个所述存储单元排列形成所述阵列结构,所述阵列结构中,各所述存储单元排列成行和列。
同一列的各所述存储单元并联在两根相邻的位线之间并组成存储列。
所述位线包括共用位线以及独立位线,所述共用位线为被两列相邻的所述存储列共用,所述独立位线仅供对应的一列所述存储列单独使用。
进一步的改进是,各所述存储单元都采用分离栅浮栅器件。
所述分离栅浮栅器件包括:对称设置的第一源漏区和第二源漏区,位于所述第一源漏区和所述第二源漏区之间的多个分离的具有浮栅的第一栅极结构,位于所述第一栅极结构之间的第二栅极结构;所述第一栅极结构中具有位于所述浮栅顶部的控制栅,所述浮栅作为存储位。
各所述存储单元的所述第一源漏区和所述第二源漏区连接到对应的所述位线。
进一步的改进是,所述阵列结构包括多列存储片,各所述存储片之间隔离有对应的所述场氧。
各所述存储片包括两条所述存储列以及3根位线。
在各所述存储片中,第一存储列中的各所述存储单元的第一源漏区连接第一位线和第二位线中的一根以及第二源漏区连接所述第一位线和所述第二位线中的另一根,第二存储列中的各所述存储单元的第一源漏区连接第三位线和第二位线中的一根以及第二源漏区连接所述第三位线和所述第二位线中的另一根。
进一步的改进是,所述分离栅浮栅器件为双分离栅浮栅器件,所述第一栅极结构的数量为两个。
进一步的改进是,所述分离栅浮栅器件为N型器件,所述第一源漏区和所述第二源漏区都由N+区组成。
P型掺杂的沟道区位于所述第一源漏区和所述第二源漏区之间且被各所述第一栅极结构和所述第二栅极结构所覆盖,各所述第一栅极结构和所述第二栅极结构分别控制所覆盖的所述沟道区的区域段。
进一步的改进是,在所述阵列结构中,同一行上的各所述存储单元的位于相同行的所述第二栅极结构都连接到同一行的字线,同一行上的各所述存储单元的位于相同行的所述第一栅极结构的所述控制栅都连接到同一行的控制栅线。
对选定存储单元的选定存储位进行编程操作时,和所述选定存储单元连接的两根所述位线中,距离所述选定存储位近的所述位线作为所述选定位线,距离所述选定存储位远的所述位线用于连接漏编程电流。
和所述选定存储单元同一行的各所述存储单元的各所述第一栅极结构和所述第二栅极结构底部控制的沟道区的区域段都导通。
在所述存储片中,当所述选定位线为所述第二位线时,所述选定位线为共用位线,和所述选定存储单元同一行的非选定存储单元的另一根位线也连接所述源编程电压。
在所述存储片中,当所述选定位线为所述第一位线和所述第三位线中的一根时,所述选定位线为独立位线,所述第二位线连接所述漏编程电流,所述第一位线和所述第三位线中的另一根位线为和所述选定存储单元同一行的非选定存储单元的位线且连接漏编程电压。
进一步的改进是,所述漏编程电压等于所述选定存储单元导通后所述漏编程电流在所述第二位线上所形成的电压。
进一步的改进是,所述第二电荷泵的输出端还连接到第三电荷泵的输入端,所述第三电荷泵的输出端输出控制栅电压。
进一步的改进是,所述第一使能信号由第一电路的输出端输出,所述第一电路的输入端连接所述第一编程信号;所述第一电路包括:第一与门,第一反相器和第一可调定时电路。
所述第一反相器的输入端连接所述第一编程信号。
所述第一反相器的输出端连接到所述第一可调定时电路的输入端。
所述第一与门的第一输入端连接所述第一编程信号以及第二输入端连接所述第一可调定时电路的输出端。
所述第一与门的输入端输出所述第一使能信号。
进一步的改进是,所述第一编程信号的有效电平为高电平,所述第一使能信号的有效电平为高电平。
进一步的改进是,所述第一可调定时电路包括:第二反相器、可调反相延时单元、第三反相器和第四反相器。
所述第二反相器的输入端连接所述第一反相器的输出端。
所述第二反相器的输出端连接所述可调反相延时单元的输入端。
所述可调反相延时单元的输出端连接所述第三反相器的输入端。
所述第三反相器的输出端连接所述第四反相器的输入端。
所述第四反相器的输出端输出所述第一使能信号。
进一步的改进是,所述可调反相延时单元包括:第一PMOS管、第一NMOS管、第一电阻电路和第一电容电路。
所述第一PMOS管的源极接电源电压。
所述第一PMOS管的栅极和所述第一NMOS管的栅极连接在一起并作为所述可调反相延时单元的输入端。
所述第一NMOS管和所述第一电阻电路串联在所述第一PMOS管的漏极和地之间。
所述第一电容电路连接在所述第一PMOS管的漏极和地之间。
所述第一PMOS管的漏极作为所述可调反相延时单元的输出端。
所述可调反相延时单元的输出信号为输入信号的反相延时信号并具有第一延时时间,由所述第一延时时间确定所述第一使能信号的有效电平时段的时间长度。
所述第一延时时间由所述第一电阻电路的电阻和所述第一电容电路的电容的乘积调节,所述第一电阻电路为可调电阻或者所述第一电容电路为可调电容,通过调节所述第一电阻电路或者所述第一电容电路调节所述第一延伸时间。
进一步的改进是,所述第一电阻电路采用固定电阻。
所述第一电容电路包括:
多条并联在所述第一PMOS管的漏极和地之间的电容支路;各所述电容支路由一个开关和子电容串联而成。
所述电容支路的数量由所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容的不同值的总数量决定。
各所述电容支路的子电容的大小不同且各所述电容支路的子电容的电容值和所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容中的一个值相对应。
编程时,当对所述选定存储位的地址确定后,和所述选定存储位所对应的所述选定位线的寄生电容相对应的所述电容支路导通以及和所述选定存储位所对应的所述选定位线的寄生电容不相对应的所述电容支路断开。
进一步的改进是,所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容的不同值的总数量为两个,所述电容支路的数量为两个。
第一电容电路支路由第二开关和第二电容串联而成。
第二电容支路由第三开关和第三电容串联而成。
所述第二电容大于所述第三电容。
所述第二开关的控制端连接第一控制信号。
所述第三开关的控制端连接第二控制信号。
编程时,当所述选定存储位所对应的所述选定位线的寄生电容较大时,所述第一控制信号有效使所述第二开关导通以及所述第二控制信号无效使所述第三开关断开;当所述选定存储位所对应的所述选定位线的寄生电容较小时,所述第一控制信号无效使所述第二开关断开以及所述第二控制信号有效使所述第三开关导通。
进一步的改进是,所述第二电荷泵的输出端和地之间还连接第一电容。
本发明在现有提高源编程电压的第一电荷泵的基础上,在对选定位线的寄生电容进行充电的初始阶段,增加第二电荷泵对选定位线的寄生电容进行补偿充电,这样就能加快对选定位线的寄生电容的初始阶段的充电速度,从而能提高选定位线在初始阶段的电压,使得选定位线快速达到源编程电压,能防止由于初始阶段选定位线的电压过低而降低注入到闪存的存储单元中的存储电荷的数量,从而能改善编程深度,所以,本发明能在编程时对源编程电压所加的选定位线的寄生电容对选定位线的初始电压偏低进行电荷补偿从而能提高选定位线上的实际源编程电压的大小并从而改善编程深度;
本发明能调节第二电荷泵的使能时间即第一使能信号为有效电平的时间来调节通过第二电荷泵对选定位线的寄生电容进行补偿充电的量,而且能对具有不同寄生电容的选定位线进行不同时间的补偿充电,从而能使具有不同寄生电容的选定位线在初始阶段抬升后的电压值接近,也即能减少具有不同寄生电容的选定位线在初始阶段的电压差异,对应的选定存储位的编程深度的差异也得到降低,故对不同地址的存储位的编程深度的均匀性得到提升,所以,本发明还能进一步将不同地址的存储位所对应的寄生电容大小不同的选定位线的初始电压大差别降低,从而改善不同地址的存储位所对应的寄生电容大小不同的选定位线上的实际源编程电压的大小一致性并从而减少不同地址的存储位的编程深度的差异,提高对不同地址的存储位的编程深度的均匀性。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1是现有闪存的存储单元的电路结构示意图;
图2是现有闪存的存储单元的剖面结构示意图;
图3是现有闪存的部分阵列结构图;
图4是现有闪存的两个不同存储位对应的选定位线在加源编程电压时的电压曲线;
图5是本发明实施例闪存的电荷泵补偿电路的结构图;
图6是本发明实施例闪存的电荷泵补偿电路中第一电路的电路图;
图7是图6中第一可调定时电路的电路图;
图8是本发明实施例闪存中对选定存储位进行编程时的信号曲线;
图9是本发明实施例闪存的两个不同存储位对应的选定位线在加源编程电压时的电压曲线。
具体实施方式
如图5所示,是本发明实施例闪存的电荷泵补偿电路的结构图;如图6所示,是本发明实施例闪存的电荷泵补偿电路中第一电路501的电路图;图7是图6中第一可调定时电路504的电路图;如图8所示,是本发明实施例闪存中对选定存储位进行编程时的信号曲线;本发明实施例闪存的电荷泵补偿电路包括:
第一电荷泵401,输出端输出源编程电压Vsp,在第一编程信号Prog2为有效电平时,所述源编程电压Vsp输出到闪存的阵列结构404中的选定位线。图5中,所述第一电荷泵401也采用Vsp pump表示,所述闪存的阵列结构404也采用Array表示。
第二电荷泵402,输出端通过第一开关405a连接到所述第一电荷泵401的输出端。图5中,所述第二电荷泵402也采用bleeder pump表示。
本发明实施例中,所述第二电荷泵402的输出端和地之间还连接第一电容Cble。
所述第一开关405a的控制端连接第一使能信号bleeder_EN,所述第一使能信号bleeder_EN为有效电平的时间可控并用以控制所述第一开关405a的导通时间。所述第一使能信号bleeder_EN为非有效电平时,所述第一开关405a会断开。
所述选定位线具有寄生电容,所述源编程电压Vsp会对所述选定位线的寄生电容进行充电使所述选定位线的电位上升并达到所述源编程电压Vsp,初始阶段为所述选定位线的电位达到所述源编程电压Vsp之前的阶段。
所述第一使能信号bleeder_EN的有效电平时段位于所述初始阶段中,使得所述第二电荷泵402的第二输出电压在所述初始阶段也对所述选定位线的寄生电容进行补偿充电,以提高所述初始阶段中所述选定位线的电压,改善编程深度。
本发明实施例中,所述闪存中,包括多个所述寄生电容不同的所述选定位线。
所述第一使能信号bleeder_EN的有效电平时段的时间长短根据对应的所述选定位线的所述寄生电容的大小设置,所述选定位线的所述寄生电容越大,所述第一使能信号bleeder_EN的有效电平时段的时间越长;所述选定位线的所述寄生电容越小,所述第一使能信号bleeder_EN的有效电平时段的时间越短。这样能使具有不同所述寄生电容的所述选定位线对应的选定存储位的编程深度的均一性得到提高。
所述闪存包括多个存储单元101,由多个所述存储单元101排列形成所述阵列结构404,所述阵列结构404中,各所述存储单元101排列成行和列。
同一列的各所述存储单元101并联在两根相邻的位线之间并组成存储列。
所述位线包括共用位线以及独立位线,所述共用位线为被两列相邻的所述存储列共用,所述独立位线仅供对应的一列所述存储列单独使用。
本发明实施例中,请参考图1和图2所示,各所述存储单元101都采用分离栅浮栅104器件。所述分离栅浮栅器件包括:对称的第一源漏区205a和第二源漏区206,位于所述第一源漏区205a和所述第二源漏区205b之间的多个分离的具有浮栅104的第一栅极结构,位于所述第一栅极结构之间的第二栅极结构103;所述第一栅极结构中具有位于所述浮栅104顶部的控制栅105。
所述分离栅浮栅器件为双分离栅浮栅器件,所述第一栅极结构的数量为两个,分别用标记102a和102b表示。
所述分离栅浮栅器件为N型器件,所述第一源漏区205a和所述第二源漏区205b都由N+区组成。
P型掺杂的沟道区位于所述第一源漏区205a和所述第二源漏区205b之间且被各所述第一栅极结构和所述第二栅极结构103所覆盖。所述第一源漏区205a和所述第二源漏区205b都形成于P型半导体衬底201且和对应的两个所述第一栅极结构的外侧面自对准,所述沟道区之间由所述第一源漏区205a和所述第二源漏区205b之间的所述P型半导体衬底201组成或者进一步在所述P型半导体衬底201上进行掺杂形成。
所述存储单元101的所述第一源漏区205a连接第一源漏电极,第一源漏电极会连接到位线BLa。
所述存储单元101的所述第二源漏区205b连接到第二源漏电极,第二源漏电极会连接到位线BLb。
各所述第一栅极结构由隧穿介质层202、所述浮栅104、控制栅介质层203和所述控制栅105叠加而成。
各所述第二栅极结构103由字线栅介质层204和字线栅106叠加而成。
所述控制栅105连接到对应的控制栅线,所述字线栅106连接到字线WL。图1中,所述存储单元101包括两个所述第一栅极结构,故所述控制栅线也包括两根,分别用CG0和CG1表示,第一栅极结构102a的所述控制栅105连接到控制栅线CG0,第一栅极结构102b的所述控制栅105连接到控制栅线CG1。
如图3所示,所述阵列结构404包括多列存储片,各所述存储片之间隔离有对应的所述场氧。各所述存储片包括两条所述存储列以及3根位线。
在各所述存储片中,第一存储列中的各所述存储单元101的第一源漏区205a连接第一位线和第二位线中的一根以及第二源漏区205b连接所述第一位线和所述第二位线中的另一根,第二存储列中的各所述存储单元101的第一源漏区205a连接第三位线和第二位线中的一根以及第二源漏区205b连接所述第三位线和所述第二位线中的另一根。图3中显示了1列所述存储片,所述第一存储列的第一行的所述存储单元单独用标记101a标出,所述第二存储列的第一行的所述存储单元单独用标记101b标出。3根所述位线分别用标记BL0、BL1和BL2表示,其中,BL0为所述第一位线、BL1为所述第二位线以及BL2为所述第三位线。
在所述阵列结构404中,同一行上的各所述存储单元101的位于相同行的所述第二栅极结构103都连接到同一行的字线WL,同一行上的各所述存储单元101的位于相同行的所述第一栅极结构的所述控制栅105都连接到同一行的控制栅线。图2中,两条所述控制栅线分别用CG0和CG1表示。
对选定存储单元的选定存储位进行编程操作时,和所述选定存储单元连接的两根所述位线中,距离所述选定存储位近的所述位线作为所述选定位线,距离所述选定存储位远的所述位线用于连接漏编程电流。本申请中,所述选定位线是指和高压即所述源编程电压Vsp相连的位线。由图3所示可知,当所述选定存储位为存储位‘a1’和‘a2’时,对应的所述选定存储单元都为存储单元101a;当所述选定存储位为存储位‘a1’时,所述选定位线为位线BL1;当所述选定存储位为存储位‘a2’时,所述选定位线为位线BL10。
和所述选定存储单元同一行的各所述存储单元101的各所述第一栅极结构和所述第二栅极结构103底部控制的沟道区的区域段都导通。也即,当所述存储单元101a为所述选定存储单元时,所述存储单元101b的各所述第一栅极结构和所述第二栅极结构103底部控制的沟道区的区域段都导通,这样位线BL1和BL2会导通。
在所述存储片中,当所述选定位线为所述第二位线BL1时,所述选定位线为共用位线,和所述选定存储单元同一行的非选定存储单元的另一根位线如第三位线BL2也连接所述源编程电压Vsp。这样所述源编程电压Vsp对应所述第二位线BL2进行充电时,实际的负载电容为所述第二BL1的寄生电容和所述第三位线BL2的寄生电容的和。
在所述存储片中,当所述选定位线为所述第一位线和所述第三位线中的一根如第一位线BL0时,所述选定位线为独立位线,所述第二位线BL2连接所述漏编程电流即Idp,所述第一位线和所述第三位线中的另一根位线如第三位线BL2为和所述选定存储单元同一行的非选定存储单元的位线且连接漏编程电压即Vdp。通常,所述漏编程电压等于所述选定存储单元导通后所述漏编程电流在所述第二位线上所形成的电压。Vd也为所述第二位线BL2在连接Idp后所形成的电压。
如图5所示,所述第二电荷泵402的输出端还连接到第三电荷泵403的输入端,所述第三电荷泵403的输出端输出控制栅电压VCG。图5中,所述第三电荷泵403还采用additional pump表示。所述第二电荷泵402和所述第三电荷泵403级联形成一个输出所述控制栅电压VCG的电荷泵,也即,实际上不需要额外单独设置所述第二电荷泵402,仅需在输出所述控制栅电压VCG的电荷泵的级联结构中对应的级数取出作为所述第二电荷泵402的输出端即可。
本发明实施例中,如图6所示,所述第一使能信号bleeder_EN由第一电路501的输出端输出,所述第一电路501的输入端连接所述第一编程信号Prog2;所述第一电路501包括:第一与门502,第一反相器503a和第一可调定时电路504。
所述第一反相器503a的输入端连接所述第一编程信号Prog2。
所述第一反相器503a的输出端连接到所述第一可调定时电路504的输入端。
所述第一与门502的第一输入端连接所述第一编程信号Prog2以及第二输入端连接所述第一可调定时电路504的输出端。
所述第一与门502的输入端输出所述第一使能信号bleeder_EN。
如图8所示,所述第一编程信号Prog2的有效电平为高电平,所述第一使能信号bleeder_EN的有效电平为高电平。在其他实施例中也能分别将对应的有效电平取为低电平,仅需对电路进行相应的修改即可,这种修改根据现有常规技术手段即可实现,本申请不再详细描述。在一些实施例中,在编程操作中,控制信号还包括编程信号Prog和写使能信号We,在所述编程操作中,所述编程信号Prog会切换为高电平;所述写使能信号We会切换到使能信号,图8中,所述写使能信号We也是在高电平时使能。
如图7所示,本发明实施例中,所述第一可调定时电路504包括:第二反相器503b、可调反相延时单元506、第三反相器503c和第四反相器503d。
所述第二反相器503b的输入端连接所述第一反相器503a的输出端。
所述第二反相器503b的输出端连接所述可调反相延时单元506的输入端。
所述可调反相延时单元506的输出端连接所述第三反相器503c的输入端。
所述第三反相器503c的输出端连接所述第四反相器503d的输入端。
所述第四反相器503d的输出端输出所述第一使能信号bleeder_EN。
所述可调反相延时单元506包括:第一PMOS管MP1、第一NMOS管MN1、第一电阻电路507和第一电容电路508。
所述第一PMOS管MP1的源极接电源电压。
所述第一PMOS管MP1的栅极和所述第一NMOS管MN1的栅极连接在一起并作为所述可调反相延时单元506的输入端。
所述第一NMOS管MN1和所述第一电阻电路507串联在所述第一PMOS管MP1的漏极和地之间。
所述第一电容电路508连接在所述第一PMOS管MP1的漏极和地之间。
所述第一PMOS管MP1的漏极作为所述可调反相延时单元506的输出端。
所述可调反相延时单元506的输出信号为输入信号的反相延时信号并具有第一延时时间,由所述第一延时时间确定所述第一使能信号bleeder_EN的有效电平时段的时间长度。
所述第一延时时间由所述第一电阻电路507的电阻和所述第一电容电路508的电容的乘积调节,所述第一电阻电路507为可调电阻或者所述第一电容电路508为可调电容,通过调节所述第一电阻电路507或者所述第一电容电路508调节所述第一延伸时间。
在一些较佳实施例中,所述第一电阻电路507采用固定电阻。在其他实施例中,也能通过调节所述第一电阻电路507的电阻值来实现所述第一延时时间的调节。
所述第一电容电路508包括:
多条并联在所述第一PMOS管MP1的漏极和地之间的电容支路;各所述电容支路由一个开关和子电容串联而成。
所述电容支路的数量由所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容的不同值的总数量决定。
各所述电容支路的子电容的大小不同且各所述电容支路的子电容的电容值和所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容中的一个值相对应。
编程时,当对所述选定存储位的地址确定后,和所述选定存储位所对应的所述选定位线的寄生电容相对应的所述电容支路导通以及和所述选定存储位所对应的所述选定位线的寄生电容不相对应的所述电容支路断开。
由图3所示可知,所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容的不同值的总数量为两个,所述电容支路的数量为两个。在其他实施例中,当所述闪存的阵列结构改变时,所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容的不同值的总数量也能不同于两个,这时所述电容支路的数量也需要相应调整。
第一电容电路508支路由第二开关405b和第二电容C0串联而成。
第二电容C0支路由第三开关405c和第三电容C1串联而成。
所述第二电容C0大于所述第三电容C1。
所述第二开关405b的控制端连接第一控制信号A0。
所述第三开关405c的控制端连接第二控制信号A1。
编程时,当所述选定存储位所对应的所述选定位线的寄生电容较大时,如所述选定存储位为存储位‘a1’以及对应的所述选定位线为所述第二位线BL1时,所述第一控制信号A0有效使所述第二开关405b导通以及所述第二控制信号A1无效使所述第三开关405c断开;当所述选定存储位所对应的所述选定位线的寄生电容较小时,如所述选定存储位为存储位‘a2’以及对应的所述选定位线为所述第二位线BL0时,所述第一控制信号A0无效使所述第二开关405b断开以及所述第二控制信号A1有效使所述第三开关405c导通。
如图9所示,是本发明实施例闪存的两个不同存储位对应的选定位线在加源编程电压Vsp时的电压曲线。和图4中的曲线301一样,曲线303所对应的选定存储位为存储位‘a1’,可以看出,曲线303的初始阶段的电压得到提升,编程深度会加深。
和图4中的曲线302一样,曲线304所对应的选定存储位为存储位‘a2’;可以看出,曲线304的初始阶段的电压得到提升,编程深度会加深。
同时,比较曲线303和304所示可知,二者之间在初始阶段的电压差异很小,故二者的编程差异变小,编程深度的均一性得到提升。
本发明实施例在现有提高源编程电压Vsp的第一电荷泵401的基础上,在对选定位线的寄生电容进行充电的初始阶段,增加第二电荷泵402对选定位线的寄生电容进行补偿充电,这样就能加快对选定位线的寄生电容的初始阶段的充电速度,从而能提高选定位线在初始阶段的电压,使得选定位线快速达到源编程电压Vsp,能防止由于初始阶段选定位线的电压过低而降低注入到闪存的存储单元101中的存储电荷的数量,从而能改善编程深度,所以,本发明实施例能在编程时对源编程电压Vsp所加的选定位线的寄生电容对选定位线的初始电压偏低进行电荷补偿从而能提高选定位线上的实际源编程电压Vsp的大小并从而改善编程深度;
本发明实施例能调节第二电荷泵402的使能时间即第一使能信号bleeder_EN为有效电平的时间来调节通过第二电荷泵402对选定位线的寄生电容进行补偿充电的量,而且能对具有不同寄生电容的选定位线进行不同时间的补偿充电,从而能使具有不同寄生电容的选定位线在初始阶段抬升后的电压值接近,也即能减少具有不同寄生电容的选定位线在初始阶段的电压差异,对应的选定存储位的编程深度的差异也得到降低,故对不同地址的存储位的编程深度的均匀性得到提升,所以,本发明实施例还能进一步将不同地址的存储位所对应的寄生电容大小不同的选定位线的初始电压大差别降低,从而改善不同地址的存储位所对应的寄生电容大小不同的选定位线上的实际源编程电压Vsp的大小一致性并从而减少不同地址的存储位的编程深度的差异,提高对不同地址的存储位的编程深度的均匀性。
以上通过具体实施例对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。
Claims (17)
1.一种闪存的电荷泵补偿电路,其特征在于,包括:
第一电荷泵,输出端输出源编程电压,在第一编程信号为有效电平时,所述源编程电压输出到闪存的阵列结构中的选定位线;
第二电荷泵,输出端通过第一开关连接到所述第一电荷泵的输出端;
所述第一开关的控制端连接第一使能信号,所述第一使能信号为有效电平的时间可控并用以控制所述第一开关的导通时间;
所述选定位线具有寄生电容,所述源编程电压会对所述选定位线的寄生电容进行充电使所述选定位线的电位上升并达到所述源编程电压,初始阶段为所述选定位线的电位达到所述源编程电压之前的阶段;
所述第一使能信号的有效电平时段位于所述初始阶段中,使得所述第二电荷泵的第二输出电压在所述初始阶段也对所述选定位线的寄生电容进行补偿充电,以提高所述初始阶段中所述选定位线的电压,改善编程深度。
2.如权利要求1所述的闪存的电荷泵补偿电路,其特征在于:所述闪存中,包括多个所述寄生电容不同的所述选定位线;
所述第一使能信号的有效电平时段的时间长短根据对应的所述选定位线的所述寄生电容的大小设置,所述选定位线的所述寄生电容越大,所述第一使能信号的有效电平时段的时间越长;所述选定位线的所述寄生电容越小,所述第一使能信号的有效电平时段的时间越短。
3.如权利要求2所述的闪存的电荷泵补偿电路,其特征在于:所述闪存包括多个存储单元,由多个所述存储单元排列形成所述阵列结构,所述阵列结构中,各所述存储单元排列成行和列;
同一列的各所述存储单元并联在两根相邻的位线之间并组成存储列;
所述位线包括共用位线以及独立位线,所述共用位线为被两列相邻的所述存储列共用,所述独立位线仅供对应的一列所述存储列单独使用。
4.如权利要求3所述的闪存的电荷泵补偿电路,其特征在于:各所述存储单元都采用分离栅浮栅器件;
所述分离栅浮栅器件包括:对称设置的第一源漏区和第二源漏区,位于所述第一源漏区和所述第二源漏区之间的多个分离的具有浮栅的第一栅极结构,位于所述第一栅极结构之间的第二栅极结构;所述第一栅极结构中具有位于所述浮栅顶部的控制栅,所述浮栅作为存储位;
各所述存储单元的所述第一源漏区和所述第二源漏区连接到对应的所述位线。
5.如权利要求4所述的闪存的电荷泵补偿电路,其特征在于:所述阵列结构包括多列存储片,各所述存储片之间隔离有对应的所述场氧;
各所述存储片包括两条所述存储列以及3根位线;
在各所述存储片中,第一存储列中的各所述存储单元的第一源漏区连接第一位线和第二位线中的一根以及第二源漏区连接所述第一位线和所述第二位线中的另一根,第二存储列中的各所述存储单元的第一源漏区连接第三位线和第二位线中的一根以及第二源漏区连接所述第三位线和所述第二位线中的另一根。
6.如权利要求5所述的闪存的电荷泵补偿电路,其特征在于:所述分离栅浮栅器件为双分离栅浮栅器件,所述第一栅极结构的数量为两个。
7.如权利要求6所述的闪存的电荷泵补偿电路,其特征在于:所述分离栅浮栅器件为N型器件,所述第一源漏区和所述第二源漏区都由N+区组成;
P型掺杂的沟道区位于所述第一源漏区和所述第二源漏区之间且被各所述第一栅极结构和所述第二栅极结构所覆盖,各所述第一栅极结构和所述第二栅极结构分别控制所覆盖的所述沟道区的区域段。
8.如权利要求5或6所述的闪存的电荷泵补偿电路,其特征在于:在所述阵列结构中,同一行上的各所述存储单元的位于相同行的所述第二栅极结构都连接到同一行的字线,同一行上的各所述存储单元的位于相同行的所述第一栅极结构的所述控制栅都连接到同一行的控制栅线;
对选定存储单元的选定存储位进行编程操作时,和所述选定存储单元连接的两根所述位线中,距离所述选定存储位近的所述位线作为所述选定位线,距离所述选定存储位远的所述位线用于连接漏编程电流;
和所述选定存储单元同一行的各所述存储单元的各所述第一栅极结构和所述第二栅极结构底部控制的沟道区的区域段都导通;
在所述存储片中,当所述选定位线为所述第二位线时,所述选定位线为共用位线,和所述选定存储单元同一行的非选定存储单元的另一根位线也连接所述源编程电压;
在所述存储片中,当所述选定位线为所述第一位线和所述第三位线中的一根时,所述选定位线为独立位线,所述第二位线连接所述漏编程电流,所述第一位线和所述第三位线中的另一根位线为和所述选定存储单元同一行的非选定存储单元的位线且连接漏编程电压。
9.如权利要求8所述的闪存的电荷泵补偿电路,其特征在于:所述漏编程电压等于所述选定存储单元导通后所述漏编程电流在所述第二位线上所形成的电压。
10.如权利要求1所述的闪存的电荷泵补偿电路,其特征在于:所述第二电荷泵的输出端还连接到第三电荷泵的输入端,所述第三电荷泵的输出端输出控制栅电压。
11.如权利要求1或或5或10所述的闪存的电荷泵补偿电路,其特征在于:所述第一使能信号由第一电路的输出端输出,所述第一电路的输入端连接所述第一编程信号;所述第一电路包括:第一与门,第一反相器和第一可调定时电路;
所述第一反相器的输入端连接所述第一编程信号;
所述第一反相器的输出端连接到所述第一可调定时电路的输入端;
所述第一与门的第一输入端连接所述第一编程信号以及第二输入端连接所述第一可调定时电路的输出端;
所述第一与门的输入端输出所述第一使能信号。
12.如权利要求11所述的闪存的电荷泵补偿电路,其特征在于:所述第一编程信号的有效电平为高电平,所述第一使能信号的有效电平为高电平。
13.如权利要求12所述的闪存的电荷泵补偿电路,其特征在于:所述第一可调定时电路包括:第二反相器、可调反相延时单元、第三反相器和第四反相器;
所述第二反相器的输入端连接所述第一反相器的输出端;
所述第二反相器的输出端连接所述可调反相延时单元的输入端;
所述可调反相延时单元的输出端连接所述第三反相器的输入端;
所述第三反相器的输出端连接所述第四反相器的输入端;
所述第四反相器的输出端输出所述第一使能信号。
14.如权利要求13所述的闪存的电荷泵补偿电路,其特征在于:所述可调反相延时单元包括:第一PMOS管、第一NMOS管、第一电阻电路和第一电容电路;
所述第一PMOS管的源极接电源电压;
所述第一PMOS管的栅极和所述第一NMOS管的栅极连接在一起并作为所述可调反相延时单元的输入端;
所述第一NMOS管和所述第一电阻电路串联在所述第一PMOS管的漏极和地之间;
所述第一电容电路连接在所述第一PMOS管的漏极和地之间;
所述第一PMOS管的漏极作为所述可调反相延时单元的输出端;
所述可调反相延时单元的输出信号为输入信号的反相延时信号并具有第一延时时间,由所述第一延时时间确定所述第一使能信号的有效电平时段的时间长度;
所述第一延时时间由所述第一电阻电路的电阻和所述第一电容电路的电容的乘积调节,所述第一电阻电路为可调电阻或者所述第一电容电路为可调电容,通过调节所述第一电阻电路或者所述第一电容电路调节所述第一延伸时间。
15.如权利要求14所述的闪存的电荷泵补偿电路,其特征在于:所述第一电阻电路采用固定电阻;
所述第一电容电路包括:
多条并联在所述第一PMOS管的漏极和地之间的电容支路;各所述电容支路由一个开关和子电容串联而成;
所述电容支路的数量由所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容的不同值的总数量决定;
各所述电容支路的子电容的大小不同且各所述电容支路的子电容的电容值和所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容中的一个值相对应;
编程时,当对所述选定存储位的地址确定后,和所述选定存储位所对应的所述选定位线的寄生电容相对应的所述电容支路导通以及和所述选定存储位所对应的所述选定位线的寄生电容不相对应的所述电容支路断开。
16.如权利要求15所述的闪存的电荷泵补偿电路,其特征在于:所述闪存中各地址的所述选定存储位所对应的所述选定位线的寄生电容的不同值的总数量为两个,所述电容支路的数量为两个;
第一电容电路支路由第二开关和第二电容串联而成;
第二电容支路由第三开关和第三电容串联而成;
所述第二电容大于所述第三电容;
所述第二开关的控制端连接第一控制信号;
所述第三开关的控制端连接第二控制信号;
编程时,当所述选定存储位所对应的所述选定位线的寄生电容较大时,所述第一控制信号有效使所述第二开关导通以及所述第二控制信号无效使所述第三开关断开;当所述选定存储位所对应的所述选定位线的寄生电容较小时,所述第一控制信号无效使所述第二开关断开以及所述第二控制信号有效使所述第三开关导通。
17.如权利要求1所述的闪存的电荷泵补偿电路,其特征在于:所述第二电荷泵的输出端和地之间还连接第一电容。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310949005.8A CN116884461A (zh) | 2023-07-31 | 2023-07-31 | 闪存的电荷泵补偿电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310949005.8A CN116884461A (zh) | 2023-07-31 | 2023-07-31 | 闪存的电荷泵补偿电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116884461A true CN116884461A (zh) | 2023-10-13 |
Family
ID=88260324
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310949005.8A Pending CN116884461A (zh) | 2023-07-31 | 2023-07-31 | 闪存的电荷泵补偿电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116884461A (zh) |
-
2023
- 2023-07-31 CN CN202310949005.8A patent/CN116884461A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5623442A (en) | Memory cells and memory devices with a storage capacitor of parasitic capacitance and information storing method using the same | |
EP0819308B1 (en) | Flash programming of flash eeprom array | |
US9922715B2 (en) | Non-volatile split gate memory device and a method of operating same | |
US11798633B2 (en) | Methods and apparatuses including an asymmetric assist device | |
US9484107B2 (en) | Dual non-volatile memory cell comprising an erase transistor | |
US9460798B2 (en) | Page or word-erasable composite non-volatile memory | |
US9934868B2 (en) | Methods and apparatuses having strings of memory cells and select gates with double gates | |
US20210233591A1 (en) | Erasing memory | |
US6897515B2 (en) | Semiconductor memory and semiconductor device | |
CN116884461A (zh) | 闪存的电荷泵补偿电路 | |
JP2654435B2 (ja) | 不揮発性メモリー・セル | |
US6829166B2 (en) | Method for controlling a non-volatile dynamic random access memory | |
US10586595B2 (en) | Method and apparatus for reducing coupling between word lines and control gate lines in a flash memory system | |
US8455974B2 (en) | N well implants to separate blocks in a flash memory device | |
CN117153221A (zh) | 闪存的编程信号控制电路 | |
CN117316239A (zh) | 闪存的编程控制电路 | |
KR20010029939A (ko) | 집적 회로 및 집적 회로 동작 방법 | |
US6188607B1 (en) | Integrated circuit memory having divided-well architecture | |
CN117275560A (zh) | 闪存读操作的电压控制装置和方法 | |
EP1437742A1 (en) | Method for controlling a non-volatile dynamic random access memory | |
US20240071516A1 (en) | Discharge circuits | |
EP0211069A4 (en) | EFFECTIVE WRITING CIRCUIT IN PAGE MODE FOR E? 2 PROMS. | |
CN116597881A (zh) | 闪存及其编程电压控制方法 | |
CN116564385A (zh) | 闪存及其操作方法 | |
CN117253528A (zh) | 参考电路及其偏置方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |