CN116779015A - 存储芯片的测试方法、装置、存储介质与电子设备 - Google Patents

存储芯片的测试方法、装置、存储介质与电子设备 Download PDF

Info

Publication number
CN116779015A
CN116779015A CN202210237604.2A CN202210237604A CN116779015A CN 116779015 A CN116779015 A CN 116779015A CN 202210237604 A CN202210237604 A CN 202210237604A CN 116779015 A CN116779015 A CN 116779015A
Authority
CN
China
Prior art keywords
test
memory
core
read
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210237604.2A
Other languages
English (en)
Inventor
汪净
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202210237604.2A priority Critical patent/CN116779015A/zh
Priority to PCT/CN2022/090619 priority patent/WO2023168817A1/zh
Priority to US17/849,729 priority patent/US20230290423A1/en
Publication of CN116779015A publication Critical patent/CN116779015A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • G11C29/26Accessing multiple arrays

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

本公开提供了一种存储芯片的测试方法、存储芯片的测试装置、计算机可读存储介质与电子设备,属于半导体技术领域。所述方法包括:确定多核处理器中各核心对应的存储块,所述存储块为由存储芯片中部分存储单元构成的局部存储区域;通过所述多核处理器中的各所述核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定所述存储芯片的测试结果。本公开可以提高多核处理器的利用率,提高存储芯片的测试效率。

Description

存储芯片的测试方法、装置、存储介质与电子设备
技术领域
本公开涉及半导体技术领域,尤其涉及一种存储芯片的测试方法、存储芯片的测试装置、计算机可读存储介质与电子设备。
背景技术
存储芯片是大多数电子产品的构成要件。为了保证存储芯片在上线后的使用性能,半导体制造厂商往往要在存储芯片出厂前进行测试,来检测存储芯片的使用性能。
目前,为了提高DRAM(Dynamic Random Access Memory,动态随机存取存储器)等存储芯片的测试效率,制造厂商通常会选择多任务操作系统环境来进行测试,但是由于操作系统是运行在DRAM中的,因而本身会占用一部分存储空间,而这一部分无法被测试到,导致整个存储芯片的测试全面性不足。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开提供了一种存储芯片的测试方法、存储芯片的测试装置、计算机可读存储介质与电子设备,进而至少在一定程度上改善现有技术存储芯片的测试全面性不足的问题。
本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本公开的实践而习得。
根据本公开的第一方面,提供一种存储芯片的测试方法,所述方法包括:确定多核处理器中各核心对应的存储块,所述存储块为由存储芯片中部分存储单元构成的局部存储区域;通过所述多核处理器中的各所述核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定所述存储芯片的测试结果。
在本公开的一种示例性实施方式中,通过以下方法将所述存储芯片划分为多个存储块:按照所述存储芯片中各存储单元的存储地址,将所述存储芯片划分为具有相同大小或不同大小的存储区域的存储块。
在本公开的一种示例性实施方式中,所述确定多核处理器中各核心对应的存储块,包括:根据所述多核处理器中各所述核心所对应的存储块的地址信息,确定各所述核心所对应的存储块,所述地址信息包括所述存储芯片中各所述存储块包含的存储单元的存储地址;所述通过所述多核处理器中的各所述核心对相应的存储块进行读写测试,包括:由所述多核处理器中的各所述核心分别对相应的存储块进行读写测试,直至完成对所述存储芯片中的全部存储块的读写测试,得到各所述存储块的测试结果。
在本公开的一种示例性实施方式中,所述由所述多核处理器中的各所述核心分别对相应的存储块进行读写测试,还包括:由所述多核处理器中的各所述核心同时对各自对应的任意一个或多个存储块进行读写测试;或者由所述多核处理器中的各所述核心依次对各自对应的任意一个或多个存储块进行读写测试。
在本公开的一种示例性实施方式中,各所述存储块的测试结果包括对应的存储块中的存储单元是否发生读写错误和发生读写错误的地址位数,所述依据测试得到的各存储块的测试结果确定所述存储芯片的测试结果,包括:依据各所述存储块的测试结果确定所述存储芯片中发生读写错误的存储单元和所述发生读写错误的存储单元的地址位数,以得到所述存储芯片的测试结果。
在本公开的一种示例性实施方式中,在通过所述多核处理器中的各所述核心对相应的存储块进行读写测试前,所述方法还包括:通过所述多核处理器加载和运行启动装载程序,激活所述多核处理器中的各所述核心,以使各所述核心在处于激活状态时,对相应的存储块进行读写测试;其中,所述启动装载程序运行于静态随机存取存储器内,且在处于所述激活状态时,各所述核心运行于所述启动装载程序中。
在本公开的一种示例性实施方式中,在通过所述多核处理器中的各所述核心对相应的存储块进行读写测试时,所述方法还包括:在对各所述存储块进行读写测试时,确定所述存储芯片中各所述存储块的测试策略,所述测试策略包括对各所述存储块进行数据读取操作和/或数据写入操作的测试流程;由所述多核处理器中的各所述核心按照所述测试流程对各自对应的存储块进行数据读取操作和/或数据写入操作。
在本公开的一种示例性实施方式中,所述测试策略还包括各所述测试流程的测试数据,所述由所述多核处理器中的各所述核心按照所述测试流程对各自对应的存储块进行数据读取操作和/或数据写入操作,还包括:确定当前执行的测试流程的目标测试数据;由各所述核心按照所述当前执行的测试流程在各自对应的存储块中进行关于所述目标测试数据的数据读取操作和/或数据写入操作。
在本公开的一种示例性实施方式中,所述方法还包括:在所述多核处理器中的全部核心按照所述当前执行的测试流程完成对各自对应的存储块的读写测试时,控制各所述核心按照下一测试流程对各自对应的存储块进行读写测试。
在本公开的一种示例性实施方式中,所述方法还包括:在对各所述存储块进行读写测试时,当所述多核处理器中的任意一个或多个核心按照所述当前执行的测试流程完成对各自对应的存储块的读写测试时,控制所述任意一个或多个核心进入等待状态,并触发计数器计数;当根据所述计数器的计数结果确定所述多核处理器中的全部核心进入所述等待状态时,重新激活所述多核处理器中的各所述核心,并控制各所述核心按照所述下一测试流程对各自对应的存储块进行读写测试。
在本公开的一种示例性实施方式中,所述测试策略还包括对所述存储芯片中的存储单元进行全局控制操作的操作流程,所述方法还包括:由所述多核处理器中的任意一个核心按照所述全局控制操作的操作流程对所述存储芯片中的全部存储单元进行全局控制操作;其中,所述全局控制操作包括对所述存储芯片中的存储单元进行的数据保持操作和/或数据刷新操作。
在本公开的一种示例性实施方式中,所述方法还包括:当存在任意一个或多个存储块未进行测试时,监测各所述核心的测试进度,并利用所述多核处理器中已完成测试的核心对所述任意一个或多个存储块中的任意一个存储块进行读写测试,直至完成对所述存储芯片中的全部存储块的读写测试。
在本公开的一种示例性实施方式中,所述存储芯片包括动态随机存取存储器。
根据本公开的第二方面,提供一种存储芯片的测试装置,所述装置包括:确定模块,用于确定多核处理器中各核心对应的存储块,所述存储块为由存储芯片中部分存储单元构成的局部存储区域;测试模块,用于通过所述多核处理器中的各所述核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定所述存储芯片的测试结果。
在本公开的一种示例性实施方式中,所述确定模块通过执行以下方法将所述存储芯片划分为多个存储块:按照所述存储芯片中各存储单元的存储地址,将所述存储芯片划分为具有相同大小或不同大小的存储区域的存储块。
在本公开的一种示例性实施方式中,所述确定模块用于根据所述多核处理器中各所述核心所对应的存储块的地址信息,确定各所述核心所对应的存储块,所述地址信息包括所述存储芯片中各所述存储块包含的存储单元的存储地址;所述测试模块用于由所述多核处理器中的各所述核心分别对相应的存储块进行读写测试,直至完成对所述存储芯片中的全部存储块的读写测试,得到各所述存储块的测试结果。
在本公开的一种示例性实施方式中,所述测试模块还用于由所述多核处理器中的各所述核心同时对各自对应的任意一个或多个存储块进行读写测试;或者由所述多核处理器中的各所述核心依次对各自对应的任意一个或多个存储块进行读写测试。
在本公开的一种示例性实施方式中,各所述存储块的测试结果包括对应的存储块中的存储单元是否发生读写错误和发生读写错误的地址位数,所述测试模块还用于依据各所述存储块的测试结果确定所述存储芯片中发生读写错误的存储单元和所述发生读写错误的存储单元的地址位数,以得到所述存储芯片的测试结果。
在本公开的一种示例性实施方式中,在通过所述多核处理器中的各所述核心对相应的存储块进行读写测试前,所述测试模块还用于通过所述多核处理器加载和运行启动装载程序,激活所述多核处理器中的各所述核心,以使各所述核心在处于激活状态时,对相应的存储块进行读写测试;其中,所述启动装载程序运行于静态随机存取存储器内,且在处于所述激活状态时,各所述核心运行于所述启动装载程序中。
在本公开的一种示例性实施方式中,在通过所述多核处理器中的各所述核心对相应的存储块进行读写测试时,所述测试模块还用于在对各所述存储块进行读写测试时,确定所述存储芯片中各所述存储块的测试策略,所述测试策略包括对各所述存储块进行数据读取操作和/或数据写入操作的测试流程,由所述多核处理器中的各所述核心按照所述测试流程对各自对应的存储块进行数据读取操作和/或数据写入操作。
在本公开的一种示例性实施方式中,所述测试策略还包括各所述测试流程的测试数据,所述测试模块还用于确定当前执行的测试流程的目标测试数据;由各所述核心按照所述当前执行的测试流程在各自对应的存储块中进行关于所述目标测试数据的数据读取操作和/或数据写入操作。
在本公开的一种示例性实施方式中,所述测试模块还用于在所述多核处理器中的全部核心按照所述当前执行的测试流程完成对各自对应的存储块的读写测试时,控制各所述核心按照下一测试流程对各自对应的存储块进行读写测试。
在本公开的一种示例性实施方式中,所述测试模块还用于在对各所述存储块进行读写测试时,当所述多核处理器中的任意一个或多个核心按照所述当前执行的测试流程完成对各自对应的存储块的读写测试时,控制所述任意一个或多个核心进入等待状态,并触发计数器计数,当根据所述计数器的计数结果确定所述多核处理器中的全部核心进入所述等待状态时,重新激活所述多核处理器中的各所述核心,并控制各所述核心按照所述下一测试流程对各自对应的存储块进行读写测试。
在本公开的一种示例性实施方式中,所述测试策略还包括对所述存储芯片中的存储单元进行全局控制操作的操作流程,所述测试模块还用于由所述多核处理器中的任意一个核心按照所述全局控制操作的操作流程对所述存储芯片中的全部存储单元进行全局控制操作;其中,所述全局控制操作包括对所述存储芯片中的存储单元进行的数据保持操作和/或数据刷新操作。
在本公开的一种示例性实施方式中,所述测试模块还用于当存在任意一个或多个存储块未进行测试时,监测各所述核心的测试进度,并利用所述多核处理器中已完成测试的核心对所述任意一个或多个存储块中的任意一个存储块进行读写测试,直至完成对所述存储芯片中的全部存储块的读写测试。
在本公开的一种示例性实施方式中,所述存储芯片包括动态随机存取存储器。
根据本公开的第三方面,提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述任意一种存储芯片的测试方法。
根据本公开的第四方面,提供一种电子设备,包括:处理器;以及存储器,用于存储所述处理器的可执行指令;其中,所述处理器配置为经由执行所述可执行指令来执行上述任意一种存储芯片的测试方法。
本公开具有以下有益效果:
根据本示例性实施方式中的存储芯片的测试方法、存储芯片的测试装置、计算机可读存储介质和电子设备,可以确定多核处理器中各核心对应的存储块,并通过多核处理器中的各核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定存储芯片的测试结果。本方案通过将存储芯片中的存储单元划分为多个存储块,并分配给多核处理器的不同核心,利用各核心对相应的存储块进行读写测试,可以充分利用多核处理器的处理性能,提高存储芯片的测试效率。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施方式,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出本示例性实施方式中一种存储芯片的测试方法的流程图;
图2示出本示例性实施方式中一种确定存储块的方法示例;
图3示出本示例性实施方式中一种存储芯片的测试方法的子流程图;
图4示出本示例性实施方式中一种存储芯片的测试装置的结构框图;
图5示出本示例性实施方式中一种用于实现上述方法的计算机可读存储介质;
图6示出本示例性实施方式中一种用于实现上述方法的电子设备。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本公开将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施方式中。
本公开的示例性实施方式首先提供了一种存储芯片的测试方法,该方法可以利用多核处理器的多个核心分别对存储芯片中的局部存储区域进行读写测试,来检测存储芯片的读写性能,同时实现存储芯片的灵活测试,提高存储芯片的测试效率。本示例性实施方式中,存储芯片可以是动态随机存取存储器,即也就是DRAM,该存储芯片是一种半导体存储器,可以包括多个存储单元,其中,存储单元是存储芯片中具备存储数据和数据读写功能的单元,从构成结构来看,一个存储单元可以由一个晶体管和一个电容组成,通过控制电容内存储的电荷数量的多寡可以代表一个二进制比特是0还是1。一般而言,存储芯片中可以包括多个存储单元,且多个存储单元可以排布为任意形状,比如可以排布为任意形状的存储阵列。
图1示出了本示例性实施方式的一种流程,可以包括以下步骤S110~S120:
步骤S110.确定多核处理器中各核心对应的存储块。
其中,存储块是指由存储芯片中部分存储单元构成的局部存储区域,对多个存储块而言,各存储块所包含的存储单元的数量可以相同,也可以不同。多核处理器是指在一枚处理器中集成两个或多个完整的计算引擎,即核心,此时处理器能支持系统总线上的多个处理器,由总线控制器提供所有总线控制信号和命令信号。多核处理器可以把要处理的任务分解成多个部分,并将各部分分别给予不同的核心寄存器让多个运算器共同运算,将运算结果进行汇总后由一个运算器处理好分发给下一步,或者也可以直接由程序控制将各个运算结果下发给下一步。
本示例性实施方式中,存储芯片可以被划分为多个存储块,在进行测试时,可以首先确定每个核心所对应的存储块。例如,如图2所示,CPU1、CPU2、CPU3…CPUN、CPUa和CPUb分别为不同的核心,按照一个核心对应任意一个存储块的规则,将存储芯片中的每个存储块划分给多核处理器中的每个核心,如CPU1所对应的存储块为存储块1。在这种方式中,核心对应的存储块互不相同。通过这种方法,可以确定每个核心所对应的存储块,即由多个存储单元构成的单元组合,实现了存储单元的有效分组,有助于提高存储芯片的测试灵活性。
随着存储芯片的存储容量的增加,存储芯片中的存储单元的数量越来越多,为了便于确定多核处理器中每个核心所对应的存储块,在一种可选的实施方式中,可以首先按照存储芯片中各存储单元的存储地址,将存储芯片划分为具有相同大小或不同大小的存储区域的存储块。其中,存储地址即为存储芯片中的存储单元的编号,该编号能够唯一标识一个存储单元。
按照存储芯片中各存储单元的存储地址,可以将存储芯片中的存储单元划分为多个存储块,每个存储块的大小可以是任意的,并且在每个存储块中,各个存储单元之间可以是相邻的,也可以是不相邻的。例如,可以按照各存储单元的存储地址,将存储地址连续的X个存储单元划分为一个存储块,这样可以将存储芯片按照存储地址的连续性划分为多个存储块。其中,X为正整数。再例如,也可以按照各存储单元的存储地址,将具有相同行地址或列地址的每一行存储单元或每一列存储单元划分为一个存储块,即按照存储芯片中构成存储阵列的存储单元的行列关系将存储单元划分为多个存储块。通过将存储芯片的存储单元划分为多个存储块,可以完成存储单元的任意分组,且分组规则可以由测试人员自定义,能够满足多种不同的测试和分组需求,具有较高的灵活性。
基于上述方法,在确定多核处理器中各核心对应的存储块时,在一种可选的实施方式中,可以通过根据多核处理器中各核心所对应的存储块的地址信息,确定各核心所对应的存储块。存储块的地址信息可以包括存储芯片的各个存储块中包含的存储单元的存储地址。例如,对于多核处理器的N个核心,可以按照存储块的地址先后顺序,依次确定各核心对应的存储块。再例如,也可以按照一个核心对应固定数量个存储单元的规则,来根据存储芯片中各存储单元的存储地址,将每个核心所对应的存储块确定为由存储芯片中X个存储单元构成的存储区域,也就是说,一个核心对应X个存储单元,各核心对应的存储块中的存储单元不重复。
此外,在一种可选的实施方式中,可以由测试人员预先配置各核心与存储块的地址对应关系,如可以由测试人员预先根据核心与存储块的地址对应关系建立配置表,在确定各核心对应的存储块时,便可以根据配置表确定每个核心所对应的存储块,以及存储块中的存储单元的存储地址,从而在存储芯片中查找到每个核心所对应的存储块。
由于存储地址标识存储单元的唯一性,通过上述根据存储块的地址信息确定各核心所对应的存储块的方法,可以确保各核心对应的存储块中的存储单元具有唯一性,即任意两个存储块中的存储单元不存在重复,能够避免测试重复单元而产生的测试效率较低的问题,以及测试紊乱的问题,影响测试结果。
步骤S120.通过多核处理器中的各核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定存储芯片的测试结果。
读写测试是指对要测试的存储芯片的存储单元进行全写满或者全读出,或者按照先读后写及其他不同的读/写组合的方式进行遍历;测试结果用于表征各存储单元是否发生读写错误,比如是否存在无法正常写入数据或读取数据与写入数据不一致的存储单元等。
在确定各核心所对应的存储块后,可以利用每个核心对各自对应的存储块进行读写测试,由各核心确定其对应的存储块的测试结果,然后多核处理器可以对各存储块的测试结果进行分析和处理,比如统计、去重等,来确定存储芯片的测试结果。在这种方式下,多核处理器可以同时运行多个核心执行测试任务,所以能够显著提高存储芯片的测试效率。
为了确保存储芯片的测试全面性,在一种可选的实施方式中,在步骤S120前,还可以执行以下方法:
通过多核处理器加载和运行启动装载程序,激活多核处理器中的各核心,以使各核心在处于激活状态时,对相应的存储块进行读写测试。
启动装载程序也就是BootLoader程序,该程序是嵌入式系统在加电后执行的第一段代码,通过BootLoader程序可以初始化硬件设备、建立内存空间的映射表,即搭建适当的系统软硬件环境,为调用多核处理器中的各个核心做好准备。启动装载程序可以运行于静态随机存取存储器内,且在处于激活状态时,各核心运行于启动装载程序中。也就是说,在激活状态时,各核心分别执行存储块的测试任务,此时各核心运行于启动装载程序中。其中,静态随机存取存储器,也就是SRAM(Static Random-Access Memory)是一种具有静止存取功能的存储器,在保持通电的状态下,不需要刷新便可以保存内部存储的数据。
对计算机系统而言,从开机通电到操作系统启动这一过程中,可以通过多核处理器加载和运行启动装载程序,完成该过程的引导,并激活多核处理器中的各个核心,完成存储芯片的测试任务的多核调度,进而使得各核心可以在激活状态下分别对相应的存储块进行读写测试。由于在执行测试任务时,各核心运行于SRAM的启动装载程序中,所以不会占用存储芯片的内存空间,所以可以满足存储芯片的全面测试需求,也能够提高存储芯片的测试效率。
在多核处理器中,每个核心均可以用于独立完成处理任务,因此,为了实现对各存储块的读写测试,在一种可选的实施方式中,可以执行以下方法,以实现各存储块的读写测试:
由多核处理器中的各核心分别对相应的存储块进行读写测试,直至完成对存储芯片中的全部存储块的读写测试,得到各存储块的测试结果。
由每个核心对各自对应的存储块进行读写测试,比如可以控制一定数量的核心对各自对应的存储块同时进行读写测试。在读写测试完成后,每个核心可以得到其测试的存储块的测试结果。同时,当一个核心对应两个及以上的存储块时,可以由该核心对其关联的各个存储块依次进行读写测试,直至完成该核心对应的所有存储块的测试。通过该方法,可以控制多核处理器中的核心按照既定规则对存储块进行测试,可以满足不同的测试需求。
进一步的,在一种可选的实施方式中,还可以执行以下方法:
由多核处理器中的各核心同时对各自对应的任意一个或多个存储块进行读写测试;或者由多核处理器中的各核心依次对各自对应的任意一个或多个存储块进行读写测试。
在各核心同时对不同存储块进行读写测试时,各核心同时执行对不同存储块的测试程序,这种方式下,各核心按照并行方式运行,所以可以最大化多核处理器的处理性能,提高存储芯片的测试效率;在各核心依次对不同存储块进行读写测试时,各核心依次执行对不同存储块的测试程序,这种方式可以实现核心的不同步运行,可以充分发挥多核处理器的核心的处理灵活性,比如在当前时刻时,一个核心可以执行写入测试过程,另一核心可以执行读取测试过程。通过上述方法,可以控制多核处理器按照不同的运行方式对存储块进行读写测试,具有较高的灵活性。
本示例性实施方式中,各存储块的测试方法可以相同,也可以不同,比如某个存储块的测试方法可以表示为测试算法原语:(w),(r,w),(r),(w),(r,w,r),(r),该方法需要对存储芯片的存储单元遍历6次,另一个存储块的测试方法可以是测试算法原语:(w,r),(w),(r),(w),该方法仅需要对存储芯片的存储单元遍历4次。其中,(w)或(r)表示对存储芯片的全部存储单元执行写入操作或读取操作,(r,w)表示按照一次访问的大小,比如1字节、4字节、8字节等对存储芯片的存储单元执行先读后写的操作,来遍历存储芯片的全部存储单元,(r,w,r)表示按照一次访问的大小对存储芯片的存储单元执行先读后写再读的操作,来遍历存储芯片的全部存储单元。在上述过程中,两次写入的数据可以相同,也可以不同。基于此,在一种可选的实施方式中,在通过多核处理器中的各核心对相应的存储块进行读写测试时,参考图3所示,还可以执行以下方法:
步骤S310,在对各存储块进行读写测试时,确定存储芯片中各存储块的测试策略。
其中,测试策略可以包括对各存储块进行数据读取操作和/或数据写入操作的测试流程。测试流程是指对各存储块进行数据读写操作的阶段,可以将关于同一测试数据的数据读写操作视为一个测试流程,也可以将任意一种数据读取操作或数据写入操作视为一个测试流程。测试流程可以包括对各存储块进行数据读写操作的操作顺序、频次等。除此之外,测试策略还可以包括执行数据读取操作或数据写入操作时的测试参数,如控制信号的电压值等。
在利用各核心对其关联的存储块进行读写测试时,可以预先确定每个存储块的测试流程。例如,可以根据预先配置的测试规则表查找和确定每个存储块需要执行的操作步骤和每个操作步骤的顺序等。
步骤S320,由多核处理器中的各核心按照测试流程对各自对应的存储块进行数据读取操作和/或数据写入操作。
在进行测试时,可以由多核处理器控制各个核心按照统一的测试流程对各自对应的存储块进行数据读写操作。通过这种方法,可以确保各存储块采用统一的测试流程进行测试,保证测试的一致性、全面性和准确性,同时,由于测试流程可以由测试人员自行配置,所以也可以提高测试的灵活性和便利性。
进一步的,对于不同的测试流程而言,所写入存储块或从存储块中需要读取的测试数据可以是不同的,因此,在一种可选的实施方式中,测试策略还可以包括各测试流程的测试数据,步骤S320还可以通过以下方法实现:
确定当前执行的测试流程的目标测试数据;
由各核心在各自对应的存储块中进行关于目标测试数据的数据读取操作和/或数据写入操作。
测试数据是指测试存储单元的读写功能而设置的写入数据。由于存储芯片是以二进制形式存储数据的,所以测试数据也可以是任意一种二进制序列。目标测试数据是指当前执行的数据读取操作或数据写入操作中需要读取或写入的测试数据。
本示例性实施方式中,多核处理器可以控制各核心对相应的存储块执行测试任务,在执行测试任务时,各核心可以确定当前执行的测试流程,即数据读取操作和/或数据写入操作对应的目标测试数据,从而由各核心在各自对应的存储块中写入目标测试数据或从中读取目标测试数据。通过该方法,可以在写入测试数据时,确保每个测试阶段数据写入的正确性,在读取测试数据时,也可以依据读取的数据和测试数据确定读取数据是否正确,可以提高确定测试结果的效率,并且测试人员也可以为不同的测试阶段设置不同的测试数据,满足各阶段的测试需求。
另外,测试流程中的数据读写操作可以被顺序执行,因此,在一种可选的实施方式中,还可以在多核处理器中的全部核心按照当前执行的测试流程完成对各自对应的存储块的读写测试时,控制各核心按照下一测试流程对各自对应的存储块进行读写测试。
对于具有多个测试流程的测试任务来说,各核心按照顺序方式依次执行各测试流程,只有在各核心完成对各存储块的当前测试流程时,才会对各存储块执行下一测试流程,因而能够在一定程度避免测试出错。
本示例性实施方式中,由于存储块的大小可能是不同的,并且多核处理器中每个核心的速率也可能不同,所以即使测试刚开始时,各核心与存储块的访问顺序是对应的,但随着测试流程的切换或者对存储块的反复访问,可能会导致在同一时间,各核心在执行不同的测试流程,造成存储块的测试错误。因此,为了实现各核心的同步测试,在一种可选的实施方式中,还可以执行以下方法:
在对各存储块进行读写测试时,当多核处理器中的任意一个或多个核心按照当前执行的测试流程完成对各自对应的存储块的读写测试时,控制上述任意一个或多个核心进入等待状态,并触发计数器计数;
当根据计数器的计数结果确定多核处理器中的全部核心进入等待状态时,重新激活多核处理器中的各核心,并控制各核心按照下一测试流程对各自对应的存储块进行读写测试。
在等待状态下,核心不执行测试任务。例如,在多核处理器控制各核心开始对各自对应的存储块进行测试时,各核心被一一激活,count持续加1,等到count的值等于被激活的核心总数时,核心全部进入等待状态,即核心同步完成,然后多核处理器可以控制被激活的核心按照相应的存储块分配规则执行各自存储块的测试流程,当某个核心完成当前执行的测试流程时,多核处理器可以控制该核心进入等待状态,同时计数器可以进行计数,如count减1。随着其他核心也陆续完成当前执行的测试流程,不断触发计数器减1,直到清零,此时所有进入等待状态的核心会被重新激活,同时触发计数器加1,直到全部核心回到等待状态时,控制所有核心执行下一测试流程。其中,count表示当前时刻处于等待状态的核心数量。当根据计数器的计数结果确定全部核心进入等待状态时,说明全部核心都完成了当前执行的测试流程,此时多核处理器可以控制各核心对各自对应的存储块执行下一测试流程。这种方法可以保证核心能够在规定界限内完成测试流程,确保核心执行测试流程的同步性,防止测试流程紊乱导致测试结果假性的错误,避免误判,提高测试准确率。
在对存储芯片进行测试时,有时候需要对存储芯片执行一些非访问型操作,因此,在一种可选的实施方式中,测试策略还可以包括对存储芯片中的存储单元进行全局控制操作的操作流程。其中,全局控制操作即为对存储芯片执行的非访问型操作,可以包括对存储芯片中的存储单元进行的数据保持操作和/或数据刷新操作。具体的,数据保持操作是指控制写入存储芯片的数据保持一段时间,来确保写入数据不会因为时间或漏电等因素发生不符合预期的变化;数据刷新操作是指对存储单元中的高电位电容执行的周期性地充电操作,该操作可以保持高电位电容的稳定,使其持续存储数据,数据刷新操作可以包括自刷新操作或控制器控制刷新操作等。
由此,在对各存储块进行读写测试时,还可以由多核处理器中的任意一个核心按照全局控制操作的操作流程对存储芯片中的全部存储单元进行全局控制操作。例如,在完成任意一个或多个测试流程后,多核处理器可以控制最后完成该测试流程的核心对存储芯片中的全部存储单元进行数据保持操作和数据刷新操作,该操作的执行时间可以由测试人员预先设置。通过执行全局控制操作,可以在对存储芯片进行读写测试的过程中,确保数据的持续存储,从而避免外部因素对之后的测试结果产生影响。
进一步的,如前所述,一个核心可以对应一个或多个存储块,在这种方式下,如图2中所示的,当多核处理器中的核心数量N与存储块的数量M相等时,所有核心完成读写测试意味着整个测试任务结束。当多核处理器中的核心数量N大于存储块的数量M时,所有分配存储块的核心完成读写测试也同样意味着整个测试任务结束。当多核处理器中的核心数量N小于存储块的数量M时,当所有核心完成读写测试时,此时存储芯片中仍存在剩余的存储块,此时为了完成剩余存储块的读写测试,在一种可选的实施方式中,还可以执行以下方法:
当存在任意一个或多个存储块未进行测试时,监测各核心的测试进度,并利用多核处理器中已完成测试的核心对任意一个或多个存储块中的任意一个存储块进行读写测试,直至完成对存储芯片中的全部存储块的读写测试。
在上述方法中,存储块与核心之间一一对应,当一个核心完成自己对应的存储块的测试时,多核处理器可以检测未进行测试的存储块,从而利用已完成测试的核心对未进行测试的存储块展开读写测试。例如,在如图2所示的存储块划分示例中,假设CPUa为最先完成测试的核心,则对于剩余未测试的存储块,即第N+1个存储块,则可以首先利用CPUa对第N+1个存储块进行读写测试,同时监测所有核心的测试进度,进而利用最新完成读写测试的核心CPUb对第N+2个存储块进行读写测试,直至完成所有存储块的读写测试。
在各核心完成各自对应的存储块的读写测试后,可以得到其测试的存储块的测试结果,而为了得到整个存储芯片的测试结果,在一种可选的实施方式中,各存储块的测试结果可以包括对应的存储块中的存储单元是否发生读写错误和发生读写错误的地址位数,因此,可以通过以下方法得到存储芯片的测试结果:
依据各存储块的测试结果确定存储芯片中发生读写错误的存储单元和发生读写错误的存储单元的地址位数,以得到存储芯片的测试结果。
在得到各存储块的测试结果后,可以统计各存储块中发生读写错误的存储单元和发生读写错误的存储单元的地址位数,可以得到整个存储芯片中发生读写错误的存储单元及其地址位数,即得到存储芯片的测试结果。
综上,根据本示例性实施方式中的存储芯片的测试方法,可以确定多核处理器中各核心对应的存储块,并通过多核处理器中的各核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定存储芯片的测试结果。本方案通过将存储芯片中的存储单元划分为多个存储块,并分配给多核处理器的不同核心,利用各核心对相应的存储块进行读写测试,可以充分利用多核处理器的处理性能,提高存储芯片的测试效率。
本示例性实施方式中还提供了一种存储芯片的测试装置,参考图4所示,存储芯片的测试装置400可以包括:确定模块410,可以用于确定多核处理器中各核心对应的存储块,存储块为由存储芯片中部分存储单元构成的局部存储区域;测试模块420,可以用于通过多核处理器中的各核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定存储芯片的测试结果。
在本公开的一种示例性实施方式中,确定模块410通过执行以下方法将存储芯片划分为多个存储块:按照存储芯片中各存储单元的存储地址,将存储芯片划分为具有相同大小或不同大小的存储区域的存储块。
在本公开的一种示例性实施方式中,确定模块410可以用于根据多核处理器中各核心所对应的存储块的地址信息,确定各核心所对应的存储块,地址信息包括存储芯片中各存储块包含的存储单元的存储地址;测试模块420可以用于由多核处理器中的各核心分别对相应的存储块进行读写测试,直至完成对存储芯片中的全部存储块的读写测试,得到各存储块的测试结果。
在本公开的一种示例性实施方式中,测试模块420还可以用于由多核处理器中的各核心同时对各自对应的任意一个或多个存储块进行读写测试;或者由多核处理器中的各核心依次对各自对应的任意一个或多个存储块进行读写测试。
在本公开的一种示例性实施方式中,各存储块的测试结果包括对应的存储块中的存储单元是否发生读写错误和发生读写错误的地址位数,测试模块420还可以用于依据各存储块的测试结果确定存储芯片中发生读写错误的存储单元和发生读写错误的存储单元的地址位数,以得到存储芯片的测试结果。
在本公开的一种示例性实施方式中,在通过多核处理器中的各核心对相应的存储块进行读写测试前,测试模块420还可以用于通过多核处理器加载和运行启动装载程序,激活多核处理器中的各核心,以使各核心在处于激活状态时,对相应的存储块进行读写测试;其中,启动装载程序运行于静态随机存取存储器内,且在处于激活状态时,各核心运行于启动装载程序中。
在本公开的一种示例性实施方式中,在通过多核处理器中的各核心对相应的存储块进行读写测试时,测试模块420还可以用于在对各存储块进行读写测试时,确定存储芯片中各存储块的测试策略,测试策略包括对各存储块进行数据读取操作和/或数据写入操作的测试流程,由多核处理器中的各核心按照测试流程对各自对应的存储块进行数据读取操作和/或数据写入操作。
在本公开的一种示例性实施方式中,测试策略还包括各测试流程的测试数据,测试模块420还可以用于确定当前执行的测试流程的目标测试数据;由各核心按照当前执行的测试流程在各自对应的存储块中进行关于目标测试数据的数据读取操作和/或数据写入操作。
在本公开的一种示例性实施方式中,测试模块420还可以用于在多核处理器中的全部核心按照当前执行的测试流程完成对各自对应的存储块的读写测试时,控制各核心按照下一测试流程对各自对应的存储块进行读写测试。
在本公开的一种示例性实施方式中,测试模块420还可以用于在对各存储块进行读写测试时,当多核处理器中的任意一个或多个核心按照当前执行的测试流程完成对各自对应的存储块的读写测试时,控制任意一个或多个核心进入等待状态,并触发计数器计数,当根据所述计数器的计数结果确定所述多核处理器中的全部核心进入所述等待状态时,重新激活多核处理器中的各核心,并控制各核心按照下一测试流程对各自对应的存储块进行读写测试。
在本公开的一种示例性实施方式中,测试策略还包括对存储芯片中的存储单元进行全局控制操作的操作流程,测试模块420还可以用于由多核处理器中的任意一个核心按照全局控制操作的操作流程对存储芯片中的全部存储单元进行全局控制操作;其中,全局控制操作包括对存储芯片中的存储单元进行的数据保持操作和/或数据刷新操作。
在本公开的一种示例性实施方式中,测试模块420还可以用于当存在任意一个或多个存储块未进行测试时,监测各核心的测试进度,并利用多核处理器中已完成测试的核心对任意一个或多个存储块中的任意一个存储块进行读写测试,直至完成对存储芯片中的全部存储块的读写测试。
在本公开的一种示例性实施方式中,存储芯片包括动态随机存取存储器。
上述装置中各模块的具体细节在方法部分实施方式中已经详细说明,未披露的方案细节内容可以参见方法部分的实施方式内容,因而不再赘述。
所属技术领域的技术人员能够理解,本公开的各个方面可以实现为系统、方法或程序产品。因此,本公开的各个方面可以具体实现为以下形式,即:完全的硬件实施方式、完全的软件实施方式(包括固件、微代码等),或硬件和软件方面结合的实施方式,这里可以统称为“电路”、“模块”或“系统”。
本公开的示例性实施方式还提供了一种计算机可读存储介质,其上存储有能够实现本说明书上述方法的程序产品。在一些可能的实施方式中,本公开的各个方面还可以实现为一种程序产品的形式,其包括程序代码,当程序产品在终端设备上运行时,程序代码用于使终端设备执行本说明书上述“示例性方法”部分中描述的根据本公开各种示例性实施方式的步骤。
参考图5所示,描述了根据本公开的示例性实施方式的用于实现上述方法的程序产品500,其可以采用便携式紧凑盘只读存储器(CD-ROM)并包括程序代码,并可以在终端设备,例如个人电脑上运行。然而,本公开的程序产品不限于此,在本文件中,可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
程序产品500可以采用一个或多个可读介质的任意组合。可读介质可以是可读信号介质或者可读存储介质。可读存储介质例如可以为但不限于电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。
计算机可读信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了可读程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。可读信号介质还可以是可读存储介质以外的任何可读介质,该可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于无线、有线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言的任意组合来编写用于执行本公开操作的程序代码,程序设计语言包括面向对象的程序设计语言—诸如Java、C++等,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算设备上执行、部分地在用户设备上执行、作为一个独立的软件包执行、部分在用户计算设备上部分在远程计算设备上执行、或者完全在远程计算设备或服务器上执行。在涉及远程计算设备的情形中,远程计算设备可以通过任意种类的网络,包括局域网(LAN)或广域网(WAN),连接到用户计算设备,或者,可以连接到外部计算设备(例如利用因特网服务提供商来通过因特网连接)。
本公开的示例性实施方式还提供了一种能够实现上述方法的电子设备。下面参照图6来描述根据本公开的这种示例性实施方式的电子设备600。图6显示的电子设备600仅仅是一个示例,不应对本公开实施方式的功能和使用范围带来任何限制。
如图6所示,电子设备600可以以通用计算设备的形式表现。电子设备600的组件可以包括但不限于:上述至少一个处理单元610、上述至少一个存储单元620、连接不同系统组件(包括存储单元620和处理单元610)的总线630和显示单元640。
其中,存储单元620存储有程序代码,程序代码可以被处理单元610执行,使得处理单元610执行本说明书上述“示例性方法”部分中描述的根据本公开各种示例性实施方式的步骤。例如,处理单元610可以执行图1和图3所示的方法步骤等。
存储单元620可以包括易失性存储单元形式的可读介质,例如随机存取存储单元(RAM)621和/或高速缓存存储单元622,还可以进一步包括只读存储单元(ROM)623。
存储单元620还可以包括具有一组(至少一个)程序模块625的程序/实用工具624,这样的程序模块625包括但不限于:操作系统、一个或者多个应用程序、其它程序模块以及程序数据,这些示例中的每一个或某种组合中可能包括网络环境的实现。
总线630可以为表示几类总线结构中的一种或多种,包括存储单元总线或者存储单元控制器、外围总线、图形加速端口、处理单元或者使用多种总线结构中的任意总线结构的局域总线。
电子设备600也可以与一个或多个外部设备700(例如键盘、指向设备、蓝牙设备等)通信,还可与一个或者多个使得用户能与该电子设备600交互的设备通信,和/或与使得该电子设备600能与一个或多个其它计算设备进行通信的任何设备(例如路由器、调制解调器等等)通信。这种通信可以通过输入/输出(I/O)接口650进行。并且,电子设备600还可以通过网络适配器660与一个或者多个网络(例如局域网(LAN),广域网(WAN)和/或公共网络,例如因特网)通信。如图所示,网络适配器660通过总线630与电子设备600的其它模块通信。应当明白,尽管图中未示出,可以结合电子设备600使用其它硬件和/或软件模块,包括但不限于:微代码、设备驱动器、冗余处理单元、外部磁盘驱动阵列、RAID系统、磁带驱动器以及数据备份存储系统等。
应当注意,尽管在上文详细描述中提及了用于动作执行的设备的若干模块或者单元,但是这种划分并非强制性的。实际上,根据本公开的示例性实施方式,上文描述的两个或更多模块或者单元的特征和功能可以在一个模块或者单元中具体化。反之,上文描述的一个模块或者单元的特征和功能可以进一步划分为由多个模块或者单元来具体化。
此外,上述附图仅是根据本公开示例性实施方式的方法所包括的处理的示意性说明,而不是限制目的。易于理解,上述附图所示的处理并不表明或限制这些处理的时间顺序。另外,也易于理解,这些处理可以是例如在多个模块中同步或异步执行的。
通过以上的实施方式的描述,本领域的技术人员易于理解,这里描述的示例性实施方式可以通过软件实现,也可以通过软件结合必要的硬件的方式来实现。因此,根据本公开示例性实施方式的技术方案可以以软件产品的形式体现出来,该软件产品可以存储在一个非易失性存储介质(可以是CD-ROM,U盘,移动硬盘等)中或网络上,包括若干指令以使得一台计算设备(可以是个人计算机、服务器、终端装置、或者网络设备等)执行根据本公开示例性实施方式的方法。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施方式。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施方式仅被视为示例性的,本公开的真正范围和精神由权利要求指出。

Claims (16)

1.一种存储芯片的测试方法,其特征在于,所述方法包括:
确定多核处理器中各核心对应的存储块,所述存储块为由存储芯片中部分存储单元构成的局部存储区域;
通过所述多核处理器中的各所述核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定所述存储芯片的测试结果。
2.根据权利要求1所述的方法,其特征在于,通过以下方法将所述存储芯片划分为多个存储块:
按照所述存储芯片中各存储单元的存储地址,将所述存储芯片划分为具有相同大小或不同大小的存储区域的存储块。
3.根据权利要求1所述的方法,其特征在于,所述确定多核处理器中各核心对应的存储块,包括:
根据所述多核处理器中各所述核心所对应的存储块的地址信息,确定各所述核心所对应的存储块,所述地址信息包括所述存储芯片中各所述存储块包含的存储单元的存储地址;
所述通过所述多核处理器中的各所述核心对相应的存储块进行读写测试,包括:
由所述多核处理器中的各所述核心分别对相应的存储块进行读写测试,直至完成对所述存储芯片中的全部存储块的读写测试,得到各所述存储块的测试结果。
4.根据权利要求3所述的方法,其特征在于,所述由所述多核处理器中的各所述核心分别对相应的存储块进行读写测试,还包括:
由所述多核处理器中的各所述核心同时对各自对应的任意一个或多个存储块进行读写测试;或者
由所述多核处理器中的各所述核心依次对各自对应的任意一个或多个存储块进行读写测试。
5.根据权利要求3所述的方法,其特征在于,各所述存储块的测试结果包括对应的存储块中的存储单元是否发生读写错误和发生读写错误的地址位数,所述依据测试得到的各存储块的测试结果确定所述存储芯片的测试结果,包括:
依据各所述存储块的测试结果确定所述存储芯片中发生读写错误的存储单元和所述发生读写错误的存储单元的地址位数,以得到所述存储芯片的测试结果。
6.根据权利要求1所述的方法,其特征在于,在通过所述多核处理器中的各所述核心对相应的存储块进行读写测试前,所述方法还包括:
通过所述多核处理器加载和运行启动装载程序,激活所述多核处理器中的各所述核心,以使各所述核心在处于激活状态时,对相应的存储块进行读写测试;
其中,所述启动装载程序运行于静态随机存取存储器内,且在处于所述激活状态时,各所述核心运行于所述启动装载程序中。
7.根据权利要求1所述的方法,其特征在于,在通过所述多核处理器中的各所述核心对相应的存储块进行读写测试时,所述方法还包括:
在对各所述存储块进行读写测试时,确定所述存储芯片中各所述存储块的测试策略,所述测试策略包括对各所述存储块进行数据读取操作和/或数据写入操作的测试流程;
由所述多核处理器中的各所述核心按照所述测试流程对各自对应的存储块进行数据读取操作和/或数据写入操作。
8.根据权利要求7所述的方法,其特征在于,所述测试策略还包括各所述测试流程的测试数据,所述由所述多核处理器中的各所述核心按照所述测试流程对各自对应的存储块进行数据读取操作和/或数据写入操作,还包括:
确定当前执行的测试流程的目标测试数据;
由各所述核心按照所述当前执行的测试流程在各自对应的存储块中进行关于所述目标测试数据的数据读取操作和/或数据写入操作。
9.根据权利要求8所述的方法,其特征在于,所述方法还包括:
在所述多核处理器中的全部核心按照所述当前执行的测试流程完成对各自对应的存储块的读写测试时,控制各所述核心按照下一测试流程对各自对应的存储块进行读写测试。
10.根据权利要求9所述的方法,其特征在于,所述方法还包括:
在对各所述存储块进行读写测试时,当所述多核处理器中的任意一个或多个核心按照所述当前执行的测试流程完成对各自对应的存储块的读写测试时,控制所述任意一个或多个核心进入等待状态,并触发计数器计数;
当根据所述计数器的计数结果确定所述多核处理器中的全部核心进入所述等待状态时,重新激活所述多核处理器中的各所述核心,并控制各所述核心按照所述下一测试流程对各自对应的存储块进行读写测试。
11.根据权利要求7所述的方法,其特征在于,所述测试策略还包括对所述存储芯片中的存储单元进行全局控制操作的操作流程,所述方法还包括:
由所述多核处理器中的任意一个核心按照所述全局控制操作的操作流程对所述存储芯片中的全部存储单元进行全局控制操作;
其中,所述全局控制操作包括对所述存储芯片中的存储单元进行的数据保持操作和/或数据刷新操作。
12.根据权利要求3所述的方法,其特征在于,所述方法还包括:
当存在任意一个或多个存储块未进行测试时,监测各所述核心的测试进度,并利用所述多核处理器中已完成测试的核心对所述任意一个或多个存储块中的任意一个存储块进行读写测试,直至完成对所述存储芯片中的全部存储块的读写测试。
13.根据权利要求1所述的方法,其特征在于,所述存储芯片包括动态随机存取存储器。
14.一种存储芯片的测试装置,其特征在于,所述装置包括:
确定模块,用于确定多核处理器中各核心对应的存储块,所述存储块为由存储芯片中部分存储单元构成的局部存储区域;
测试模块,用于通过所述多核处理器中的各所述核心对相应的存储块进行读写测试,并依据测试得到的各存储块的测试结果确定所述存储芯片的测试结果。
15.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1-13任一项所述的方法。
16.一种电子设备,其特征在于,包括:
处理器;以及
存储器,用于存储所述处理器的可执行指令;
其中,所述处理器配置为经由执行所述可执行指令来执行权利要求1-13任一项所述的方法。
CN202210237604.2A 2022-03-11 2022-03-11 存储芯片的测试方法、装置、存储介质与电子设备 Pending CN116779015A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210237604.2A CN116779015A (zh) 2022-03-11 2022-03-11 存储芯片的测试方法、装置、存储介质与电子设备
PCT/CN2022/090619 WO2023168817A1 (zh) 2022-03-11 2022-04-29 存储芯片的测试方法、装置、存储介质与电子设备
US17/849,729 US20230290423A1 (en) 2022-03-11 2022-06-27 Method and apparatus for testing memory chip, storage medium, and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210237604.2A CN116779015A (zh) 2022-03-11 2022-03-11 存储芯片的测试方法、装置、存储介质与电子设备

Publications (1)

Publication Number Publication Date
CN116779015A true CN116779015A (zh) 2023-09-19

Family

ID=87937082

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210237604.2A Pending CN116779015A (zh) 2022-03-11 2022-03-11 存储芯片的测试方法、装置、存储介质与电子设备

Country Status (2)

Country Link
CN (1) CN116779015A (zh)
WO (1) WO2023168817A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN118692551A (zh) * 2024-08-28 2024-09-24 合肥康芯威存储技术有限公司 一种存储设备的综合性测试系统及方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7743304B2 (en) * 2006-02-17 2010-06-22 Verigy (Singapore) Pte. Ltd. Test system and method for testing electronic devices using a pipelined testing architecture
US10635494B2 (en) * 2018-05-08 2020-04-28 Microchip Technology Incorporated Memory pool allocation for a multi-core system
CN111739577B (zh) * 2020-07-20 2020-11-20 成都智明达电子股份有限公司 一种基于dsp的高效的ddr测试方法
CN112331253B (zh) * 2020-10-30 2023-12-08 深圳市宏旺微电子有限公司 一种芯片的测试方法、终端和存储介质

Also Published As

Publication number Publication date
WO2023168817A1 (zh) 2023-09-14

Similar Documents

Publication Publication Date Title
CN108133732B (zh) 闪存芯片的性能测试方法、装置、设备及存储介质
CN1312589C (zh) 存储信息的方法和系统
US4414627A (en) Main memory control system
US8065466B2 (en) Library apparatus, library system and method for copying logical volume to disk volume in cache disk with smallest access load
CN112667445B (zh) 封装后的内存修复方法及装置、存储介质、电子设备
CN110716845A (zh) 一种Android系统的日志信息读取的方法
US20230236942A1 (en) Memory test method, memory test apparatus, device and storage medium
CN114765051A (zh) 内存测试方法及装置、可读存储介质、电子设备
CN111723020A (zh) 一种电能表测试软件的测试方法、装置及其设备
CN116779015A (zh) 存储芯片的测试方法、装置、存储介质与电子设备
CN115756984A (zh) 内存测试方法、装置、设备及存储介质
EP4089545A1 (en) Virtual mapping based off-chip non-volatile memory dynamic loading method and electronic apparatus
CN112133357A (zh) 一种eMMC的测试方法及装置
CN116504297A (zh) 存储芯片的测试方法、装置、存储介质与电子设备
CN117033099A (zh) 一种系统硬盘的压力测试方法、系统、装置及存储介质
US20230290423A1 (en) Method and apparatus for testing memory chip, storage medium, and electronic device
CN114995770B (zh) 一种数据处理方法、装置、设备、系统及可读存储介质
JP3192354B2 (ja) コンピュータシステムのリトライ処理装置
CN114138176B (zh) Nor Flash的擦除、升级方法及装置、计算机设备和存储介质
CN115904787A (zh) 一种丢盘原因确定方法、装置及介质
CN114443442A (zh) 日志存储方法及电子设备
CN112257913A (zh) 中压线路负荷值预测方法、装置、设备及存储介质
JP2022522444A (ja) シーケンス処理ユニットを備えたメモリ制御システム
CN118430624B (zh) 一种存储芯片的测试方法及测试系统
US8799616B2 (en) Method and system for preferred CPU binding on virtual partitions

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination