CN116741086B - 扫描驱动电路、显示面板、电子设备及驱动方法 - Google Patents

扫描驱动电路、显示面板、电子设备及驱动方法 Download PDF

Info

Publication number
CN116741086B
CN116741086B CN202211183001.5A CN202211183001A CN116741086B CN 116741086 B CN116741086 B CN 116741086B CN 202211183001 A CN202211183001 A CN 202211183001A CN 116741086 B CN116741086 B CN 116741086B
Authority
CN
China
Prior art keywords
transistor
signal
level signal
node
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211183001.5A
Other languages
English (en)
Other versions
CN116741086A (zh
Inventor
韩林宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Honor Device Co Ltd
Original Assignee
Honor Device Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honor Device Co Ltd filed Critical Honor Device Co Ltd
Priority to CN202211183001.5A priority Critical patent/CN116741086B/zh
Publication of CN116741086A publication Critical patent/CN116741086A/zh
Application granted granted Critical
Publication of CN116741086B publication Critical patent/CN116741086B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

本申请提供一种扫描驱动电路、显示面板、电子设备及驱动方法。包括节点控制模块,用于接收上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号和第一电平信号接收端接收的第一电平信号,并响应于上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号以及下一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号,控制第一节点的信号;反相模块,用于接收第二电平信号接收端接收的第二电平信号、第三电平信号接收端接收的第三电平信号,并响应于第一节点的信号,控制第二节点的信号;输出模块,用于接收时钟信号端的时钟信号,并响应于第二节点的信号,控制驱动信号输出端输出的信号,且驱动信号输出端输出信号的波形与时钟信号的波形相同。

Description

扫描驱动电路、显示面板、电子设备及驱动方法
技术领域
本申请涉及显示技术领域,尤其涉及一种扫描驱动电路、显示面板、电子设备及驱动方法。
背景技术
随着显示技术的不断发展,越来越多具有显示功能的电子设备被广泛应用于人们的日常生活及工作当中,为人们的日常生活及工作带来了巨大的便利。
电子设备实现显示功能的主要部件是显示面板。显示面板包括显示区和非显示区,显示区包括多个阵列排布的像素。每个像素包括像素驱动电路和发光元件,像素驱动电路用于驱动发光元件发光,以显示图像;非显示区设置有扫描驱动电路,用于为像素驱动电路提供扫描驱动信号,以使发光元件在像素驱动电路的驱动下逐行点亮。
然而,现有的扫描驱动电路较为复杂,导致非显示区的区域较大,进而影响显示面板的窄边框设计。
发明内容
为了解决上述技术问题,本申请提供一种扫描驱动电路、显示面板、电子设备及驱动方法。
第一方面,本申请实施例提供一种扫描驱动电路,该扫描驱动电路包括N个级联设置的扫描驱动单元,其中,N为大于或等于2的正整数;各级扫描驱动单元包括:节点控制模块,与其上一级扫描驱动单元的驱动信号输出端、其下一级扫描驱动单元的驱动信号输出端、第一电平信号接收端和第一节点电连接;反相模块,与第一节点、第二电平信号接收端、第三电平信号接收端和第二节点电连接;输出模块,与第二节点,第一电平信号接收端、时钟信号端和驱动信号输出端电连接;节点控制模块用于接收上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号和第一电平信号接收端接收的第一电平信号,并响应于上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号以及下一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号,控制第一节点的信号;反相模块用于接收第二电平信号接收端接收的第二电平信号、第三电平信号接收端接收的第三电平信号,并响应于第一节点的信号,控制第二节点的信号;输出模块用于接收第一电平信号接收端接收的第一电平信号,并响应于第二节点的信号,控制驱动信号输出端输出的信号;或者,输出模块用于接收所述时钟信号端的时钟信号,并响应于第二节点的信号,控制驱动信号输出端输出的信号,且驱动信号输出端输出信号的波形与时钟信号的波形相同。
由于时钟信号为方波信号,其中,方波信号是有周期的,在一个周期内,包括高电平和低电平两种信号,因此,当输出模块响应于第二节点输出时钟信号,且该时钟信号(高电平信号或低电平信号)为有效电平信号(有效电平信号即为可以使得像素驱动电路中的复位晶体管和阈值补偿晶体管的开启的第一扫描信号)时,相比于恒定的电平值为有效信号时,使得相邻两个扫描驱动单元的驱动信号输出端输出的信号不交叠。这是因为,当恒定的电平值为有效信号,易受到第二节点的电压的影响,使得驱动信号输出端可能会一直有恒定的电平值的输出,而如果是时钟信号中的高电平信号或低电平信号为有效信号时,可以通过设置相邻两行的有效信号不交叠,使得相邻两个扫描驱动单元的驱动信号输出端输出的信号不交叠。当该扫描驱动电路应用到局部刷新技术时,可以保证刷新频率不同的两个区域的交界处的显示效果。此外,相比于现有技术的扫描驱动电路,本申请实施例提供的扫描驱动电路通过较少的信号端以及信号线,即可实现的扫描驱动信号的输出,结构简单,占用非显示区的区域较少,有利于显示面板的窄边框设计,且成本低。
示例性的,驱动信号输出端输出信号的波形与时钟信号的波形相同可以为在某一时间段驱动信号输出端输出信号的波形与时钟信号的波形相同,但是电压值可以不同;也可以是在某一时间段驱动信号输出端输出信号的波形与时钟信号的波形相同,且电压值也相同。
示例性的,该扫描驱动电路可以为驱动复位晶体管和阈值补偿晶体开启或关闭的驱动电路。可以理解的是,该扫描驱动电路包括但不限于驱动复位晶体管和阈值补偿晶体开启或关闭的驱动电路,本领域技术人员可以根据实际情况选择该扫描驱动电路的应用场景。
根据第一方面,各级扫描驱动单元还包括稳压模块,与第一节点和第四电平信号端电连接;稳压模块用于稳定第一节点的信号,避免第一节点不稳定时,影响电路的稳定性。
根据第一方面,或者以上第一方面的任意一种实现方式,第一电平信号接收端、第二电平信号接收端、第三电平信号接收端中的一者复用为第四电平信号端。通过第一电可以不用单独设置第四电平信号端,达到稳定第一节点的电压的目的的同时,还可以不增加信号端和相应的信号线,结构简单。
根据第一方面,或者以上第一方面的任意一种实现方式,稳压模块包括电容,电容的第一极与第一节点电连接,电容的第二极与第四电平信号端电连接。当稳压模块为电容时,稳压模块的结构简单,且成本低。当然,任何可以达到稳压效果的结构均在本申请实施例的保护范围内。
根据第一方面,或者以上第一方面的任意一种实现方式,当输出模块接收时钟信号端的时钟信号,并响应于第二节点的信号,控制驱动信号输出端输出的信号,且驱动信号输出端输出信号的波形与时钟信号的波形相同时,相邻两个扫描驱动单元的驱动信号输出端输出的信号不交叠,当该扫描驱动电路应用到局部刷新技术时,可以保证刷新频率不同的两个区域的交界处的显示效果。
根据第一方面,或者以上第一方面的任意一种实现方式,节点控制模块包括第一晶体管和第二晶体管;第一晶体管的第一极和第一晶体管的栅极均与上一级扫描驱动单元的驱动信号输出端电连接,第一晶体管的第二极和第二晶体管的第一极均与第一节点电连接;第二晶体管的栅极与下一级扫描驱动单元的驱动信号输出端电连接,第二晶体管的第二极与第一电平信号接收端电连接。通过两个晶体管即可实现对第一节点的信号的控制,节点控制模块的结构简单,进而使得扫描驱动单元的结构简单。
根据第一方面,或者以上第一方面的任意一种实现方式,反相模块包括第三晶体管和第四晶体管;第三晶体管的栅极和第四晶体管的栅极均与第一节点电连接,第三晶体管的第一极与第三电平信号接收端电连接,第三晶体管的第二极与第四晶体管的第一极均与第二节点电连接;第四晶体管的第二极与第二电平信号接收端电连接。通过两个晶体管即可根据第一节点的信号实现对第二节点的信号的控制,反相模块的结构简单,进而使得扫描驱动单元的结构简单。
根据第一方面,或者以上第一方面的任意一种实现方式,输出模块包括第五晶体管和第六晶体管;第五晶体管的栅极和第六晶体管的栅极均与第二节点电连接,第五晶体管的第一极与时钟信号端电连接,第五晶体管的第二极与第六晶体管的第一极均与驱动信号输出端电连接;第六晶体管的第二极与第一电平信号接收端电连接。通过两个晶体管即可根据第二节点的信号实现扫描驱动信号的输出,输出模块的结构简单,进而使得扫描驱动单元的结构简单。
根据第一方面,或者以上第一方面的任意一种实现方式,节点控制模块、反相模块和输出模块中的至少一者中包括至少一个有源层为硅的晶体管;节点控制模块、反相模块和输出模块中的至少一者中包括至少一个有源层为氧化物半导体的晶体管。当扫描驱动单元既包括IGZO晶体管,又包括LTPS晶体管时,扫描驱动单元具有较强的驱动能力和低功耗等特点。
根据第一方面,或者以上第一方面的任意一种实现方式,节点控制模块、反相模块和输出模块中的至少一者中包括至少一个N型晶体管;节点控制模块、反相模块和输出模块中的至少一者中包括至少一个P型晶体管。N型晶体管和P型晶体管的结合,将有效减少扫描驱动单元所需的薄膜晶体管个数,使得扫描驱动单元的结构更加的简单,有利于实现更窄边框的面板设计。
根据第一方面,或者以上第一方面的任意一种实现方式,当节点控制模块包括第一晶体管和第二晶体管时,第一晶体管和所述第二晶体管均为有源层为氧化物半导体的晶体管;当反相模块包括第三晶体管和第四晶体管时,第三晶体管为有源层为硅的晶体管,第四晶体管为有源层为氧化物半导体的晶体管;当输出模块包括第五晶体管和第六晶体管时,第五晶体管为有源层为硅的晶体管,第六晶体管为有源层为氧化物半导体的晶体管。
当第一晶体管和第二晶体管均为有源层为氧化物半导体的晶体管时,由于氧化物半导体的晶体管具有漏流小的优点,因此,可以改善第一节点的漏电,使得第一节点的信号稳定,进行使得输出的信号稳定。
当第三晶体管为有源层为硅的晶体管,第四晶体管为有源层为氧化物半导体的晶体管时,第一节点的信号可以使得第三晶体管快速的导通,进而使得第三电平信号快速的写入至第二节点,且第二节点不会通过第四晶体管漏电。
当第五晶体管为有源层为硅的晶体管,第六晶体管为有源层为氧化物半导体的晶体管时,第二节点的信号可以使得第五晶体管快速的导通,进而使得时钟信号快速的通过驱动信号输出端输出至像素驱动电路中,且由于时钟信号不会通过第六晶体管漏电,保证了输出信号的稳定性。
根据第一方面,或者以上第一方面的任意一种实现方式,第一电平信号接收端复用为第二电平信号接收端,这样设置,可以减少提供低电平信号的信号线的数量,进一步降低成本,且进一步使得扫描驱动电路占用非显示区的区域减少。
根据第一方面,或者以上第一方面的任意一种实现方式,第一电平信号接收端和第二电平信号接收端接收的信号不同,这样,第一电平信号接收端和第二电平信号接收端接收的信号可以单独的调节,当晶体管特性漂移了,电路还能通过调电压来工作,使得第二节点的信号不受影响,避免当两个信号端接收的信号一样时,当调节其中一个信号时,影响另一路信号的性能。
根据第一方面,或者以上第一方面的任意一种实现方式,第一电平信号接收端和第二电平信号接收端接收的信号均为低电平信号,第三电平信号接收端接收的信号为高电平信号。当然,并不构成对本申请的限定,本领域技术人员可以根据实际情况设置各信号端的信号具体值。
根据第一方面,或者以上第一方面的任意一种实现方式,扫描驱动电路还包括第一时钟信号线和第二时钟信号线;奇数级扫描驱动单元的时钟信号端与第一时钟信号线电连接,偶数级扫描驱动单元的时钟信号端与第二时钟信号电连接,无需为每个扫描驱动单元设置单独的时钟信号线,减少时钟信号线的数量,结构简单。
第二方面,本申请实施例还提供一种显示面板,该显示面板包括第一方面以及第一方面的任意一种实现方式的扫描驱动电路,第二方面与第一方面以及第一方面的任意一种实现方式相对应。第二方面所对应的技术效果可参见上述第一方面以及第一方面的任意一种实现方式所对应的技术效果,此处不再赘述。
第三方面,本申请实施例还提供一种电子设备,包括第二方面的显示面板,第三方面与第二方面实现方式相对应。第三方面所对应的技术效果可参见上述第二方面实现方式所对应的技术效果,此处不再赘述。
第四方面,本申请实施例还提供一种驱动方法,该驱动方法用于驱动如第一方面以及第一方面的任意一种实现方式的扫描驱动电路;所述驱动方法包括:
在第一阶段,向与节点控制模块电连接的第一电平信号接收端施加第一电平信号,且节点控制模块接收上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号,并响应于上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号以及下一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号,将第一电平信号或上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号写入至第一节点;
在第二阶段,向与反相模块电连接的第二电平信号接收端施加第二电平信号以及向与反相模块电连接的第三电平信号接收端施加第三电平信号,且反相模块响应于第一节点的信号,将第二电平信号或第三电平信号写入至第二节点;
在第三阶段,向与输出模块电连接的第一电平信号接收端施加第一电平信号,以及向与输出模块电连接的时钟信号端施加时钟信号,且输出模块响应于第二节点的信号,将第一电平信号或时钟信号通过驱动信号输出端输出。
第四方面的实现方式与第一方面以及第一方面的任意一种实现方式相对应。第四方面所对应的技术效果可参见上述第一方面以及第一方面的任意一种实现方式所对应的技术效果,此处不再赘述。
附图说明
图1为本申请实施例提供的一种电子设备的结构示意图;
图2为本申请实施例提供的一种显示面板的结构示意图;
图3为本申请实施例提供的一种像素驱动电路的结构示意图;
图4为本申请实施例提供的又一种显示面板的结构示意图;
图5为本申请实施例提供的一种扫描驱动单元的结构示意图;
图6为本申请实施例提供的又一种扫描驱动单元的结构示意图;
图7为本申请实施例提供的又一种扫描驱动单元的结构示意图;
图8为本申请实施例提供的又一种扫描驱动单元的结构示意图;
图9为本申请实施例提供的又一种扫描驱动单元的结构示意图;
图10为本申请实施例提供的又一种扫描驱动单元的结构示意图;
图11为本申请实施例提供的又一种扫描驱动单元的结构示意图;
图12为本申请实施例提供的一种扫描驱动单元的时序示意图;
图13为本申请实施例提供的一种扫描驱动单元的工作过程图;
图14为本申请实施例提供的又一种扫描驱动单元的工作过程图;
图15为本申请实施例提供的又一种扫描驱动单元的工作过程图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
本申请实施例的说明书和权利要求书中的术语“第一”和“第二”等是用于区别不同的对象,而不是用于描述对象的特定顺序。例如,第一目标对象和第二目标对象等是用于区别不同的目标对象,而不是用于描述目标对象的特定顺序。
在本申请实施例中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
在本申请实施例的描述中,除非另有说明,“多个”的含义是指两个或两个以上。例如,多个处理单元是指两个或两个以上的处理单元;多个系统是指两个或两个以上的系统。
本申请实施例提供一种电子设备,本申请实施例提供的电子设备可以是手机、平板电脑、笔记本电脑、个人数字助理(personal digital assistant,简称PDA)、车载电脑、智能穿戴式设备、智能家居设备等包括显示面板的电子设备,本申请实施例对上述电子设备的具体形式不作限定。如图1所示,以下为了方便说明,以电子设备是手机为例进行说明。
如图1所示,手机100包括显示面板10、后壳20和中框30。显示面板10、后壳20和中框30可以围成容纳腔体。容纳腔体内设置有印刷电路板、电池和功能器件(图中未示出)等结构。功能器件例如包括显示驱动芯片和处理器等。处理器向显示驱动芯片发送相应的信号,以使显示驱动芯片驱动显示面板10进行显示。
后壳20的材料例如可以包括塑料、素皮、玻璃纤维等不透光材料;也可以包括玻璃等透光材料。本申请实施例对后壳20的材料不进行限定。
显示面板10例如包括液晶显示(Liquid Crystal Display,LCD)面板、有机发光二极管(Organic Light Emitting Diode,OLED)显示面板和LED显示面板等,其中,LED显示面板例如包括Micro-LED显示面板、Mini-LED显示面板等。本申请实施例对显示面板10的类型不进行限定。下面以显示面板10为OLED显示面板为例进行说明。
如图2所示,显示面板10包括显示区AA和非显示区NAA,非显示区NAA位于显示区AA的至少一侧,例如可以环绕显示区AA设置。显示面板10的显示区AA中设置有阵列排布的多个像素11、多个扫描线组12和多条数据线13。每个像素11包括像素驱动电路111和显示单元(也称为发光元件)112。多条数据线13与多列像素11中像素驱动电路111一一对应,即一列像素11中的像素驱动电路111对应一条数据线13。多个扫描线组12与多行像素11的像素驱动电路111一一对应,即一行像素11中的像素驱动电路111对应一个扫描线组12。
结合图3,像素驱动电路111例如包括7T1C(7个晶体管和1个存储电容),即该像素驱动电路111可以包括驱动晶体管M1、数据写入晶体管M2、阈值补偿晶体管M3、复位晶体管M4和M5、发光控制晶体管M6和M7、以及存储电容Cst。
可以理解的是,像素驱动电路111的具体结构包括但不限于上述示例,在其他可选的实施例中,像素驱动电路111还可以是其他设置方式,只要可以驱动显示单元112发光即可。
上述复位晶体管M4和阈值补偿晶体管M3是以氧化物半导体材料,例如铟镓锌氧化物(indium gallium zinc oxide,IGZO),作为有源层的晶体管,且该晶体管例如为N型晶体管;驱动晶体管M1、数据写入晶体管M2、复位晶体管M5、发光控制晶体管M6和M7是以硅,可选为多晶硅,例如为低温多晶硅(Low Temperature Poly-Silicon,LTPS)材料,作为有源层的晶体管,且该晶体管例如为P型晶体管,即将LTPS晶体管和IGZO晶体管集成在一个基板上,形成低温多晶氧化物(LTPO,Low Temperature Polycrystalline Oxide)显示面板10。
低温多晶硅晶体管具有载流子迁移率高、响应快、和功耗小等的优点,氧化物半导体晶体管具有漏流小的优点,所以当像素驱动电路111同时包括LTPS材料作为有源层的晶体管以及IGZO材料作为有源层的晶体管时,可以保证像素驱动电路111具有较佳的性能。例如,氧化物半导体晶体管具有漏流小的优点,因此,在低频刷新时,可以保持驱动晶体管M1的栅极电位稳定不被漏掉,从而保持画面在低频下不闪烁。
此外,N型晶体管和P型晶体管的结合,将有效减少像素驱动电路111所需的薄膜晶体管个数,使得像素驱动电路111的结构更加的简单。
此外,像素驱动电路111还包括初始化信号端Vref、第一电源端PVDD、第二电源端PVEE、数据信号端Data、第一扫描信号端Scan1、第二扫描信号端Scan2、第三扫描信号端Scan3、第四扫描信号端Scan4和发光控制信号端Emit。发光控制晶体管M6的第一极与第一电源端PVDD电连接,数据写入晶体管M2的第一极与数据信号端Data电连接,数据写入晶体管M2的栅极与第四扫描信号端Scan4电连接,阈值补偿晶体管M3的栅极与第三扫描信号端Scan3电连接,复位晶体管M4和M5的第一极分别与初始化信号端Vref电连接(两者对应的初始化信号端可以相同,也可以不同),复位晶体管M4的栅极可以与第一扫描信号端Scan1电连接,复位晶体管M5的栅极可以与第二扫描信号端Scan2电连接,发光控制晶体管M6和M7的栅极可以分别与发光控制信号端Emit电连接,发光控制晶体管M7与第一发光元件112的阳极电连接,第一发光元件112的阴极与第二电源端PVEE电连接。
相应的,继续参见图2,每个扫描线组12包括第一扫描信号线121、第二扫描信号线122和发光控制信号线123。
相应的,一列像素11中的像素驱动电路111对应一条数据线13即为同一列的各像素11的像素驱动电路111中的数据信号端Data与同一条数据线13电连接。一行像素11中的像素驱动电路111对应一个扫描线组12即为同一行的各像素11的像素驱动电路111中的第一扫描信号端Scan1与该行对应的第一扫描信号线121电连接,同一行的各像素11的像素驱动电路111中的第二扫描信号端Scan2与该行对应的第二扫描信号线122电连接,同一行的各像素11的像素驱动电路111中的第三扫描信号端Scan3与其它行(具体行本领域技术人员可以根据实际情况设置)对应的第一扫描信号线121电连接,同一行的各像素11的像素驱动电路111中的第四扫描信号端Scan4与其它行(具体行本领域技术人员可以根据实际情况设置)对应的第二扫描信号线122电连接,同一行的各像素11的像素驱动电路111中的发光控制信号端Emit与同一条发光控制信号线123电连接。
需要说明的是,为了保证电路的简洁清楚,图2中并未示出同一行的各像素11的像素驱动电路111中的第三扫描信号端Scan3与其它行对应的第一扫描信号线121电连接,同一行的各像素11的像素驱动电路111中的第四扫描信号端Scan4与其它行对应的第二扫描信号线122电连接。
也就是说,运用LTPO工艺的像素驱动电路111通常需要三种栅极控制信号,一是发光控制信号线123传输的发光控制信号,即发光控制信号线123传输的发光控制信号可以控制发光支路上的发光控制晶体管M6和M7的开启或关断;二是第一扫描信号线121传输的第一扫描信号,即第一扫描信号线121传输的第一扫描信号可以控制有源层为IGZO的复位晶体管M4和阈值补偿晶体管M3的开启或关断,亦即复位晶体管M4所在行对应的第一扫描信号线121传输的第一扫描信号可以控制复位晶体管M4的开启或关断,通过其它行对应的第一扫描信号线121传输的第一扫描信号控制阈值补偿晶体管M3的开启或关断;三是第二扫描信号线122传输的第二扫描信号,即第二扫描信号线122传输的第二扫描信号可以控制有源层为LTPS的复位晶体管M5和数据写入晶体管M2的开启或关断,亦即复位晶体管M5所在行对应的第二扫描信号线122传输的第二扫描信号可以控制复位晶体管M5的开启或关断,通过其它行对应的第二扫描信号线122传输的第二扫描信号控制数据写入晶体管M2的开启或关断。
像素驱动电路111基于发光控制信号、第一扫描信号、第二扫描信号等驱动显示单元112发光的原理与现有技术中的7T1C的像素驱动电路驱动显示单元发光的原理类似,在此不再赘述。
继续参见图2,显示面板10的非显示区NAA中设置有驱动电路14,其中,驱动电路14例如可以包括第一扫描驱动电路、第二扫描驱动电路和发光控制驱动电路。第一扫描驱动电路包括多个第一扫描信号输出端,第二扫描驱动电路包括多个第二扫描信号输出端,发光控制驱动电路包括多个发光控制信号输出端。第一扫描驱动电路的多个第一扫描信号输出端与显示区AA的多条第一扫描信号线121一一对应电连接,第二扫描驱动电路的多个第二扫描信号输出端与显示区AA的多条第二扫描信号线122一一对应电连接,以及,发光控制驱动电路的多个发光控制信号输出端与显示区AA的发光控制信号线123一一对应电连接。第一扫描驱动电路通过第一扫描信号输出端向第一扫描信号线121传输第一扫描信号,第二扫描驱动电路通过第二扫描信号输出端向第二扫描信号线122传输第二扫描信号,发光控制驱动电路通过发光控制信号输出端向发光控制信号线123传输发光控制信号。
为了解决背景技术中的问题,本发明实施例提供一种扫描驱动电路,该扫描驱动电路例如可以为输出控制复位晶体管M4和阈值补偿晶体管M3的开启或关断的第一扫描信号的第一扫描驱动电路。本发明实施例提供的扫描驱动电路结构简单,有利于显示面板的窄边框设计,且扫描驱动电路可以逐行驱动复位晶体管M4和阈值补偿晶体管M3,且行与行间的信号无交叠,当该扫描驱动电路应用到局部刷新技术时,可以保证刷新频率不同的两个区域的交界处的显示效果。
下面对本申请实施例提供的扫描驱动电路的具体结构进行介绍。
如图4所示,本发明实施例中,扫描驱动电路141包括N个级联的扫描驱动单元ASG,例如可以包括N个扫描驱动单元ASG(1)~ASG(N),N≥2,N的具体取值本领域技术人员可根据实际情况设置,此处不作限定。
扫描驱动单元ASG(i)包括时钟信号端CK、触发信号输入端IN1、截止信号输入端IN2和驱动信号输出端OUT,除最后一级扫描驱动单元ASG(N)外,其余每级扫描驱动单元ASG的驱动信号输出端OUT与其相邻的下一级的扫描驱动单元ASG的触发信号输入端IN1电连接,第一级扫描驱动单元ASG(1)的触发信号输入端IN1与触发信号线STV电连接,接收触发信号线STV发出的触发信号。除第一级扫描驱动单元ASG(1)外,其余每级扫描驱动单元ASG的驱动信号输出端OUT与其相邻的上一级的扫描驱动单元ASG的截止信号输入端IN2电连接,其中,1≤i≤N。可以理解的是,当i=N时,第N级扫描驱动单元ASG(N)例如可以不设置截止信号输入端IN2。
扫描驱动单元ASG根据时钟信号端CK输入的时钟信号、触发信号输入端IN1输入的扫描驱动信号(上一级扫描驱动单元的驱动信号输出端输出的第一扫描信号)、截止信号输入端IN2输入的扫描驱动信号(下一级扫描驱动单元的驱动信号输出端输出的第一扫描信号),通过驱动信号输出端OUT向第一扫描信号线121发送第一扫描信号。
扫描驱动电路141还包括位于非显示区NAA的第一时钟信号线CKL1和第二时钟信号线CKL2,且第一时钟信号线CKL1输出的时钟信号和第二时钟信号线CKL2输出的时钟信号为两个互为相反的时钟信号。奇数级扫描驱动单元ASG的时钟信号端CK与第一时钟信号线CKL1电连接,偶数级扫描驱动单元ASG的时钟信号端CK与第二时钟信号线CKL2电连接。示例性的,如图4所示,第一级扫描驱动单元ASG(1)和第三级扫描驱动单元ASG(3)的时钟信号端CK与第一时钟信号线CKL1电连接,第二级扫描驱动单元ASG(2)和第四级扫描驱动单元ASG(4)的时钟信号端CK与第二时钟信号线CKL2电连接。
结合图5,扫描驱动单元ASG(i)还包括:第一电平信号接收端VGL1、第二电平信号接收端VGL2、第三电平信号接收端VGH1、节点控制模块142、反相模块143和输出模块144。节点控制模块142,与其上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)、其下一级扫描驱动单元ASG(i+1)的驱动信号输出端OUT(i+1)、第一电平信号接收端VGL1和第一节点N1电连接。反相模块143,与第一节点N1、第二电平信号接收端VGL2、第三电平信号接收端VGH1和第二节点N2电连接。输出模块144,与第二节点N2,第一电平信号接收端VGL1、时钟信号端CK和驱动信号输出端OUT电连接。
节点控制模块142用于接收上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号和第一电平信号接收端VGL1接收的第一电平信号,其中,当扫描驱动单元ASG为第一级扫描驱动单元ASG(1)时,上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号即为触发信号STV(如图6所示),并响应于上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号以及下一级扫描驱动单元元ASG(i+1)的驱动信号输出端OUT(i+1)输出的扫描驱动信号,控制第一节点N1的信号。
反相模块143用于接收第二电平信号接收端VGL2接收的第二电平信号、第三电平信号接收端VGH1接收的第三电平信号,并响应于第一节点N1的信号,控制第二节点N2的信号。
输出模块144用于接收第一电平信号接收端VGL1接收的第一电平信号,并响应于第二节点N2的信号,控制驱动信号输出端OUT(i)输出的信号;或者,输出模块144用于接收时钟信号端CK的时钟信号,并响应于第二节点N2的信号,控制驱动信号输出端OUT(i)输出的信号,且驱动信号输出端OUT(i)输出信号的波形与时钟信号的波形相同。
本发明实施例中,通过节点控制模块142接收上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号和第一电平信号,并响应于上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号以及下一级扫描驱动单元元ASG(i+1)的驱动信号输出端OUT(i+1)输出的扫描驱动信号,控制第一节点N1的信号,使得上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号和第一电平信号中的一者写入至第一节点N1,反相模块143接收第二电平信号、第三电平信号,并响应于第一节点N1的信号,控制第二节点N2的信号,使得第二电平信号或第三电平信号中的一者写入到第二节点N2。输出模块144接收第一电平信号,并响应于第二节点N2的信号,控制驱动信号输出端OUT(i)输出的信号;或者,输出模块144接收时钟信号端CK的时钟信号,并响应于第二节点N2的信号,控制驱动信号输出端OUT(i)输出的信号,使得驱动信号输出端OUT(i)输出时钟信号或第一电平信号。
由于时钟信号为方波信号,其中,方波信号是有周期的,在一个周期内,包括高电平和低电平两种信号,因此,当输出模块144响应于第二节点N2输出时钟信号,且该时钟信号(高电平信号或低电平信号)为有效电平信号(有效电平信号即为可以使得像素驱动电路111中的复位晶体管M4和阈值补偿晶体管M3的开启的第一扫描信号)时,相比于恒定的电平值为有效信号时,使得相邻两个扫描驱动单元的驱动信号输出端OUT(i)输出的信号不交叠。这是因为,当恒定的电平值为有效信号,易受到第二节点N2的电压的影响,使得驱动信号输出端OUT(i)可能会一直有恒定的电平值的输出,而如果是时钟信号中的高电平信号或低电平信号为有效信号时,可以通过设置相邻两行的有效信号不交叠,使得相邻两个扫描驱动单元的驱动信号输出端OUT(i)输出的信号不交叠。当该扫描驱动电路应用到局部刷新技术时,可以保证刷新频率不同的两个区域的交界处的显示效果。
此外,相比于现有技术的扫描驱动电路,本申请实施例提供的扫描驱动电路通过较少的信号端以及信号线,即可实现的扫描驱动信号的输出,结构简单,占用非显示区NAA的区域较少,有利于显示面板的窄边框设计,且成本低。
为了稳定第一节点N1的电压,参见图7,扫描驱动单元ASG(i)还包括:稳压模块145,与第一节点N1和第四电平信号端VGL3电连接,稳压模块用于稳定第一节点N1的信号,以保证第二电平信号或第三电平信号写入到第二节点N2,进而保证后续步骤的进行。
当然,也可以不设置稳压模块145,当扫描驱动单元ASG(i)不设置稳压模块145时,使得扫描驱动单元ASG(i)结构简单,且响应速度快。
在此情况下,参见图8,第一电平信号接收端VGL1、第二电平信号接收端VGL2、第三电平信号接收端VGH1中的一者复用为第四电平信号端VGL3。通过第一电平信号接收端VGL1、第二电平信号接收端VGL2或第三电平信号接收端VGH1复用为第四电平信号端VGL3可以不用单独设置第四电平信号端VGL3,达到稳定第一节点N1的电压的目的的同时,还可以不增加信号端和相应的信号线,结构简单。
对于稳压模块145的类型,本申请实施例对稳压模块145的类型不进行限定,只要可以达到稳定第一节点N1的电压的效果即可。
一种可能的实现方式中,参见图9,稳压模块145包括电容C1,电容C1的第一极与第一节点N1电连接,电容C1的第二极与第四电平信号端VGL3电连接。当稳压模块145为电容时,稳压模块145的结构简单,且成本低。当然,任何可以达到稳压效果的结构均在本申请实施例的保护范围内。
对于节点控制模块142的具体结构,本申请实施例对节点控制模块142的具体结构不进行限定,只要可以根据上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的信号、下一级扫描驱动单元ASG(i+1)的驱动信号输出端OUT(i+1)输出的信号以及第一电平信号,实现对第一节点N1的信号的控制即可。
在一些可能的实施例中,参见图10,节点控制模块142包括第一晶体管T1和第二晶体管T2,第一晶体管T1的第一极和第一晶体管T1的栅极均与上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)电连接,第一晶体管T1的第二极和第二晶体管T2的第一极均与第一节点N1电连接。第二晶体管T2的栅极与下一级扫描驱动单元ASG(i+1)的驱动信号输出端OUT(i+1)电连接,第二晶体管T2的第二极与第一电平信号接收端VGL1电连接。
需要说明的是,第一晶体管T1的第一极可以为第一晶体管T1的源电极,第一晶体管T1的第二极可以为第一晶体管T1的漏电极;或者,第一晶体管T1的第一极可以为第一晶体管T1的漏电极,第一晶体管T1的第二极可以为第一晶体管T1的源电极。其他晶体管相同,其他晶体管不再赘述。
具体的,上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号使得第一晶体管T1导通,上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号通过第一晶体管T1写入到第一节点N1。直到下一级扫描驱动单元ASG(i+1)的驱动信号输出端OUT(i+1)输出的扫描驱动信号控制第二晶体管T2导通时,第一电平信号通过第二晶体管T2写入到第一节点N1,使得第一节点N1的信号由上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号变为第一电平信号,即通过第一晶体管T1和第二晶体管T2的开启或关闭使得第一节点N1处的信号发生改变,进而实现对反相模块143的控制。
本申请实施例中,通过两个晶体管即可实现对第一节点N1的信号的控制,节点控制模块142的结构简单,进而使得扫描驱动单元ASG(i)的结构简单。
对于反相模块143的具体结构,本申请实施例对反相模块143的具体结构不进行限定,只要可以根据第一节点N1的信号、第二电平信号和第三电平信号控制第二节点N2的信号即可。
在一些可能的实施例中,继续参见图10,反相模块143包括第三晶体管T3和第四晶体管T4,第三晶体管T3的栅极和第四晶体管T4的栅极均与第一节点N1电连接,第三晶体管T3的第一极与第三电平信号接收端VGH1电连接,第三晶体管T3的第二极与第四晶体管T4的第一极均与第二节点N2电连接,第四晶体管T4的第二极与第二电平信号接收端VGL2电连接。
具体的,当第一节点N1的信号使得第三晶体管T3导通时,第三电平信号接收端VGH1接收的第三电平信号通过第三晶体管T3写入到第二节点N2;当第一节点N1的信号使得第四晶体管T4导通时,第二电平信号接收端VGL2接收的第二电平信号通过第四晶体管T4写入到第二节点N2。即第一节点N1控制第三晶体管T3和第四晶体管T4的开启或关闭使得第二节点N2处的信号发生改变,进而实现对输出模块144的控制。
本申请实施例中,通过两个晶体管即可根据第一节点N1的信号实现对第二节点N2的信号的控制,反相模块143的结构简单,进而使得扫描驱动单元ASG(i)的结构简单。
对于输出模块144的具体结构,本申请实施例对输出模块144的具体结构不进行限定,只要可以根据第二节点N2的信号、第一电平信号和时钟信号控制像素驱动电路111中的复位晶体管M4和阈值补偿晶体管M3的开启或关闭即可。
在一些可能的实施例中,继续参见图10,输出模块144包括第五晶体管T5和第六晶体管T6,第五晶体管T5的栅极和第六晶体管T6的栅极均与第二节点N2电连接,第五晶体管T5的第一极与时钟信号端CK电连接,第五晶体管T5的第二极与第六晶体管T6的第一极均与驱动信号输出端OUT(i)电连接,第六晶体管T6的第二极与第一电平信号接收端VGL1电连接。
具体的,当第二节点N2的信号使得第五晶体管T5导通时,时钟信号端CK接收的时钟信号通过第五晶体管T5传输至驱动信号输出端OUT(i),并通过驱动信号输出端OUT(i)输出至像素驱动电路111中的复位晶体管M4和阈值补偿晶体管M3的栅极,以使复位晶体管M4和阈值补偿晶体管M3导通;当第二节点N2的信号使得第六晶体管T6导通时,第一电平信号接收端VGL1接收的第一电平信号通过第六晶体管T6传输至驱动信号输出端OUT(i),并通过驱动信号输出端OUT(i)输出至像素驱动电路111中的复位晶体管M4和阈值补偿晶体管M3的栅极,以使复位晶体管M4和阈值补偿晶体管M3截止。
本申请实施例中,通过两个晶体管即可根据第二节点N2的信号实现扫描驱动信号的输出,输出模块144的结构简单,进而使得扫描驱动单元ASG(i)的结构简单。
通过10可知,六个晶体管和一个电容即可实现扫描驱动单元ASG(i)的功能,结构单元。需要说明的是,当扫描驱动单元ASG(i)不包括电容,仅由六个晶体管组成时,也可以达到相应的效果,且扫描驱动单元ASG(i)的响应速度更快,如图11所示。
可选的,节点控制模块142、反相模块143和输出模块144中的至少一者中包括至少一个有源层为硅的晶体管,即可以是节点控制模块142、反相模块143或输出模块144包括至少一个有源层为硅的晶体管,也可以是节点控制模块142和反相模块143均包括至少一个有源层为硅的晶体管,还可以是节点控制模块142和输出模块144均包括至少一个有源层为硅的晶体管,还可以是反相模块143和输出模块144均包括至少一个有源层为硅的晶体管,还可以是节点控制模块142、反相模块143和输出模块144均包括至少一个有源层为硅的晶体管。
节点控制模块142、反相模块143和输出模块144中的至少一者中包括至少一个有源层为氧化物半导体的晶体管,即可以是节点控制模块142、反相模块143或输出模块144包括至少一个有源层为氧化物半导体的晶体管,也可以是节点控制模块142和反相模块143均包括至少一个有源层为氧化物半导体的晶体管,还可以是节点控制模块142和输出模块144均包括至少一个有源层为氧化物半导体的晶体管,还可以是反相模块143和输出模块144均包括至少一个有源层为氧化物半导体的晶体管,还可以是节点控制模块142、反相模块143和输出模块144均包括至少一个有源层为氧化物半导体的晶体管。
也就是说,扫描驱动单元ASG结合了IGZO晶体管和LTPS晶体管,当扫描驱动单元ASG既包括IGZO晶体管,又包括LTPS晶体管时,扫描驱动单元ASG具有较强的驱动能力和低功耗等特点。
示例性的,第一晶体管T1和第二晶体管T2均为有源层为氧化物半导体的晶体管,第三晶体管T3为有源层为硅的晶体管,第四晶体管T4为有源层为氧化物半导体的晶体管,第五晶体管T5为有源层为硅的晶体管,第六晶体管T6为有源层为氧化物半导体的晶体管。
当第一晶体管T1和第二晶体管T2均为有源层为氧化物半导体的晶体管时,由于氧化物半导体的晶体管具有漏流小的优点,因此,可以改善第一节点N1的漏电,使得第一节点N1的信号稳定,进行使得输出的信号稳定。
当第三晶体管T3为有源层为硅的晶体管,第四晶体管T4为有源层为氧化物半导体的晶体管时,第一节点N1的信号可以使得第三晶体管T3快速的导通,进而使得第三电平信号快速的写入至第二节点N2,且第二节点N2不会通过第四晶体管T4漏电。
当第五晶体管T5为有源层为硅的晶体管,第六晶体管T6为有源层为氧化物半导体的晶体管时,第二节点N2的信号可以使得第五晶体管T5快速的导通,进而使得时钟信号快速的通过驱动信号输出端OUT(i)输出至像素驱动电路111中,且由于时钟信号不会通过第六晶体管T6漏电,保证了输出信号的稳定性。
可选的,节点控制模块142、反相模块143和输出模块144中的至少一者中包括至少一个P型晶体管,以及,节点控制模块142、反相模块143和输出模块144中的至少一者中包括至少一个N型晶体管。示例性的,第一晶体管T1、第二晶体管T2、第四晶体管T4和第六晶体管T6为N型晶体管,第三晶体管T3和第五晶体管T5为P型晶体管。N型晶体管和P型晶体管的结合,将有效减少扫描驱动单元ASG所需的薄膜晶体管个数,使得扫描驱动单元ASG的结构更加的简单,有利于实现更窄边框的面板设计。
需要说明的是,上述内容中的第一电平信号接收端VGL1接收的第一电平信号例如可以为低电平信号,第二电平信号接收端VGL2接收的第二电平信号例如可以为低电平信号,第三电平信号接收端VGH1接收的第三电平信号例如可以为高电平信号。当然,并不构成对本申请的限定,本领域技术人员可以根据实际情况设置相应信号端的电平信号。
示例性的,当第一电平信号接收端VGL1接收的第一电平信号为低电平信号,第二电平信号接收端VGL2接收的第二电平信号也为低电平信号时,第一电平信号接收端VGL1可以复用为第二电平信号接收端VGL2,或者,第二电平信号接收端VGL2复用为第一电平信号接收端VGL1,这样设置,可以减少提供低电平信号的信号线的数量,进一步降低成本,且进一步使得扫描驱动电路141占用非显示区NAA的区域减少。
但是,考虑到,第二节点N2的电压是由第二电平信号和第三电平信号决定的,如果,第三晶体管T3和第四晶体管T4的特性发生漂移,则会影响第二电平信号和第三电平信号的输出,进而影响第二节点N2处的信号。基于此,可以通过第二电平信号接收端VGL2单独设置,即第一电平信号接收端VGL1和第二电平信号接收端VGL2接收的信号不同,使得即便第三晶体管T3为有源层为硅的晶体管,且第三晶体管T3的特性发生漂移,例如,第三晶体管T3的特性正偏,也可以通过增大第三电平信号接收端VGH1的第三电平信号,使得第三晶体管T3工作,以及即便第四晶体管T4为有源层为氧化物半导体的晶体管,且第四晶体管T4的特性发生漂移,例如,第四晶体管T4的特性正负,也可以通过降低第二电平信号接收端VGL2的第二电平信号,使得第四晶体管T4工作,也就是说,即即便晶体管特性漂移了电路还能通过调电压来工作,使得第二节点N2的信号不受影响。
为了避免第二电平信号的降低而影响第一电平信号,因此可以设置第一电平信号接收端VGL1和第二电平信号接收端VGL2为不同的信号端,且第一电平信号接收端VGL1和第二电平信号接收端VGL2接收的信号不同。
以上对扫描驱动电路的结构进行了具体介绍,下面对当扫描驱动电路为第一扫描驱动电路时的工作过程进行介绍。
图12示出了当扫描驱动电路为第一扫描驱动电路时的扫描驱动单元中各信号的时序图。下面结合当扫描驱动电路为第一扫描驱动电路时的扫描驱动单元中各信号的时序图,对图10所示的扫描驱动单元的工作过程进行说明,其他结构扫描驱动单元中的信号的时序与此基本相同,在此不再赘述。其中,以第一晶体管T1、第二晶体管T2、第四晶体管T4和第六晶体管T6为N型IGZO晶体管,第三晶体管T3和第五晶体管T5为P型LTPS晶体管,且第一电平信号接收端VGL1接收的第一电平信号为低电平信号,第二电平信号接收端VGL2接收的第二电平信号为低电平信号以及第三电平信号接收端VGH1接收的第三电平信号为高电平信号为例。
在第一阶段t1,即触发信号高电平输入阶段:结合图13,触发信号输入端IN1接收的上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号由低电平变为高电平,截止信号输入端IN2接收的下一级扫描驱动单元元ASG(i+1)的驱动信号输出端OUT(i+1)输出的扫描驱动信号为低电平,第一晶体管T1打开,第二晶体管T2关闭,将上一级扫描驱动单元ASG(i-1)的输出的扫描驱动信号写入到第一节点N1,第一节点N1被拉高。当第一节点N1被拉高时,第三晶体管T3被关闭,第四晶体管T4打开,第二电平信号接收端VGL2接收的第二电平信号写入到第二节点N2,第二节点N2被拉低。当第二节点N2被拉低时,第六晶体管T6被关闭,第五晶体管T5打开,时钟信号端CK接收的低电平时钟信号通过第五晶体管T5传输至驱动信号输出端OUT(i),并通过驱动信号输出端OUT(i)输出。
在第二阶段t2,即驱动信号输出端OUT输出高电平阶段:结合图14,触发信号输入端IN1接收的上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号由高电平变为低电平,截止信号输入端IN2接收的下一级扫描驱动单元元ASG(i+1)的驱动信号输出端OUT(i+1)输出的扫描驱动信号仍为低电平,第一晶体管T1被关闭,第二晶体管T2继续关闭,由于电容C1的保持作用,第一节点N1维持在高电平信号。第三晶体管T3仍然关闭,第四晶体管T4仍然打开,第二电平信号接收端VGL2接收的第二电平信号继续写入到第二节点N2,第二节点N2仍为低电平信号。当第二节点N2仍为低电平信号时,第六晶体管T6仍关闭,第五晶体管T5仍打开,由于此时的时钟信号端CK接收的信号由低电平变为高电平,因此该高电平信号通过第五晶体管T5传输至驱动信号输出端OUT(i),并通过驱动信号输出端OUT(i)输出,以控制像素驱动电路111中的复位晶体管M4和阈值补偿晶体管M3打开。
在第三阶段t3,即截止信号高电平输入阶段:结合图15,触发信号输入端IN1接收的上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号仍为低电平,截止信号输入端IN2接收的下一级扫描驱动单元元ASG(i+1)的驱动信号输出端OUT(i+1)输出的扫描驱动信号由低电平变为高电平,第一晶体管T1仍关闭,第二晶体管T2打开,第一电平信号接收端VGL1接收的第一电平信号写入到第一节点N1,第一节点N1的信号由高电平信号变为低电平信号。第三晶体管T3打开,第四晶体管T4被关闭,第三电平信号接收端VGH1接收的第三电平信号继续写入到第二节点N2,第二节点N2由低电平信号变为高电平信号。当第二节点N2为高电平信号时,第六晶体管T6打开,第五晶体管T5被关闭,第一电平信号接收端VGL1接收的第一电平信号通过第六晶体管T6传输至驱动信号输出端OUT(i),并通过驱动信号输出端OUT(i)输出,以控制像素驱动电路111中的复位晶体管M4和阈值补偿晶体管M3关闭。
也就是说,第一节点N1随上一级扫描驱动单元ASG(i-1)的驱动信号输出端OUT(i-1)输出的扫描驱动信号写为高电压保持,直到下一级扫描驱动单元元ASG(i+1)的驱动信号输出端OUT(i+1)输出的扫描驱动信号的高电平使得第一电平信号,保持第一电平信号,第二节点N2为第一节点N1的电位经过第三晶体管T3和第四晶体管T4的反相处理,当第二节点N2为低电平时,驱动信号输出端OUT(i)输出的波形随时钟信号而输出,这样,可以通过设置相邻两行的有效信号不交叠,使得相邻两个扫描驱动单元的驱动信号输出端OUT(i)输出的信号不交叠。当该扫描驱动电路应用到局部刷新技术时,可以保证刷新频率不同的两个区域的交界处的显示效果。此外,由于扫描驱动单元由六个晶体管即可实现,相比于现有技术中八个晶体管、十二个晶体管等组成的扫描驱动单元,本申请实施例结构更加简单,占用区域少,有利于显示面板的窄边框设置,且成本低,响应速度快。此外,由于扫描驱动单元ASG结合了IGZO晶体管和LTPS晶体管,因此,可以使得扫描驱动单元ASG具有较强的驱动能力和低功耗等特点。
以上所述,以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (17)

1.一种扫描驱动电路,其特征在于,包括N个级联设置的扫描驱动单元,其中,N为大于或等于2的正整数;
各级所述扫描驱动单元包括:
节点控制模块,与其上一级扫描驱动单元的驱动信号输出端、其下一级扫描驱动单元的驱动信号输出端、第一电平信号接收端和第一节点电连接;
反相模块,与所述第一节点、第二电平信号接收端、第三电平信号接收端和第二节点电连接;
输出模块,与所述第二节点,所述第一电平信号接收端、时钟信号端和驱动信号输出端电连接;
所述节点控制模块用于接收所述上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号和所述第一电平信号接收端接收的第一电平信号,并响应于所述上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号以及所述下一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号,控制所述第一节点的信号;
所述反相模块用于接收所述第二电平信号接收端接收的第二电平信号、所述第三电平信号接收端接收的第三电平信号,并响应于所述第一节点的信号,控制所述第二节点的信号;
所述输出模块用于接收所述第一电平信号接收端接收的第一电平信号和接收所述时钟信号端的时钟信号,并响应于所述第二节点的信号,控制所述驱动信号输出端输出的信号;其中,所述驱动信号输出端输出的信号与所述第一电平信号相关或所述时钟信号相关;当所述驱动信号输出端输出的信号与所述时钟信号相关时,所述驱动信号输出端输出信号的波形与所述时钟信号的波形相同,且相邻两个扫描驱动单元的驱动信号输出端输出的信号不交叠。
2.根据权利要求1所述的扫描驱动电路,其特征在于,各级所述扫描驱动单元还包括稳压模块,与所述第一节点和第四电平信号端电连接;
所述稳压模块用于稳定所述第一节点的信号。
3.根据权利要求2所述的扫描驱动电路,其特征在于,所述第一电平信号接收端、所述第二电平信号接收端、所述第三电平信号接收端中的一者复用为所述第四电平信号端。
4.根据权利要求2所述的扫描驱动电路,其特征在于,所述稳压模块包括电容,所述电容的第一极与所述第一节点电连接,所述电容的第二极与所述第四电平信号端电连接。
5.根据权利要求1所述的扫描驱动电路,其特征在于,所述节点控制模块包括第一晶体管和第二晶体管;
所述第一晶体管的第一极和所述第一晶体管的栅极均与所述上一级扫描驱动单元的驱动信号输出端电连接,所述第一晶体管的第二极和所述第二晶体管的第一极均与所述第一节点电连接;
所述第二晶体管的栅极与所述下一级扫描驱动单元的驱动信号输出端电连接,所述第二晶体管的第二极与所述第一电平信号接收端电连接。
6.根据权利要求1所述的扫描驱动电路,其特征在于,所述反相模块包括第三晶体管和第四晶体管;
所述第三晶体管的栅极和所述第四晶体管的栅极均与所述第一节点电连接,所述第三晶体管的第一极与所述第三电平信号接收端电连接,所述第三晶体管的第二极与所述第四晶体管的第一极均与所述第二节点电连接;
所述第四晶体管的第二极与所述第二电平信号接收端电连接。
7.根据权利要求1所述的扫描驱动电路,其特征在于,所述输出模块包括第五晶体管和第六晶体管;
所述第五晶体管的栅极和所述第六晶体管的栅极均与所述第二节点电连接,所述第五晶体管的第一极与所述时钟信号端电连接,所述第五晶体管的第二极与所述第六晶体管的第一极均与所述驱动信号输出端电连接;
所述第六晶体管的第二极与所述第一电平信号接收端电连接。
8.根据权利要求5-7任一项所述的扫描驱动电路,其特征在于,所述节点控制模块、所述反相模块和所述输出模块中的至少一者中包括至少一个有源层为硅的晶体管;
所述节点控制模块、所述反相模块和所述输出模块中的至少一者中包括至少一个有源层为氧化物半导体的晶体管。
9.根据权利要求5-7任一项所述的扫描驱动电路,其特征在于,所述节点控制模块、所述反相模块和所述输出模块中的至少一者中包括至少一个N型晶体管;
所述节点控制模块、所述反相模块和所述输出模块中的至少一者中包括至少一个P型晶体管。
10.根据权利要求8所述的扫描驱动电路,其特征在于,当所述节点控制模块包括第一晶体管和第二晶体管时,所述第一晶体管和所述第二晶体管均为有源层为氧化物半导体的晶体管;
当所述反相模块包括第三晶体管和第四晶体管时,所述第三晶体管为有源层为硅的晶体管,所述第四晶体管为有源层为氧化物半导体的晶体管;
当所述输出模块包括第五晶体管和第六晶体管时,所述第五晶体管为有源层为硅的晶体管,所述第六晶体管为有源层为氧化物半导体的晶体管。
11.根据权利要求1所述的扫描驱动电路,其特征在于,所述第一电平信号接收端复用为所述第二电平信号接收端。
12.根据权利要求1所述的扫描驱动电路,其特征在于,所述第一电平信号接收端和所述第二电平信号接收端接收的信号不同。
13.根据权利要求11或12所述的扫描驱动电路,其特征在于,第一电平信号接收端和所述第二电平信号接收端接收的信号均为低电平信号,所述第三电平信号接收端接收的信号为高电平信号。
14.根据权利要求1所述的扫描驱动电路,其特征在于,所述扫描驱动电路还包括第一时钟信号线和第二时钟信号线;
奇数级扫描驱动单元的时钟信号端与所述第一时钟信号线电连接,偶数级扫描驱动单元的时钟信号端与所述第二时钟信号电连接。
15.一种显示面板,其特征在于,包括如权利要求1-14任一项所述的扫描驱动电路。
16.一种电子设备,其特征在于,包括如权利要求15所述的显示面板。
17.一种驱动方法,其特征在于,用于驱动如权利要求1-14任一项所述的扫描驱动电路;所述驱动方法包括:
在第一阶段,向与节点控制模块电连接的第一电平信号接收端施加第一电平信号,且所述节点控制模块接收所述上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号,并响应于所述上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号以及所述下一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号,将所述第一电平信号或所述上一级扫描驱动单元的驱动信号输出端输出的扫描驱动信号写入至第一节点;
在第二阶段,向与反相模块电连接的第二电平信号接收端施加第二电平信号以及向与反相模块电连接的第三电平信号接收端施加第三电平信号,且所述反相模块响应于所述第一节点的信号,将所述第二电平信号或所述第三电平信号写入至第二节点;
在第三阶段,向与输出模块电连接的所述第一电平信号接收端施加第一电平信号,以及向与所述输出模块电连接的时钟信号端施加时钟信号,且所述输出模块响应于所述第二节点的信号,将所述第一电平信号或所述时钟信号通过所述驱动信号输出端输出。
CN202211183001.5A 2022-09-27 2022-09-27 扫描驱动电路、显示面板、电子设备及驱动方法 Active CN116741086B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211183001.5A CN116741086B (zh) 2022-09-27 2022-09-27 扫描驱动电路、显示面板、电子设备及驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211183001.5A CN116741086B (zh) 2022-09-27 2022-09-27 扫描驱动电路、显示面板、电子设备及驱动方法

Publications (2)

Publication Number Publication Date
CN116741086A CN116741086A (zh) 2023-09-12
CN116741086B true CN116741086B (zh) 2024-03-22

Family

ID=87912085

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211183001.5A Active CN116741086B (zh) 2022-09-27 2022-09-27 扫描驱动电路、显示面板、电子设备及驱动方法

Country Status (1)

Country Link
CN (1) CN116741086B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101079243A (zh) * 2006-05-25 2007-11-28 三菱电机株式会社 移位寄存器电路及具有该移位寄存器电路的图像显示装置
CN103258495A (zh) * 2013-05-07 2013-08-21 京东方科技集团股份有限公司 移位寄存单元、移位寄存器和显示装置
CN105070263A (zh) * 2015-09-02 2015-11-18 深圳市华星光电技术有限公司 Cmos goa电路
CN105493195A (zh) * 2013-07-25 2016-04-13 夏普株式会社 移位寄存器和显示装置
CN105761660A (zh) * 2016-05-16 2016-07-13 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105810165A (zh) * 2016-05-20 2016-07-27 武汉华星光电技术有限公司 一种cmos goa电路结构及液晶显示面板
CN106688029A (zh) * 2014-05-28 2017-05-17 可隆奥托株式会社 移位电路、移位寄存器和显示装置
CN108182905A (zh) * 2018-03-27 2018-06-19 京东方科技集团股份有限公司 开关电路、控制单元、显示装置、栅极驱动电路及方法
CN111542801A (zh) * 2018-11-30 2020-08-14 京东方科技集团股份有限公司 扫描电路、驱动电路、触控显示面板、接收切换电路及驱动方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101079243A (zh) * 2006-05-25 2007-11-28 三菱电机株式会社 移位寄存器电路及具有该移位寄存器电路的图像显示装置
CN103258495A (zh) * 2013-05-07 2013-08-21 京东方科技集团股份有限公司 移位寄存单元、移位寄存器和显示装置
CN105493195A (zh) * 2013-07-25 2016-04-13 夏普株式会社 移位寄存器和显示装置
CN106688029A (zh) * 2014-05-28 2017-05-17 可隆奥托株式会社 移位电路、移位寄存器和显示装置
CN105070263A (zh) * 2015-09-02 2015-11-18 深圳市华星光电技术有限公司 Cmos goa电路
CN105761660A (zh) * 2016-05-16 2016-07-13 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105810165A (zh) * 2016-05-20 2016-07-27 武汉华星光电技术有限公司 一种cmos goa电路结构及液晶显示面板
CN108182905A (zh) * 2018-03-27 2018-06-19 京东方科技集团股份有限公司 开关电路、控制单元、显示装置、栅极驱动电路及方法
CN111542801A (zh) * 2018-11-30 2020-08-14 京东方科技集团股份有限公司 扫描电路、驱动电路、触控显示面板、接收切换电路及驱动方法

Also Published As

Publication number Publication date
CN116741086A (zh) 2023-09-12

Similar Documents

Publication Publication Date Title
US11393396B2 (en) Pixel circuit and driving method therefor and display panel
KR101486175B1 (ko) 어레이 기판 행 구동 유닛, 어레이 기판 행 구동 회로 및 디스플레이 장치
US10650716B2 (en) Shift register unit, shift register, driving method, display panel and display apparatus
CN109285504B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
US11450270B2 (en) Pixel circuit and method of driving the same, display device
US11798461B2 (en) Pixel circuit and driving method thereof
US11683957B2 (en) Display panel and display device
US20220165213A1 (en) Pixel driving circuit, driving method thereof and display panel
CN106611586B (zh) 像素驱动电路、驱动方法、有机发光显示面板及显示装置
CN113096607A (zh) 像素扫描驱动电路、阵列基板与显示终端
TW202234373A (zh) 驅動閘極驅動電路的方法以及驅動使用其的顯示裝置的方法
US11455957B2 (en) Shift register circuit with latch potential and its driving method, display panel, and display device
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
US11942035B2 (en) Display panel, method for driving display panel, and display device
CN116741086B (zh) 扫描驱动电路、显示面板、电子设备及驱动方法
CN114758624B (zh) 像素电路及其驱动方法、阵列基板、显示面板和显示装置
US11521554B2 (en) Gate driver circuit, display panel, display device, and driving method thereof
US11322076B2 (en) Pixel driving chip and driving method therefor, and display apparatus
EP4290507A1 (en) Shift register, gate driver circuit, display panel, and electronic device
CN113994416A (zh) 阵列基板、显示面板以及阵列基板的驱动方法
WO2023207216A1 (zh) 移位寄存器、栅极驱动电路、显示面板及电子设备
US11900883B2 (en) Shift register unit, method for driving shift register unit, gate driving circuit, and display device
CN117912397A (zh) 显示面板和电子设备
CN117296091A (zh) 像素电路、其驱动方法、显示面板及显示装置
CN116704958A (zh) 移位寄存器单元、栅极驱动电路、驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant