CN116451637B - 一种电路图融合加载方法及装置、设备、存储介质 - Google Patents

一种电路图融合加载方法及装置、设备、存储介质 Download PDF

Info

Publication number
CN116451637B
CN116451637B CN202211315636.6A CN202211315636A CN116451637B CN 116451637 B CN116451637 B CN 116451637B CN 202211315636 A CN202211315636 A CN 202211315636A CN 116451637 B CN116451637 B CN 116451637B
Authority
CN
China
Prior art keywords
circuit
pixel point
loading
fusion
rendering
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211315636.6A
Other languages
English (en)
Other versions
CN116451637A (zh
Inventor
周飞
龚辉平
赵哲
官众
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuhai Xinju Technology Co ltd
Original Assignee
Zhuhai Xinju Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Xinju Technology Co ltd filed Critical Zhuhai Xinju Technology Co ltd
Priority to CN202211315636.6A priority Critical patent/CN116451637B/zh
Publication of CN116451637A publication Critical patent/CN116451637A/zh
Application granted granted Critical
Publication of CN116451637B publication Critical patent/CN116451637B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/394Routing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T15/003D [Three Dimensional] image rendering
    • G06T15/005General purpose rendering architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T15/003D [Three Dimensional] image rendering
    • G06T15/50Lighting effects
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明公开了一种电路图融合加载方法及装置、设备、存储介质,包括:获取电路文件,所述电路文件中包括至少两张电路布线图;将各张电路布线图转化为位图图像;对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形,并且对于存在布线图形的像素点设置渲染标记,其中,所述布线图形用于表征该像素点位于电路布线上;创建空白的融合图层,所述融合图层为位图图像,根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据;输出展示图像数据至展示界面中,本方式降低处理负载,提高融合效率,加快加载效率。

Description

一种电路图融合加载方法及装置、设备、存储介质
技术领域
本发明涉及计算机技术领域,特别涉及一种电路图融合加载方法及装置、设备、存储介质。
背景技术
在电子设计自动化(electronic design automation,EDA)领域中,用户可以通过软件进行电路设计,然而当集成电路图较多的时候,用户想将多个电路布线图集合于一个融合图层中并且快速显示,然而,在实际的应用中,此过程需要耗费较大的内存并且内存利用率不高,处理效率低,导致图像加载速度慢。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一。为此,本发明提出一种电路图融合加载方法及装置、设备、存储介质,降低处理负载,提高融合效率,加快加载效率。
根据本发明的第一方面实施例的一种电路图融合加载方法,包括:获取电路文件,所述电路文件中包括至少两张电路布线图;将各张电路布线图转化为位图图像;对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形,并且对于存在布线图形的像素点设置渲染标记,其中,所述布线图形用于表征该像素点位于电路布线上;创建空白的融合图层,所述融合图层为位图图像,根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据;输出展示图像数据至展示界面中。
根据本发明实施例的一种电路图融合加载方法,至少具有如下有益效果:
本发明电路图融合加载方法,在获取多张电路布线图后,电路布线图上有电路布线,将电路布线图转化为位图图像,则位于电路布线上的像素点存在布线图形,而在电路布线外的像素点则不存在布线图形,利用此区别,对于存在布线图形的像素点设置渲染标记,而后创建出空白的融合图层,同样地,融合图层为位图图像,根据用户的需求进行操作,将多张电路布线图重叠放置或者分别放置于融合图层的不同区域,由此,融合图层的各个像素点与多张电路布线图上的像素点配对,在对融合图层的像素点着色时则检测与其对应的电路布线图上的像素点是否存在渲染标记,若存在则对融合图层的该像素点加载颜色,最终形成展示图像数据并输出至展示界面,本方式降低处理负载,提高融合效率,加快加载效率。
根据本发明的一些实施例,所述对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形包括:检测像素点中的颜色值是否在颜色值预设范围内,若像素点中的颜色值在所述颜色值预设范围内,则判断为存在布线图形。
根据本发明的一些实施例,所述渲染标记为单字节数据,并且,在所述根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据中,所述融合图层的各个像素点加载的颜色为单一颜色。
根据本发明的一些实施例,将所述对于存在布线图形的像素点设置渲染标记的标记结果形成多个单元数据,每个所述单元数据用于表示每张电路布线图中每个像素点的渲染标记情况;将各个单元数据加入搜寻容器中;所述根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据包括:针对每个像素点建立搜寻任务,所述搜寻任务用于为该像素点在所述搜寻容器中获取对应的单元数据;将多个搜寻任务加入线程池中,其中,所述线程池中包括多条处理线程,根据各个处理线程的负载情况将搜寻任务添加至相应的处理线程中;执行搜寻任务,为该像素点在所述搜寻容器中搜寻对应的单元数据并根据单元数据表示的渲染标记情况在该像素点上加载颜色。
根据本发明的一些实施例,所述为该像素点在所述搜寻容器中搜寻对应的单元数据并根据单元数据表示的渲染标记情况在该像素点上加载颜色包括:在所述搜寻容器中获取与该像素点对应的其一单元数据,并且对该单元数据判断是否存在渲染标记;若该单元数据表示该像素点存在渲染标记,则结束搜寻任务,并且在该像素点上加载颜色;若该单元数据表示该像素点不存在渲染标记,则在所述搜寻容器中获取与该像素点对应的另一单元数据,继续对该单元数据判断是否存在渲染标记,直至在搜寻容器中遍历与该像素点对应的所有单元数据,则结束搜寻任务。
根据本发明的一些实施例,在所述创建空白的融合图层之后还包括:将空白的融合图层按区域划分成多块图层单元;根据各个电路版图中的渲染标记在各个图层单元中对应的像素点上加载颜色;将加载颜色完成的图层单元拼接合并成展示图像数据。
根据本发明的一些实施例,在所述创建空白的融合图层之前还包括:在获取到导入操作时,再进行空白的融合图层的创建,其中,所述导入操作用于表征将展示图像数据至展示界面的控制操作。
根据本发明第二方面实施例的图像加载装置,包括:获取模块,用于获取电路文件,其中,所述电路文件中包括至少两张电路布线图;转化模块,用于将各张电路布线图转化为位图图像;识别模块,用于对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形,并且对于存在布线图形的像素点设置渲染标记,其中,所述布线图形用于表征该像素点位于电路布线上;加载模块,创建空白的融合图层,所述融合图层为位图图像,根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据;输出模块,输出展示图像数据至展示界面中。
根据本发明第三方面实施例的电子设备,所述电子设备包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现上述任一实施例公开的电路图融合加载方法。
根据本发明第四方面实施例的计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现上述任一实施例公开的电路图融合加载方法。
本发明的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
本发明的上述和/或附加的方面和优点从结合下面附图对实施例的描述中将变得明显和容易理解,其中:
图1为本发明电路图融合加载方法其中一种实施例的流程图;
图2为本发明电路图融合加载方法其中一种实施例中对搜寻任务多核多线程的处理方式的流程图;
图3为本发明电路图融合加载方法其中一种实施例中根据单元数据表示的渲染标记情况在该像素点上加载颜色的流程图;
图4为本发明电路图融合加载方法其中一种实施例中多块图层单元同步加载的流程图;
图5为本发明图像加载装置其中一种实施例的原理结构框图;
图6为本发明电子设备其中一种实施例的结构示意图。
附图标记:
获取模块510;转化模块520;识别模块530;加载模块540;输出模块550;处理器610;存储器620;输入/输出接口630;通信接口640;总线650。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。
需要说明的是,虽然在装置示意图中进行了功能模块划分,在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于装置中的模块划分,或流程图中的顺序执行所示出或描述的步骤。说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中所使用的术语只是为了描述本申请实施例的目的,不是旨在限制本申请。
本申请实施例提供的电路图融合加载方法及装置、电子设备、存储介质,具体通过如下实施例进行说明,首先描述本申请实施例中的电路图融合加载方法。
本申请实施例提供的电路图融合加载方法可应用于终端中,也可应用于服务器端中,还可以是运行于终端或服务器端中的软件。在一些实施例中,终端可以是智能手机、平板电脑、笔记本电脑、台式计算机等;服务器端可以配置成独立的物理服务器,也可以配置成多个物理服务器构成的服务器集群或者分布式系统,还可以配置成提供云服务、云数据库、云计算、云函数、云存储、网络服务、云通信、中间件服务、域名服务、安全服务、CDN以及大数据和人工智能平台等基础云计算服务的云服务器;软件可以是实现数据加载方法的应用等,但并不局限于以上形式。以下将以终端为例进行说明。
如图1所示,根据本发明的第一方面实施例的一种电路图融合加载方法,包括:
S110、获取电路文件,电路文件中包括至少两张电路布线图;
电路文件可以是DEF文件和LEF文件等,对此不做具体限定。其中,DEF(DesignExchange Format)用于描述数字电路在布局布线后的连接关系和位置关系,是将数字实现前后端连接起来的桥梁;LEF(Library Exchange Format)是对标准单元版图进行抽象描述的文件,用于自动布局布线(P&R)工具,此外,LEF文件具有可读的ASCII格式,包括用于互联的详细的Pin信息,需要说明的是,以下提到的电路布线包括了数字电路在布局布线的连接关系和位置关系图形,也包括了对标准单元版图进行抽象描述的图形。
可选的,电路文件可以包括目标电路的集成电路版图,集成电路版图是对真实集成电路物理情况的平面几何形状描述,而电路文件具体可以包括目标电路中各电路元件在芯片上的形状、面积和位置等信息,也可以包括目标电路中各电路节点在芯片上的位置信息等,不做限定。
S120、将各张电路布线图转化为位图图像(bitmap);
S130、对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形,并且对于存在布线图形的像素点设置渲染标记,其中,布线图形用于表征该像素点位于电路布线上;
需要说明的是,布线图形可以是由于处于电路布线上,因此在该像素点上与背景颜色不同的着色。
S140、创建空白的融合图层,融合图层为位图图像,根据各个电路版图中的渲染标记在融合图层中对应的像素点上加载颜色以形成展示图像数据;
S150、输出展示图像数据至展示界面中。
在本申请实施例中,终端可以启动EDA软件,并在EDA软件中生成展示界面,展示界面用于提供电路布线图的查看和编辑(比如改变电路布局布线的连接关系、位置关系以及调整版图中抽象图形的形状、颜色等)等多种功能。
本发明电路图融合加载方法,在获取多张电路布线图后,电路布线图上有电路布线,将电路布线图转化为位图图像,则位于电路布线上的像素点存在布线图形,而在电路布线外的像素点则不存在布线图形,利用此区别,对于存在布线图形的像素点设置渲染标记,而后创建出空白的融合图层,同样地,融合图层为位图图像,根据用户的需求进行操作,将多张电路布线图重叠放置或者分别放置于融合图层的不同区域,由此,融合图层的各个像素点与多张电路布线图上的像素点配对,在对融合图层的像素点着色时则检测与其对应的电路布线图上的像素点是否存在渲染标记,若存在则对融合图层的该像素点加载颜色,最终形成展示图像数据并输出至展示界面,本方式降低处理负载,提高融合效率,加快加载效率。
在本发明的一些实施例中,在创建空白的融合图层之前还包括:在获取到导入操作时,再进行空白的融合图层的创建,其中,导入操作用于表征将展示图像数据至展示界面的控制操作。
需要说明的是,此处的导入操作可以是用户进行人机交互时做出的操控动作所形成的控制信号,示例性的,用户可以在终端的操作界面中将电路文件导入,并且可以选择性地设置多张电路布线图在融合图层中的相对位置,具体地,多张电路布线图之间可以部分重叠,也可以选择放置于融合图层中不同区域,在设置了电路布线图在融合图层中的位置后,融合图层上的像素点与各个电路布线图上的像素点可以产生对应关系,在后续对融合图层对该像素点进行颜色加载时,则可以根据此处的对应关系判断对应的像素点是否存在渲染标记。
而根据用户导入操作的输入,可以创建空白的融合图层,并且在融合图层中逐步加载颜色,并且在展示界面中呈现展示图像数据。
在本发明的一些实施例中,对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形包括:检测像素点中的颜色值是否在颜色值预设范围内,若像素点中的颜色值在颜色值预设范围内,则判断为存在布线图形。
需要说明的是,由于在电路布线图上,存在电路布线的位置与背景颜色不同,由此,可以通过检测像素点的颜色值来判断是否存在布线图形,此方式处理简单,占用内存量小,提高处理效率。
而对于颜色值预设范围的设定,则可以通过对电路布线图的背景颜色的检测,获取背景颜色值,而颜色值预设范围则可以设置为非背景颜色值的全颜色范围或者部分颜色范围。
在本发明的一些实施例中,渲染标记为单字节数据,并且,在根据各个电路版图中的渲染标记在融合图层中对应的像素点上加载颜色以形成展示图像数据中,融合图层的各个像素点加载的颜色为单一颜色。
不同的电路布线图中,布线图形的颜色繁多,渲染标记若记载了该像素点是否存在布线图形以及布线图形的颜色,数据比较复杂,因此,在本发明的一些实施例中,将渲染标记为单字节数据,示例的,可以用“0”和“1”来表示,当该像素点存在布线图形,则直接通过位图图像在该像素点处标记“1”,若不存在布线图形,则标记“0”,而在融合图层中,无需重现各个电路布线图中布线图形的颜色,而是在融合图层采用单一颜色来加载具有渲染标记的像素点,此方式占用内存量小,提高处理效率。
在本发明的一些实施例中,如图2所示,将对于存在布线图形的像素点设置渲染标记的标记结果形成多个单元数据,每个单元数据用于表示每张电路布线图中每个像素点的渲染标记情况;
S210、将各个单元数据加入搜寻容器中;
根据各个电路版图中的渲染标记在融合图层中对应的像素点上加载颜色以形成展示图像数据包括:
S220、针对每个像素点建立搜寻任务,搜寻任务用于为该像素点在搜寻容器中获取对应的单元数据;
S230、将多个搜寻任务加入线程池中,其中,线程池中包括多条处理线程,根据各个处理线程的负载情况将搜寻任务添加至相应的处理线程中;
S240、执行搜寻任务,为该像素点在搜寻容器中搜寻对应的单元数据并根据单元数据表示的渲染标记情况在该像素点上加载颜色。
此处设置多个处理器,每个处理器内设置有至少一条处理线程,从而实现对搜寻任务多核多线程的处理方式,提高处理效率,加快加载速度。
具体地,每张电路布线图中每个像素点的渲染标记情况作为一个单元数据加入搜寻容器中,终端可以检测每个处理器中每个处理线程的负载情况,对于负载较轻的处理线程可以优先将搜寻任务加入至该处理线程中,合理分配从而提高处理效率。
在本发明的一些实施例中,如图3所示,为该像素点在搜寻容器中搜寻对应的单元数据并根据单元数据表示的渲染标记情况在该像素点上加载颜色包括:
S310、在搜寻容器中获取与该像素点对应的其一单元数据,并且对该单元数据判断是否存在渲染标记;
S320、若该单元数据表示该像素点存在渲染标记,则结束搜寻任务,并且在该像素点上加载颜色;
S330、若该单元数据表示该像素点不存在渲染标记,则在搜寻容器中获取与该像素点对应的另一单元数据,继续对该单元数据判断是否存在渲染标记,直至在搜寻容器中遍历与该像素点对应的所有单元数据,则结束搜寻任务。
针对融合图层中的每一个像素点,根据用户选择性地设置多张电路布线图在融合图层中的相对位置从而得出的融合图层中的像素点与各个电路布线图的像素点的对应关系,终端可以根据对应关系来在搜寻容器中搜寻与该像素点对应的各个单元数据,只要获取到任意一个与该像素点对应的各个单元数据中存在渲染标记,则可以在该像素点上加载颜色并且结束搜寻任务,提高了处理效率,降低占用内存。
若获取的与该像素点对应的单元数据没有存在渲染标记,则继续获取其他与该像素点对应的单元数据,直至遍历与该像素点对应的所有单元数据,若均不存在渲染标记,则不对该像素点加载颜色,并且结束搜寻任务。
在本发明的一些实施例中,如图4所示,在创建空白的融合图层之后还包括:
S410、将空白的融合图层按区域划分成多块图层单元;
S420、根据各个电路版图中的渲染标记在各个图层单元中对应的像素点上加载颜色;
S430、将加载颜色完成的图层单元拼接合并成展示图像数据。
其中,不同的图层单元中对像素点加载的颜色可以不同,具体颜色可以由用户自己确定,而后可以分别同时地对各个图层单元执行加载颜色的处理,具体地,对各个图层单元中的像素点在建立搜寻任务,而后将搜寻任务加入线层池中,对图层单元中的每个像素点在搜寻容器中搜寻单元数据,并按渲染标记情况加载颜色,最后再将各个图层单元拼接合并成展示图像数据,各个图层单元同步处理,提高了处理效率,加快加载的进程,提供用户较好的呈现体验。
根据本发明第二方面实施例的图像加载装置,如图5所示,包括获取模块510、转化模块520、识别模块530、加载模块540以及输出模块550;其中,获取模块510,用于获取电路文件,其中,电路文件中包括至少两张电路布线图;
转化模块520,用于将各张电路布线图转化为位图图像;
识别模块530,用于对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形,并且对于存在布线图形的像素点设置渲染标记,其中,布线图形用于表征该像素点位于电路布线上;
加载模块540,创建空白的融合图层,融合图层为位图图像,根据各个电路版图中的渲染标记在融合图层中对应的像素点上加载颜色以形成展示图像数据;
输出模块550,输出展示图像数据至展示界面中。
该数据加载装置的具体实施方式与上述数据加载方法的具体实施例基本相同,在此不再赘述。
根据本发明第三方面实施例的电子设备,电子设备包括存储器620和处理器610,存储器620存储有计算机程序,处理器610执行计算机程序时实现上述任一实施例公开的电路图融合加载方法。该电子设备可以为包括平板电脑、车载电脑等任意智能终端。
如图6所示,图6还示意了另一实施例的电子设备的硬件结构,电子设备包括:
处理器610,可以采用通用的中央处理器(central processing unit,CPU)、微处理器、应用专用集成电路(application specific integrated circuit,ASIC)、或者一个或多个集成电路等方式实现,用于执行相关程序,以实现本申请实施例所提供的技术方案;
存储器620,可以采用只读存储器(read only memory,ROM)、静态存储设备、动态存储设备或者随机存取存储器620(random access memory,RAM)等形式实现。存储器620可以存储操作系统和其他应用程序,在通过软件或者固件来实现本说明书实施例所提供的技术方案时,相关的程序代码保存在存储器620中,并由处理器610来调用执行本申请实施例的数据加载方法;
输入/输出接口630,用于实现信息输入及输出;
通信接口640,用于实现本设备与其他设备的通信交互,可以通过有线方式(例如USB、网线等)实现通信,也可以通过无线方式(例如移动网络、WIFI、蓝牙等)实现通信;
总线650,在设备的各个组件(例如处理器610、存储器620、输入/输出接口630和通信接口640)之间传输信息;
其中处理器610、存储器620、输入/输出接口630和通信接口640通过总线650实现彼此之间在设备内部的通信连接。
根据本发明第四方面实施例的计算机可读存储介质,计算机可读存储介质存储有计算机程序,其特征在于,计算机程序被处理器610执行时实现上述任一实施例公开的电路图融合加载方法。
存储器620作为一种非暂态计算机可读存储介质,可用于存储非暂态软件程序以及非暂态性计算机可执行程序。此外,存储器620可以包括高速随机存取存储器,还可以包括非暂态存储器,例如至少一个磁盘存储器件、闪存器件、或其他非暂态固态存储器件。在一些实施方式中,存储器620可选包括相对于处理器610远程设置的存储器620,这些远程存储器可以通过网络连接至该处理器610。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
本申请实施例描述的实施例是为了更加清楚的说明本申请实施例的技术方案,并不构成对于本申请实施例提供的技术方案的限定,本领域技术人员可知,随着技术的演变和新应用场景的出现,本申请实施例提供的技术方案对于类似的技术问题,同样适用。
本领域技术人员可以理解的是,图中示出的技术方案并不构成对本申请实施例的限定,可以包括比图示更多或更少的步骤,或者组合某些步骤,或者不同的步骤。
以上所描述的装置实施例仅仅是示意性的,其中作为分离部件说明的单元可以是或者也可以不是物理上分开的,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统、设备中的功能模块/单元可以被实施为软件、固件、硬件及其适当的组合。
本申请的说明书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
以上参照附图说明了本申请实施例的优选实施例,并非因此局限本申请实施例的权利范围。本领域技术人员不脱离本申请实施例的范围和实质内所作的任何修改、等同替换和改进,均应在本申请实施例的权利范围之内。

Claims (8)

1.一种电路图融合加载方法,其特征在于,包括:
获取电路文件,所述电路文件中包括至少两张电路布线图;
将各张电路布线图转化为位图图像;
对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形,并且对于存在布线图形的像素点设置渲染标记,其中,所述布线图形用于表征该像素点位于电路布线上;
创建空白的融合图层,所述融合图层为位图图像,根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据;
输出展示图像数据至展示界面中;
将所述对于存在布线图形的像素点设置渲染标记的标记结果形成多个单元数据,每个所述单元数据用于表示每张电路布线图中每个像素点的渲染标记情况;
将各个单元数据加入搜寻容器中;
所述根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据包括:
针对每个像素点建立搜寻任务,所述搜寻任务用于为该像素点在所述搜寻容器中获取对应的单元数据;
将多个搜寻任务加入线程池中,其中,所述线程池中包括多条处理线程,根据各个处理线程的负载情况将搜寻任务添加至相应的处理线程中;
执行搜寻任务,为该像素点在所述搜寻容器中搜寻对应的单元数据并根据单元数据表示的渲染标记情况在该像素点上加载颜色;
所述为该像素点在所述搜寻容器中搜寻对应的单元数据并根据单元数据表示的渲染标记情况在该像素点上加载颜色包括:在所述搜寻容器中获取与该像素点对应的其一单元数据,并且对该单元数据判断是否存在渲染标记;
若该单元数据表示该像素点存在渲染标记,则结束搜寻任务,并且在该像素点上加载颜色;
若该单元数据表示该像素点不存在渲染标记,则在所述搜寻容器中获取与该像素点对应的另一单元数据,继续对该单元数据判断是否存在渲染标记,直至在搜寻容器中遍历与该像素点对应的所有单元数据,则结束搜寻任务。
2.根据权利要求1所述的一种电路图融合加载方法,其特征在于:所述对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形包括:
检测像素点中的颜色值是否在颜色值预设范围内,若像素点中的颜色值在所述颜色值预设范围内,则判断为存在布线图形。
3.根据权利要求1所述的一种电路图融合加载方法,其特征在于:所述渲染标记为单字节数据,并且,在所述根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据中,所述融合图层的各个像素点加载的颜色为单一颜色。
4.根据权利要求1所述的一种电路图融合加载方法,其特征在于,在所述创建空白的融合图层之后还包括:将空白的融合图层按区域划分成多块图层单元;
根据各个电路版图中的渲染标记在各个图层单元中对应的像素点上加载颜色;
将加载颜色完成的图层单元拼接合并成展示图像数据。
5.根据权利要求1所述的一种电路图融合加载方法,其特征在于,在所述创建空白的融合图层之前还包括:
在获取到导入操作时,再进行空白的融合图层的创建,其中,所述导入操作用于表征将展示图像数据至展示界面的控制操作。
6.一种图像加载装置,能够实现权利要求1-5任意一项所述的电路图融合加载方法,其特征在于,图像加载装置包括:
获取模块,用于获取电路文件,其中,所述电路文件中包括至少两张电路布线图;
转化模块,用于将各张电路布线图转化为位图图像;
识别模块,用于对各个作为位图图像的电路布线图识别,检测电路布线图中每个像素点是否存在布线图形,并且对于存在布线图形的像素点设置渲染标记,其中,所述布线图形用于表征该像素点位于电路布线上;
加载模块,创建空白的融合图层,所述融合图层为位图图像,根据各个电路版图中的渲染标记在所述融合图层中对应的像素点上加载颜色以形成展示图像数据;
输出模块,输出展示图像数据至展示界面中。
7.一种电子设备,其特征在于,所述电子设备包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现权利要求1至5任一项所述的电路图融合加载方法。
8.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至5中任一项所述的电路图融合加载方法。
CN202211315636.6A 2022-10-26 2022-10-26 一种电路图融合加载方法及装置、设备、存储介质 Active CN116451637B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211315636.6A CN116451637B (zh) 2022-10-26 2022-10-26 一种电路图融合加载方法及装置、设备、存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211315636.6A CN116451637B (zh) 2022-10-26 2022-10-26 一种电路图融合加载方法及装置、设备、存储介质

Publications (2)

Publication Number Publication Date
CN116451637A CN116451637A (zh) 2023-07-18
CN116451637B true CN116451637B (zh) 2023-12-29

Family

ID=87124379

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211315636.6A Active CN116451637B (zh) 2022-10-26 2022-10-26 一种电路图融合加载方法及装置、设备、存储介质

Country Status (1)

Country Link
CN (1) CN116451637B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04151774A (ja) * 1990-10-16 1992-05-25 Fujitsu Ltd 多層プリント配線板の未配線区間配線方法
JPH0916636A (ja) * 1995-06-29 1997-01-17 Daitetsuku:Kk 配線識別装置
JP2004086318A (ja) * 2002-08-23 2004-03-18 Sharp Corp シミュレーション用等価回路モデル生成装置、回路シミュレーションシステム、シミュレーション用等価回路モデル生成方法、制御プログラムおよび可読記録媒体
CN101996267A (zh) * 2009-08-10 2011-03-30 鸿富锦精密工业(深圳)有限公司 印刷电路板布线系统及印刷电路板内层分割方法
CN109889841A (zh) * 2019-03-28 2019-06-14 北京青燕祥云科技有限公司 图像压缩方法及装置
US10963613B1 (en) * 2019-07-26 2021-03-30 Xilinx, Inc. Partial reconfiguration of integrated circuits using shell representation of platform design with extended routing region

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8316335B2 (en) * 2010-12-09 2012-11-20 International Business Machines Corporation Multistage, hybrid synthesis processing facilitating integrated circuit layout

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04151774A (ja) * 1990-10-16 1992-05-25 Fujitsu Ltd 多層プリント配線板の未配線区間配線方法
JPH0916636A (ja) * 1995-06-29 1997-01-17 Daitetsuku:Kk 配線識別装置
JP2004086318A (ja) * 2002-08-23 2004-03-18 Sharp Corp シミュレーション用等価回路モデル生成装置、回路シミュレーションシステム、シミュレーション用等価回路モデル生成方法、制御プログラムおよび可読記録媒体
CN101996267A (zh) * 2009-08-10 2011-03-30 鸿富锦精密工业(深圳)有限公司 印刷电路板布线系统及印刷电路板内层分割方法
CN109889841A (zh) * 2019-03-28 2019-06-14 北京青燕祥云科技有限公司 图像压缩方法及装置
US10963613B1 (en) * 2019-07-26 2021-03-30 Xilinx, Inc. Partial reconfiguration of integrated circuits using shell representation of platform design with extended routing region

Also Published As

Publication number Publication date
CN116451637A (zh) 2023-07-18

Similar Documents

Publication Publication Date Title
CN106021421B (zh) 一种加速网页渲染的方法及装置
CN112232293A (zh) 图像处理模型训练、图像处理方法及相关设备
CN110009712B (zh) 一种图文排版方法及其相关装置
CN110309447B (zh) 一种电子书签的生成方法、电子设备及计算机存储介质
CN114417486B (zh) 建筑设计图纸导入方法和装置、电子设备、存储介质
CN104077270A (zh) 电子书制作装置、电子书系统以及电子书制作方法
CN109254801A (zh) 启动、配置方法,装置,设备,介质和操作系统
CN111950056A (zh) 建筑信息化模型bim展示方法及相关设备
CN112163577A (zh) 游戏画面中的文字识别方法、装置、电子设备和存储介质
CN111240736B (zh) 模型配置的方法、装置、设备及存储介质
CN111767488A (zh) 文章显示方法、电子设备及存储介质
CN111462164A (zh) 一种前景分割方法以及基于图像合成的数据增强方法
CN114693963A (zh) 基于电力数据特征提取的识别模型训练、识别方法及装置
CN116451637B (zh) 一种电路图融合加载方法及装置、设备、存储介质
CN112784529A (zh) 基于BetterScroll的移动端排序表格及其构建方法
CN111598832A (zh) 一种槽孔缺陷标注方法、装置和存储介质
CN112612427B (zh) 一种车辆停靠点数据处理方法、装置、存储介质及终端
CN115934980B (zh) 一种版图图形搜索处理方法及装置、设备、存储介质
CN112433778A (zh) 一种移动设备页面显示方法、装置、电子设备及存储介质
CN103970809A (zh) 标记放置支持设备和标记放置支持方法
CN112966606B (zh) 图像识别方法、相关装置及计算机程序产品
CN113129375B (zh) 数据处理方法、装置、设备及存储介质
CN106570825B (zh) 一种基于透明图片的图片叠加系统和方法
CN116028033A (zh) 组态软件的元件样式生成方法、装置、组态软件和设备
CN114816632A (zh) 看板布局配置方法和装置、看板显示方法、设备和介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant