CN116320248B - 存储芯片共享系统、方法、相关装置及存储介质 - Google Patents

存储芯片共享系统、方法、相关装置及存储介质 Download PDF

Info

Publication number
CN116320248B
CN116320248B CN202310562410.4A CN202310562410A CN116320248B CN 116320248 B CN116320248 B CN 116320248B CN 202310562410 A CN202310562410 A CN 202310562410A CN 116320248 B CN116320248 B CN 116320248B
Authority
CN
China
Prior art keywords
chip
memory
display
built
memory chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310562410.4A
Other languages
English (en)
Other versions
CN116320248A (zh
Inventor
吕振华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Xihua Technology Co Ltd
Original Assignee
Shenzhen Xihua Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Xihua Technology Co Ltd filed Critical Shenzhen Xihua Technology Co Ltd
Priority to CN202310562410.4A priority Critical patent/CN116320248B/zh
Publication of CN116320248A publication Critical patent/CN116320248A/zh
Application granted granted Critical
Publication of CN116320248B publication Critical patent/CN116320248B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/423Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/907Television signal recording using static stores, e.g. storage tubes or semiconductor memories
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本申请实施例公开了一种存储芯片共享系统、方法、相关装置及存储介质,包括:码片用于接收第一格式的图像信号,并将第一格式的图像信号转换成显示芯片支持的第二格式的图像信号,码片还用于向显示芯片传输第二格式的图像信号,码片包括内置存储芯片,内置存储芯片与显示芯片连接,内置存储芯片用于存储显示芯片运行程序所需的第一数据,以及,还用于存储码片运行程序所需的第二数据。如此,能够实现码片内部设置存储芯片,存储芯片能够同时存储码片和显示芯片所需要使用的数据,而不需要码片和显示芯片各自外挂一个存储芯片,有利于提高存储空间利用率,降低数据缓存压力和硬件成本。

Description

存储芯片共享系统、方法、相关装置及存储介质
技术领域
本申请涉及存储领域,具体涉及一种存储芯片共享系统、方法、相关装置及存储介质。
背景技术
目前,触控与显示驱动集成TDDI芯片往往是采用外挂flash存储芯片的方式,这种外挂flash容易被破解拷贝,安全系数低,同时显示处理芯片Scaler芯片往往也是采用外挂flash存储芯片的方式,而且采用外挂flash存储芯片产生的物料清单BOM成本太高。
发明内容
本申请实施例提供了一种存储芯片共享系统、方法、相关装置及存储介质,能够实现码片内部设置存储芯片,存储芯片能够同时存储码片和显示芯片所需要使用的数据,而不需要码片和显示芯片各自外挂一个存储芯片,有利于提高存储空间利用率,降低数据缓存压力和硬件成本。
第一方面,本申请实施例提供了一种存储芯片共享系统,包括:
码片,与显示芯片连接,用于接收第一格式的图像信号,并将所述第一格式的图像信号转换成所述显示芯片支持的第二格式的图像信号,并向所述显示芯片传输所述第二格式的图像信号;
所述码片包括内置存储芯片,所述内置存储芯片与所述显示芯片连接,所述内置存储芯片用于存储所述显示芯片运行程序所需的第一数据,还用于存储所述码片运行程序所需的第二数据;
所述显示芯片,用于从所述内置存储芯片中获取所述第一数据。
第二方面,一种存储芯片共享装置,包括:
基板,与存储芯片共享系统中的码片连接,用于向所述码片传输第一格式的图像信号;
所述存储芯片共享系统;所述存储芯片共享系统包括:所述码片,与显示芯片连接,用于将所述第一格式的图像信号转换成所述显示芯片支持的第二格式的图像信号,并向所述显示芯片传输所述第二格式的图像信号;所述码片包括内置存储芯片,所述内置存储芯片与所述显示芯片连接,所述内置存储芯片用于存储所述显示芯片运行程序所需的第一数据,还用于存储所述码片运行程序所需的第二数据;所述显示芯片,与显示屏连接,用于从所述内置存储芯片中获取所述第一数据,并向所述显示屏传输所述第二格式的图像信号;
所述显示屏,用于生成所述第二格式的图像信号对应的用于显示的图像。
第三方面,一种存储芯片共享方法,应用于存储芯片共享系统,所述存储芯片共享系统包括:码片和显示芯片,所述码片包括内置存储芯片;所述码片与所述显示芯片连接,所述内置存储芯片与所述显示芯片连接;
所述存储芯片共享方法包括:
通过所述码片接收第一格式的图像信号,通过所述码片将所述第一格式的图像信号转换成所述显示芯片支持的第二格式的图像信号,并通过所述码片向所述显示芯片传输所述第二格式的图像信号;
通过所述内置存储芯片存储所述显示芯片运行程序所需的第一数据,通过所述内置存储芯片存储所述码片运行程序所需的第二数据;
通过所述显示芯片从所述内置存储芯片中获取所述第一数据。
第四方面,本申请实施例提供了一种电子设备,包括处理器、存储器、通信接口,以及一个或多个程序,所述一个或多个程序被存储在所述存储器中,并且被配置由所述处理器执行,所述程序包括用于执行如本申请实施例第三方面中所描述的部分或全部步骤。
第五方面,本申请实施例提供了一种计算机可读存储介质,其中,上述计算机可读存储介质存储用于电子数据交换的计算机程序,其中,上述计算机程序使得计算机执行如本申请实施例第三方面方法中所描述的部分或全部步骤。
可以看出,本申请实施例中,码片用于将接收到的第一格式的图像信号转换成显示芯片能够支持的第二格式的图像信号,并将第二格式的图像信号传输到显示芯片,码片包括内置存储芯片,内置存储芯片用于存储显示芯片运行程序所需的第一数据,以及存储码片运行程序所需的第二数据。如此,能够实现码片内部设置存储芯片,并且内置存储芯片能够同时存储码片和显示芯片运行程序所需要使用的数据,而不需要码片和显示芯片各自外挂一个存储芯片,有利于提高存储空间利用率,降低数据缓存压力和硬件成本。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1a是本申请实施例提供的一种存储芯片共享系统100c的架构示意图;
图1b是本申请实施例提供的另一种存储芯片共享系统100c的架构示意图;
图1c是本申请实施例提供的另一种存储芯片共享系统100c的架构示意图;
图1d是本申请实施例提供的另一种存储芯片共享系统100c的架构示意图;
图2是本申请实施例提供的一种存储芯片共享装置100b的结构示意图;
图3是本申请实施例提供的一种存储芯片共享方法的流程示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其他步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
1)本申请实施例所涉及到的电子设备可以包括各种具有无线通信功能的手持设备、车载设备、可穿戴设备、计算设备或连接到无线调制解调器的其他处理设备,以及各种形式的用户设备(User Equipment,UE),移动台(Mobile Station,MS),终端设备(terminaldevice)等等。为方便描述,上面提到的设备统称为电子设备。
2)TDDI(触控与显示驱动器集成,Touch and Display Driver),智能手机的触控和显示功能都由两块独立的芯片控制,TDDI则可将触控芯片和显示芯片整合到单一芯片中。
3)flash芯片,存储芯片的一种,通过特定的程序可以修改里面的数据,目前,flash芯片主要有两个NOR flash芯片和NAND flash芯片,均属于非易失闪存技术,具备容量大、读写速度快的特点。
目前,TDDI芯片往往是采用外挂flash存储芯片的方式,同时显示处理芯片Scaler芯片往往也是采用外挂flash存储芯片的方式,而外挂flash芯片,BOM(Bill of Material,物料清单)成本太高,且由于TDDI芯片采用外挂flash芯片的方式,存储的数据容易被copy和破解。
针对上述问题,本申请提出一种存储芯片共享系统、方法、相关装置及存储介质,下面进行详细说明。
请参阅图1a,图1a是本申请实施例提供的一种存储芯片共享系统100c的架构示意图,该存储芯片共享系统100c包括:
码片10,与显示芯片20连接,用于接收第一格式的图像信号,并将所述第一格式的图像信号转换成所述显示芯片20支持的第二格式的图像信号,并向所述显示芯片20传输所述第二格式的图像信号;
所述码片10包括内置存储芯片11,所述内置存储芯片11与所述显示芯片20连接,所述内置存储芯片11用于存储所述显示芯片20运行程序所需的第一数据,还用于存储所述码片10运行程序所需的第二数据;
所述显示芯片20,用于从所述内置存储芯片11中获取所述第一数据。
其中,码片10是一种信号处理芯片,可将接收到的图像信号进行格式转换,显示芯片20是同时具备触控功能和显示功能的芯片;在用户新更换的电子设备的屏幕为非原装屏幕的情况下,更换的非原装屏幕中的显示芯片20跟电子设备的原装基板所支持的图像信号的格式存在差异,具体在于显示芯片20与基板在支持的图像信号的格式、分辨率、帧率等方面存在差异,这导致显示芯片20与原装基板无法进行适配,进一步会导致更换后的屏幕无法正常显示图像,举例来说,当原装基板支持高分辨率(例如:1440*3200)、高帧率(例如:90HZ)的MIPI(Mobile Industry Processor Interface,移动产业处理器接口)信号,而非原装屏幕只能支持低分辨率(如720*1560)、低帧率(如60HZ)的MIPI信号,此时基板传输到显示芯片20的高分辨、高帧率的MIPI信号,显示芯片20并不支持,因此,非原装设备屏幕无法显示出对应的图像。而码片10可将接收到基板传输来的第一格式的图像信号转换成显示芯片20支持的第二格式的图像信号,进而建立起基板和显示芯片20之间的联系,使基板和显示芯片20能够适配,进而使电子设备能够正常显示图像。在一些具体的实施例中,码片10可以是Scaler芯片,显示芯片20可以是触控与显示驱动器集成TDDI芯片,图像信号可以是MIPI信号,Scaler芯片是用于进行图像解压缩、视频格式、分辨率及刷新率转换、画质增强等图像处理的芯片。
举例来说,当电子设备为手机时,可以考虑到的是在目前手机成熟手机市场下,手机品牌、型号很多,虽然不同类型手机的手机基板传输的大多都是MIPI协议的信号,但是在信号内容上存在差异(分辨率、帧率、格式等),码片10能够解析不同手机型号的手机基板传输的图像信号,并可与显示芯片20建立联系,将第一格式的图像信号转换成显示芯片20支持的第二格式的图像信号,从而建立起原装手机基板和非原装屏幕中的显示芯片20之间的联系,实现更换屏幕后手机的图片、视频正常显示。
其中,内置存储芯片11设置在码片10的内部,既可用于存储码片10运行程序需要的代码,即第二数据,又可用于存储显示芯片20运行程序所需要的代码,即第一数据,第一数据可包括显示芯片20为了适配基板不同的信号而运行程序所需要的代码,在一些具体的实施例中,内置存储芯片11可以是flash芯片。
可以看出,本申请实施例中,码片10用于将接收到的第一格式的图像信号转换成显示芯片20能够支持的第二格式的图像信号,并向显示芯片20传输第二格式的图像信号,码片10包括内置存储芯片11,内置存储芯片11用于存储显示芯片20运行程序所需的第一数据,以及存储码片10运行程序所需的第二数据。如此,能够实现码片10内部设置存储芯片,并且存储芯片能够同时存储码片10和显示芯片20运行程序所需要使用的数据,而不需要码片10和显示芯片20各自外挂一个存储芯片,有利于提高存储空间利用率,降低数据缓存压力和硬件成本。
在一个可能的示例中,所述内置存储芯片11包括第一存储区域111和第二存储区域112,所述第一存储区域111与所述显示芯片20连接,所述第一存储区域111用于存储所述第一数据;
所述第二存储区域112用于存储所述第二数据。
参阅图1b,图1b是本申请实施例提供的另一种存储芯片共享系统100c的架构示意图,码片10包括内置存储芯片11,内置存储芯片11包括第一存储区域111和第二存储区域112,码片10与显示芯片20连接,第一存储区域111和显示芯片20连接,具体地,第一存储区域111可存储第一数据,显示芯片20在运行程序时,通过访问内置存储芯片11,从第一存储区域111中获取第一数据,码片10访问内置存储芯片11,从第二存储区域112中获取第二数据。
可选地,第一存储区域111与显示芯片20之间可通过串行外设接口SPI接口连接,显示芯片20在运行程序时,可通过串行外设接口SPI接口访问内置存储芯片11,从第一存储区域111中获取第一数据。
可见,在本示例中,码片10中包括内置存储芯片11,内置存储芯片11能够区分出不同存储区域分别存储码片10和显示芯片20所需要使用的数据,相对于码片10和显示芯片20都外挂一个存储芯片,有利于提高存储空间利用率,降低数据缓存压力和硬件成本。
在一个可能的示例中,所述内置存储芯片11对应有默认使用模式和外部使用模式;
所述显示芯片20用于在所述内置存储芯片11的所述外部使用模式下,获取所述第一存储区域111中的所述第一数据;所述码片10用于在所述内置存储芯片11的所述默认使用模式下,获取所述第二存储区域112中的所述第二数据。
其中,内置存储芯片11同一时间通常只允许码片10和显示芯片20其中之一进行访问,为避免造成码片10和显示芯片20访问内置存储芯片11的访问冲突,可通过时分复用的方式控制内置存储芯片11的使用频次。
具体地,在一个可能的实施例中码片10可设置内置存储芯片11的默认使用模式和外部使用模式,内置存储芯片11启动时为默认使用模式,这时只有码片10可访问内置存储芯片11,在码片10访问内置存储芯片11,以及从第二存储区域112中获取第二数据之后,码片10控制内置存储芯片11将默认使用模式切换为外部使用模式,码片10同时会给显示芯片20发送存储使用信息,显示芯片20在接收到可以访问内置存储芯片11的存储使用信息后,显示芯片20访问内置存储芯片11,从第一存储区域111中获取第一数据。
可见,在本示例中,显示芯片20和码片10可以分时访问内置存储芯片11,避免了产生时间上的访问冲突时造成显示芯片20和码片10无法运行程序的弊端,本方案能够有效地维护显示芯片20和码片10程序运行的稳定性。
在一个可能的示例中,所述码片10与所述显示芯片20通过管脚连接,所述码片10用于将所述内置存储芯片11的所述默认使用模式切换为所述外部使用模式,以及通过所述管脚向所述显示芯片20传输存储使用信息;所述显示芯片20用于在接收到所述存储使用信息后从所述第一存储区域111中获取所述第一数据。
参阅图1c,图1c是本申请实施例提供的另一种存储芯片共享系统100c的架构示意图,码片10和显示芯片20之间可通过管脚连接,在一些具体的实施例中,管脚可为Reset管脚,码片10可根据显示芯片20的时序要求通过拉低Reset管脚的脉冲,再拉高Reset管脚的脉冲,以此向显示芯片20发送一个Reset信号,即存储使用信息,显示芯片20可在接收到可以访问内置存储芯片11的存储使用信息后,访问内置存储芯片11,从第一存储区域111中获取第一数据。
需要注意的是,内置存储芯片11的默认使用模式和外部使用模式之间的切换可由码片10控制,同时码片10可控制向显示芯片20发送显示芯片20可以访问内置存储芯片11的存储使用信息。
可见,在本示例中,由码片10控制实现显示芯片20和码片10分时访问内置存储芯片,避免了产生时间上的访问冲突时造成显示芯片20和码片10无法运行程序的弊端,本方案能够有效地维护显示芯片20和码片10程序运行的稳定性。
在一个可能的示例中,所述显示芯片20对应有芯片标识,所述码片10用于获取所述芯片标识,以及还用于根据所述芯片标识确定所述显示芯片20支持的第二格式。
其中,在实际电子设备显示屏幕损坏进行更换时,往往存在多个不同价位显示屏幕供选择,不同价位的显示屏幕中的显示芯片20所支持的图像格式存在差异,需要码片10去确定显示芯片支持的图像信号的格式。
具体地,码片10存储有芯片标识与第二格式的对应关系的参考格式集合,在建立码片10和显示芯片20的连接后,码片10可获取显示芯片20的芯片标识,接着,码片10可根据芯片标识查询参考格式集合,进而查询到显示芯片20的芯片标识对应的第二格式。
可见,在本示例中,码片10能够确定显示芯片20支持的第二格式,进而通过转换图像信号格式建立电子设备的基板和显示芯片20之间的联系,实现电子设备正常的图像显示功能,有利于提高显示芯片20的可用性。
在一个可能的示例中,所述内置存储芯片11还包括秘钥存储区域113,所述秘钥存储区域113与所述显示芯片20连接,所述秘钥存储区域113用于存储目标秘钥,所述显示芯片20用于从所述秘钥存储区域113获取所述目标秘钥。
参阅图1d,图1d是本申请实施例提供的另一种存储芯片共享系统100c的架构示意图,内置存储芯片11包括第一存储区域111、第二存储区域112和秘钥存储区域113,秘钥存储区域113用于存储显示芯片20正常启动所需的目标秘钥。
具体地,在一个示例中,显示芯片20启动时,可通过SPI接口访问内置存储芯片11,获取秘钥存储区域113中的目标秘钥,在目标秘钥和显示芯片20计算出的第一秘钥相同时,显示芯片20正常启动运行,否则程序锁死,显示芯片20不能正常启动。
可见,在本示例中,内置存储芯片11分出秘钥存储区域113来存储显示芯片20启动所需的目标秘钥,有利于提高显示芯片20启动的安全性。
在一个可能的示例中,所述第一存储区域111对应有第一存储标识,所述第二存储区域112对应有第二存储标识,所述秘钥存储区域113对应有第三存储标识,所述码片10用于将所述第一存储标识和所述第三存储标识发送到所述显示芯片20;
所述显示芯片20用于根据所述第一存储标识识别所述第一存储区域111,以及,根据所述第三存储标识识别所述秘钥存储区域113。
其中,码片10会将第一存储标识和第三存储标识发送到显示芯片20,显示芯片20根据第一存储标识识别所述第一存储区域111,从第一存储区域111获取第一数据,以及根据第三存储标识识别所述秘钥存储区域113,从秘钥存储区域113获取目标秘钥,码片10根据第二存储标识从第二存储区域112中获取第二数据。
可见,在本示例中,第一存储区域111、第二存储区域112和秘钥存储区域113各自对应有存储区域标识,有利于提高码片10和显示芯片20访问内置存储芯片11,以及获取对应数据的准确性。
请参阅图2,图2是本申请实施例提供的一种存储芯片共享装置100b的结构示意图,该存储芯片共享装置100b包括:
如前面所描述的一种存储芯片共享系统100c;
基板30,与所述存储芯片共享系统中的码片10连接,用于向所述码片10传输第一格式的图像信号;
显示屏40,与所述存储芯片共享系统中的显示芯片20连接,用于将所述显示芯片20传输的第二格式的图像信号生成对应的用于显示的图像。
在一个具体的实施例中,基板30,与存储芯片共享系统100c中的码片10连接,用于向所述码片10传输第一格式的图像信号;
所述存储芯片共享系统100c;所述存储芯片共享系统100c包括:所述码片10,与显示芯片20连接,用于将所述第一格式的图像信号转换成所述显示芯片20支持的第二格式的图像信号,并向所述显示芯片20传输所述第二格式的图像信号;所述码片10包括内置存储芯片11,所述内置存储芯片11与所述显示芯片20连接,所述内置存储芯片11用于存储所述显示芯片20运行程序所需的第一数据,还用于存储所述码片10运行程序所需的第二数据;所述显示芯片20,与显示屏40连接,用于从所述内置存储芯片11中获取所述第一数据,并向所述显示屏40传输所述第二格式的图像信号;
所述显示屏40,用于生成所述第二格式的图像信号对应的用于显示的图像。
可以看出,本申请实施例中,存储芯片共享装置100b中的基板30用于将第一格式的图像信号传输到存储芯片共享系统100c中的码片10,码片10用于将第一格式的图像信号转换成显示芯片20支持的第二格式的图像信号,以及,将第二格式的图像信号传输到显示芯片20,码片10包括内置存储芯片11,内置存储芯片11与显示芯片20连接,内置存储芯片11用于存储显示芯片20运行程序所需的第一数据,显示芯片20用于从内置存储芯片11中获取第一数据,内置存储芯片11还用于存储码片10运行程序所需的第二数据,显示芯片20用于将第二格式的图像信号传输到显示屏40,显示屏40用于根据第二格式的图像信号生成用于显示的图像。如此,能够实现存储芯片共享系统100c中的码片10内部设置存储芯片,并且存储芯片能够同时存储码片10和显示芯片20运行程序所需要使用的数据,而不需要码片10和显示芯片20各自外挂一个存储芯片,有利于提高存储空间利用率,降低数据缓存压力和硬件成本。
在一个可能的示例中,所述内置存储芯片11包括第一存储区域和第二存储区域,所述第一存储区域与所述显示芯片20连接,所述第一存储区域用于存储所述第一数据;
所述第二存储区域用于存储所述第二数据。
在一个可能的示例中,所述内置存储芯片11对应有默认使用模式和外部使用模式;
所述显示芯片20用于在所述内置存储芯片的所述外部使用模式下获取所述第一存储区域中的所述第一数据;
所述码片用于在所述内置存储芯片11的所述默认使用模式下获取所述第二存储区域中的所述第二数据。
在一个可能的示例中,所述码片10与所述显示芯片20通过管脚连接,所述码片10用于将所述内置存储芯片11的所述默认使用模式切换为所述外部使用模式,以及通过所述管脚向所述显示芯片20传输存储使用信息;
所述显示芯片20用于在接收到所述存储使用信息后从所述第一存储区域中获取所述第一数据。
在一个可能的示例中,所述显示芯片20对应有芯片标识,所述码片10用于获取所述芯片标识,并根据所述芯片标识确定所述显示芯片20支持的第二格式。
在一个可能的示例中,所述内置存储芯片11还包括秘钥存储区域,所述秘钥存储区域与所述显示芯片20连接,所述秘钥存储区域用于存储目标秘钥,所述显示芯片20用于从所述秘钥存储区域中获取所述目标秘钥。
在一个可能的示例中,所述第一存储区域对应有第一存储标识,所述第二存储区域对应有第二存储标识,所述秘钥存储区域对应有第三存储标识,所述码片10用于将所述第一存储标识和所述第三存储标识发送到所述显示芯片20;
所述显示芯片20用于根据所述第一存储标识识别所述第一存储区域,以及,根据所述第三存储标识识别所述秘钥存储区域。
请参阅图3,图3是本申请实施例提供的一种存储芯片共享方法的流程示意图,所述存储芯片共享系统包括:码片10和显示芯片20,所述码片10包括内置存储芯片11;所述码片10与所述显示芯片20连接,所述内置存储芯片11与所述显示芯片20连接;
所述存储芯片共享方法包括:
步骤S301,通过所述码片10接收第一格式的图像信号,通过所述码片10将所述第一格式的图像信号转换成所述显示芯片20支持的第二格式的图像信号,并通过所述码片10向所述显示芯片20传输所述第二格式的图像信号;
步骤S302,通过所述内置存储芯片11存储所述显示芯片20运行程序所需的第一数据,通过所述内置存储芯片11存储所述码片10运行程序所需的第二数据;
步骤S303,通过所述显示芯片20从所述内置存储芯片11中获取所述第一数据。
可以看出,本申请实施例中,存储芯片共享系统100c可通过码片10接收第一格式的图像信号,通过码片10将第一格式的图像信号转换成所述显示芯片20支持的第二格式的图像信号,并通过码片10向所述显示芯片20传输第二格式的图像信号,接着通过内置存储芯片11存储显示芯片20运行程序所需的第一数据,通过内置存储芯片11存储码片10运行程序所需的第二数据,最后,通过显示芯片20从内置存储芯片11中获取第一数据。如此,能够实现码片10内置存储芯片,存储芯片能够同时存储码片10和显示芯片20所需要使用的数据,而不需要码片10和显示芯片20各自外挂一个存储芯片,有利于提高存储空间利用率,降低数据缓存压力和硬件成本。
在一个可能的示例中,所述内置存储芯片11包括第一存储区域111和第二存储区域112,所述第一存储区域111与所述显示芯片20连接,所述第一存储区域111用于存储所述第一数据;
所述第二存储区域112用于存储所述第二数据。
在一个可能的示例中,所述内置存储芯片11对应有默认使用模式和外部使用模式;
所述显示芯片用于在所述内置存储芯片11的所述外部使用模式下获取所述第一存储区域111中的所述第一数据;
所述码片用于在所述内置存储芯片11的所述默认使用模式下获取所述第二存储区域112中的所述第二数据。
在一个可能的示例中,所述码片10与所述显示芯片20通过管脚连接,所述码片10用于将所述内置存储芯片11的所述默认使用模式切换为所述外部使用模式,以及通过所述管脚向所述显示芯片20传输存储使用信息;
所述显示芯片20用于在接收到所述存储使用信息后从所述第一存储区域111中获取所述第一数据。
在一个可能的示例中,所述显示芯片20对应有芯片标识,所述码片10用于获取所述芯片标识,并根据所述芯片标识确定所述显示芯片20支持的第二格式。
在一个可能的示例中,所述内置存储芯片11还包括秘钥存储区域113,所述秘钥存储区域113与所述显示芯片20连接,所述秘钥存储区域113用于存储目标秘钥,所述显示芯片20用于从所述秘钥存储区域113中获取所述目标秘钥。
在一个可能的示例中,所述第一存储区域111对应有第一存储标识,所述第二存储区域112对应有第二存储标识,所述秘钥存储区域113对应有第三存储标识,所述码片10用于将所述第一存储标识和所述第三存储标识发送到所述显示芯片20;
所述显示芯片20用于根据所述第一存储标识识别所述第一存储区域111,以及,根据所述第三存储标识识别所述秘钥存储区域113。
上述主要从方法侧执行过程的角度对本申请实施例的方案进行了介绍。可以理解的是,电子设备为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该很容易意识到,结合本文中所提供的实施例描述的各示例的单元及算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请实施例可以根据上述方法示例对电子设备进行功能单元的划分,例如,可以对应各个功能划分各个功能单元,也可以将两个或两个以上的功能集成在一个处理单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。需要说明的是,本申请实施例中对单元的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
本申请实施例还提供一种计算机存储介质,其中,该计算机存储介质存储用于电子数据交换的计算机程序,该计算机程序使得计算机执行如上述方法实施例中记载的任一方法的部分或全部步骤,上述计算机包括电子设备。
需要说明的是,对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本申请并不受所描述的动作顺序的限制,因为依据本申请,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本申请所必须的。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置,可通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如上述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性或其它的形式。
上述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
上述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储器中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储器中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本申请各个实施例上述方法的全部或部分步骤。而前述的存储器包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储器中,存储器可以包括:闪存盘、只读存储器、随机存取器、磁盘或光盘等。
以上对本申请实施例进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (7)

1.一种存储芯片共享系统,其特征在于,包括:
码片,与显示芯片通过管脚连接,用于接收第一格式的图像信号,并将所述第一格式的图像信号转换成所述显示芯片支持的第二格式的图像信号,并向所述显示芯片传输所述第二格式的图像信号;
所述码片包括内置存储芯片,所述内置存储芯片与所述显示芯片连接,所述内置存储芯片用于存储所述显示芯片运行程序所需的第一数据,还用于存储所述码片运行程序所需的第二数据;其中,所述内置存储芯片包括第一存储区域和第二存储区域,所述第一存储区域与所述显示芯片连接,所述第一存储区域用于存储所述第一数据,所述第二存储区域用于存储所述第二数据;所述内置存储芯片对应有默认使用模式和外部使用模式,所述码片用于在所述内置存储芯片的所述默认使用模式下,获取所述第二存储区域中的所述第二数据;所述码片用于将所述内置存储芯片的所述默认使用模式切换为所述外部使用模式,以及通过所述管脚向所述显示芯片传输存储使用信息;
所述显示芯片,用于在接收到所述存储使用信息后,在所述内置存储芯片的所述外部使用模式下从所述第一存储区域中获取所述第一数据。
2.根据权利要求1所述的一种存储芯片共享系统,其特征在于,所述显示芯片对应有芯片标识,所述码片用于获取所述芯片标识,并根据所述芯片标识确定所述显示芯片支持的第二格式。
3.根据权利要求1所述的一种存储芯片共享系统,其特征在于,所述内置存储芯片包括秘钥存储区域,所述秘钥存储区域与所述显示芯片连接,所述秘钥存储区域用于存储目标秘钥,所述显示芯片用于从所述秘钥存储区域中获取所述目标秘钥。
4.根据权利要求3所述的一种存储芯片共享系统,其特征在于,所述第一存储区域对应有第一存储标识,所述第二存储区域对应有第二存储标识,所述秘钥存储区域对应有第三存储标识,所述码片用于将所述第一存储标识和所述第三存储标识发送到所述显示芯片;
所述显示芯片用于根据所述第一存储标识识别所述第一存储区域,以及,根据所述第三存储标识识别所述秘钥存储区域。
5.一种存储芯片共享装置,其特征在于,包括:
如权利要求1-4中任一项所述的一种存储芯片共享系统;
基板,与所述存储芯片共享系统中的码片连接,用于向所述码片传输第一格式的图像信号;
显示屏,与所述存储芯片共享系统中的显示芯片连接,用于将所述显示芯片传输的第二格式的图像信号生成对应的用于显示的图像。
6.一种存储芯片共享方法,其特征在于,应用于存储芯片共享系统,所述存储芯片共享系统包括:码片和显示芯片,所述码片包括内置存储芯片;所述码片与所述显示芯片通过管脚连接,所述内置存储芯片与所述显示芯片连接;
所述存储芯片共享方法包括:
通过所述码片接收第一格式的图像信号,通过所述码片将所述第一格式的图像信号转换成所述显示芯片支持的第二格式的图像信号,并通过所述码片向所述显示芯片传输所述第二格式的图像信号;
通过所述内置存储芯片存储所述显示芯片运行程序所需的第一数据,通过所述内置存储芯片存储所述码片运行程序所需的第二数据,所述内置存储芯片包括第一存储区域和第二存储区域,所述第一存储区域与所述显示芯片连接,所述第一存储区域用于存储所述第一数据,所述第二存储区域用于存储所述第二数据,所述内置存储芯片对应有默认使用模式和外部使用模式;
通过所述码片在所述内置存储芯片的所述默认使用模式下,获取所述第二存储区域中的所述第二数据;通过所述码片将所述内置存储芯片的所述默认使用模式切换为所述外部使用模式,以及通过所述管脚向所述显示芯片传输存储使用信息;
在所述显示芯片接收到所述存储使用信息后,通过所述显示芯片在所述内置存储芯片的所述外部使用模式下从所述第一存储区域中获取所述第一数据。
7.一种计算机可读存储介质,其特征在于,存储用于电子数据交换的计算机程序,其中,所述计算机程序使得计算机执行如权利要求6所述的一种存储芯片共享方法。
CN202310562410.4A 2023-05-18 2023-05-18 存储芯片共享系统、方法、相关装置及存储介质 Active CN116320248B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310562410.4A CN116320248B (zh) 2023-05-18 2023-05-18 存储芯片共享系统、方法、相关装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310562410.4A CN116320248B (zh) 2023-05-18 2023-05-18 存储芯片共享系统、方法、相关装置及存储介质

Publications (2)

Publication Number Publication Date
CN116320248A CN116320248A (zh) 2023-06-23
CN116320248B true CN116320248B (zh) 2023-08-29

Family

ID=86796308

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310562410.4A Active CN116320248B (zh) 2023-05-18 2023-05-18 存储芯片共享系统、方法、相关装置及存储介质

Country Status (1)

Country Link
CN (1) CN116320248B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101443675A (zh) * 2006-03-09 2009-05-27 欧洲太空署 在卫星导航系统中使用的接收器和发射器
CN208174848U (zh) * 2017-11-28 2018-11-30 中科亿海微电子科技(苏州)有限公司 基于fpga的大版面视频监控装置
CN111193877A (zh) * 2019-08-29 2020-05-22 桂林电子科技大学 一种arm-fpga协同的广域视频实时融合方法及嵌入式设备
CN112419945A (zh) * 2019-08-23 2021-02-26 陕西坤同半导体科技有限公司 显示器的测试系统以及测试方法
CN216119515U (zh) * 2021-08-26 2022-03-22 南京初芯集成电路有限公司 一种全通式tft屏控制电路
CN115002304A (zh) * 2022-04-12 2022-09-02 华东师范大学 一种视频图像分辨率自适应转换装置
CN116055779A (zh) * 2023-03-29 2023-05-02 深圳曦华科技有限公司 视频模式码片数据流传输时序控制方法及装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102519727B1 (ko) * 2016-08-02 2023-04-10 삼성전자주식회사 디스플레이 구동 방법과 이를 지원하는 디스플레이 구동 회로 및 이를 포함하는 전자 장치
TWI683253B (zh) * 2018-04-02 2020-01-21 宏碁股份有限公司 顯示系統與顯示方法
CN114757872A (zh) * 2021-01-08 2022-07-15 长鑫存储技术有限公司 芯片采集方法和芯片定位方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101443675A (zh) * 2006-03-09 2009-05-27 欧洲太空署 在卫星导航系统中使用的接收器和发射器
CN208174848U (zh) * 2017-11-28 2018-11-30 中科亿海微电子科技(苏州)有限公司 基于fpga的大版面视频监控装置
CN112419945A (zh) * 2019-08-23 2021-02-26 陕西坤同半导体科技有限公司 显示器的测试系统以及测试方法
CN111193877A (zh) * 2019-08-29 2020-05-22 桂林电子科技大学 一种arm-fpga协同的广域视频实时融合方法及嵌入式设备
CN216119515U (zh) * 2021-08-26 2022-03-22 南京初芯集成电路有限公司 一种全通式tft屏控制电路
CN115002304A (zh) * 2022-04-12 2022-09-02 华东师范大学 一种视频图像分辨率自适应转换装置
CN116055779A (zh) * 2023-03-29 2023-05-02 深圳曦华科技有限公司 视频模式码片数据流传输时序控制方法及装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
盛磊,徐科军,赵明,陈智渊.液晶显示驱动板的设计与实现.电视技术.2005,(第02期),全文. *

Also Published As

Publication number Publication date
CN116320248A (zh) 2023-06-23

Similar Documents

Publication Publication Date Title
KR102170781B1 (ko) 이미지를 처리하는 전자장치 및 방법
CN108702480B (zh) 电子设备和用于驱动其显示器的方法
US9696958B2 (en) Method and system for presenting content
KR102122476B1 (ko) 화면의 회전을 컨트롤할 수 있는 전자 장치 및 방법
CN106990912B (zh) 控制sim卡和sd卡的方法以及实现该卡的电子设备
US11934352B2 (en) Card rendering method and electronic device
CN112087633B (zh) 视频解码方法、装置及存储介质
US9635268B2 (en) Electronic device and method for generating thumbnail data
CN107948724B (zh) 视频传输控制方法、装置及存储介质和移动终端
CN112764817A (zh) 设备功能唤醒方法及装置
CN114205485B (zh) 发送图像数据的方法及装置
CN114489529A (zh) 电子设备的投屏方法及其介质和电子设备
EP2840782A1 (en) Method for improving video output definition and terminal device
CN116320248B (zh) 存储芯片共享系统、方法、相关装置及存储介质
CN113934396A (zh) 一种同屏显示方法、装置及系统
CN115543459A (zh) 服务器内存配置方法、装置、电子设备及可读存储介质
CN114339966A (zh) 用于数据传输的界面控制方法、装置、介质与电子设备
CN115878058A (zh) 信息处理方法及其装置、云终端、云服务器、存储介质
CN110996013B (zh) 电子装置和处理图像的方法
JP2000115732A (ja) 携帯型テレビ電話
US9407938B2 (en) Method for processing image and electronic device for the method
CN113126869A (zh) 基于国产bmc芯片的kvm图像高速重定向的实现方法及系统
CN117251125A (zh) 一种显示控制方法、装置、设备及存储介质
CN113901009A (zh) 多媒体文件的处理方法、装置、电子设备及介质
CN115550631A (zh) 图像传感器的评估方法、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant