CN116232544A - 数据块的处理方法、装置、处理器以及用户终端 - Google Patents

数据块的处理方法、装置、处理器以及用户终端 Download PDF

Info

Publication number
CN116232544A
CN116232544A CN202211738173.4A CN202211738173A CN116232544A CN 116232544 A CN116232544 A CN 116232544A CN 202211738173 A CN202211738173 A CN 202211738173A CN 116232544 A CN116232544 A CN 116232544A
Authority
CN
China
Prior art keywords
data block
difference value
likelihood ratio
coefficient
log likelihood
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211738173.4A
Other languages
English (en)
Other versions
CN116232544B (zh
Inventor
穆锡金
蔡晓
邓祝明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Xingsi Semiconductor Co ltd
Original Assignee
Nanjing Xingsi Semiconductor Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Xingsi Semiconductor Co ltd filed Critical Nanjing Xingsi Semiconductor Co ltd
Priority to CN202211738173.4A priority Critical patent/CN116232544B/zh
Publication of CN116232544A publication Critical patent/CN116232544A/zh
Application granted granted Critical
Publication of CN116232544B publication Critical patent/CN116232544B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0054Maximum-likelihood or sequential decoding, e.g. Viterbi, Fano, ZJ algorithms
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0047Decoding adapted to other signal detection operation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Artificial Intelligence (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)

Abstract

本申请提供了一种数据块的处理方法、装置、处理器以及用户终端,该方法包括:在当前MIB周期内接收到的第i个数据块译码校验失败,且接收到当前MIB周期内的第i+1个数据块的情况下,对第i+1个数据块进行解调,得到第i+1个对数似然比;根据实际差值以及理论差值,确定第i+1个数据块的处理方式,在理论差值等于实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在理论差值不等于实际差值的情况下,对第i+1个对数似然比进行译码校验,实际差值为第i+1个序号与第i个序号之间的实际差值,第i个序号为第i个数据块的候选发送位置的索引编号,第i+1个序号为第i+1个数据块的候选发送位置的索引编号。

Description

数据块的处理方法、装置、处理器以及用户终端
技术领域
本申请涉及移动通信技术领域,具体而言,涉及一种数据块的处理方法、装置、计算机可读存储介质、处理器以及用户终端。
背景技术
在移动通信系统中,物理广播信道(Physical broadcast channel,简称为PBCH)承载传输的主信息块(Master information block,简称为MIB)消息在80毫秒内保持不变,在80毫秒(ms)MIB周期内:
对于发送端,基站根据子周期配置参数、图样配置参数和发送配置参数对相同的MIB消息进行多次发送,每次发送的MIB副本称为同步信号和PBCH块(SynchronizationSignal and PBCH Block,简称为SSB)。在每个子周期内,多个SSB被限制在一个5ms的半帧内,该5ms内的所有SSB被称为SSB突发集合。在SSB突发集合中,SSB的可能发送位置由图样配置参数确定,每个SSB可能发送位置的索引记为issb。
对于接收端,用户终端收到一个SSB后对SSB进行解调、合并以及译码操作。若当前MIB周期内所有SSB都译码失败,则标识接收失败。
现有方案中,存下如下问题:合并判断主要是基于场景约束的静态判断,即固定设置某些场景下不进行合并或某些场景下进行合并。对于现有静态判断方案,若设定较少的可合并场景时,则其余多数场景无法获得合并增益;若设定较多的可合并场景时,则在某些可合并场景下容易发生错误合并。
发明内容
本申请的主要目的在于提供一种数据块的处理方法、装置、计算机可读存储介质、处理器以及用户终端,以解决现有技术中固定设置某些场景下不进行PBCH合并或某些场景下进行PBCH合并,容易发生错误合并的问题。
根据本发明实施例的一个方面,提供了一种数据块的处理方法,包括:解调步骤,在当前MIB周期内接收到的第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,对所述第i+1个数据块进行解调,得到第i+1个对数似然比,i≥1且i为整数;确定步骤,根据实际差值以及理论差值,确定所述第i+1个数据块的处理方式,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,对第i+1个对数似然比进行译码校验,所述实际差值为第i+1个序号与第i个序号之间的实际差值,所述理论差值为预设的所述第i+1个序号与所述第i个序号之间的差值,所述第i个序号为所述第i个数据块的候选发送位置的索引编号,所述第i+1个序号为所述第i+1个数据块的候选发送位置的索引编号。
可选地,对第i+1个对数似然比依次进行合并和译码校验,包括:根据预定数量,确定第一加权系数和第三加权系数,其中,在i=1或者所述第i个数据块对应的所述理论差值不等于所述实际差值的情况下,所述预定数量为2,在所述第i个数据块对应的所述理论差值等于所述实际差值的情况下,所述预定数量为目标数据块的数量加2,所述目标数据块为在所述第i+1个数据块之前连续满足所述理论差值等于所述实际差值的数据块,且所述目标数据块包括所述第i个数据块,所述第一加权系数为所述第i+1个对数似然比的预设加权系数,所述第三加权系数为第i个对数似然比的预设加权系数;根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,所述第i+1个缩放系数为解调过程中所述第i+1个对数似然比对应的缩放系数,所述第i个缩放系数为解调过程中第i个对数似然比对应的缩放系数;根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,所述第二加权系数为所述第i个对数似然比的目标加权系数;根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比,并对合并后的所述第i+1个对数似然比进行译码校验。
可选地,根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,包括:将所述第i+1个缩放系数与所述第i个缩放系数相除,得到系数比值;对所述系数比值进行量化处理,得到所述LLR缩放拉齐系数;根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,包括:将所述LLR缩放拉齐系数和所述第三加权系数相乘,得到所述第二加权系数。
根据预定数量,确定第一加权系数和第三加权系数,包括:
在所述预定数量为2n的情况下,确定所述第一加权系数为
Figure BDA0004032631360000021
所述第三加权系数为
Figure BDA0004032631360000022
在所述预定数量落在(2n,2n+1)的情况下,确定所述第一加权系数为
Figure BDA0004032631360000023
所述第三加权系数为
Figure BDA0004032631360000024
其中,n≥1。
可选地,根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比,包括:根据公式
LLRcomb=ShiftAdd(LLRbuff,w2)+ShiftAdd(LLRssb,w1),
得到合并后的所述第i+1个对数似然比,其中,LLRcomb为合并后的所述第i+1个对数似然比,LLRbuff为所述第i个对数似然比,LLRssb为所述第i+1个对数似然比,w2为所述第二加权系数,w1为所述第一加权系数,ShiftAdd()表示移位相加的乘法运算。
可选地,在对第i+1个对数似然比进行译码校验之后,或者在对合并后的所述第i+1个对数似然比进行译码校验之后,所述方法还包括:在译码校验成功的情况下,输出校验结果,并停止对所述当前MIB周期内的数据块的接收动作;在译码校验失败的情况下,依次执行所述解调步骤以及所述确定步骤至少一次,直到译码校验成功,或者直到所述当前MIB周期内所有的所述数据块均校验失败为止;和/或,所述方法还包括:在译码校验成功的情况下,将处理标识设置为表征接收MIB成功的信息;在所述当前MIB周期内所有的所述数据块均校验失败的情况下,将所述处理标识设置为表征接收所述MIB失败的信息;和/或,在i=1的情况下,在所述解调步骤之前,所述方法还包括:对接收到的所述第i个数据块进行解调,得到所述第i个数据块对应的第i个对数似然比;对所述第i个对数似然比进行译码校验。
根据本发明实施例的另一方面,还提供了一种数据块的处理装置,包括:第一解调单元,用于解调步骤,在对PBCH的当前MIB周期内的第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,对所述第i+1个数据块进行解调,得到第i+1个对数似然比,i≥1且i为整数;确定单元,用于确定步骤,根据实际差值以及理论差值,确定所述第i+1个数据块的处理方式,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,对第i+1个对数似然比进行译码校验,所述实际差值为第i+1个序号与第i个序号之间的实际差值,所述理论差值为预设的所述第i+1个序号与所述第i个序号之间的差值,所述第i个序号为所述第i个数据块的候选发送位置的索引编号,所述第i+1个序号为所述第i+1个数据块的候选发送位置的索引编号。
根据本发明实施例的另一方面,还提供了一种计算机可读存储介质,所述计算机可读存储介质包括存储的程序,其中,所述程序执行任意一种所述的方法。
根据本发明实施例的另一方面,还提供了一种处理器,所述处理器用于运行程序,其中,所述程序运行时执行任意一种所述的方法。
根据本发明实施例的另一方面,还提供了一种用户终端,包括:一个或多个处理器,存储器以及一个或多个程序,其中,所述一个或多个程序被存储在所述存储器中,并且被配置为由所述一个或多个处理器执行,所述一个或多个程序包括用于执行任意一种所述的方法。
采用本申请的技术方案,所述的数据块的处理方法中,在当前MIB周期内接收到第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,首先对所述第i+1个数据块进行解调,得到第i+1个对数似然比;然后根据第i+1个序号与第i个序号之间的实际差值以及预设的所述第i+1个序号与所述第i个序号之间的理论差值,确定所述第i+1个数据块的处理方式,其中,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,直接对第i+1个对数似然比进行译码校验,序号为对应的数据块的候选发送位置的索引编号。本申请的所述方法可以适用各种场景,实现了基于数据块的issb一致性检测的动态PBCH合并判断,可以在多合并场景下规避错误合并的问题,解决了现有技术中固定设置某些场景下不进行合并或某些场景下进行合并,容易发生错误合并的问题。
附图说明
构成本申请的一部分的说明书附图用来提供对本申请的进一步理解,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1示出了根据本申请的实施例的数据块的处理方法的流程示意图;
图2示出了根据本申请的实施例的数据块的处理装置的结构框图。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
需要说明的是,本申请的说明书和权利要求书及所述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
应该理解的是,当元件(诸如层、膜、区域、或衬底)描述为在另一元件“上”时,该元件可直接在该另一元件上,或者也可存在中间元件。而且,在说明书以及权利要求书中,当描述有元件“连接”至另一元件时,该元件可“直接连接”至该另一元件,或者通过第三元件“连接”至该另一元件。
正如背景技术中所说的,现有技术中,固定设置某些场景下不进行PBCH合并或某些场景下进行PBCH合并,容易发生错误合并,为了解决所述问题,本申请的一种典型的实施方式中,提供了一种数据块的处理方法、装置、计算机可读存储介质、处理器以及用户终端。
根据本申请的实施例,提供了一种数据块的处理方法。
图1是根据本申请实施例的数据块的处理方法的流程图。如图1所示,该方法包括以下步骤:
步骤S101,解调步骤,在当前MIB周期内接收到的第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,对所述第i+1个数据块进行解调,得到第i+1个对数似然比,i≥1且i为整数;
在实际的应用过程中,所述数据块为SSB。
步骤S102,确定步骤,根据实际差值以及理论差值,确定所述第i+1个数据块的处理方式,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,对第i+1个对数似然比进行译码校验,所述实际差值为第i+1个序号与第i个序号之间的实际差值,所述理论差值为预设的所述第i+1个序号与所述第i个序号之间的差值,所述第i个序号为所述第i个数据块的候选发送位置的索引编号,所述第i+1个序号为所述第i+1个数据块的候选发送位置的索引编号。
在实际的应用过程中,通过前级模块盲检测或已知配置可以获得接收到的数据块的序号。
一种具体的实施例中,对第i+1个对数似然比依次进行合并和译码校验,包括如下步骤:
步骤S2011,根据预定数量,确定第一加权系数和第三加权系数,其中,在i=1或者所述第i个数据块对应的所述理论差值不等于所述实际差值的情况下,所述预定数量为2,在所述第i个数据块对应的所述理论差值等于所述实际差值的情况下,所述预定数量为目标数据块的数量加2,所述目标数据块为在所述第i+1个数据块之前连续满足所述理论差值等于所述实际差值的数据块,且所述目标数据块包括所述第i个数据块,所述第一加权系数为所述第i+1个对数似然比的预设加权系数,所述第三加权系数为第i个对数似然比的预设加权系数;
需要说明的是,在i=1的情况下,所述预定处理为解调;在i≠1的情况下,所述预定处理为解调或者解调后合并。所述第i个数据块对应的所述理论差值以及实际差值,指的是预设的所述第i个序号与第i-1个序号之间的差值,以及所述第i个序号与第i-1个序号之间的实际差值。
其中,所述目标数据块为在所述第i+1个数据块之前连续满足所述理论差值等于所述实际差值的数据块,且所述目标数据块包括所述第i个数据块,表示目标数据块为从第i个数据块开始,从时间上往前的连续满足所述理论差值等于所述实际差值的数据块。比如第i-2个数据块满足所述理论差值等于所述实际差值,但是第i-1个数据块不满足所述理论差值等于所述实际差值,那么所述目标数据块就只有满足理论差值等于实际差值的第i个数据块,预定数量就是1+2=3;再比如,第i-3个数据块不满足所述理论差值等于所述实际差值,第i-2个数据块、第i-1个数据块满足所述理论差值等于所述实际差值,那么所述目标数据块就是连续满足理论差值等于实际差值的第i-2个数据块、第i-1个数据块以及第i个数据块,对应的预定数量就是3+2=5。
为了方便统计所述预定数量的具体数值,本申请的又一种具体的实施例中,获取所述预定数量的具体方式如下:
当接收到所述当前MIB周期内的第1个数据块的情况下,将预定数量置1,即ssbnum=1;在i=1的情况下,说明接收到所述当前MIB周期内的第2个数据块,这种情况下,在第2个数据块对应的所述理论差值等于所述实际差值时,赋值预定数量为ssbnum=ssbnum+1=2,在第2个数据块对应的所述理论差值不等于所述实际差值时,重新将预定数量置1,即ssbnum=1;
在i=2的情况下,说明接收到所述当前MIB周期内的第3个数据块,这种情况下,在第3个数据块对应的所述理论差值等于所述实际差值时,赋值预定数量为ssbnum=ssbnum+1,在第3个数据块对应的所述理论差值不等于所述实际差值时,重新将预定数量置1,即ssbnum=1;
在i=3的情况下,说明接收到所述当前MIB周期内的第4个数据块,这种情况下,在第4个数据块对应的所述理论差值等于所述实际差值时,赋值预定数量为ssbnum=ssbnum+1,在第4个数据块对应的所述理论差值不等于所述实际差值时,重新将预定数量置1,即ssbnum=1,以此类推。
因此,在i=1或者所述第i个数据块对应的所述理论差值不等于所述实际差值的情况下,确定所述预定数量为2,在所述第i个数据块对应的所述理论差值等于所述实际差值的情况下,所述预定数量为目标数据块的数量加2。
具体地,根据预定数量,确定第一加权系数和第三加权系数,包括:在所述预定数量为2n的情况下,确定所述第一加权系数为
Figure BDA0004032631360000061
所述第三加权系数为
Figure BDA0004032631360000062
在所述预定数量落在(2n,2n+1)的情况下,确定所述第一加权系数为
Figure BDA0004032631360000063
所述第三加权系数为
Figure BDA0004032631360000064
其中,n≥1。由于除了2n之外的其他预定数量对应的
Figure BDA0004032631360000065
以及
Figure BDA0004032631360000066
均为无限小数,其中,ssbnum为所述预定数量,为了保证较为简单快捷地得到第一加权系数以及第三加权系数,同时保证基本不影响后续的计算精度,本申请对第一加权系数以及第三加权系数的取值进行了分段估算,保证了得到的第一加权系数以及第三加权系数的数据量较少,可以较少地占用用户终端的内存。
在所述预定数量为2n的情况下,确定所述第一加权系数为
Figure BDA0004032631360000067
所述第三加权系数为
Figure BDA0004032631360000068
也就是说,在预定数量为2时,所述第一加权系数以及所述第三加权系数分别为0.5,在预定数量为4时,所述第一加权系数为0.25,所述第三加权系数为0.75,在预定数量为8时,所述第一加权系数为0.125,所述第三加权系数为0.875,预定数量为16,32,……原理相同。
为了进一步地减小第一加权系数和第三加权系数的数据量所占内存,在实际的应用过程中,在所述预定数量超过某一数值时,第一加权系数以及第三加权系数可以不再变化,即从该数值开始,预定数量大于该数值时,对应的第一加权系数以及第三加权系数保持不变。
根据本申请的一种具体的实施例,在i=1的情况下,在所述解调步骤之前,所述方法还包括:对接收到的所述第i个数据块进行解调,得到所述第i个数据块对应的第i个对数似然比;对所述第i个对数似然比进行译码校验。在i=1的情况下,由于是MIB周期内的第一个数据块,因此不进行合并,直接对第i个数据块进行解调以及译码校验。
步骤S2012,根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,所述第i+1个缩放系数为解调过程中所述第i+1个对数似然比对应的缩放系数,所述第i个缩放系数为解调过程中第i个对数似然比对应的缩放系数;
为了进一步地减少数据的存储量,一种可选的实施例中,根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,包括:将所述第i+1个缩放系数与所述第i个缩放系数相除,得到系数比值;对所述系数比值进行量化处理,得到所述LLR缩放拉齐系数。先将所述第i+1个缩放系数与所述第i个缩放系数相除,得到系数比值,再对该系数比值进行量化,可以得到比特位宽较小的LLR缩放拉齐系数,在基本不影响性能的情况下,消耗较少的资源,占用较少的内存。
具体的一种实施例中,对所述系数比值进行量化处理,得到所述LLR缩放拉齐系数,包括:对所述系数比值进行饱和量化,得到所述LLR缩放拉齐系数。这样可以进一步地保证在基本不影响性能的情况下,消耗较少的终端资源。
为了进一步地保证所述LLR缩放拉齐系数的比特位宽较小,进一步地降低资源消耗,更为具体的一种实施例中,对所述系数比值进行饱和量化,得到所述LLR缩放拉齐系数,包括:对所述系数比值进行饱和量化,得到无符号、位宽为4bit且小数位宽为2bit的所述LLR缩放拉齐系数。
步骤S2013,根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,所述第二加权系数为所述第i个对数似然比的目标加权系数;
进一步地,根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,包括:将所述LLR缩放拉齐系数和所述第三加权系数相乘,得到所述第二加权系数。
步骤S2014,根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比,并对合并后的所述第i+1个对数似然比进行译码校验。
示例性的一种实施例中,根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比,包括:根据公式
LLRcomb=ShiftAdd(LLRbuff,w2)+ShiftAdd(LLRssb,w1),
得到合并后的所述第i+1个对数似然比,其中,LLRcomb为合并后的所述第i+1个对数似然比,LLRbuff为所述第i个对数似然比,LLRssb为所述第i+1个对数似然比,w2为所述第二加权系数,w1为所述第一加权系数,ShiftAdd()表示移位相加的乘法运算。本申请通过移位相加,不需要乘法器,更适用于硬件并行实现。
所述实施例中,先根据预定数量,确定第一加权系数和第二加权系数,以及根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,再根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比并进行译码校验,考虑了解调系数拉齐,具有较强的自适应性,通过自适应的PBCH合并方法拉齐相邻两个数据块的解调缩放系数,可以避免合并失效。
具体地,在对第i+1个对数似然比进行译码校验之后,或者在对合并后的所述第i+1个对数似然比进行译码校验之后,所述方法还包括:在译码校验成功的情况下,输出校验结果,并停止对所述当前MIB周期内的数据块的接收动作;在译码校验失败的情况下,依次执行所述解调步骤以及所述确定步骤至少一次,直到译码校验成功,或者直到所述当前MIB周期内所有的所述数据块均校验失败为止。
另外,为了方便人员查看,本申请的一种实施例中,所述方法还包括:在译码校验成功的情况下,将处理标识设置为表征接收MIB成功的信息;在所述当前MIB周期内所有的所述数据块均校验失败的情况下,将所述处理标识设置为表征接收所述MIB失败的信息。所述处理标识为标识代码,通过给标识代码赋值,来使其表征MIB的接收情况,方便相关人员查看代码,来确定MIB的接收情况。
所述的数据块的处理方法中,在当前MIB周期内接收到第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,首先对所述第i+1个数据块进行解调,得到第i+1个对数似然比;然后根据第i+1个序号与第i个序号之间的实际差值以及预设的所述第i+1个序号与所述第i个序号之间的理论差值,确定所述第i+1个数据块的处理方式,其中,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,直接对第i+1个对数似然比进行译码校验,序号为对应的数据块的候选发送位置的索引编号。本申请的所述方法可以适用各种场景,实现了基于数据块的issb一致性检测的动态PBCH合并判断,可以在多合并场景下规避错误合并的问题,解决了现有技术中固定设置某些场景下不进行合并或某些场景下进行合并,容易发生错误合并的问题。
本申请的所述方法可以用于5G NR(New Radio,新无线/新空口)以及4G LTE(LongTerm Evolution,长期演进)系统中。
根据本申请的一种具体的实施例,数据块的处理流程如下:
s1:当用户终端在80ms MIB周期内收到第一个数据块SSB时:
s1a:通过前级模块盲检测或已知配置可以获得该SSB的序号issb;并进行以下处理;
s2:对接收到的SSB进行解调,记解调后的对数似然比为LLRssb,存储解调过程中所使用的缩放系数,将存储的缩放系数记为LLRbuff
s3:由于为80ms MIB周期内收到第一个SSB,所以不进行PBCH合并,直接对解调后的LLR进行译码:
s3a:若译码正确,则输出结果给高层,结束当前MIB的接收并标识接收成功;
s3b:若译码错误,则:存储解调后的对数似然比,将存储的对数似然比记为LLRbuff;记录该SSB的issb,将存储的issb记为issbbuff;将待合并的SSB个数,即预定数量ssbnum设置为1;
s4:对于前一次SSB译码错误的情况,继续接收SSB;
s4a:通过前级模块盲检测或已知配置可以获得当前接收SSB的issb,记为issbnow
s4b:可以获得该SSB的issb与前一次接收SSB的issb之间的理论差值,记为deltaIssbtheory;进行以下处理:
s5:对接收到的SSB进行解调,记解调后的对数似然比为LLRssb,解调过程中所使用的缩放系数记为scalenow
s5a:根据scalenow和存储的缩放系数scalebuff计算
Figure BDA0004032631360000091
Figure BDA0004032631360000092
的结果按照无符号、4比特总位宽以及2比特小数位宽的设置进行饱和量化,得到LLR缩放拉齐系数
Figure BDA0004032631360000093
其中Quaz()表示饱和量化操作;
s5b:更新存储的缩放系数:scalebuff=scalenow
s6:基于issb一致性检测进行动态PBCH合并判断:
s6a:如果issb之间的理论差值与实际差值不相等,即:
deltaIssbtheory≠scalenow-scalebuff
则不进行PBCH合并,直接对解调后的对数似然比进行译码,并将ssbnum再次置1,即ssbnum=1;
s6b:如果issb之间的理论差值与实际差值相等,即:
deltaIssbtheory=scalenow-scalebuff
则按照以下s7进行PBCH合并,将合并后的对数似然比进行译码;
s6c:更新存储的issb:issbbuff=issbnow
s7:基于自适应的PBCH合并方法进行合并:
s7a:更新待合并的SSB个数ssbnum=ssbnum+1,基于表1,根据更新后的ssbnum取值选取加权系数w0和w1的取值:
表1
序号 ssbnum取值 w1取值 w0取值
1 2 0.5 0.5
2 3 0.25 0.75
3 4 0.25 0.75
4 5到7 0.125 0.875
s7b:计算LLR缩放拉齐系数对应的加权系数:w2=w0×IIrAlign,按照以下方式进行合并:
LLRcomb=ShiftAdd(LLRbuff,w2)+ShiftAdd(LLRssb,w1),其中ShiftAdd()表示基于移位相加实现的乘法操作;
s8:对解调或合并后对数似然比进行译码:
s8a:若译码正确,则输出结果,结束当前MIB的接收并标识接收成功;
s8b:若译码错误,更新存储的对数似然比:LLRbuff=LLRcomb
s9:对于译码错误的情况,继续接收下一个SSB,并重复进行以上“解调-合并-译码”的操作。若当前MIB周期内所有SSB都译码失败,则标识接收失败。
需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
本申请实施例还提供了一种数据块的处理装置,需要说明的是,本申请实施例的数据块的处理装置可以用于执行本申请实施例所提供的用于数据块的处理方法。以下对本申请实施例提供的数据块的处理装置进行介绍。
图2是根据本申请实施例的数据块的处理装置的示意图。如图2所示,该装置包括:
第一解调单元10,用于解调步骤,在当前MIB周期内接收到的第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,对所述第i+1个数据块进行解调,得到第i+1个对数似然比,i≥1且i为整数;
在实际的应用过程中,所述数据块为SSB。
确定单元20,用于确定步骤,根据实际差值以及理论差值,确定所述第i+1个数据块的处理方式,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,对第i+1个对数似然比进行译码校验,所述实际差值为第i+1个序号与第i个序号之间的实际差值,所述理论差值为预设的所述第i+1个序号与所述第i个序号之间的差值,所述第i个序号为所述第i个数据块的候选发送位置的索引编号,所述第i+1个序号为所述第i+1个数据块的候选发送位置的索引编号。
在实际的应用过程中,通过前级模块盲检测或已知配置可以获得接收到的数据块的序号。
一种具体的实施例中,所述确定单元包括如下模块:
第一确定模块,用于根据预定数量,确定第一加权系数和第三加权系数,其中,在i=1或者所述第i个数据块对应的所述理论差值不等于所述实际差值的情况下,所述预定数量为2,在所述第i个数据块对应的所述理论差值等于所述实际差值的情况下,所述预定数量为目标数据块的数量加2,所述目标数据块为在所述第i+1个数据块之前连续满足所述理论差值等于所述实际差值的数据块,且所述目标数据块包括所述第i个数据块,所述第一加权系数为所述第i+1个对数似然比的预设加权系数,所述第三加权系数为第i个对数似然比的预设加权系数;
需要说明的是,在i=1的情况下,所述预定处理为解调;在i≠1的情况下,所述预定处理为解调或者解调后合并。所述第i个数据块对应的所述理论差值以及实际差值,指的是预设的所述第i个序号与第i-1个序号之间的差值,以及所述第i个序号与第i-1个序号之间的实际差值。
其中,所述目标数据块为在所述第i+1个数据块之前连续满足所述理论差值等于所述实际差值的数据块,且所述目标数据块包括所述第i个数据块,表示目标数据块为从第i个数据块开始,从时间上往前的连续满足所述理论差值等于所述实际差值的数据块。比如第i-2个数据块满足所述理论差值等于所述实际差值,但是第i-1个数据块不满足所述理论差值等于所述实际差值,那么所述目标数据块就只有满足理论差值等于实际差值的第i个数据块,预定数量就是1+2=3;再比如,第i-3个数据块不满足所述理论差值等于所述实际差值,第i-2个数据块、第i-1个数据块满足所述理论差值等于所述实际差值,那么所述目标数据块就是连续满足理论差值等于实际差值的第i-2个数据块、第i-1个数据块以及第i个数据块,对应的预定数量就是3+2=5。
为了方便统计所述预定数量的具体数值,本申请的又一种具体的实施例中,获取所述预定数量的具体方式如下:
当接收到所述当前MIB周期内的第1个数据块的情况下,将预定数量置1,即ssbnum=1;在i=1的情况下,说明接收到所述当前MIB周期内的第2个数据块,这种情况下,在第2个数据块对应的所述理论差值等于所述实际差值时,赋值预定数量为ssbnum=ssbnum+1=2,在第2个数据块对应的所述理论差值不等于所述实际差值时,重新将预定数量置1,即ssbnum=1;
在i=2的情况下,说明接收到所述当前MIB周期内的第3个数据块,这种情况下,在第3个数据块对应的所述理论差值等于所述实际差值时,赋值预定数量为ssbnum=ssbnum+1,在第3个数据块对应的所述理论差值不等于所述实际差值时,重新将预定数量置1,即ssbnum=1;
在i=3的情况下,说明接收到所述当前MIB周期内的第4个数据块,这种情况下,在第4个数据块对应的所述理论差值等于所述实际差值时,赋值预定数量为ssbnum=ssbnum+1,在第4个数据块对应的所述理论差值不等于所述实际差值时,重新将预定数量置1,即ssbnum=1,以此类推。
因此,在i=1或者所述第i个数据块对应的所述理论差值不等于所述实际差值的情况下,确定所述预定数量为2,在所述第i个数据块对应的所述理论差值等于所述实际差值的情况下,所述预定数量为目标数据块的数量加2。
具体地,所述第一确定模块包括:第一确定子模块,用于在所述预定数量为2n的情况下,确定所述第一加权系数为
Figure BDA0004032631360000121
所述第三加权系数为
Figure BDA0004032631360000122
第二确定子模块,用于在所述预定数量落在(2n,2n+1)的情况下,确定所述第一加权系数为
Figure BDA0004032631360000123
所述第三加权系数为
Figure BDA0004032631360000124
其中,n≥1。由于除了2n之外的其他预定数量对应的
Figure BDA0004032631360000125
以及
Figure BDA0004032631360000126
均为无限小数,其中,ssbnum为所述预定数量,为了保证较为简单快捷地得到第一加权系数以及第三加权系数,同时保证基本不影响后续的计算精度,本申请对第一加权系数以及第三加权系数的取值进行了分段估算,保证了得到的第一加权系数以及第三加权系数的数据量较少,可以较少地占用用户终端的内存。
在所述预定数量为2n的情况下,确定所述第一加权系数为
Figure BDA0004032631360000127
所述第三加权系数为
Figure BDA0004032631360000128
也就是说,在预定数量为2时,所述第一加权系数以及所述第三加权系数分别为0.5,在预定数量为4时,所述第一加权系数为0.25,所述第三加权系数为0.75,在预定数量为8时,所述第一加权系数为0.125,所述第三加权系数为0.875,预定数量为16,32,……原理相同。
为了进一步地减小第一加权系数和第三加权系数的数据量所占内存,在实际的应用过程中,在所述预定数量超过某一数值时,第一加权系数以及第三加权系数可以不再变化,即从该数值开始,预定数量大于该数值时,对应的第一加权系数以及第三加权系数保持不变。
根据本申请的一种具体的实施例,所述装置还包括:第二解调单元,用于在i=1的情况下,在所述解调步骤之前,对接收到的所述第i个数据块进行解调,得到所述第i个数据块对应的第i个对数似然比;校验单元,用于对所述第i个对数似然比进行译码校验。在i=1的情况下,由于是MIB周期内的第一个数据块,因此不进行合并,直接对第i个数据块进行解调以及译码校验。
第二确定模块,用于根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,所述第i+1个缩放系数为解调过程中所述第i+1个对数似然比对应的缩放系数,所述第i个缩放系数为解调过程中第i个对数似然比对应的缩放系数;
为了进一步地减少数据的存储量,一种可选的实施例中,所述第二确定模块包括:相除子模块,用于将所述第i+1个缩放系数与所述第i个缩放系数相除,得到系数比值;处理子模块,用于对所述系数比值进行量化处理,得到所述LLR缩放拉齐系数。先将所述第i+1个缩放系数与所述第i个缩放系数相除,得到系数比值,再对该系数比值进行量化,可以得到比特位宽较小的LLR缩放拉齐系数,在基本不影响性能的情况下,消耗较少的资源,占用较少的内存。
具体的一种实施例中,所述处理子模块还用于对所述系数比值进行饱和量化,得到所述LLR缩放拉齐系数。这样可以进一步地保证在基本不影响性能的情况下,消耗较少的终端资源。
为了进一步地保证所述LLR缩放拉齐系数的比特位宽较小,进一步地降低资源消耗,更为具体的一种实施例中,所述处理子模块还用于对所述系数比值进行饱和量化,得到无符号、位宽为4bit且小数位宽为2bit的所述LLR缩放拉齐系数。
第三确定模块,用于根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,所述第二加权系数为所述第i个对数似然比的目标加权系数;
进一步地,所述第三确定模块包括:相乘子模块,用于将所述LLR缩放拉齐系数和所述第三加权系数相乘,得到所述第二加权系数。
第四确定模块,用于根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比,并对合并后的所述第i+1个对数似然比进行译码校验。
示例性的一种实施例中,所述第四确定模块包括:得到子模块,用于根据公式
LLRcomb=ShiftAdd(LLRbuff,w2)+ShiftAdd(LLRssb,w1),
得到合并后的所述第i+1个对数似然比,其中,LLRcomb为合并后的所述第i+1个对数似然比,LLRbuff为所述第i个对数似然比,LLRssb为所述第i+1个对数似然比,w2为所述第二加权系数,w1为所述第一加权系数,ShiftAdd()表示移位相加的乘法运算。本申请通过移位相加,不需要乘法器,更适用于硬件并行实现。
所述实施例中,先根据预定数量,确定第一加权系数和第二加权系数,以及根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,再根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比并进行译码校验,考虑了解调系数拉齐,具有较强的自适应性,通过自适应的PBCH合并方法拉齐相邻两个数据块的解调缩放系数,可以避免合并失效。
具体地,所述装置还包括:输出单元,用于在对第i+1个对数似然比进行译码校验之后,或者在对合并后的所述第i+1个对数似然比进行译码校验之后,在译码校验成功的情况下,输出校验结果,并停止对所述当前MIB周期内的数据块的接收动作;执行单元,用于在译码校验失败的情况下,依次执行所述解调步骤以及所述确定步骤至少一次,直到译码校验成功,或者直到所述当前MIB周期内所有的所述数据块均校验失败为止。
另外,为了方便人员查看,本申请的一种实施例中,所述装置还包括:第一设置单元,用于在译码校验成功的情况下,将处理标识设置为表征接收MIB成功的信息;第二设置单元,用于在所述当前MIB周期内所有的所述数据块均校验失败的情况下,将所述处理标识设置为表征接收所述MIB失败的信息。所述处理标识为标识代码,通过给标识代码赋值,来使其表征MIB的接收情况,方便相关人员查看代码,来确定MIB的接收情况。
所述的数据块的处理装置中,在当前MIB周期内接收到第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,通过第一解调单元对所述第i+1个数据块进行解调,得到第i+1个对数似然比;通过确定单元根据第i+1个序号与第i个序号之间的实际差值以及预设的所述第i+1个序号与所述第i个序号之间的理论差值,确定所述第i+1个数据块的处理方式,其中,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,直接对第i+1个对数似然比进行译码校验,序号为对应的数据块的候选发送位置的索引编号。本申请的所述装置可以适用各种场景,实现了基于数据块的issb一致性检测的动态PBCH合并判断,可以在多合并场景下规避错误合并的问题,解决了现有技术中固定设置某些场景下不进行合并或某些场景下进行合并,容易发生错误合并的问题。
本申请的所述装置可以用于5G NR(New Radio,新无线/新空口)以及4G LTE(LongTerm Evolution,长期演进)系统中。
所述数据块的处理装置包括处理器和存储器,所述第一解调单元以及所述确定单元等均作为程序单元存储在存储器中,由处理器执行存储在存储器中的所述程序单元来实现相应的功能。
处理器中包含内核,由内核去存储器中调取相应的程序单元。内核可以设置一个或以上,通过调整内核参数来解决现有技术中固定设置某些场景下不进行PBCH合并或某些场景下进行PBCH合并,容易发生错误合并的问题。
存储器可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM),存储器包括至少一个存储芯片。
本发明实施例提供了一种计算机可读存储介质,其上存储有程序,该程序被处理器执行时实现所述数据块的处理方法。
本发明实施例提供了一种处理器,所述处理器用于运行程序,其中,所述程序运行时执行所述数据块的处理方法。
本发明实施例提供了一种设备,设备包括处理器、存储器及存储在存储器上并可在处理器上运行的程序,处理器执行程序时实现至少以下步骤:
步骤S101,解调步骤,在对PBCH的当前MIB周期内的第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,对所述第i+1个数据块进行解调,得到第i+1个对数似然比,i≥1且i为整数;
步骤S102,确定步骤,根据实际差值以及理论差值,确定所述第i+1个数据块的处理方式,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,对第i+1个对数似然比进行译码校验,所述实际差值为第i+1个序号与第i个序号之间的实际差值,所述理论差值为预设的所述第i+1个序号与所述第i个序号之间的差值,所述第i个序号为所述第i个数据块的候选发送位置的索引编号,所述第i+1个序号为所述第i+1个数据块的候选发送位置的索引编号。
本文中的设备可以是服务器、PC、PAD、手机等。
本申请还提供了一种计算机程序产品,当在数据处理设备上执行时,适于执行初始化有至少如下方法步骤的程序:
步骤S101,解调步骤,在对PBCH的当前MIB周期内的第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,对所述第i+1个数据块进行解调,得到第i+1个对数似然比,i≥1且i为整数;
步骤S102,确定步骤,根据实际差值以及理论差值,确定所述第i+1个数据块的处理方式,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,对第i+1个对数似然比进行译码校验,所述实际差值为第i+1个序号与第i个序号之间的实际差值,所述理论差值为预设的所述第i+1个序号与所述第i个序号之间的差值,所述第i个序号为所述第i个数据块的候选发送位置的索引编号,所述第i+1个序号为所述第i+1个数据块的候选发送位置的索引编号。
根据本申请的再一种典型的实施例,还提供了一种用户终端,包括:一个或多个处理器,存储器以及一个或多个程序,其中,所述一个或多个程序被存储在所述存储器中,并且被配置为由所述一个或多个处理器执行,所述一个或多个程序包括用于执行任意一种所述的方法。
所述的用户终端包括处理器、存储器以及程序,所述程序包括用于执行任意一种所述的方法。本申请的所述方法可以适用各种场景,实现了基于数据块的issb一致性检测的动态PBCH合并判断,可以在多合并场景下规避错误合并的问题,解决了现有技术中固定设置某些场景下不进行合并或某些场景下进行合并,容易发生错误合并的问题。
在本发明的所述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的技术内容,可通过其它的方式实现。其中,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,可以为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,单元或模块的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。所述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
从以上的描述中,可以看出,本申请所述的实施例实现了如下技术效果:
1)、本申请所述的数据块的处理方法中,在当前MIB周期内接收到第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,首先对所述第i+1个数据块进行解调,得到第i+1个对数似然比;然后根据第i+1个序号与第i个序号之间的实际差值以及预设的所述第i+1个序号与所述第i个序号之间的理论差值,确定所述第i+1个数据块的处理方式,其中,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,直接对第i+1个对数似然比进行译码校验,序号为对应的数据块的候选发送位置的索引编号。本申请的所述方法可以适用各种场景,实现了基于数据块的issb一致性检测的动态PBCH合并判断,可以在多合并场景下规避错误合并的问题,解决了现有技术中固定设置某些场景下不进行合并或某些场景下进行合并,容易发生错误合并的问题。
2)、本申请所述的数据块的处理装置中,在当前MIB周期内接收到第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,通过第一解调单元对所述第i+1个数据块进行解调,得到第i+1个对数似然比;通过确定单元根据第i+1个序号与第i个序号之间的实际差值以及预设的所述第i+1个序号与所述第i个序号之间的理论差值,确定所述第i+1个数据块的处理方式,其中,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,直接对第i+1个对数似然比进行译码校验,序号为对应的数据块的候选发送位置的索引编号。本申请的所述装置可以适用各种场景,实现了基于数据块的issb一致性检测的动态PBCH合并判断,可以在多合并场景下规避错误合并的问题,解决了现有技术中固定设置某些场景下不进行合并或某些场景下进行合并,容易发生错误合并的问题。
3)、本申请所述的用户终端包括处理器、存储器以及程序,所述程序包括用于执行任意一种所述的方法。本申请的所述方法可以适用各种场景,实现了基于数据块的issb一致性检测的动态PBCH合并判断,可以在多合并场景下规避错误合并的问题,解决了现有技术中固定设置某些场景下不进行合并或某些场景下进行合并,容易发生错误合并的问题。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种数据块的处理方法,其特征在于,包括:
解调步骤,在当前MIB周期内接收到的第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,对所述第i+1个数据块进行解调,得到第i+1个对数似然比,i≥1且i为整数;
确定步骤,根据实际差值以及理论差值,确定所述第i+1个数据块的处理方式,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,对第i+1个对数似然比进行译码校验,所述实际差值为第i+1个序号与第i个序号之间的实际差值,所述理论差值为预设的所述第i+1个序号与所述第i个序号之间的差值,所述第i个序号为所述第i个数据块的候选发送位置的索引编号,所述第i+1个序号为所述第i+1个数据块的候选发送位置的索引编号。
2.根据权利要求1所述的方法,其特征在于,对第i+1个对数似然比依次进行合并和译码校验,包括:
根据预定数量,确定第一加权系数和第三加权系数,其中,在i=1或者所述第i个数据块对应的所述理论差值不等于所述实际差值的情况下,所述预定数量为2,在所述第i个数据块对应的所述理论差值等于所述实际差值的情况下,所述预定数量为目标数据块的数量加2,所述目标数据块为在所述第i+1个数据块之前连续满足所述理论差值等于所述实际差值的数据块,且所述目标数据块包括所述第i个数据块,所述第一加权系数为所述第i+1个对数似然比的预设加权系数,所述第三加权系数为第i个对数似然比的预设加权系数;
根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,所述第i+1个缩放系数为解调过程中所述第i+1个对数似然比对应的缩放系数,所述第i个缩放系数为解调过程中第i个对数似然比对应的缩放系数;
根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,所述第二加权系数为所述第i个对数似然比的目标加权系数;
根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比,并对合并后的所述第i+1个对数似然比进行译码校验。
3.根据权利要求2所述的方法,其特征在于,
根据第i+1个缩放系数以及第i个缩放系数,确定LLR缩放拉齐系数,包括:
将所述第i+1个缩放系数与所述第i个缩放系数相除,得到系数比值;
对所述系数比值进行量化处理,得到所述LLR缩放拉齐系数;
根据所述LLR缩放拉齐系数和所述第三加权系数,确定第二加权系数,包括:
将所述LLR缩放拉齐系数和所述第三加权系数相乘,得到所述第二加权系数。
4.根据权利要求2所述的方法,其特征在于,根据预定数量,确定第一加权系数和第三加权系数,包括:
在所述预定数量为2n的情况下,确定所述第一加权系数为
Figure FDA0004032631350000021
所述第三加权系数为
Figure FDA0004032631350000022
在所述预定数量落在(2n,2n+1)的情况下,确定所述第一加权系数为
Figure FDA0004032631350000023
所述第三加权系数为
Figure FDA0004032631350000024
其中,n≥1。
5.根据权利要求2所述的方法,其特征在于,根据所述第一加权系数、所述第二加权系数、所述第i+1个对数似然比以及所述第i个对数似然比,确定合并后的第i+1个对数似然比,包括:
根据公式LLRcomb=ShiftAdd(LLRbuff,w2)+ShiftAdd(LLRssb,w1),得到合并后的所述第i+1个对数似然比,其中,LLRcomb为合并后的所述第i+1个对数似然比,LLRbuff为所述第i个对数似然比,LLRssb为所述第i+1个对数似然比,w2为所述第二加权系数,
w1为所述第一加权系数,ShiftAdd()表示移位相加的乘法运算。
6.根据权利要求1至5中任一项所述的方法,其特征在于,
在对第i+1个对数似然比进行译码校验之后,或者在对合并后的所述第i+1个对数似然比进行译码校验之后,所述方法还包括:
在译码校验成功的情况下,输出校验结果,并停止对所述当前MIB周期内的数据块的接收动作;
在译码校验失败的情况下,依次执行所述解调步骤以及所述确定步骤至少一次,直到译码校验成功,或者直到所述当前MIB周期内所有的所述数据块均校验失败为止;
和/或,
所述方法还包括:
在译码校验成功的情况下,将处理标识设置为表征接收MIB成功的信息;
在所述当前MIB周期内所有的所述数据块均校验失败的情况下,将所述处理标识设置为表征接收所述MIB失败的信息;
和/或,
在i=1的情况下,在所述解调步骤之前,所述方法还包括:
对接收到的所述第i个数据块进行解调,得到所述第i个数据块对应的第i个对数似然比;
对所述第i个对数似然比进行译码校验。
7.一种数据块的处理装置,其特征在于,包括:
第一解调单元,用于解调步骤,在对PBCH的当前MIB周期内的第i个数据块译码校验失败,且接收到所述当前MIB周期内的第i+1个数据块的情况下,对所述第i+1个数据块进行解调,得到第i+1个对数似然比,i≥1且i为整数;
确定单元,用于确定步骤,根据实际差值以及理论差值,确定所述第i+1个数据块的处理方式,在所述理论差值等于所述实际差值的情况下,对第i+1个对数似然比依次进行合并和译码校验,在所述理论差值不等于所述实际差值的情况下,对第i+1个对数似然比进行译码校验,所述实际差值为第i+1个序号与第i个序号之间的实际差值,所述理论差值为预设的所述第i+1个序号与所述第i个序号之间的差值,所述第i个序号为所述第i个数据块的候选发送位置的索引编号,所述第i+1个序号为所述第i+1个数据块的候选发送位置的索引编号。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质包括存储的程序,其中,所述程序执行权利要求1至6中任意一项所述的方法。
9.一种处理器,其特征在于,所述处理器用于运行程序,其中,所述程序运行时执行权利要求1至6中任意一项所述的方法。
10.一种用户终端,其特征在于,包括:一个或多个处理器,存储器以及一个或多个程序,其中,所述一个或多个程序被存储在所述存储器中,并且被配置为由所述一个或多个处理器执行,所述一个或多个程序包括用于执行权利要求1至6中任意一项所述的方法。
CN202211738173.4A 2022-12-30 2022-12-30 数据块的处理方法、装置、处理器以及用户终端 Active CN116232544B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211738173.4A CN116232544B (zh) 2022-12-30 2022-12-30 数据块的处理方法、装置、处理器以及用户终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211738173.4A CN116232544B (zh) 2022-12-30 2022-12-30 数据块的处理方法、装置、处理器以及用户终端

Publications (2)

Publication Number Publication Date
CN116232544A true CN116232544A (zh) 2023-06-06
CN116232544B CN116232544B (zh) 2023-10-31

Family

ID=86576082

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211738173.4A Active CN116232544B (zh) 2022-12-30 2022-12-30 数据块的处理方法、装置、处理器以及用户终端

Country Status (1)

Country Link
CN (1) CN116232544B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103064093A (zh) * 2012-12-22 2013-04-24 山东大学 一种gps接收机中ldpc码辅助的迭代载波同步方法
CN109586847A (zh) * 2018-12-05 2019-04-05 北京邮电大学 一种多个不同传输块合并的方法
CN111010197A (zh) * 2019-12-11 2020-04-14 华中科技大学 一种基于极化码的背向散射通信方法、装置及系统
CN111800229A (zh) * 2020-07-21 2020-10-20 浙江大学 一种基于空口信息融合的协作接收方法及系统
WO2022134721A1 (zh) * 2020-12-24 2022-06-30 浪潮软件科技有限公司 一种5g快速下行同步及软比特合并小区搜索方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103064093A (zh) * 2012-12-22 2013-04-24 山东大学 一种gps接收机中ldpc码辅助的迭代载波同步方法
CN109586847A (zh) * 2018-12-05 2019-04-05 北京邮电大学 一种多个不同传输块合并的方法
CN111010197A (zh) * 2019-12-11 2020-04-14 华中科技大学 一种基于极化码的背向散射通信方法、装置及系统
CN111800229A (zh) * 2020-07-21 2020-10-20 浙江大学 一种基于空口信息融合的协作接收方法及系统
WO2022134721A1 (zh) * 2020-12-24 2022-06-30 浪潮软件科技有限公司 一种5g快速下行同步及软比特合并小区搜索方法及装置

Also Published As

Publication number Publication date
CN116232544B (zh) 2023-10-31

Similar Documents

Publication Publication Date Title
EP3258629B1 (en) Blind detection method and system for physical downlink control channel (pdcch)
RU2417523C1 (ru) Сигнализация информации о мощности для mimo-передачи в системе беспроводной связи
CN112236945B (zh) 非协调系统中的干扰检测和抑制
CN110535597B (zh) 准共址参考信号确定方法、装置、网络设备和存储介质
CN107624235A (zh) 用于估计无线通信系统中的下行链路信道的装置和方法
CN104081674A (zh) 扩展用于干扰减轻的可寻址的干扰源的集合
CN114095118A (zh) 一种盲检测方法、装置、终端及存储介质
JP5133994B2 (ja) 信頼度指標を用いたブロック符号語復号器
US11375502B2 (en) Resource indication method and device, storage medium, and processor
CN111866902B (zh) 资源利用率的评估方法和装置
CN116232544B (zh) 数据块的处理方法、装置、处理器以及用户终端
CN112203322A (zh) 一种信道资源利用率的统计方法和装置
CN115052358B (zh) Pdcch盲检方法、装置、电子设备及存储介质
CN110138521B (zh) eNB物理下行控制信道的资源分配方法、装置及eNB
JP5759624B2 (ja) ブロック誤り率を推定する方法および通信装置
CN107659375B (zh) 反馈方法及装置
JP2008054235A (ja) 変調方式判定装置、受信装置、変調方式判定方法及び変調方式判定プログラム
CN108075866B (zh) 基于重复传输系统的解调方法和装置
CN111800227A (zh) 虚检过滤方法及装置、存储介质、接收机
CN115941081B (zh) 一种sinr计算方法、对数似然比量化方法及装置
CN115173997B (zh) Pdcch盲检测的译码过滤处理方法、设备及介质
CN117335930B (zh) 多小区盲检方法、装置及存储介质
CN117560118B (zh) 一种符号解码方法、装置、计算机设备及可读存储介质
CN109831284B (zh) 信息配置、信道估计方法及装置、译码装置
CN114650122B (zh) 物理上行共享信道不连续传输检测方法、装置及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant