CN116129789A - 栅极驱动电路及其驱动方法、显示面板 - Google Patents

栅极驱动电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN116129789A
CN116129789A CN202310115631.7A CN202310115631A CN116129789A CN 116129789 A CN116129789 A CN 116129789A CN 202310115631 A CN202310115631 A CN 202310115631A CN 116129789 A CN116129789 A CN 116129789A
Authority
CN
China
Prior art keywords
circuit
signal
input end
shift register
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310115631.7A
Other languages
English (en)
Inventor
田雪松
侯帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202310115631.7A priority Critical patent/CN116129789A/zh
Publication of CN116129789A publication Critical patent/CN116129789A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种栅极驱动电路及其驱动方法、显示面板,涉及显示技术领域,在提升显示产品的刷新率和响应速度的同时,降低功耗。所述栅极驱动电路包括:m个移位寄存器单元和m个选择器;第n选择器分别与第n移位寄存器单元的输入端,第n‑1移位寄存器单元的输出端,可控信号输入端,复位信号输入端和地址信号输入端耦接;第n选择器用于在复位信号输入端提供的复位信号和地址信号输入端提供的地址信号的共同控制下,控制第n选择器输入第n‑1移位寄存器单元的输出端提供的第n‑1输出信号,并将第n‑1输出信号输出至第n移位寄存器单元的输入端,或者控制第n选择器输入可控信号输入端提供的可控信号,并将可控信号输出至第n移位寄存器单元的输入端。

Description

栅极驱动电路及其驱动方法、显示面板
技术领域
本发明涉及显示技术领域,尤其涉及一种栅极驱动电路及其驱动方法、显示面板。
背景技术
为了满足显示产品窄边框需求,显示产品一般采用在阵列基板上形成栅极驱动电路(英文:Gate On Array,简称GOA)的技术,采用GOA技术的显示产品在驱动显示时,采用逐级移位的方式,即从第一级逐级向下传输驱动信号。然而,随着显示产品对刷新率和响应速度的要求越来越高,采用GOA技术的显示产品,在满足高刷新率和高响应速度的同时,会产生较大的功耗。
发明内容
本发明的目的在于提供一种栅极驱动电路及其驱动方法、显示面板,用于在提升显示产品的刷新率和响应速度的同时,降低显示产品的功耗。
为了实现上述目的,本发明提供如下技术方案:
本发明的第一方面提供一种栅极驱动电路,包括:m个移位寄存器单元和m个选择器,m为大于1的整数;
第n选择器分别与第n移位寄存器单元的输入端,第n-1移位寄存器单元的输出端,可控信号输入端,复位信号输入端和地址信号输入端耦接,1<n≤m;所述第n选择器用于:在所述复位信号输入端提供的复位信号,以及所述地址信号输入端提供的地址信号的共同控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端,或者,控制所述第n选择器输入所述可控信号输入端提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端。
可选的,所述第n选择器包括选择控制电路和输入选择电路;
所述选择控制电路分别与所述复位信号输入端和所述地址信号输入端耦接,用于根据所述复位信号和所述地址信号,从所述选择控制电路的输出端输出使能信号;
所述输入选择电路分别与所述第n-1移位寄存器单元的输出端,可控信号输入端,以及所述选择控制电路的输出端耦接,用于在所述使能信号的控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端,或者,控制所述第n选择器输入所述可控信号输入端提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端。
可选的,所述选择控制电路包括:
地址选择子电路,所述地址选择子电路与所述地址信号输入端耦接,用于根据所述地址信号,控制所述地址选择子电路的输出端输出第一选择信号;
第一或门逻辑子电路,所述第一或门逻辑子电路的第一输入端与所述复位信号输入端耦接,所述第一或门逻辑子电路的第二输入端与所述地址选择子电路的输出端耦接,用于根据所述复位信号和所述第一选择信号,从所述第一或门逻辑子电路的输出端输出第二选择信号。
可选的,所述输入选择电路包括:
第一非门逻辑子电路,所述第一非门逻辑子电路的输入端与所述第一或门逻辑子电路的输出端耦接;
第一与门逻辑子电路,所述第一与门逻辑子电路的第一输入端与所述可控信号输入端耦接,所述第一与门逻辑子电路的第二输入端与所述第一或门逻辑子电路的输出端耦接;
第二与门逻辑子电路,所述第二与门逻辑子电路的第一输入端与所述非门逻辑子电路的输出端耦接,所述第二与门逻辑子电路的第二输入端与所述第n-1移位寄存器单元的输出端耦接;
第二或门逻辑子电路,所述第二或门逻辑子电路的第一输入端与所述第一与门逻辑子电路的输出端耦接,所述第二或门逻辑子电路的第二输入端与所述第二与门逻辑子电路的输出端耦接,所述第二或门逻辑子电路的输出端与所述第n移位寄存器单元的输入端耦接。
可选的,所述地址信号输入端包括多个地址信号端口;
各选择器中包括的地址选择子电路不相同,所述地址选择子电路包括:
第三与门逻辑子电路,所述第三与门逻辑子电路的输出端作为所述地址选择子电路的输出端,所述第三与门逻辑子电路包括多个输入端,所述第三与门逻辑子电路的各输入端通过第二非门逻辑子电路与对应的地址信号端口耦接,或者直接与对应的地址信号端口耦接。
基于上述栅极驱动电路的驱动方法的技术方案,本发明的第二方面提供一种栅极驱动电路的驱动方法,用于驱动上述栅极驱动电路,所述驱动方法包括:
正常工作模式,复位信号输入端输入的复位信号处于非有效电平,地址信号输入端输入的地址信号为0,第n选择器向第n移位寄存器单元的输入端输出第n-1输出信号;
局部刷新模式,所述局部刷新模式包括刷新阶段,在所述刷新阶段,复位信号输入端输入的复位信号处于非有效电平,m个选择器中的目标选择器耦接的地址信号输入端输入目标地址信号,根据所述复位信号和所述目标地址信号,所述目标选择器输入可控信号,并将所述可控信号输出至所述目标选择器耦接的目标移位寄存器单元的输入端。
可选的,所述局部刷新模式还包括:
复位阶段,在所述复位阶段,所述复位信号输入端输入的复位信号处于有效电平,可控信号输入端输入的可控信号处于复位电平,第n选择器向第n移位寄存器单元输出所述可控信号。
可选的,所述驱动方法还包括:
对m个移位寄存器单元进行编码,所述地址信号输入端根据所述目标移位寄存器单元的编码输入目标地址信号。
基于上述栅极驱动电路的技术方案,本发明的第三方面提供一种显示面板,包括上述实施例提供的栅极驱动电路,所述显示面板包括显示区域和包围所述显示区域的周边区域,所述栅极驱动电路位于所述周边区域,所述显示面板还包括:
多条扫描线,所述扫描线的至少部分位于所述显示区域,所述栅极驱动电路中的移位寄存器单元与对应的所述扫描线耦接;
驱动芯片,所述驱动芯片包括:可控信号输入端,复位信号输入端和地址信号输入端。
可选的,所述显示面板还包括可控信号线,复位信号线和地址信号线,所述可控信号线,所述复位信号线和所述地址信号线均位于所述周边区域,所述可控信号线分别与m个选择器和所述可控信号输入端耦接,所述复位信号线分别与m个选择器和所述复位信号输入端耦接,所述地址信号线分别与m个选择器和所述地址信号输入端耦接。
本发明提供的技术方案中,m个移位寄存器单元与m个选择器一一对应耦接,所述第n选择器能够在所述复位信号输入端提供的复位信号,以及所述地址信号输入端提供的地址信号的共同控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端,或者,控制所述第n选择器输入所述可控信号输入端提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端。
当控制所述第n选择器输入所述可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端时,可以实现随时从第n行子像素开始进行高频刷新,当需要停止高频刷新的时候,可以通过所述复位信号和所述地址信号,随时控制所述栅极驱动电路工作在正常工作状态。因此,本发明实施例提供的栅极驱动电路能够根据实际需要,控制一部分移位寄存器单元实现多次输出,从而控制一部分移位寄存器单元耦接的多行子像素实现高频扫描。因此,采用本发明实施例提供的栅极驱动电路的显示产品,可以实现随时终止传输和重新指定刷新起始位置的功能,由此可以实现局部超高频刷新、分区刷新和超快速图像输入响应,能够在满足高刷新率和高响应速度的同时,不会产生较大的功耗。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为本发明实施例提供的选择器和移位寄存器单元的连接示意图;
图2为本发明实施例提供的选择器的结构示意图;
图3为本发明实施例提供的输入选择电路的结构示意图;
图4为本发明实施例提供的地址选择子电路的第一结构示意图;
图5为本发明实施例提供的地址选择子电路的第二结构示意图;
图6为本发明实施例提供的地址选择子电路的第三结构示意图;
图7本发明实施例提供的选择器接收的信号的时序图。
具体实施方式
为了进一步说明本发明实施例提供的栅极驱动电路及其驱动方法、显示面板,下面结合说明书附图进行详细描述。
请参阅图1和图2,本发明实施例提供了一种栅极驱动电路,包括:m个移位寄存器单元和m个选择器,m为大于1的整数;
第n选择器1分别与第n移位寄存器单元的输入端GOAn-in,第n-1移位寄存器单元的输出端Vout-n-1,可控信号输入端Vk,复位信号输入端Rst和地址信号输入端Vd耦接,1<n≤m;所述第n选择器1用于:在所述复位信号输入端Rst提供的复位信号,以及所述地址信号输入端Vd提供的地址信号的共同控制下,控制所述第n选择器1输入所述第n-1移位寄存器单元的输出端Vout-n-1提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端GOAn-in,或者,控制所述第n选择器1输入所述可控信号输入端Vk提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端GOAn-in。
示例性的,所述栅极驱动电路应用于显示面板,设置于所述显示面板的周边区域。所述显示面板的显示区域包括阵列分布的多个子像素,所述多个子像素划分为多行子像素,每行子像素由对应的扫描线提供相应的栅极驱动信号,从而实现该行子像素的驱动。所述扫描线与对应的移位寄存器单元耦接,接收所述移位寄存器单元提供的栅极驱动信号,并传输至对应的子像素中。
需要说明,所述扫描线包括栅线,发光控制信号线,复位线等,但不仅限于此。
示例性的,所述m个选择器与m个移位寄存器单元一一对应耦接。所述m个选择器连接同一个可控信号输入端Vk,所述m个选择器连接同一个复位信号输入端Rst,所述m个选择器连接相同的地址信号输入端Vd。
示例性的,所述可控信号输入端Vk输入的可控信号可以根据实际需要设置,例如可以设置所述可控信号为具有复位电平的直流信号,也可以设置所述可控信号为单项脉冲信号,但不仅限于此。
显示面板在正常工作模式下,复位信号输入端Rst输入的复位信号处于非有效电平,地址信号输入端Vd输入的地址信号为0,第n选择器向第n移位寄存器单元的输入端GOAn-in输出第n-1输出信号,使m个移位寄存器单元实现了逐级移位,即从第一移位寄存器单元开始逐级输出栅极驱动信号,直至第m移位寄存器单元输出栅极驱动信号。
显示面板在局部刷新模式下,在刷新阶段,复位信号输入端Rst输入的复位信号处于非有效电平,m个选择器中的目标选择器耦接的地址信号输入端Vd输入目标地址信号,根据所述复位信号和所述目标地址信号,所述目标选择器输入可控信号,并将所述可控信号输出至所述目标选择器耦接的目标移位寄存器单元的输入端。
以控制第n-4行子像素至第n行子像素高频刷新为例,下面对具体刷新过程进行说明:
在刷新阶段,复位信号输入端Rst输入的复位信号处于非有效电平,第n-4选择器作为目标选择器,第n-4选择器耦接的地址信号输入端Vd输入目标地址信号,第n-4选择器基于处于非有效电平的复位信号和目标地址信号,控制第n-4选择器输入可控信号,并将所述可控信号输出至所述第n-4选择器耦接的第n-4移位寄存器单元的输入端,从而控制第n-4移位寄存器单元耦接的第n-4行子像素开始扫描。第n-4行子像素开始扫描后,第n-3选择器接收第n-4移位寄存器单元输出的第n-4输出信号(即第n-4行子像素对应的栅极驱动信号),并将所述第n-4输出信号输出至第n-3移位寄存器单元,使第n-3移位寄存器单元向第n-3行子像素输出第n-3输出信号(即第n-3行子像素对应的栅极驱动信号),按照上述方式,第n-2移位寄存器单元,第n-1移位寄存器单元和第n移位寄存器单元依次实现栅极驱动信号的输出,然后恢复至正常工作模式。
可见,第n-4移位寄存器单元至第n移位寄存器单元,能够通过向第n-4选择器输出目标地址信号,实现单独控制,从而实现自第n-4移位寄存器单元开始逐级输出直至第n移位寄存器单元输出,实现对第n-4行子像素至第n行子像素的独立刷新。
值得注意,在控制第n-4行子像素至第n行子像素高频刷新时,所述目标地址信号仅对第n-4选择器有效,对其他选择器均无效,因此,所述第n-4选择器接收到所述目标地址信号后,第n-4选择器能够接收所述可控信号,并将所述可控信号输出至第n-4移位寄存器单元,控制所述第n-4移位寄存器单元输出相应的栅极驱动信号,进而实现对第n-4行子像素进行扫描。其他选择器虽然也接收到了所述目标地址信号,但该目标地址信号对于其他选择器均无效,因此,其他选择器会接收其相邻上一级的选择器耦接的移位寄存器单元的输出信号,并输出至相应的移位寄存器单元的输入端。
需要说明,本发明提供的技术方案中,局部的高频刷新并不是缩短了每行子像素的刷新时间,而是增加了需要高频刷新区域的子像素的刷新次数,例如:第1行子像素至第n-5行子像素刷新一次,第n-4行子像素至第n行子像素刷新三次。
根据上述栅极驱动电路的具体结构和工作方式可知,本发明实施例提供的栅极驱动电路中,m个移位寄存器单元与m个选择器一一对应耦接,所述第n选择器能够在所述复位信号输入端Rst提供的复位信号,以及所述地址信号输入端Vd提供的地址信号的共同控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端Vout-n-1提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端GOAn-in,或者,控制所述第n选择器输入所述可控信号输入端Vk提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端GOAn-in。
当控制所述第n选择器输入所述可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端GOAn-in时,可以实现随时从第n行子像素开始进行高频刷新,当需要停止高频刷新的时候,可以通过所述复位信号和所述地址信号,随时控制所述栅极驱动电路工作在正常工作状态。因此,本发明实施例提供的栅极驱动电路能够根据实际需要,控制一部分移位寄存器单元实现多次输出,从而控制一部分移位寄存器单元耦接的多行子像素实现高频扫描。因此,采用本发明实施例提供的栅极驱动电路的显示产品,可以实现随时终止传输和重新指定刷新起始位置的功能,由此可以实现局部超高频刷新、分区刷新和超快速图像输入响应,能够在满足高刷新率和高响应速度的同时,不会产生较大的功耗。
如图2所示,在一些实施例中,所述第n选择器1包括选择控制电路10和输入选择电路11;
所述选择控制电路10分别与所述复位信号输入端Rst和所述地址信号输入端Vd耦接,用于根据所述复位信号和所述地址信号,从所述选择控制电路10的输出端EN输出使能信号;
所述输入选择电路11分别与所述第n-1移位寄存器单元的输出端Vout-n-1,可控信号输入端Vk,以及所述选择控制电路10的输出端EN耦接,用于在所述使能信号的控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端Vout-n-1提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端GOAn-in,或者,控制所述第n选择器输入所述可控信号输入端Vk提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端GOAn-in。
显示面板在正常工作模式下,复位信号输入端Rst输入的复位信号处于非有效电平,地址信号输入端Vd输入的地址信号为0,所述选择控制电路10根据所述复位信号和所述地址信号,从所述选择控制电路10的输出端EN输出使能信号,所述输入选择电路11在所述使能信号的控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端Vout-n-1提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端GOAn-in,使m个移位寄存器单元实现了逐级移位,即从第一移位寄存器单元开始逐级输出栅极驱动信号,直至第m移位寄存器单元输出栅极驱动信号。
显示面板在局部刷新模式下,在刷新阶段,复位信号输入端Rst输入的复位信号处于非有效电平,m个选择器中的目标选择器耦接的地址信号输入端Vd输入目标地址信号,目标选择器中的所述选择控制电路10根据所述复位信号和所述地址信号,从所述选择控制电路10的输出端EN输出使能信号,目标选择器中的所述输入选择电路11在所述使能信号的控制下,输入所述可控信号输入端Vk提供的可控信号,并将所述可控信号输出至所述目标选择器耦接的目标移位寄存器单元的输入端。
如图2所示,在一些实施例中,所述选择控制电路10包括:
地址选择子电路101,所述地址选择子电路101与所述地址信号输入端Vd耦接,用于根据所述地址信号,控制所述地址选择子电路101的输出端输出第一选择信号;
第一或门逻辑子电路102,所述第一或门逻辑子电路102的第一输入端与所述复位信号输入端Rst耦接,所述第一或门逻辑子电路102的第二输入端与所述地址选择子电路101的输出端耦接,用于根据所述复位信号和所述第一选择信号,从所述第一或门逻辑子电路102的输出端输出第二选择信号。
示例性的,所述地址信号输入端Vd包括多个地址信号端口;各选择器中包括的地址选择子电路101不相同,所述地址选择子电路101包括:第三与门逻辑子电路,所述第三与门逻辑子电路的输出端作为所述地址选择子电路101的输出端,所述第三与门逻辑子电路包括多个输入端,所述第三与门逻辑子电路的各输入端通过第二非门逻辑子电路与对应的地址信号端口耦接,或者直接与对应的地址信号端口耦接。
以所述地址信号输入端Vd包括三个地址信号端口为例,所述三个地址信号端口能够输出000,001,010,011,100,101,110,111共8个地址信号。
如图4至图6所示,示意了三个选择器中包括的三个地址选择子电路101的结构。其余选择器中的地址选择子电路101以此类推。
如图4所示,所述第三与门逻辑子电路的三个输入端均通过第二非门逻辑子电路与对应的地址信号端口耦接。当地址信号为000时,地址选择子电路101输出为1。
如图5所示,所述第三与门逻辑子电路的两个个输入端均通过第二非门逻辑子电路与对应的地址信号端口耦接,所述第三与门逻辑子电路的另一个输入端直接与对应的地址信号端口耦接。当地址信号为001时,地址选择子电路101输出为1。
如图6所示,所述第三与门逻辑子电路的三个输入端直接与对应的地址信号端口耦接。当地址信号为111时,地址选择子电路101输出为1。
所述地址选择子电路101用于:指定其所属的选择器耦接的移位寄存器单元是否被选中,作为高频扫描的起始移位寄存器单元。示例性的,当被选中时,所述地址选择子电路101的输出为1,未被选中时,所述地址选择子电路101的输出为0。
所述第二选择信号由所述复位信号和所述第一选择信号逻辑或产生,示例性的,当所述复位信号为1时,所述第二选择信号为1,选择器输入所述控制信号,当所述复位信号为0时,所述第二选择信号由所述第一选择信号决定。
如图2和图3所示,在一些实施例中,所述输入选择电路11包括:
第一非门逻辑子电路110,所述第一非门逻辑子电路的输入端与所述第一或门逻辑子电路102的输出端耦接;
第一与门逻辑子电路111,所述第一与门逻辑子电路111的第一输入端与所述可控信号输入端Vk耦接,所述第一与门逻辑子电路111的第二输入端与所述第一或门逻辑子电路102的输出端耦接;
第二与门逻辑子电路112,所述第二与门逻辑子电路112的第一输入端与所述非门逻辑子电路的输出端耦接,所述第二与门逻辑子电路112的第二输入端与所述第n-1移位寄存器单元的输出端Vout-n-1耦接;
第二或门逻辑子电路113,所述第二或门逻辑子电路113的第一输入端与所述第一与门逻辑子电路111的输出端耦接,所述第二或门逻辑子电路113的第二输入端与所述第二与门逻辑子电路112的输出端耦接,所述第二或门逻辑子电路113的输出端与所述第n移位寄存器单元的输入端GOAn-in耦接。
值得注意,所述多个选择器中只有地址选择子电路101存在区别,其他结构完全相同。
示例性的,当所述第一或门逻辑子电路102的输出端输出的第二选择信号为0时,所述输入选择电路11输入所述第n-1输出信号,所述第二或门逻辑子电路113的输出端输出所述第n-1输出信号。
示例性的,当所述第一或门逻辑子电路102的输出端输出的第二选择信号为1时,所述输入选择电路11输入所述控制信号,所述第二或门逻辑子电路113的输出端输出所述控制信号。
如图7所示,本发明实施还提供了一种栅极驱动电路的驱动方法,用于驱动上述实施例提供的栅极驱动电路,所述驱动方法包括:
正常工作模式,复位信号输入端Rst输入的复位信号处于非有效电平,地址信号输入端Vd输入的地址信号为0,第n选择器向第n移位寄存器单元的输入端GOAn-in输出第n-1输出信号;使m个移位寄存器单元实现了逐级移位,即从第一移位寄存器单元开始逐级输出栅极驱动信号,直至第m移位寄存器单元输出栅极驱动信号。
局部刷新模式,所述局部刷新模式包括刷新阶段,在所述刷新阶段,复位信号输入端Rst输入的复位信号处于非有效电平,m个选择器中的目标选择器耦接的地址信号输入端Vd输入目标地址信号,根据所述复位信号和所述目标地址信号,所述目标选择器输入可控信号,并将所述可控信号输出至所述目标选择器耦接的目标移位寄存器单元的输入端。
以所述目标选择器包括第100选择器为例。在所述刷新阶段,目标地址信号对应选择位置的编码,根据所述复位信号和所述目标地址信号,第100选择器中所述第二选择信号为1,所述第100选择器输入可控信号,并将所述可控信号输出至第100移位寄存器单元的输入端,实现从第100行子像素开始刷新。值得注意,在所述刷新阶段,所述可控信号的波形可以根据实际需要设置。
在所述刷新阶段,所述目标选择器可以根据实际需要选择,也可以通过控制所述控制信号的波形,实现延长或缩短所述刷新阶段的时间。
本发明实施例提供的栅极驱动电路的驱动方法中,所述第n选择器能够在所述复位信号输入端Rst提供的复位信号,以及所述地址信号输入端Vd提供的地址信号的共同控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端Vout-n-1提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端GOAn-in,或者,控制所述第n选择器输入所述可控信号输入端Vk提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端GOAn-in。
当控制所述第n选择器输入所述可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端GOAn-in时,可以实现随时从第n行子像素开始进行高频刷新,当需要停止高频刷新的时候,可以通过所述复位信号和所述地址信号,随时控制所述栅极驱动电路工作在正常工作状态。因此,本发明实施例提供的栅极驱动电路的驱动方法能够根据实际需要,控制一部分移位寄存器单元实现多次输出,从而控制一部分移位寄存器单元耦接的多行子像素实现高频扫描。因此,采用本发明实施例提供的栅极驱动电路的驱动方法驱动的显示产品,可以实现随时终止传输和重新指定刷新起始位置的功能,由此可以实现局部超高频刷新、分区刷新和超快速图像输入响应,能够在满足高刷新率和高响应速度的同时,不会产生较大的功耗。
在一些实施例中,所述局部刷新模式还包括:
复位阶段,在所述复位阶段,所述复位信号输入端Rst输入的复位信号处于有效电平,可控信号输入端Vk输入的可控信号处于复位电平,第n选择器向第n移位寄存器单元输出所述可控信号。
示例性的,所述复位阶段位于所述刷新阶段之前,在所述复位阶段,m个移位寄存器单元的输入端均输入具有复位电平的可控信号,m个移位寄存器单元均被复位,m个移位寄存器单元的逐级信号移位传输被中断。
示例性的,所述可控信号所处的复位电平的高低,取决于移位寄存器单元的输入端耦接的第一个晶体管的类型。
示例性的,在希望结束局部刷新模式时,可以设置复位信号输入端Rst输入的复位信号处于非有效电平,地址信号输入端Vd输入的地址信号为0,从而恢复到正常工作模式。
在一些实施例中,所述驱动方法还包括:
对m个移位寄存器单元进行编码,所述地址信号输入端Vd根据所述目标移位寄存器单元的编码输入目标地址信号。
更详细地说,首先将每一行子像素对应的移位寄存器单元进行编码,例如:第一行子像素对应的第一移位寄存器单元的编码为1,第二行子像素对应的第二移位寄存器单元的编码为2,以此类推;预留0作为关闭的选项。
根据m个移位寄存器单元的编码设计地址选择子电路101,以四根地址线A/B/C/D为例,第一移位寄存器单元的编码为1,第二移位寄存器单元的编码为2,以此类推,则第一选择器中的地址选择子电路101输出为—A—&—B—&—C—&D,即当ABCD=0001时,输出第一选择信号为1,其余情况第一选择信号为0。
第二选择器中的地址选择子电路101输出为—A—&—B—&C&—D—,即当ABCD=0010时,输出第一选择信号为1,其余情况第一选择信号为0。
第三选择器中的地址选择子电路101输出为—A—&—B—&C&D,即当ABCD=0011时,输出第一选择信号为1,其余情况第一选择信号为0,其余情况依此类推。
由于预留了0,所以当ABCD=0000时,所有地址选择子电路101均输出0。
本发明实施例还提供了一种显示面板,包括上述实施例提供的栅极驱动电路,所述显示面板包括显示区域和包围所述显示区域的周边区域,所述栅极驱动电路位于所述周边区域,所述显示面板还包括:
多条扫描线,所述扫描线的至少部分位于所述显示区域,所述栅极驱动电路中的移位寄存器单元与对应的所述扫描线耦接;
驱动芯片,所述驱动芯片包括:可控信号输入端Vk,复位信号输入端Rst和地址信号输入端Vd。
示例性的,所述显示面板还包括位于所述显示区域的多行子像素,所述多条扫描线与所述多行子像素一一对应,所述扫描线与对应的一行子像素中的各子像素分别耦接。
本发明实施例提供的显示面板包括上述实施例提供的栅极驱动电路时,可以实现随时终止传输和重新指定刷新起始位置的功能,由此可以实现局部超高频刷新、分区刷新和超快速图像输入响应,能够在满足高刷新率和高响应速度的同时,不会产生较大的功耗。
本发明实施例提供的显示面板包括上述实施例提供的栅极驱动电路时,能够实现如下有益效果:
分区变频,由于可以选择刷新起始位置和随时终止刷新,能够灵活的实现分区刷新,实现只刷新显示有变化的区域,以减少不必要的功耗。
局部超高频刷新,由于可以随时终止刷新并重新选择起始位置,刷新时不必等到完整刷新一帧后再开始,如果显示画面只有局部变化可以只更新局部,相应的刷新一帧时间缩短,实现比完整刷新更高的刷新频率。
由于可以实现局部高频率刷新,可以更快的响应显示画面的变化部分,减少显示画面输入输出延迟,提升显示产品的用户体验。
在一些实施例中,所述显示面板还包括可控信号线,复位信号线和地址信号线,所述可控信号线,所述复位信号线和所述地址信号线均位于所述周边区域,所述可控信号线分别与m个选择器和所述可控信号输入端Vk耦接,所述复位信号线分别与m个选择器和所述复位信号输入端Rst耦接,所述地址信号线分别与m个选择器和所述地址信号输入端Vd耦接。
所述m个选择器复用同一条复位信号线,所述m个选择器复用同一条可控信号线。所述显示面板包括多条地址信号线,所述m个选择器复用多条地址信号线。
所述显示面板应用于显示装置时,所述显示装置可以为:电视、显示器、数码相框、手机、平板电脑等任何具有显示功能的产品或部件,其中,所述显示装置还包括柔性电路板、印刷电路板和背板等。
在本发明各方法实施例中,所述各步骤的序号并不能用于限定各步骤的先后顺序,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,对各步骤的先后变化也在本发明的保护范围之内。
需要说明,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于方法实施例而言,由于其基本相似于产品实施例,所以描述得比较简单,相关之处参见产品实施例的部分说明即可。
除非另外定义,本公开使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”、“耦接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种栅极驱动电路,其特征在于,包括:m个移位寄存器单元和m个选择器,m为大于1的整数;
第n选择器分别与第n移位寄存器单元的输入端,第n-1移位寄存器单元的输出端,可控信号输入端,复位信号输入端和地址信号输入端耦接,1<n≤m;所述第n选择器用于:在所述复位信号输入端提供的复位信号,以及所述地址信号输入端提供的地址信号的共同控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端,或者,控制所述第n选择器输入所述可控信号输入端提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端。
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述第n选择器包括选择控制电路和输入选择电路;
所述选择控制电路分别与所述复位信号输入端和所述地址信号输入端耦接,用于根据所述复位信号和所述地址信号,从所述选择控制电路的输出端输出使能信号;
所述输入选择电路分别与所述第n-1移位寄存器单元的输出端,可控信号输入端,以及所述选择控制电路的输出端耦接,用于在所述使能信号的控制下,控制所述第n选择器输入所述第n-1移位寄存器单元的输出端提供的第n-1输出信号,并将所述第n-1输出信号输出至所述第n移位寄存器单元的输入端,或者,控制所述第n选择器输入所述可控信号输入端提供的可控信号,并将所述可控信号输出至所述第n移位寄存器单元的输入端。
3.根据权利要求2所述的栅极驱动电路,其特征在于,所述选择控制电路包括:
地址选择子电路,所述地址选择子电路与所述地址信号输入端耦接,用于根据所述地址信号,控制所述地址选择子电路的输出端输出第一选择信号;
第一或门逻辑子电路,所述第一或门逻辑子电路的第一输入端与所述复位信号输入端耦接,所述第一或门逻辑子电路的第二输入端与所述地址选择子电路的输出端耦接,用于根据所述复位信号和所述第一选择信号,从所述第一或门逻辑子电路的输出端输出第二选择信号。
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述输入选择电路包括:
第一非门逻辑子电路,所述第一非门逻辑子电路的输入端与所述第一或门逻辑子电路的输出端耦接;
第一与门逻辑子电路,所述第一与门逻辑子电路的第一输入端与所述可控信号输入端耦接,所述第一与门逻辑子电路的第二输入端与所述第一或门逻辑子电路的输出端耦接;
第二与门逻辑子电路,所述第二与门逻辑子电路的第一输入端与所述非门逻辑子电路的输出端耦接,所述第二与门逻辑子电路的第二输入端与所述第n-1移位寄存器单元的输出端耦接;
第二或门逻辑子电路,所述第二或门逻辑子电路的第一输入端与所述第一与门逻辑子电路的输出端耦接,所述第二或门逻辑子电路的第二输入端与所述第二与门逻辑子电路的输出端耦接,所述第二或门逻辑子电路的输出端与所述第n移位寄存器单元的输入端耦接。
5.根据权利要求3所述的栅极驱动电路,其特征在于,所述地址信号输入端包括多个地址信号端口;
各选择器中包括的地址选择子电路不相同,所述地址选择子电路包括:
第三与门逻辑子电路,所述第三与门逻辑子电路的输出端作为所述地址选择子电路的输出端,所述第三与门逻辑子电路包括多个输入端,所述第三与门逻辑子电路的各输入端通过第二非门逻辑子电路与对应的地址信号端口耦接,或者直接与对应的地址信号端口耦接。
6.一种栅极驱动电路的驱动方法,其特征在于,用于驱动如权利要求1~5中任一项所述的栅极驱动电路,所述驱动方法包括:
正常工作模式,复位信号输入端输入的复位信号处于非有效电平,地址信号输入端输入的地址信号为0,第n选择器向第n移位寄存器单元的输入端输出第n-1输出信号;
局部刷新模式,所述局部刷新模式包括刷新阶段,在所述刷新阶段,复位信号输入端输入的复位信号处于非有效电平,m个选择器中的目标选择器耦接的地址信号输入端输入目标地址信号,根据所述复位信号和所述目标地址信号,所述目标选择器输入可控信号,并将所述可控信号输出至所述目标选择器耦接的目标移位寄存器单元的输入端。
7.根据权利要求6所述的栅极驱动电路的驱动方法,其特征在于,所述局部刷新模式还包括:
复位阶段,在所述复位阶段,所述复位信号输入端输入的复位信号处于有效电平,可控信号输入端输入的可控信号处于复位电平,第n选择器向第n移位寄存器单元输出所述可控信号。
8.根据权利要求6所述的栅极驱动电路的驱动方法,其特征在于,所述驱动方法还包括:
对m个移位寄存器单元进行编码,所述地址信号输入端根据所述目标移位寄存器单元的编码输入目标地址信号。
9.一种显示面板,其特征在于,包括如权利要求1~5中任一项所述的栅极驱动电路,所述显示面板包括显示区域和包围所述显示区域的周边区域,所述栅极驱动电路位于所述周边区域,所述显示面板还包括:
多条扫描线,所述扫描线的至少部分位于所述显示区域,所述栅极驱动电路中的移位寄存器单元与对应的所述扫描线耦接;
驱动芯片,所述驱动芯片包括:可控信号输入端,复位信号输入端和地址信号输入端。
10.根据权利要求9所述的显示面板,其特征在于,所述显示面板还包括可控信号线,复位信号线和地址信号线,所述可控信号线,所述复位信号线和所述地址信号线均位于所述周边区域,所述可控信号线分别与m个选择器和所述可控信号输入端耦接,所述复位信号线分别与m个选择器和所述复位信号输入端耦接,所述地址信号线分别与m个选择器和所述地址信号输入端耦接。
CN202310115631.7A 2023-02-08 2023-02-08 栅极驱动电路及其驱动方法、显示面板 Pending CN116129789A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310115631.7A CN116129789A (zh) 2023-02-08 2023-02-08 栅极驱动电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310115631.7A CN116129789A (zh) 2023-02-08 2023-02-08 栅极驱动电路及其驱动方法、显示面板

Publications (1)

Publication Number Publication Date
CN116129789A true CN116129789A (zh) 2023-05-16

Family

ID=86294053

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310115631.7A Pending CN116129789A (zh) 2023-02-08 2023-02-08 栅极驱动电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN116129789A (zh)

Similar Documents

Publication Publication Date Title
CN110517636B (zh) 有机发光显示面板、显示装置和驱动方法
US10210789B2 (en) Display panel and driving method thereof and display apparatus
US5754156A (en) LCD driver IC with pixel inversion operation
US10134353B2 (en) Gate driving circuit, display panel and display apparatus having the same, and driving method thereof
US20040135756A1 (en) High-definition liquid crystal display including sub scan circuit which separately controls plural pixels connected to the same main scan wiring line and the same sub scan wiring line
CN107564453B (zh) 显示面板驱动方法
CN105702189A (zh) 扫描驱动电路及应用其的显示面板
US20210295759A1 (en) Driving method of display panel, display panel, and display device
WO2008044666A1 (en) Source line driver circuit and driving method
JP2008129557A (ja) 表示制御用半導体集積回路
CN109686334B (zh) 栅极驱动电路及其驱动方法、和显示装置
US7042429B2 (en) Display device and method of driving same
CN109272950B (zh) 扫描驱动电路及其驱动方法、显示装置
CN116129789A (zh) 栅极驱动电路及其驱动方法、显示面板
CN113205785B (zh) 帧显示信号同步方法、显示装置、电子设备及存储介质
KR101178887B1 (ko) Amoled 디스플레이 장치
JP2006031019A (ja) ディスプレイシステムの駆動回路及び駆動プロセス
US20020175926A1 (en) Display device having an improved video signal drive circuit
CN109859694B (zh) 显示面板及其驱动控制方法、驱动控制电路、显示装置
CN111613172A (zh) 栅极驱动电路及其驱动方法、显示基板
KR20080013417A (ko) 디스플레이 패널을 위한 격자 순서 구동장치 및 이를이용한 구동방법
US7298368B2 (en) Display device having a DAC per pixel
CN115188343B (zh) 显示驱动电路、显示驱动方法、显示面板及显示装置
CN115602106B (zh) 阵列基板、显示面板和显示终端
CN111489676B (zh) 一种阵列基板、驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination