CN116018027A - 像素排布结构、显示面板、掩膜板组件 - Google Patents
像素排布结构、显示面板、掩膜板组件 Download PDFInfo
- Publication number
- CN116018027A CN116018027A CN202310151887.3A CN202310151887A CN116018027A CN 116018027 A CN116018027 A CN 116018027A CN 202310151887 A CN202310151887 A CN 202310151887A CN 116018027 A CN116018027 A CN 116018027A
- Authority
- CN
- China
- Prior art keywords
- pixel
- sub
- pixels
- unit
- edge
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001154 acute effect Effects 0.000 claims description 16
- 238000001704 evaporation Methods 0.000 claims description 12
- 239000003086 colorant Substances 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 24
- 238000000034 method Methods 0.000 description 14
- 230000000694 effects Effects 0.000 description 4
- 230000002035 prolonged effect Effects 0.000 description 4
- 230000008020 evaporation Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 238000005019 vapor deposition process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
- H10K59/353—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
- H10K59/352—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/10—Deposition of organic active material
- H10K71/16—Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering
- H10K71/166—Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering using selective deposition, e.g. using a mask
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本申请公开了一种像素排布结构、显示面板、掩膜板组件,像素排布结构包括呈阵列排布的多个重复单元;每个重复单元包括四个像素单元,每个像素单元包括相互邻近的一个第一子像素、一个第二子像素和一个第三子像素;四个第一子像素环绕重复单元的中心设置;四个第一子像素的外轮廓包括第一边、第二边、第三边和第四边,第一边与第三边相对设置,第二边与第四边相对设置;第一边和第三边分别对应设置有两个第二子像素,第二边和第四边分别对应设置有两个第三子像素;或第一边、第二边、第三边、第四边分别对应设有一个第二子像素和一个第三子像素,相互邻近的子像素可以共用一个掩膜板开孔。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种像素排布结构、显示面板、掩膜板组件。
背景技术
通常采用掩模板通过蒸镀工艺蒸镀形成像素结构。其中,掩膜板有最小开孔的限制,必须保证开孔之间的间距大于一定的值,因此,像素的开口率受到限制。
目前,对显示面板的PPI(Pixels Per Inch,像素密度)要求越来越高,而显示面板的像素开口率受到掩膜板的开孔以及蒸镀工艺精度的限制,要实现高PPI较为困难。
发明内容
本申请提供的像素排布结构、显示面板、掩膜板组件,在增大像素开口率的同时降低掩膜板开孔的工艺难度。
为了解决上述技术问题,本申请提供的第一个技术方案为:提供一种像素排布结构,包括:呈阵列排布的多个重复单元;每个所述重复单元的外轮廓为矩形;每个所述重复单元包括四个像素单元,每个所述像素单元包括相互邻近的一个第一子像素、一个第二子像素和一个第三子像素;每个所述像素单元的外轮廓为矩形,所述第一子像素、所述第二子像素和所述第三子像素的形状为多边形;四个所述第一子像素环绕所述重复单元的中心设置;四个所述第一子像素的外轮廓包括第一边、第二边、第三边和第四边,所述第一边与所述第三边相对设置,所述第二边与所述第四边相对设置;所述第一边和所述第三边分别对应设置有两个所述第二子像素,所述第二边和所述第四边分别对应设置有两个所述第三子像素;或,所述第一边、所述第二边、所述第三边、所述第四边分别对应设有一个所述第二子像素和一个所述第三子像素。
在一实施方式中,每个所述重复单元具有第一对称轴和第二对称轴;四个所述像素单元分别为第一像素单元、第二像素单元、第三像素单元、第四像素单元,所述第一像素单元与所述第二像素单元沿着所述第一对称轴对称设置,所述第三像素单元与所述第四像素单元沿着所述第一对称轴对称设置,所述第一像素单元与所述第三像素单元沿着所述第二对称轴对称设置,所述第二像素单元与所述第四像素单元沿着所述第二对称轴对称设置。
在一实施方式中,四个所述像素单元分别为第一像素单元、第二像素单元、第三像素单元、第四像素单元;所述第二像素单元由所述第一像素单元绕所述重复单元的中心顺时针旋转90度形成,所述第四像素单元由所述第一像素单元绕所述重复单元的中心顺时针旋转180度形成,所述第三像素单元由所述第一像素单元绕所述重复单元的中心顺时针旋转270度形成。
在一实施方式中,所述第一子像素的形状为矩形,所述第二子像素的形状为直角梯形,所述第三子像素的形状为直角梯形;
或,所述第一子像素的形状为直角三角形,所述第二子像素的形状为直角三角形,所述第三子像素的形状为直角三角形。
在一实施方式中,所述第二子像素和所述第三子像素形状为直角梯形,所述直角梯形的锐角进行了切角处理;
或,所述第二子像素和所述第三子像素形状为直角三角形,所述直角三角形的至少一个锐角进行了切角处理。
在一实施方式中,任意相邻的两个重复单元轴对称设置。
在一实施方式中,所述第一子像素的面积大于所述第二子像素的面积,所述第一子像素的面积大于所述第三子像素的面积;和/或,所述第一子像素、所述第二子像素、所述第三子像素的颜色分别为红色、绿色、蓝色中的一种。
在一实施方式中,所述重复单元的四个所述第一子像素相邻设置且呈矩形排布;和/或,相邻所述重复单元的外轮廓的同色子像素相邻设置。
为了解决上述技术问题,本申请提供的第二个技术方案为:提供一种显示面板,包括上述任一项所述的像素排布结构。
为了解决上述技术问题,本申请提供的第三个技术方案为:提供一种用于制备上述任一项所述的像素排布结构的掩膜板组件,包括第一掩膜板、第二掩膜板和第三掩膜板;所述第一掩膜板用于蒸镀所述第一子像素;所述第一掩膜板具有多个第一开孔,所述重复单元的四个所述第一子像素共用一个所述第一开孔;所述第二掩膜板用于蒸镀所述第二子像素;所述第二掩膜板具有多个第二开孔,任意相邻的所述重复单元中,相互邻近的所述第二子像素共用一个所述第二开孔;所述第三掩膜板用于蒸镀所述第三子像素;所述第三掩膜板具有多个第三开孔,任意相邻的所述重复单元中,相互邻近的所述第三子像素共用一个所述第三开孔。
本申请的有益效果:区别于现有技术,本申请公开了一种像素排布结构、显示面板、掩膜板组件,像素排布结构包括呈阵列排布的多个重复单元;每个重复单元的外轮廓为矩形;每个重复单元包括四个像素单元,每个像素单元包括相互邻近的一个第一子像素、一个第二子像素和一个第三子像素;每个像素单元的外轮廓为矩形,第一子像素、第二子像素和第三子像素的形状为多边形;四个第一子像素环绕重复单元的中心设置;四个第一子像素的外轮廓包括第一边、第二边、第三边和第四边,第一边与第三边相对设置,第二边与第四边相对设置;第一边和第三边分别对应设置有两个第二子像素,第二边和第四边分别对应设置有两个第三子像素;或,第一边、第二边、第三边、第四边分别对应设有一个第二子像素和一个第三子像素。通过对像素排布结构进行上述设计,在不减少像素数量的情况下,使得任意相邻的重复单元中,相互邻近的子像素可以共用一个掩膜板开孔,从而实现了增大像素开口率的同时降低了掩膜板开孔工艺难度。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是范例技术中像素排布结构示意图;
图2是本申请提供的像素排布结构第一实施例的结构示意图;
图3是制备图2所示的像素排布结构的第一掩膜板的结构示意图;
图4是制备图2所示的像素排布结构的第二掩膜板的结构示意图;
图5是制备图2所示的像素排布结构的第三掩膜板的结构示意图;
图6是本申请提供的像素排布结构第二实施例的结构示意图;
图7是图6所示第二子像素的放大结构示意图;
图8是制备图6所示的像素排布结构的第二掩膜板的结构示意;
图9是制备图6所示的像素排布结构的第三掩膜板的结构示意图;
图10是本申请提供的像素排布结构第三实施例的结构示意图;
图11是制备图10所示的像素排布结构的第一掩膜板的结构示意图;
图12是制备图10所示的像素排布结构的第二掩膜板的结构示意图;
图13是制备图10所示的像素排布结构的第三掩膜板的结构示意图;
图14是本申请提供的像素排布结构第四实施例的结构示意图;
图15是制备图14所示的像素排布结构的第一掩膜板的结构示意图;
图16是制备图14所示的像素排布结构的第二掩膜板的结构示意图;
图17是制备图14所示的像素排布结构的第三掩膜板的结构示意图;
图18是本申请提供的像素排布结构第五实施例的结构示意图;
图19是制备图18所示的像素排布结构的第一掩膜板的结构示意图;
图20是制备图18所示的像素排布结构的第二掩膜板的结构示意图;
图21是制备图18所示的像素排布结构的第三掩膜板的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、接口、技术之类的具体细节,以便透彻理解本申请。
本申请中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个所述特征。本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果所述特定姿态发生改变时,则所述方向性指示也相应地随之改变。本申请实施例中的术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或组件。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现所述短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
下面结合附图和实施例对本申请进行详细的说明。
请参阅图1,图1是范例技术中像素排布结构示意图。
现有技术中,像素排布常采用蓝色子像素(B)、绿色子像素(G)、红色子像素(R)循环排布。使用掩膜板在蒸镀上述像素结构时,每个子像素对应一个掩膜板开孔,受到掩膜板开孔之间的间距限制,导致子像素与子像素之间必须有一定的距离,因此像素的开口率受到限制。
显示面板的像素开口率受到掩膜板的开孔以及蒸镀工艺精度的限制,要实现高PPI较为困难,无法满足显示市场对更高PPI和更长寿命的要求。
鉴于此,本申请提供了一种新的像素排布结构,采用该像素排布结构的显示面板以及制备该像素排布结构的掩膜板组件,以实现更高PPI和更长的使用寿命,同时降低掩膜板开孔工艺的难度。
请参阅图2,图2是本申请提供的像素排布结构第一实施例的结构示意图。
像素排布结构包括呈阵列排布的多个重复单元100。
每个重复单元100的外轮廓为矩形;在本实施例中,重复单元100的外轮廓的长度尺寸大于宽度尺寸。
每个重复单元100包括四个像素单元101,分别为第一像素单元101a、第二像素单元101b、第三像素单元101c、第四像素单元101d。每个像素单元101的外轮廓为矩形;在本实施例中,像素单元101的外轮廓的长度尺寸大于宽度尺寸。每个像素单元101包括相互邻近一个第一子像素102a、一个第二子像素102b、一个第三子像素102c。第一子像素102a、第二子像素102b、第三子像素102c的形状为多边形。第一子像素102a、第二子像素102b、第三子像素102c的颜色分别为红色、绿色、蓝色中的一种;示例性的,第一子像素102a的颜色为蓝色,第二子像素102b的颜色为红色,第三子像素102c的颜色为绿色(如图2所示)。
可以理解,由于每个重复单元100包括四个像素单元101,每个像素单元101包括一个第一子像素102a、一个第二子像素102b、一个第三子像素102c,也就是说,每个重复单元100包括四个第一子像素102a、四个第二子像素102b、四个第三子像素102c。
四个第一子像素102a环绕重复单元100的中心M设置。四个第一子像素102a的外轮廓为矩形。四个第一子像素102a相邻设置且呈矩形排布。四个第一子像素102a的外轮廓包括第一边、第二边、第三边、第四边,第一边与第三边相对设置,第二边与第四边相对设。第一边和第三边分别对应设置有两个第二子像素102b,第二边和第四边分别对应设置有两个第三子像素102c。
每个重复单元100具有第一对称轴L1和第二对称轴L2。第一对称轴L1与第二对称轴L2相互垂直。第一对称轴L1与第二对称轴L2的交叉点为重复单元100的中心M。第一像素单元101a与第二像素单元101b沿着第一对称轴L1对称设置,第三像素单元101c与第四像素单元101d沿着第一对称轴L1对称设置,第一像素单元101a与第三像素单元101c沿着第二对称轴L2对称设置,第二像素单元101b与第四像素单元101d沿着第二对称轴L2对称设置。
任意相邻的两个重复单元100轴对称设置。相邻重复单元100的外轮廓的同色子像素相邻设置,以便于后续介绍的掩膜板共用开孔,详见后续内容介绍。
在一实施方式中,如图2所示,第一子像素102a的形状为矩形,第二子像素102b的形状为直角梯形,第三子像素102c的形状为直角梯形。
在一实施方式中,如图2所示,第一子像素102a的面积大于第二子像素102b的面积,第一子像素102a的面积大于第三子像素102c的面积。
需要说明的是,本申请对第一子像素102a、第二子像素102b、第三子像素102c之间的面积大小比例关系及颜色不限定,具体根据发光需求对第一子像素102a、第二子像素102b、第三子像素102c的面积大小以及颜色进行设计。
请参阅图3-图5,图3是制备图2所示的像素排布结构的第一掩膜板的结构示意图,图4是制备图2所示的像素排布结构的第二掩膜板的结构示意图,图5是制备图2所示的像素排布结构的第三掩膜板的结构示意图。
本申请还提供了一种用于制备上述像素排布结构的掩膜板组件,掩膜板组件包括第一掩膜板21、第二掩膜板22和第三掩膜板23。
第一掩膜板21用于蒸镀第一子像素102a;第一掩膜板21具有多个第一开孔211,每个重复单元100的四个第一子像素102a共用一个第一开孔211(如图3所示)。
第二掩膜板22用于蒸镀第二子像素102b;第二掩膜板22具有多个第二开孔221,任意相邻的重复单元100中,相互邻近的第二子像素102b共用一个第二开孔221。相邻的重复单元100之间的四个第二子像素102b共用一个第二开孔221,重复单元100位于边线上的两个第二子像素102b共用一个第二开孔221(如图4所示)。
第三掩膜板23用于蒸镀第三子像素102c;第三掩膜板23具有多个第三开孔231,任意相邻的重复单元100中,相互邻近的第三子像素102c共用一个第三开孔231。相邻的重复单元100之间的四个第三子像素102c共用一个第三开孔231,重复单元100位于边线上的两个第三子像素102c共用一个第三开孔231(如图5所示)。
本申请通过对像素排布结构进行上述设计,使得相互邻近的颜色相同的子像素共用一个掩膜板开孔,增加了掩膜板开孔之间的距离,降低了掩膜板开孔的工艺难度,同时,减少了相邻子像素之间的距离,增加了像素的开口率,提高像素PPI及延长了像素使用寿命。例如,四个第一子像素102a共用一个第一开孔211,增加了相邻的第一开孔211之间的距离;相邻的第一子像素102a之间的间距不受第一掩膜板21的第一开孔211之间间距的限制,因此减少了相邻的四个第一子像素102a之间的距离。
另外,通过将第一子像素102a、第二子像素102b和第三子像素102c的形状设置为多边形,每个像素单元101的外轮廓为矩形,使得多个第一子像素102a对应的第一开孔211、多个第二子像素102b对应的第二开孔221、多个第三子像素102c对应的第三开孔231为便于加工的多边形,进一步降低了掩膜板的开孔工艺难度。
请参阅图6-图9,图6是本申请提供的像素排布结构第二实施例的结构示意图,图7是图6所示第二子像素的放大结构示意图,图8是制备图6所示的像素排布结构的第二掩膜板的结构示意图,图9是制备图6所示的像素排布结构的第三掩膜板的结构示意图。
像素排布结构第二实施例的排布方式与像素排布结构第一实施例的排布方式基本相同,不同之处在于:像素排布结构第二实施例中,对第二子像素102b和第三子像素102c进行了切角处理。相同部分不再赘述。
具体地,第二子像素102b和第三子像素102c的形状为直角梯形,对直角梯形的锐角进行了切角处理。通过对直角梯形的锐角进行切角处理,使得任意相邻的重复单元100中,相互邻近的第二子像素102b形成的外轮廓形状不存在锐角或相互邻近的第三子像素102c形成的外轮廓形状不存在锐角,进而使得相互邻近的第二子像素102b共用的第二开孔221的形状不存在锐角(如图8所示)或相互邻近的第三子像素102c共用的第三开孔231的形状不存在锐角(如图9所示),便于第二开孔221或第三开孔231的加工,降低了第二掩膜板22或第三掩膜板23的开孔难度。
请参阅图10-图13,图10是本申请提供的像素排布结构第三实施例的结构示意图,图11是制备图10所示的像素排布结构的第一掩膜板的结构示意图,图12是制备图10所示的像素排布结构的第二掩膜板的结构示意图,图13是制备图10所示的像素排布结构的第三掩膜板的结构示意图。
像素排布结构第三实施例的排布方式与像素排布结构第一实施例的排布方式不同之处在于:第二子像素102b、第三子像素102c与第一子像素102a之间的相对位置关系;以及第一像素单元101a、第二像素单元101b、第三像素单元101c、第四像素单元101d之间的相对位置关系。
像素排布结构第三实施例中,像素排布结构包括呈阵列排布的多个重复单元100。任意相邻的两个重复单元100轴对称设置。每个重复单元100的外轮廓为矩形;在本实施例中,重复单元100的外轮廓的长度尺寸等于宽度尺寸,即,重复单元100的外轮廓为正方形(正方形为特殊的矩形)。每个重复单元100包括四个像素单元101,分别为第一像素单元101a、第二像素单元101b、第三像素单元101c、第四像素单元101d。第二像素单元101b由第一像素单元101a绕重复单元100的中心M顺时针旋转90度形成,第四像素单元101d由第一像素单元101a绕重复单元100的中心M顺时针旋转180度形成,第三像素单元101c由第一像素单元101a绕重复单元100的中心M顺时针旋转270度形成。
每个像素单元101的外轮廓为矩形;在本实施例中,像素单元101的外轮廓的长度尺寸等于宽度尺寸,即,像素单元101的外轮廓为正方形(正方形为特殊的矩形)。每个像素单元101包括相互邻近一个第一子像素102a、一个第二子像素102b、一个第三子像素102c。第一子像素102a、第二子像素102b、第三子像素102c的形状为多边形。第一子像素102a、第二子像素102b、第三子像素102c的颜色分别为红色、绿色、蓝色中的一种;示例性的,第一子像素102a的颜色为蓝色,第二子像素102b的颜色为红色,第三子像素102c的颜色为绿色(如图10所示)。
由于每个重复单元100包括四个像素单元101,每个像素单元101包括一个第一子像素102a、一个第二子像素102b、一个第三子像素102c,也就是说,每个重复单元100包括四个第一子像素102a、四个第二子像素102b、四个第三子像素102c。四个第一子像素102a环绕重复单元100的中心M设置。四个第一子像素102a的外轮廓为矩形。四个第一子像素102a相邻设置且呈矩形排布。四个第一子像素102a的外轮廓包括第一边、第二边、第三边、第四边,第一边与第三边相对设置,第二边与第四边相对设。第一边、第二边、第三边、第四边分别对应设有一个第二子像素102b和一个第三子像素102c。
在本实施例中,如图10所示,第一子像素102a的形状为矩形,第二子像素102b的形状为直角梯形,第三子像素102c的形状为直角梯形。第一子像素102a的面积大于第二子像素102b的面积,第一子像素102a的面积大于第三子像素102c的面积。可选的,第二子像素102b的面积等于第三子像素102c的面积。需要说明的是,可以对第二子像素102b和第三子像素102c的形状进行切角处理,即,对直角梯形的锐角进行切角处理,具体可参见像素排布结构第二实施例,可实现相同的技术效果,不再赘述。
每个重复单元100的四个第一子像素102a共用一个第一掩膜板21的第一开孔211(如图11所示)。相邻的重复单元100之间的两个第二子像素102b共用一个第二掩膜板22的第二开孔221(如图12所示)。相邻的重复单元100之间的两个第三子像素102c共用一个第三掩膜板23的第三开孔231(如图13所示)。本申请通过对像素排布结构进行上述设计,使得相互邻近的颜色相同的子像素共用一个掩膜板开孔,增加了掩膜板开孔之间的距离,降低了掩膜板开孔的工艺难度,同时,减少了相邻子像素之间的距离,增加了像素的开口率,提高像素PPI及延长了像素使用寿命。
请参阅图14-图17,图14是本申请提供的像素排布结构第四实施例的结构示意图,图15是制备图14所示的像素排布结构的第一掩膜板的结构示意图,图16是制备图14所示的像素排布结构的第二掩膜板的结构示意图,图17是制备图14所示的像素排布结构的第三掩膜板的结构示意图。
像素排布结构第四实施例的排布方式与像素排布结构第一实施例的排布方式不同之处在于:第一子像素102a、第二子像素102b、第三子像素102c的形状,以及第二子像素102b、第三子像素102c与第一子像素102a之间的相对位置关系。
像素排布结构第四实施例中,像素排布结构包括呈阵列排布的多个重复单元100。任意相邻的两个重复单元100轴对称设置。每个重复单元100的外轮廓为矩形;在本实施例中,重复单元100的外轮廓的长度尺寸等于宽度尺寸,即,重复单元100的外轮廓为正方形(正方形为特殊的矩形)。每个重复单元100包括四个像素单元101,分别为第一像素单元101a、第二像素单元101b、第三像素单元101c、第四像素单元101d。每个重复单元100具有第一对称轴L1和第二对称轴L2。第一对称轴L1与第二对称轴L2相互垂直。第一对称轴L1与第二对称轴L2的交叉点为重复单元100的中心M。第一像素单元101a与第二像素单元101b沿着第一对称轴L1对称设置,第三像素单元101c与第四像素单元101d沿着第一对称轴L1对称设置,第一像素单元101a与第三像素单元101c沿着第二对称轴L2对称设置,第二像素单元101b与第四像素单元101d沿着第二对称轴L2对称设置。
每个像素单元101的外轮廓为矩形;在本实施例中,像素单元101的外轮廓的长度尺寸等于宽度尺寸,即,像素单元101的外轮廓为正方形(正方形为特殊的矩形)。每个像素单元101包括相互邻近一个第一子像素102a、一个第二子像素102b、一个第三子像素102c。第一子像素102a、第二子像素102b、第三子像素102c的形状为多边形。第一子像素102a、第二子像素102b、第三子像素102c的颜色分别为红色、绿色、蓝色中的一种;示例性的,第一子像素102a的颜色为蓝色,第二子像素102b的颜色为红色,第三子像素102c的颜色为绿色(如图14所示)。
由于每个重复单元100包括四个像素单元101,每个像素单元101包括一个第一子像素102a、一个第二子像素102b、一个第三子像素102c,也就是说,每个重复单元100包括四个第一子像素102a、四个第二子像素102b、四个第三子像素102c。四个第一子像素102a环绕重复单元100的中心M设置。四个第一子像素102a的外轮廓为菱形。四个第一子像素102a相邻设置且呈矩形排布。四个第一子像素102a的外轮廓包括第一边、第二边、第三边、第四边,第一边与第三边相对设置,第二边与第四边相对设。第一边、第二边、第三边、第四边分别对应设有一个第二子像素102b和一个第三子像素102c。
在本实施例中,如图14所示,第一子像素102a的形状为直角三角形,第二子像素102b的形状为直角三角形,第三子像素102c的形状为直角三角形。第一子像素102a的面积大于第二子像素102b的面积,第一子像素102a的面积大于第三子像素102c的面积。可选的,第二子像素102b的面积等于第三子像素102c的面积。
每个重复单元100的四个第一子像素102a共用一个第一掩膜板21的第一开孔211(如图15所示)。相邻的重复单元100之间的两个第二子像素102b共用一个第二掩膜板22的第二开孔221(如图16所示)。相邻的重复单元100之间的两个第三子像素102c共用一个第三掩膜板23的第三开孔231(如图17所示)。本申请通过对像素排布结构进行上述设计,使得相互邻近的颜色相同的子像素共用一个掩膜板开孔,增加了掩膜板开孔之间的距离,降低了掩膜板开孔的工艺难度,同时,减少了相邻子像素之间的距离,增加了像素的开口率,提高像素PPI及延长了像素使用寿命。
需要说明的是,可以对第二子像素102b和第三子像素102c的形状进行切角处理,即,对直角三角形的至少一个锐角进行切角处理,以使相互邻近的第二子像素102b共用的第二开孔221的形状不存在锐角或相互邻近的第三子像素102c共用的第三开孔231的形状不存在锐角,便于第二开孔221或第三开孔231的加工,降低了第二掩膜板22或第三掩膜板23的开孔难度,可参见像素排布结构第二实施例,实现类似的技术效果。
请参阅图18-图21,图18是本申请提供的像素排布结构第五实施例的结构示意图,图19是制备图18所示的像素排布结构的第一掩膜板的结构示意图,图20是制备图18所示的像素排布结构的第二掩膜板的结构示意图,图21是制备图18所示的像素排布结构的第三掩膜板的结构示意图。
像素排布结构第五实施例的排布方式与像素排布结构第一实施例的排布方式不同之处在于:第一像素单元101a、第二像素单元101b、第三像素单元101c、第四像素单元101d之间的相对位置关系不同,第一子像素102a、第二子像素102b、第三子像素102c的形状,以及第二子像素102b、第三子像素102c与第一子像素102a之间的相对位置关系。
像素排布结构第五实施例中,像素排布结构包括呈阵列排布的多个重复单元100。任意相邻的两个重复单元100轴对称设置。每个重复单元100的外轮廓为矩形;在本实施例中,重复单元100的外轮廓的长度尺寸等于宽度尺寸,即,重复单元100的外轮廓为正方形(正方形为特殊的矩形)。每个重复单元100包括四个像素单元101,分别为第一像素单元101a、第二像素单元101b、第三像素单元101c、第四像素单元101d。第二像素单元101b由第一像素单元101a绕重复单元100的中心M顺时针旋转90度形成,第四像素单元101d由第一像素单元101a绕重复单元100的中心M顺时针旋转180度形成,第三像素单元101c由第一像素单元101a绕重复单元100的中心M顺时针旋转270度形成。
每个像素单元101的外轮廓为矩形;在本实施例中,像素单元101的外轮廓的长度尺寸等于宽度尺寸,即,像素单元101的外轮廓为正方形(正方形为特殊的矩形)。每个像素单元101包括相互邻近一个第一子像素102a、一个第二子像素102b、一个第三子像素102c。第一子像素102a、第二子像素102b、第三子像素102c的形状为多边形。第一子像素102a、第二子像素102b、第三子像素102c的颜色分别为红色、绿色、蓝色中的一种;示例性的,第一子像素102a的颜色为蓝色,第二子像素102b的颜色为红色,第三子像素102c的颜色为绿色(如图18所示)。
由于每个重复单元100包括四个像素单元101,每个像素单元101包括一个第一子像素102a、一个第二子像素102b、一个第三子像素102c,也就是说,每个重复单元100包括四个第一子像素102a、四个第二子像素102b、四个第三子像素102c。四个第一子像素102a环绕重复单元100的中心M设置。四个第一子像素102a的外轮廓为菱形。四个第一子像素102a相邻设置且呈矩形排布。四个第一子像素102a的外轮廓包括第一边、第二边、第三边、第四边,第一边与第三边相对设置,第二边与第四边相对设。第一边、第二边、第三边、第四边分别对应设有一个第二子像素102b和一个第三子像素102c。
在本实施例中,如图18所示,第一子像素102a的形状为直角三角形,第二子像素102b的形状为直角三角形,第三子像素102c的形状为直角三角形。第一子像素102a的面积大于第二子像素102b的面积,第一子像素102a的面积大于第三子像素102c的面积。可选的,第二子像素102b的面积等于第三子像素102c的面积。
每个重复单元100的四个第一子像素102a共用一个第一掩膜板21的第一开孔211(如图19所示)。相邻的重复单元100之间的两个第二子像素102b共用一个第二掩膜板22的第二开孔221(如图20所示)。相邻的重复单元100之间的两个第三子像素102c共用一个第三掩膜板23的第三开孔231(如图21所示)。本申请通过对像素排布结构进行上述设计,使得相互邻近的颜色相同的子像素共用一个掩膜板开孔,增加了掩膜板开孔之间的距离,降低了掩膜板开孔的工艺难度,同时,减少了相邻子像素之间的距离,增加了像素的开口率,提高像素PPI及延长了像素使用寿命。
需要说明的是,可以对第二子像素102b和第三子像素102c的形状进行切角处理,即,对直角三角形的至少一个锐角进行切角处理,以使相互邻近的第二子像素102b共用的第二开孔221的形状不存在锐角或相互邻近的第三子像素102c共用的第三开孔231的形状不存在锐角,便于第二开孔221或第三开孔231的加工,降低了第二掩膜板22或第三掩膜板23的开孔难度,可参见像素排布结构第二实施例,实现类似的技术效果。
本申请还提供了一种显示面板,显示面板包括上述任一实施例提供的像素排布结构,因此具有上述像素排布结构所具有的技术效果,在此不再赘述。显示面板的其他结构可参见现有技术,不再赘述。
以上仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
Claims (10)
1.一种像素排布结构,其特征在于,包括:
呈阵列排布的多个重复单元;
每个所述重复单元的外轮廓为矩形;每个所述重复单元包括四个像素单元,每个所述像素单元包括相互邻近的一个第一子像素、一个第二子像素和一个第三子像素;每个所述像素单元的外轮廓为矩形,所述第一子像素、所述第二子像素和所述第三子像素的形状为多边形;
四个所述第一子像素环绕所述重复单元的中心设置;四个所述第一子像素的外轮廓包括第一边、第二边、第三边和第四边,所述第一边与所述第三边相对设置,所述第二边与所述第四边相对设置;所述第一边和所述第三边分别对应设置有两个所述第二子像素,所述第二边和所述第四边分别对应设置有两个所述第三子像素;或,所述第一边、所述第二边、所述第三边、所述第四边分别对应设有一个所述第二子像素和一个所述第三子像素。
2.根据权利要求1所述的像素排布结构,其特征在于,每个所述重复单元具有第一对称轴和第二对称轴;四个所述像素单元分别为第一像素单元、第二像素单元、第三像素单元、第四像素单元,所述第一像素单元与所述第二像素单元沿着所述第一对称轴对称设置,所述第三像素单元与所述第四像素单元沿着所述第一对称轴对称设置,所述第一像素单元与所述第三像素单元沿着所述第二对称轴对称设置,所述第二像素单元与所述第四像素单元沿着所述第二对称轴对称设置。
3.根据权利要求1所述的像素排布结构,其特征在于,四个所述像素单元分别为第一像素单元、第二像素单元、第三像素单元、第四像素单元;所述第二像素单元由所述第一像素单元绕所述重复单元的中心顺时针旋转90度形成,所述第四像素单元由所述第一像素单元绕所述重复单元的中心顺时针旋转180度形成,所述第三像素单元由所述第一像素单元绕所述重复单元的中心顺时针旋转270度形成。
4.根据权利要求1-3任一项所述的像素排布结构,其特征在于,所述第一子像素的形状为矩形,所述第二子像素的形状为直角梯形,所述第三子像素的形状为直角梯形;
或,所述第一子像素的形状为直角三角形,所述第二子像素的形状为直角三角形,所述第三子像素的形状为直角三角形。
5.根据权利要求4所述的像素排布结构,其特征在于,所述第二子像素和所述第三子像素形状为直角梯形,所述直角梯形的锐角进行了切角处理;
或,所述第二子像素和所述第三子像素形状为直角三角形,所述直角三角形的至少一个锐角进行了切角处理。
6.根据权利要求1所述的像素排布结构,其特征在于,任意相邻的两个重复单元轴对称设置。
7.根据权利要求1所述的像素排布结构,其特征在于,所述第一子像素的面积大于所述第二子像素的面积,所述第一子像素的面积大于所述第三子像素的面积;和/或,所述第一子像素、所述第二子像素、所述第三子像素的颜色分别为红色、绿色、蓝色中的一种。
8.根据权利要求1所述的像素排布结构,其特征在于,所述重复单元的四个所述第一子像素相邻设置且呈矩形排布;和/或,相邻所述重复单元的外轮廓的同色子像素相邻设置。
9.一种显示面板,其特征在于,包括:权利要求1-8任一项所述的像素排布结构。
10.一种用于制备权利要求1-8任一项所述的像素排布结构的掩膜板组件,其特征在于,包括:
第一掩膜板,用于蒸镀所述第一子像素;所述第一掩膜板具有多个第一开孔,所述重复单元的四个所述第一子像素共用一个所述第一开孔;
第二掩膜板,用于蒸镀所述第二子像素;所述第二掩膜板具有多个第二开孔,任意相邻的所述重复单元中,相互邻近的所述第二子像素共用一个所述第二开孔;
第三掩膜板,用于蒸镀所述第三子像素;所述第三掩膜板具有多个第三开孔,任意相邻的所述重复单元中,相互邻近的所述第三子像素共用一个所述第三开孔。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310151887.3A CN116018027A (zh) | 2023-02-22 | 2023-02-22 | 像素排布结构、显示面板、掩膜板组件 |
US18/213,837 US20240284743A1 (en) | 2023-02-22 | 2023-06-24 | Pixel layout structure, display panel, mask plate assembly |
PCT/CN2023/102472 WO2024174434A1 (zh) | 2023-02-22 | 2023-06-26 | 像素排布结构、显示面板、掩膜板组件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310151887.3A CN116018027A (zh) | 2023-02-22 | 2023-02-22 | 像素排布结构、显示面板、掩膜板组件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116018027A true CN116018027A (zh) | 2023-04-25 |
Family
ID=86033955
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310151887.3A Pending CN116018027A (zh) | 2023-02-22 | 2023-02-22 | 像素排布结构、显示面板、掩膜板组件 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240284743A1 (zh) |
CN (1) | CN116018027A (zh) |
WO (1) | WO2024174434A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024174434A1 (zh) * | 2023-02-22 | 2024-08-29 | 惠科股份有限公司 | 像素排布结构、显示面板、掩膜板组件 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104681594A (zh) * | 2015-03-11 | 2015-06-03 | 京东方科技集团股份有限公司 | 像素排列结构和显示装置 |
CN110828534A (zh) * | 2019-12-13 | 2020-02-21 | 云谷(固安)科技有限公司 | 一种像素排列结构,显示面板及掩膜板组 |
CN111785755A (zh) * | 2020-07-03 | 2020-10-16 | 昆山国显光电有限公司 | 一种像素结构及显示面板 |
CN113707696A (zh) * | 2021-08-26 | 2021-11-26 | 京东方科技集团股份有限公司 | 一种显示基板、掩膜版及显示装置 |
CN114361232A (zh) * | 2022-01-05 | 2022-04-15 | 京东方科技集团股份有限公司 | 显示面板、掩膜组件和显示设备 |
CN115113428A (zh) * | 2022-06-28 | 2022-09-27 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示终端 |
CN115274783A (zh) * | 2022-06-24 | 2022-11-01 | 长沙惠科光电有限公司 | 阵列基板、显示面板以及掩膜结构 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5189276B2 (ja) * | 2006-11-29 | 2013-04-24 | エルジー ディスプレイ カンパニー リミテッド | 画像表示装置 |
CN104425547B (zh) * | 2013-09-11 | 2019-01-04 | 昆山国显光电有限公司 | 一种有机发光显示器及其制作方法 |
CN104037199B (zh) * | 2013-12-31 | 2017-06-20 | 昆山国显光电有限公司 | 一种像素结构及采用该像素结构的有机发光显示器 |
CN103872091A (zh) * | 2014-03-18 | 2014-06-18 | 四川虹视显示技术有限公司 | 一种高解析度oled器件及制造用掩膜板 |
CN116018027A (zh) * | 2023-02-22 | 2023-04-25 | 惠科股份有限公司 | 像素排布结构、显示面板、掩膜板组件 |
-
2023
- 2023-02-22 CN CN202310151887.3A patent/CN116018027A/zh active Pending
- 2023-06-24 US US18/213,837 patent/US20240284743A1/en active Pending
- 2023-06-26 WO PCT/CN2023/102472 patent/WO2024174434A1/zh unknown
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104681594A (zh) * | 2015-03-11 | 2015-06-03 | 京东方科技集团股份有限公司 | 像素排列结构和显示装置 |
CN110828534A (zh) * | 2019-12-13 | 2020-02-21 | 云谷(固安)科技有限公司 | 一种像素排列结构,显示面板及掩膜板组 |
CN111785755A (zh) * | 2020-07-03 | 2020-10-16 | 昆山国显光电有限公司 | 一种像素结构及显示面板 |
CN113707696A (zh) * | 2021-08-26 | 2021-11-26 | 京东方科技集团股份有限公司 | 一种显示基板、掩膜版及显示装置 |
CN114361232A (zh) * | 2022-01-05 | 2022-04-15 | 京东方科技集团股份有限公司 | 显示面板、掩膜组件和显示设备 |
CN115274783A (zh) * | 2022-06-24 | 2022-11-01 | 长沙惠科光电有限公司 | 阵列基板、显示面板以及掩膜结构 |
CN115113428A (zh) * | 2022-06-28 | 2022-09-27 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示终端 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024174434A1 (zh) * | 2023-02-22 | 2024-08-29 | 惠科股份有限公司 | 像素排布结构、显示面板、掩膜板组件 |
Also Published As
Publication number | Publication date |
---|---|
US20240284743A1 (en) | 2024-08-22 |
WO2024174434A1 (zh) | 2024-08-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11380236B2 (en) | Sub-pixel arrangement structure, mask device, and display device | |
CN108962944B (zh) | 一种oled显示面板及其像素排列结构 | |
CN112436031B (zh) | 像素排布结构、显示面板及显示装置 | |
CN112436029B (zh) | 像素排布结构、显示面板及显示装置 | |
CN109148543B (zh) | 一种像素结构及显示面板 | |
CN112436032B (zh) | 显示面板及显示装置 | |
CN110364558B (zh) | 像素排布结构及显示面板 | |
CN108565277B (zh) | 显示面板及其制作方法 | |
JP2019523432A (ja) | 画素配列構造、表示基板、表示装置及びその製造方法 | |
US11069749B2 (en) | Pixel display module and mask for manufacturing the pixel display module | |
CN116018027A (zh) | 像素排布结构、显示面板、掩膜板组件 | |
EP3929902A1 (en) | Pixel arrangement structure and display substrate | |
EP4177954A1 (en) | Pixel arrangement structure, display panel, and display device | |
CN110518047B (zh) | 像素结构、显示面板及显示装置 | |
CN110010012B (zh) | 一种显示面板和显示装置 | |
US11380737B2 (en) | Organic light-emitting diode pixel structure and display device | |
CN111755495A (zh) | 像素排布结构、高精度金属掩膜板及显示面板 | |
CN111969013B (zh) | 像素排布结构、显示面板以及掩膜板组 | |
CN110262138A (zh) | 一种像素结构及液晶显示面板 | |
CN115113428A (zh) | 显示面板及显示终端 | |
CN115274802A (zh) | 显示面板与显示装置 | |
CN105976719B (zh) | 显示设备 | |
CN219321041U (zh) | 像素结构和显示面板 | |
CN112909060A (zh) | 像素结构及掩膜板 | |
CN219320985U (zh) | 像素结构和显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20230425 |