CN110518047B - 像素结构、显示面板及显示装置 - Google Patents
像素结构、显示面板及显示装置 Download PDFInfo
- Publication number
- CN110518047B CN110518047B CN201910816849.9A CN201910816849A CN110518047B CN 110518047 B CN110518047 B CN 110518047B CN 201910816849 A CN201910816849 A CN 201910816849A CN 110518047 B CN110518047 B CN 110518047B
- Authority
- CN
- China
- Prior art keywords
- sub
- pixel
- pixels
- diagonal line
- repeating unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003086 colorant Substances 0.000 claims abstract description 9
- 238000004519 manufacturing process Methods 0.000 claims description 21
- 239000000758 substrate Substances 0.000 claims description 7
- 238000003491 array Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 22
- 230000000694 effects Effects 0.000 description 17
- 238000000034 method Methods 0.000 description 8
- 238000001704 evaporation Methods 0.000 description 7
- 239000000463 material Substances 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 3
- 229910001111 Fine metal Inorganic materials 0.000 description 2
- 238000009877 rendering Methods 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 238000007740 vapor deposition Methods 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
- H10K59/353—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Manufacturing & Machinery (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明实施例公开了一种像素结构,包括多个呈阵列排布的重复单元;重复单元包括两个第一子像素、两个第二子像素以及四个第三子像素;重复单元的形状为四边形,包括第一对角线和第二对角线;同一重复单元中,两个第一子像素依次排列于第一对角线上;两个第二子像素依次排列于第二对角线上,且分居于由两个第一子像素构成的整体的两侧;第一对角线和第二对角线将四边形划分为四个第一区域,每一个第一区域中均设置有一个第三子像素;第一子像素、第二子像素和第三子像素中任意两者颜色互不相同;同一重复单元中,两个第一子像素利用同一个掩模板上同一掩模开口形成,以实现提高显示面板子像素的开口率和/或PPI。
Description
技术领域
本发明实施例涉及显示技术,尤其涉及一种像素结构、显示面板及显示装置。
背景技术
显示面板被广泛应用于手机、平板电脑、公共场所大厅的信息查询机等各种显示产品中,为人们的生活带来了便利。
目前,显示面板的子像素的开口率以及PPI(像素密度)的值的大小成为考核显示面板优劣的重要指标。因此,如何进一步提高显示面板子像素的开口率以及PPI成为亟待解决的问题。
发明内容
本发明提供一种像素结构、显示面板及显示装置,以实现提高显示面板子像素的开口率和/或PPI。
第一方面,本发明实施例提供了一种像素结构,包括多个呈阵列排布的重复单元;
所述重复单元包括两个第一子像素、两个第二子像素以及四个第三子像素;
所述重复单元的形状为四边形,包括第一对角线和第二对角线;
同一所述重复单元中,两个所述第一子像素依次排列于所述第一对角线上;两个所述第二子像素依次排列于所述第二对角线上,且分居于由两个所述第一子像素构成的整体的两侧;
所述第一对角线和第二对角线将所述四边形划分为四个第一区域,每一个所述第一区域中均设置有一个所述第三子像素;
所述第一子像素、所述第二子像素和所述第三子像素中任意两者颜色互不相同;
同一所述重复单元中,两个所述第一子像素利用同一个掩模板上同一掩模开口形成。
第二方面,本发明实施例还提供了一种显示面板,包括本发明实施例提供的任一项所述的像素结构。
第三方面,本发明实施例还提供了一种显示装置,包括本发明实施例提供的显示面板。
本发明实施例通过设置对第一子像素、第二子像素以及第三子像素以特殊方式排布,并设置对同一重复单元中,两个第一子像素利用同一个掩模板上同一掩模开口形成,可以减小由同一掩模开口形成的两个第一子像素之间的最小距离,进而增大各子像素开口率和/或显示面板的PPI,在制作时,对精细金属掩膜版的精度程度不需要太高的要求,可以降低掩膜板制作的难度,降低掩膜板制作成本,进而降低包括该像素结构的显示面板的制作成本。并且,这样设置,通过像素渲染可以实现提高显示面板的视觉分辨率,提升用户观看感受的目的。
附图说明
图1为本发明实施例提供的一种像素结构的示意图;
图2为图1中一个重复单元的结构示意图;
图3为现有技术提供的在利用掩模板蒸镀有机发光层过程中一种显示面板和掩模板的结构示意图;
图4为本发明实施例提供的在利用掩模板蒸镀有机发光层过程中另一种显示面板和掩模板的结构示意图;
图5为图1中提供的像素结构一种局部区域的放大示意图;
图6为图1中提供的像素结构另一种局部区域的放大示意图;
图7为本发明实施例提供的在利用掩模板蒸镀有机发光层过程中另一种显示面板和掩模板的结构示意图;
图8为本发明实施例现有技术提供的又一种像素结构的结构示意图;
图9为本发明实施例提供的又一种像素结构的结构示意图;
图10为本发明实施例提供的又一种像素结构中一个重复单元的结构示意图;
图11为本发明实施例提供的又一种像素结构的示意图;
图12为本发明实施例提供的一种显示面板的结构示意图;
图13为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为本发明实施例提供的一种像素结构的示意图。图2为图1中一个重复单元的结构示意图。参见图1和图2,该像素结构包括多个呈阵列排布的重复单元A;重复单元A包括两个第一子像素S1、两个第二子像素S2以及四个第三子像素S3;重复单元A的形状为四边形,包括第一对角线D1和第二对角线D2;同一重复单元A中,两个第一子像素S1依次排列于第一对角线D1上;两个第二子像素S2依次排列于第二对角线D2上,且分居于由两个第一子像素S1构成的整体的两侧;第一对角线D1和第二对角线D2将四边形划分为四个第一区域,每一个第一区域中均设置有一个第三子像素S3;第一子像素S1、第二子像素S2和第三子像素S3中任意两者颜色互不相同;同一重复单元A中,两个第一子像素S1利用同一个掩模板上同一掩模开口形成。
对于有机发光显示面板,需要利用掩模板蒸镀有机发光层,进而形成子像素。图3为现有技术提供的在利用掩模板蒸镀有机发光层过程中一种显示面板和掩模板的结构示意图。图3中,掩模板上一个掩模开口形成一个子像素参见图3,在实际中,若掩模板1开口11的尺寸为m2,由于工艺的限制,在基板2上形成的有机发光层21的尺寸为m1,并且m1<m2。即实际蒸镀形成的有机发光层21的尺寸m1比开口11的尺寸m2小。利用掩模板开口11形成的有机发光层21的边缘在衬底基板2上的垂直投影到掩模开口11的边缘在衬底基板2上的垂直投影的最小距离为d1,则d1=(m2-m1)/2。可以理解的是,有机发光层21表示显示面板上可以发光的区域,即不仅通过掩膜板蒸镀发光材料,还可以实现发光显示;而d1区域由于掩膜板导致的蒸镀阴影效应,形成内shadow区域,导致d1区域虽然蒸镀了发光材料,但是此区域的发光材料厚度不仅薄、且不均匀,无法满足发光需求,因此d1区域不作为发光区域进行发光。
令相邻两个掩模开口11之间的最小距离为m3,则有相邻两个子像素之间的最小距离d2=2d1+m3。在实际中,为了形成两个独立的掩模开口11,相邻两个掩模开口11之间的最小距离m3必然大于0。显然,d2=2d1+m3>2d1。
继续参见图2,本申请技术方案通过对第一子像素S1、第二子像素S2以及第三子像素S3以特殊方式排布,并设置对同一重复单元A中,两个第一子像素S1利用同一个掩模板上同一掩模开口形成(在图2中,利用同一个掩模板上同一掩模开口形成的两个第一子像素S1已用粗实线框圈出),图4为本发明实施例提供的在利用掩模板蒸镀有机发光层过程中另一种显示面板和掩模板的结构示意图。在图4中,利用同一个掩模板上同一掩模开口形成两个子像素。对比图3和图4,由于利用同一个掩模板上同一掩模开口形成两个子像素,使得m3=0。当m3=0时,由同一掩模开口形成的两个第一子像素S1之间的距离d2’<d2。即,通过设置两个第一子像素S1利用同一个掩模板上同一掩模开口形成可以使得d2’≤2d1,即减小由同一掩模开口形成的两个第一子像素S1之间的最小距离。同时,用同一掩模开口形成的两个第一子像素S1,部分减小了掩膜板导致的蒸镀阴影效应产生的发光无效区域d1,即由常规的一个掩膜板开口对应两个发光无效区域d1,减小到一个掩膜板开口对应一个发光无效区域d1,因此两个第一子像素之间的距离可以进一步缩小,不用受到工艺制成限制。
本领域技术人员可以理解,假设掩模开口的尺寸以及各开口之间的距离保持不变,通过减小由同一掩模开口形成的两个第一子像素之间的最小距离,可以增大单个第一子像素的面积,进而达到增大第一子像素开口率的目的。另外,由于本申请提供的技术方案可以减小由同一掩模开口形成的两个第一子像素S1之间的最小距离,在保持单个第一子像素的面积不变的基础上,通过减小掩膜开口的尺寸,并缩减各开口之间的距离,可以提高显示面板的PPI。事实上,在本申请技术方案的基础上,通过对掩模开口尺寸和位置的合理设置,可以达到在增大各子像素开口率的同时,提高显示面板的PPI。
另外,还需要说明的是,继续参见图3,在制作显示面板时,为了使得显示面板具有较高的开口率和/或PPI,通常需要将相邻两个掩模开口11之间的最小距离m3设置的特别小。但是m3越小,掩膜板的精度越高,掩膜板制作的难度越大,掩膜板制作成本越高,导致包括该像素结构的显示面板的制作成本增加。本申请上述技术方案对精细金属掩膜板的精度程度不做很高要求,可以降低掩膜板制作的难度,降低掩膜板制作成本,进而降低包括该像素结构的显示面板的制作成本。
继续参见图2,在该重复单元中共有四个像素单元,每个像素单元包括两个子像素,如图2所示,其中第一像素单元包括第二子像素S2a和第三子像素S3a;第二像素单元包括第一子像素S1a和第三子像素S3d;第三像素单元包括第三子像素S3c和第一子像素S1b;第四像素单元包括第三子像素S3b和第二子像素S2b。因此每个像素单元均可以借用周围的子像素,考虑到子像素借用位置对借用算法的影响,借用距离近的子像素可以简化借用算法,如第一像素单元可以借用第一子像素S1a,第二像素单元可以借用第二子像素S2b,第三像素单元可以借用第二子像素S2a,第四像素单元可以借用第一子像素S1b。因此一个重复单元中可以实现内部借用,利用结构的优化设计,大大简化借用难度,实现算法简化。如此可以实现提高显示面板的视觉分辨率,提升用户观看感受的目的。
需要说明的是,在图2中为了便于读者清楚理解该像素结构中子像素的排布方式,利用虚线框标出了单个的重复单元A,并且还标出了第一对角线D1和第二对角线D2。但是这些用于标注重复单元A的虚线框,以及第一对角线D1和第二对角线D2是虚拟的,在实际制作时并不通过对结构的特殊设置予以体现。
图5为图1中提供的像素结构一种局部区域的放大示意图。在图4中,用粗实线框圈出的两个子像素利用同一个掩模板上同一掩模开口形成。进一步地,继续参见图5,行向100相邻或列向200相邻的两个重复单元A具有公共边;紧邻公共边两侧的两个第一区域中的两个第三子像素S3利用同一个掩模板上同一掩模开口形成。如上所述,相邻两个第三子像素共用一个开口,同样可以减小子像素之间的距离,从而可以增加开口率或者实现高分辨率显示。
示例性地,重复单元A1和重复单元A2沿行向100排列,属于行向100相邻的两个重复单元A,重复单元A1和重复单元A2具有公共边m,重复单元A1中的第三子像素S3-1和重复单元A2中的第三子像素S3-2均紧邻公共边m,且分居于公共边m的相对两侧,第三子像素S3-1和第三子像素S3-2利用同一个掩模板上同一掩模开口形成。这样可以减小由同一掩模开口形成的两个第三子像素S3(即第三子像素S3-1和第三子像素S3-2)之间的最小距离。
重复单元A1和重复单元A3沿列向200排列,属于列向200相邻的两个重复单元A,重复单元A1和重复单元A3具有公共边n,重复单元A1中的第三子像素S3-3和重复单元A3中的第三子像素S3-4均紧邻公共边n,且分居于公共边n的相对两侧,第三子像素S3-3和第三子像素S3-4利用同一个掩模板上同一掩模开口形成。这样可以减小由同一掩模开口形成的两个第三子像素S3(即第三子像素S3-3和第三子像素S3-4)之间的最小距离。
假设掩模开口的尺寸以及各开口之间的距离保持不变,通过减小由同一掩模开口形成的两个第三子像素S3之间的最小距离,可以增大单个第三子像素S3的面积,进而达到增大第三子像素S3开口率的目的。另外,由于本申请提供的技术方案可以减小由同一掩模开口形成的两个第三子像素S3之间的最小距离,在保持单个第三子像素S3的面积不变的基础上,通过减小掩膜开口的尺寸,并缩减各开口之间的距离,可以提高显示面板的PPI。事实上,在本申请技术方案的基础上,通过对掩模开口尺寸和位置的合理设置,可以进一步达到在增大各子像素开口率的同时,提高显示面板的PPI的目的。此外,上述技术方案对精度金属掩膜板的精细程度要求不高,可以降低掩膜板制作的难度,降低掩膜板制作成本,进而降低包括该像素结构的显示面板的制作成本。
需要说明的是,为了便于读者清楚理解满足何种位置关系的第三子像素S3利用同一个掩模板上同一掩模开口形成,在图4中,利用虚线标出了公共边(如公共边m和公共边n),但是这些公共边是虚拟的。在实际制作时,并不通过对结构的特殊设置予以体现。
图6为图1中提供的像素结构另一种局部区域的放大示意图。在图6中,用粗实线框圈出的两个子像素利用同一个掩模板上同一掩模开口形成。进一步地,继续参见图6,斜对角相邻的两个重复单元A具有公共顶点,最临近公共顶点的两个第二子像素S2利用同一个掩模板上同一掩模开口形成。示例性地,重复单元A4和重复单元A5属于斜对角相邻,具有公共顶点p。重复单元A4中最临近公共顶点p的第二子像素为第二子像素S2-1。重复单元A5中最临近公共顶点p的第二子像素为第二子像素S2-2。第二子像素S2-1和第二子像素S2-2利用同一个掩模板上同一掩模开口形成。这样可以减小由同一掩模开口形成的两个第二子像素S2之间的最小距离。
假设掩模开口的尺寸以及各开口之间的距离保持不变,通过减小由同一掩模开口形成的两个第二子像素S2之间的最小距离,可以增大单个第二子像素S2的面积,进而达到增大第二子像素S2开口率的目的。另外,由于本申请提供的技术方案可以减小由同一掩模开口形成的两个第二子像素S2之间的最小距离,在保持单个第二子像素S2的面积不变的基础上,通过减小掩膜开口的尺寸,并缩减各开口之间的距离,可以提高显示面板的PPI。事实上,在本申请技术方案的基础上,通过对掩模开口尺寸和位置的合理设置,可以进一步达到在增大各子像素开口率的同时,提高显示面板的PPI的目的。此外,上述技术方案不需要采用很高的高精度的掩膜板,可以降低掩膜板制作的难度,降低掩膜板制作成本,进而降低包括该像素结构的显示面板的制作成本。
需要说明的是,为了便于读者清楚理解满足何种位置关系的第二子像素S2利用同一个掩模板上同一掩模开口形成,在图6中标出了公共顶点p,但是公共顶点p是虚拟的。在实际制作时,并不通过对结构的特殊设置予以体现。
图7为本发明实施例提供的在利用掩模板蒸镀有机发光层过程中另一种显示面板和掩模板的结构示意图。参见图7,在上述各技术方案的基础上,在有机发光显示面板中,各第一子像素、各第二子像素和各第三子像素均包括发光区3和围绕发光区3的像素限定区4;在利用掩模板1制作子像素时,掩模开口11的边缘在形成像素结构的基板上的垂直投影为第一位置P;利用掩模开口11形成的子像素中发光区3与像素限定区4的交界线为第二位置Q;第一位置P与第二位置Q的最小距离为第一距离L1;利用同一个掩模板上同一掩模开口形成的两个子像素之间的距离为第二距离L2,其中,0<L2<2L1。这样设置可以进一步减小利用同一个掩模板上同一掩模开口形成的两个子像素之间的距离L2,以进一步增大子像素的开口率和/或提高显示面板的PPI。
需要说明的是,在实际制作时,L2可以根据需要确定,本申请对此不作限制。
在实际中,发光颜色不同的子像素的发光层材料不同,因此利用同一个掩模板上同一掩模开口形成的两个子像素的发光颜色相同。而对于发光颜色相同的子像素,若子像素尺寸差别较大,在同样发光亮度的前提下,不同位置的子像素与其他发光颜色的子像素混色效果会出现差异,这会影响显示面板的显示效果。因此,可选地,利用同一个掩模板上同一掩模开口形成的两个子像素尺寸相同,以提高显示面板的显示效果。在上述各技术方案的基础上,可选地,重复单元A的形状为正方形,且关于其几何中心对称。这样设置会使得各子像素(包括第一子像素S1、第二子像素S2和第三子像素S3)紧密排列,并趋于整齐,有利于降低与各子像素(包括第一子像素S1、第二子像素S2和第三子像素S3)相连的像素电路的布设难度。
在实际设置时,本申请对第一子像素S1、第二子像素S2以及第三子像素S3的形状、尺寸等不作限制,在实际设置时,可以根据实际需求(如客户要求)进行调整。可选地,继续参见图2,各第一子像素S1的形状均为长方形,各第一子像素S1长边延伸方向均与第一对角线D1平行;各第二子像素S2的形状均为长方形,各第二子像素S2长边延伸方向均与第二对角线D2平行;各第三子像素S3的形状均为直角三角形;第一区域的形状与设置于其内的第三子像素S3的形状相似。这里“第一区域的形状与设置于其内的第三子像素S3的形状相似”是指,第一区域的形状和第三子像素S3的形状均为等腰直角三角形。这样设置可以进一步使得各子像素(包括第一子像素S1、第二子像素S2和第三子像素S3)紧密排列,并趋于整齐,有利于降低与各子像素相连的像素电路的布设难度。此外,还可以使得第三子像素S3和第一子像素S1以及第二子像素S2充分靠近,有利于进行子像素的借用和渲染。
可选地,参见图8,图8为本发明实施例现有技术提供的又一种像素结构的结构示意图,重复单元A内的每个第三子像素S3的直角顶点朝向重复单元A的几何中心,各第三子像素S3的斜边延伸方向分别与正方形四边延伸方向平行。在进行图像显示时,发光颜色不同的各子像素(包括第一子像素S1、第二子像素S2和第三子像素S3)互相“借用”,进而使得发光颜色不同的各子像素(包括第一子像素S1、第二子像素S2和第三子像素S3)发光出的光互相混色,形成彩色图像。这样设置,可以使得各子像素的“借用”更加的均匀,进而提高显示面板的显示效果。
本领域技术人员可以理解,倘若第三子像素S3距与其相邻的第一子像素S1和第二子像素S2的最小距离不相等,或者不同位置处第三子像素S3距与其相邻的第一子像素S1的最小距离不相等,或者不同位置处第三子像素S3距与其相邻的第二子像素S2的最小距离不相等,均会造成同一驱动信号下,显示面板不同位置处的混色效果不同。为此,可选地,对于所有第三子像素S3,第三子像素S3距与其相邻的第一子像素S1和第二子像素S2的最小距离均相等,以使得同一驱动信号下,显示面板不同位置处的混色效果一致。
同时,如图8所示,由重复单元A构成的行方向上的显示区域M,边缘是成直线型,不存在锯齿显示,可以改善显示面板的边缘锯齿效应。本领域技术人员可以理解,若第一对角线S1或第二对角线S2与扫描线(图中未示出)平行,会使得最靠近显示面板边缘处的子像素(包括第一子像素S1、第二子像素S2和第三子像素S3)中,有些子像素的几何中心距显示面板的边缘距离较小,而有些子像素的几何中心距显示面板的边缘距离较大。
图9为本发明实施例提供的又一种像素结构的结构示意图。假设直线H为包括该像素结构的显示面板的边缘。具体地,参见图2和图9,可选地,在上述各技术方案的基础上,包括像素结构的基板包括扫描线(图9中未示出,扫描线延伸方向与行向100一致),第一对角线S1或第二对角线S2与扫描线的夹角大于或等于30°,且小于或等于60°。这样设置可以缩小第一子像素S1、第二子像素S2和第三子像素S 3分别距直线H的距离的差值,靠近该显示面板的边缘C的各子像素中,三种发光颜色的子像素出现的几率相同,且间隔排列,进而提高靠近显示面板的边缘处第一子像素S1、第二子像素S2和第三子像素S3的混色效果,可以使得靠近显示面板的边缘处具有较佳的混色效果,不会出现因单独以某个发光颜色(如红色)的子像素做边缘,而出现边缘色偏(如偏红)的现象,可以提高显示面板的显示效果,进而减小色偏。
进一步地,第一对角线S1或第二对角线S2与扫描线(图中未示出)的夹角为45°。这样可以进一步减小第一子像素S1、第二子像素S2和第三子像素S3分别距直线H的距离的差值,进而提高靠近显示面板的边缘处第一子像素S1、第二子像素S2和第三子像素S3混色效果,进而减小色偏。
图10为本发明实施例提供的又一种像素结构中一个重复单元的结构示意图。直线H为包括该像素结构的显示面板的边缘。参见图10,该重复单元中,紧邻同一重复单元A同一边线的第一子像素S1、第二子像素S2以及第三子像素S3距该边线最近的点均位于第一直线上,该第一直线与该边线平行。示例性地,第一子像素S1a距边线q最近的点为点R,第二子像素S2a距边线q最近的点为点S。第三子像素S3a中直线边TM上任意一点距边线q的距离为定值,且都小于位于第三子像素S3a中且不在直线边TM上的任意一点距边线q的距离。第三子像素S3a中直线边TM可看作第三子像素S3a距边线q距离最近的点的集合。点R、点S以及直线边TM位于同一直线上,定义该直线为第一直线g,该第一直线g与该边线q平行。这样设置可以使得第一子像素S1a、第二子像素S2a和第三子像素S3a距该边线q的距离相等,以使该边线q处具有较佳的混色效果,进而使得显示图像的边缘清晰,直线性好、无毛刺、无锯齿感、显示清楚。若该边线q与直线H平行,则第一直线g与直线H平行,这样可以使得包括该像素结构的显示面板显示区的边缘无锯齿感,进而提高显示面板的显示效果。
图11为本发明实施例提供的又一种像素结构的示意图。在上述技术方案的基础上,可选地,参见图11,重复单元A包括多个像素电路,每个像素电路对应连接一个子像素;多个像素电路呈两行四列的像素电路阵列,像素电路阵列包括位于第一行的第一像素电路P1、第二像素电路P2、第三像素电路P3,和第四像素电路P4,以及位于第二行的第五像素电路P5,第六像素电路P6,第七像素电路P7,和第八像素电路P8;其中,两个第一子像素S1分别对应连接第三像素电路P3和第六像素电路P6,两个第二子像素S2分别对应连接第一像素电路P1和第八像素电路P8,四个第三子像素S3分别对应连接第二像素电路P2、第四像素电路P4、第五像素电路P5,和第七像素电路P7。这样设置可以进一步优化与各子像素(包括第一子像素S1、第二子像素S2和第三子像素S3)相连的像素电路的排布方式。
在上述技术方案的基础上,可选地,第一子像素S1、第二子像素S2和第三子像素S3中,发光效率小的子像素的面积大。由于发光效率小的子像素,其寿命较短,通过设置发光效率小的子像素的面积大,可以促使各子像素寿命均衡,以提高显示面板的显示效果。
可选地,第一子像素S1的发光颜色为红色,第二子像素S2的发光颜色为蓝色,第三子像素S3的发光颜色为绿色。由于相对于红色和蓝色,人眼对绿色更为敏感,这样设置可以使得发光颜色为绿色的子像素被发光颜色为红色的子像素和发光颜色为蓝色的子像素包围,处于中心位置,以避免显示面板在显示白色时出现色偏的不良现象出现。
图12为本发明实施例提供的一种显示面板的结构示意图。参见图12,该显示面板包括本发明实施例提供的任意一种所述的像素结构。
由于本发明提供的显示面板包括本发明提供的任意一种像素结构,其具有其所包括的像素结构相同或相应的有益效果,此处不在赘述。
图13为本发明实施例提供的一种显示装置的结构示意图。参见图13,该显示装置包括本发明提供的任意一种显示面板。
由于本发明提供的显示装置包括本发明提供的任意一种显示面板,其具有其所包括的显示面板相同或相应的有益效果,此处不在赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (15)
1.一种像素结构,其特征在于,包括多个呈阵列排布的重复单元;
所述重复单元包括两个第一子像素、两个第二子像素以及四个第三子像素;
所述重复单元的形状为四边形,包括第一对角线和第二对角线;
同一所述重复单元中,两个所述第一子像素依次排列于所述第一对角线上;两个所述第二子像素依次排列于所述第二对角线上,且分居于由两个所述第一子像素构成的整体的两侧;
所述第一对角线和第二对角线将所述四边形划分为四个第一区域,每一个所述第一区域中均设置有一个所述第三子像素;
所述第一子像素、所述第二子像素和所述第三子像素中任意两者颜色互不相同;
同一所述重复单元中,两个所述第一子像素利用同一个掩模板上同一掩模开口形成。
2.根据权利要求1所述的像素结构,其特征在于,
行向相邻或列向相邻的两个所述重复单元具有公共边;紧邻所述公共边两侧的两个所述第一区域中的两个所述第三子像素利用同一个掩模板上同一掩模开口形成。
3.根据权利要求1所述的像素结构,其特征在于,
斜对角相邻的两个所述重复单元具有公共顶点,最临近所述公共顶点的两个第二子像素利用同一个掩模板上同一掩模开口形成。
4.根据权利要求1、2或3所述的像素结构,其特征在于,各所述第一子像素、各所述第二子像素和各所述第三子像素均包括发光区和围绕所述发光区的像素限定区;
在利用掩模板制作子像素时,所述掩模开口的边缘在形成所述像素结构的基板上的垂直投影为第一位置;
利用所述掩模开口形成的子像素中所述发光区与所述像素限定区的交界线为第二位置;
所述第一位置与所述第二位置的最小距离为第一距离L1;
利用同一个掩模板上同一掩模开口形成的两个子像素之间的距离为第二距离L2,其中,0<L2<2L1。
5.根据权利要求1、2或3所述的像素结构,其特征在于,
利用同一个掩模板上同一掩模开口形成的两个子像素尺寸相同。
6.根据权利要求1所述的像素结构,其特征在于,
所述重复单元的形状为正方形,且关于其几何中心对称。
7.根据权利要求6所述的像素结构,其特征在于,
各所述第一子像素的形状均为长方形,各所述第一子像素长边延伸方向均与所述第一对角线平行;
各所述第二子像素的形状均为长方形,各所述第二子像素长边延伸方向均与所述第二对角线平行;
各所述第三子像素的形状均为直角三角形;所述第一区域的形状与设置于其内的所述第三子像素的形状相似。
8.根据权利要求7所述的像素结构,其特征在于,所述重复单元内的每个所述第三子像素的直角顶点朝向所述重复单元的几何中心,各所述第三子像素的斜边延伸方向分别与所述正方形四边延伸方向平行。
9.根据权利要求6所述的像素结构,其特征在于,
包括所述像素结构的基板包括扫描线,
所述第一对角线或所述第二对角线与所述扫描线的夹角大于或等于30°,且小于或等于60°。
10.根据权利要求9所述的像素结构,其特征在于,
所述第一对角线或所述第二对角线与所述扫描线的夹角为45°。
11.根据权利要求1所述的像素结构,其特征在于,所述重复单元包括多个像素电路,每个所述像素电路对应连接一个子像素;
多个所述像素电路呈两行四列的像素电路阵列,所述像素电路阵列包括位于第一行的第一像素电路、第二像素电路、第三像素电路,和第四像素电路,以及位于第二行的第五像素电路,第六像素电路,第七像素电路,和第八像素电路;其中,
两个所述第一子像素分别对应连接所述第三像素电路和所述第六像素电路,两个所述第二子像素分别对应连接所述第一像素电路和所述第八像素电路,四个所述第三子像素分别对应连接所述第二像素电路、所述第四像素电路、所述第五像素电路,和所述第七像素电路。
12.根据权利要求1所述的像素结构,其特征在于,所述第一子像素、所述第二子像素和所述第三子像素中,发光效率小的子像素的面积大。
13.根据权利要求1所述的像素结构,其特征在于,
所述第一子像素的发光颜色为红色,所述第二子像素的发光颜色为蓝色,所述第三子像素的发光颜色为绿色。
14.一种显示面板,其特征在于,包括权利要求1-13任一项所述的像素结构。
15.一种显示装置,其特征在于,包括权利要求14所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910816849.9A CN110518047B (zh) | 2019-08-30 | 2019-08-30 | 像素结构、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910816849.9A CN110518047B (zh) | 2019-08-30 | 2019-08-30 | 像素结构、显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110518047A CN110518047A (zh) | 2019-11-29 |
CN110518047B true CN110518047B (zh) | 2022-01-14 |
Family
ID=68628765
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910816849.9A Active CN110518047B (zh) | 2019-08-30 | 2019-08-30 | 像素结构、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110518047B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111403451A (zh) * | 2020-03-26 | 2020-07-10 | 武汉华星光电半导体显示技术有限公司 | 显示面板及其制备方法、掩膜板 |
CN112103313A (zh) * | 2020-09-14 | 2020-12-18 | 福建华佳彩有限公司 | 一种oled面板像素排列 |
CN112563312B (zh) * | 2020-12-10 | 2022-04-26 | 合肥维信诺科技有限公司 | 像素排布结构、显示面板及掩模组件 |
CN117119850A (zh) * | 2023-08-31 | 2023-11-24 | 惠科股份有限公司 | 像素结构以及显示基板 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105789261B (zh) * | 2016-04-29 | 2018-03-06 | 京东方科技集团股份有限公司 | 像素阵列及其制造方法和有机发光二极管阵列基板 |
CN107359176B (zh) * | 2017-06-12 | 2019-11-22 | 武汉天马微电子有限公司 | 一种有机发光显示面板及显示装置 |
CN108364983A (zh) * | 2018-02-01 | 2018-08-03 | 武汉华星光电半导体显示技术有限公司 | 像素排列结构 |
CN110133886A (zh) * | 2018-02-09 | 2019-08-16 | 京东方科技集团股份有限公司 | 像素排列结构、显示基板和显示装置 |
-
2019
- 2019-08-30 CN CN201910816849.9A patent/CN110518047B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN110518047A (zh) | 2019-11-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110518047B (zh) | 像素结构、显示面板及显示装置 | |
US11380236B2 (en) | Sub-pixel arrangement structure, mask device, and display device | |
US11800771B2 (en) | Display substrate, fine metal mask set and display device | |
US10943955B2 (en) | Pixel arrangement structure, display substrate, display device and mask plate group | |
US12058910B2 (en) | Pixel arrangement structure and driving method thereof, display substrate and display device | |
CN107731870B (zh) | 有机发光二极管像素结构及包含其的显示面板、显示装置 | |
US11342385B2 (en) | Pixel arrangement structure, display substrate, display device, and mask plate group | |
US10680041B2 (en) | Pixel arrangement structure and related apparatus | |
US20190355794A1 (en) | Pixel arrangement structure, organic light emitting diode display panel, display device and mask plate assembly | |
CN109994507B (zh) | 一种像素排布结构及相关装置 | |
CN110491927B (zh) | 一种阵列基板、显示面板及显示装置 | |
CN111725288A (zh) | 像素结构及显示面板 | |
CN118605055A (zh) | 显示基板和显示装置 | |
CN110518049B (zh) | 一种阵列基板、显示面板及显示装置 | |
US11114508B2 (en) | Display panel including image points arranged in rectangular grid and display device | |
US11957019B2 (en) | Pixel arrangement structure, display method and preparing method of pixel arrangement structure, and display substrate | |
EP3671855A1 (en) | Pixel display module and mask plate for making same | |
US12035599B2 (en) | Display substrate and display device | |
CN110634934A (zh) | 一种显示面板及显示装置 | |
CN113488521A (zh) | 一种显示面板、显示装置、蒸镀装置 | |
CN111755495A (zh) | 像素排布结构、高精度金属掩膜板及显示面板 | |
CN108598106B (zh) | 有机发光二极管像素排列结构及显示面板 | |
CN111969020B (zh) | 像素排布结构、显示面板及掩模版组 | |
CN215299255U (zh) | 像素阵列和显示装置 | |
US20240040878A1 (en) | Display panel and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |