CN115800992B - 一种握手信号的拆分电路、方法、装置、设备及存储介质 - Google Patents

一种握手信号的拆分电路、方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN115800992B
CN115800992B CN202310070901.7A CN202310070901A CN115800992B CN 115800992 B CN115800992 B CN 115800992B CN 202310070901 A CN202310070901 A CN 202310070901A CN 115800992 B CN115800992 B CN 115800992B
Authority
CN
China
Prior art keywords
module
level
gate
handshake
splitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310070901.7A
Other languages
English (en)
Other versions
CN115800992A (zh
Inventor
王洪良
牟奇
卢圣才
刘伟
张德闪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN202310070901.7A priority Critical patent/CN115800992B/zh
Publication of CN115800992A publication Critical patent/CN115800992A/zh
Application granted granted Critical
Publication of CN115800992B publication Critical patent/CN115800992B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Logic Circuits (AREA)

Abstract

本发明公开了一种握手信号的拆分电路、方法、装置、设备及存储介质,属于数字电路领域,用于对握手信号进行拆分。逻辑控制电路可以在与第二电平处理模块的配合下,在前端模块的有效信号输出端输出第一电平且自身对应的后端模块的反馈信号输出端输出第二电平时,仅控制自身对应的后端模块完成本次握手,并在前端模块完成本次握手前,向自身对应的后端模块的有效信号接收端输出与第一电平相反的电平,以防其再次接收数据,并向第一电平处理模块输出第二电平,以便第一电平处理模块在所有后端模块完成本次握手后输出第二电平,使前端模块完成本次握手,使多个后端模块可以同时/分时接收数据,提升了后端数据计算的灵活性,扩展了应用场景。

Description

一种握手信号的拆分电路、方法、装置、设备及存储介质
技术领域
本发明涉及数字电路领域,特别是涉及一种握手信号的拆分电路,本发明还涉及一种握手信号的拆分方法、装置、设备、计算机可读存储介质、数字芯片及服务器。
背景技术
数字IC/FPGA等数字电路设计中,设计或者模块之间为了保证数据的有效传输,防止数据丢失,经常需要用到握手信号,握手信号包括前端(发送数据的)模块发送的有效信号以及后端(接收数据的)模块发送的反馈信号,完成握手的条件是当有效信号为第一电平且反馈信号为第二电平,此时信号才能由前端模块传输至后端模块,请参考图2,图2为valid/stop握手协议的应用示意图,握手协议的原则是当valid(有效信号)为高(第一电平)且stop(反馈信号)为低(第二电平)时,数据才能传输,valid信号用来指示前端模块module A输出数据是否有效,为高有效;stop信号用于后端模块module B通知前端模块module A是否接收数据,stop为高时指示后端模块module B不接收module A的数据。
在实际应用中,同一前端模块可能对应多个后端模块,也即多个后端模块均需从同一前端模块中接收同样的数据,这时候就需要在前端模块与多个后端模块之间设置握手信号的拆分电路,但是现有技术中的握手信号的拆分电路要求多个后端模块只能同时从前端模块接收数据,降低了后端数据计算的灵活性,应用场景也受到局限。
因此,如何提供一种解决上述技术问题的方案是本领域技术人员目前需要解决的问题。
发明内容
本发明的目的是提供一种握手信号的拆分电路,实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景;本发明的另一目的是提供一种握手信号的拆分方法、装置、设备、计算机可读存储介质、数字芯片及服务器,实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景。
为解决上述技术问题,本发明提供了一种握手信号的拆分电路,包括:
输出端与前端模块的反馈信号接收端连接,各个输入端一一对应的与各个逻辑控制电路的第一输出端连接的第一电平处理模块,用于仅在自身所有输入端均为第二电平时输出第二电平;
第一输入端与所述第一电平处理模块的输出端连接,第二输入端与所述前端模块的有效信号输出端连接的第二电平处理模块;
第一输入端与所述第二电平处理模块的输出端连接,第二输入端与自身唯一对应的后端模块的反馈信号输出端连接,第二输出端与自身唯一对应的后端模块的有效信号接收端连接,第三输入端与所述前端模块的有效信号输出端连接的所述逻辑控制电路,用于在与所述第二电平处理模块输出信号的配合下,在所述有效信号输出端输出第一电平且与自身唯一对应的后端模块的所述反馈信号输出端输出第二电平时,向与自身唯一对应的后端模块的所述有效信号接收端发送第一电平,以便与自身对应的所述后端模块完成本次握手;在自身对应的所述后端模块完成本次握手后且所述前端模块完成本次握手前,向与自身唯一对应的后端模块的所述有效信号接收端输出与所述第一电平相反的电平并向所述第一电平处理模块输出第二电平。
优选地,所述逻辑控制电路包括逻辑控制子电路、第一逻辑处理子模块以及第二逻辑处理子模块;
所述逻辑控制子电路的第一输入端与所述第二电平处理模块的输出端连接,所述逻辑控制子电路的输出端分别与所述第一逻辑处理子模块的第一输入端以及所述第二逻辑处理子模块的第一输入端连接,所述第一逻辑处理子模块的第二输入端与所述前端模块的有效信号输出端连接,所述第一逻辑处理子模块的输出端作为所述逻辑控制电路的第二输出端,所述第二逻辑处理子模块的第二输入端作为所述逻辑控制电路的第二输入端,所述第二逻辑处理子模块的输出端作为所述逻辑控制电路的第一输出端并与所述逻辑控制子电路的第二输入端连接;
所述逻辑控制子电路用于在与所述第二电平处理模块输出信号的配合下,在所述有效信号输出端输出第一电平且与自身对应的所述反馈信号输出端输出第二电平时输出第一电平,以便与自身对应的所述后端模块完成本次握手;在自身对应的所述后端模块完成本次握手后且所述前端模块完成本次握手前输出第二电平;
所述第一逻辑处理子模块,用于仅在两个输入端均为第一电平时输出第一电平;
所述第二逻辑处理子模块,用于仅在两个输入端均为第二电平时输出第二电平。
优选地,所述第一电平为高电平,所述第二电平为低电平;
所述第一电平处理模块为第一或门;
所述第一逻辑处理子模块为第一与门,所述第二逻辑处理子模块为第二与门,所述第二电平处理模块为第三与门。
优选地,所述逻辑控制子电路包括第一非门、第二或门以及寄存器;
所述第三与门的第一输入端分别与所述前端模块的有效信号输出端以及自身所在逻辑控制电路中的所述第一与门的第二输入端连接,所述第三与门的第二输入端与所述前端模块的反馈信号接收端连接,所述第三与门的输出端分别与自身所在逻辑控制电路中的所述第一非门的输入端连接,所述第一非门的输出端与自身所在逻辑控制电路中的所述第二或门的第一输入端连接,所述第二或门的第二输入端分别与所述第二与门的输出端以及所述第一或门的一个输入端连接,所述第二或门的输出端与所述寄存器的输入端连接,所述寄存器的输出端作为所述逻辑控制子电路的输出端;
其中,所述寄存器用于将输入信号寄存一个时钟周期后输出。
优选地,所述第一电平以及所述第二电平均为高电平;
所述第一电平处理模块为第一或门;
所述第一逻辑处理子模块为第一与门,所述第二逻辑处理子模块包括第二与门以及第二非门,所述第二与门的第一输入端作为所述第二逻辑处理子模块的第一输入端,所述第二与门的输出端作为所述第二逻辑处理子模块的输出端,所述第二非门的第一端与所述第二与门的第二输入端连接,所述第二非门的第二端作为所述第二逻辑处理子模块的第二输入端。
优选地,所述第一电平为低电平,所述第二电平为高电平;
所述第一电平处理模块为第一或门;
所述第一逻辑处理子模块包括第一与门以及第三非门,所述第二逻辑处理子模块包括第二与门以及第二非门,所述第一与门的第一输入端作为所述第一逻辑处理子模块的第一输入端,所述第一与门的第二输入端作为所述第一逻辑处理子模块的第二输入端,所述第一与门的输出端与所述第三非门的第一端连接,所述第三非门的第二端作为所述第一逻辑处理子模块的输出端,所述第二与门的第一输入端作为所述第二逻辑处理子模块的第一输入端,所述第二与门的输出端作为所述第二逻辑处理子模块的输出端,所述第二非门的第一端与所述第二与门的第二输入端连接,所述第二非门的第二端作为所述第二逻辑处理子模块的第二输入端。
优选地,该握手信号的拆分电路还包括:
封装部件,用于固定并封装所述第一或门以及所述逻辑控制电路。
优选地,该握手信号的拆分电路还包括:
设置于所述前端模块的反馈信号接收端以及各个所述后端模块的有效信号接收端的信号增强电路,用于滤除经过自身的信号中的干扰信号。
优选地,所述信号增强电路包括:
设置于所述前端模块的反馈信号接收端的第一滤波模块,用于滤除经过自身的所述反馈信号中的干扰信号;
一一对应的设置于各个所述后端模块的有效信号接收端的第二滤波模块,用于滤除经过自身的所述有效信号中的干扰信号。
为解决上述技术问题,本发明提供了一种握手信号的拆分方法,包括:
确定出在前端模块的有效信号输出端输出第一电平时,反馈信号输出端输出第二电平的后端模块;
向确定出的所述后端模块的有效信号接收端发送第一电平,以便确定出的所述后端模块完成本次握手;
在所述前端模块未完成本次握手时,向确定出的所述后端模块的所述有效信号接收端输出与所述第一电平相反的电平;
仅在所有的所述后端模块均完成本次握手时,向所述前端模块的反馈信号接收端输出第二电平。
为解决上述技术问题,本发明提供了一种握手信号的拆分装置,包括:
确定模块,用于确定出在前端模块的有效信号输出端输出第一电平时,反馈信号输出端输出第二电平的后端模块;
第一发送模块,用于向确定出的所述后端模块的有效信号接收端发送第一电平,以便确定出的所述后端模块完成本次握手;
第二发送模块,用于在所述前端模块未完成本次握手时,向确定出的所述后端模块的所述有效信号接收端输出与所述第一电平相反的电平;
第三发送模块,用于仅在所有的所述后端模块均完成本次握手时,向所述前端模块的反馈信号接收端输出第二电平。
为解决上述技术问题,本发明提供了一种握手信号的拆分设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上所述握手信号的拆分方法的步骤。
为解决上述技术问题,本发明提供了一种一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述握手信号的拆分方法的步骤。
为解决上述技术问题,本发明提供了一种数字芯片,包括如上所述的握手信号的拆分电路,还包括前端模块以及多个后端模块;
其中,所述握手信号的拆分电路分别与所述前端模块以及各个所述后端模块连接。
为解决上述技术问题,本发明提供了一种服务器,包括服务器本体,还包括与所述服务器本体连接的如上所述的数字芯片。
本发明提供了一种握手信号的拆分电路,为了实现信号握手时多个后端模块分时接收数据,本申请中的与后端模块一一对应的各个逻辑控制电路,可以在与第二电平处理模块的配合下,在前端模块的有效信号输出端输出第一电平且自身对应的后端模块的反馈信号输出端输出第二电平时,仅控制自身对应的后端模块完成本次握手,并在前端模块完成本次握手前,向自身对应的后端模块的有效信号接收端输出与第一电平相反的电平,以防其再次接收数据,并向第一电平处理模块输出第二电平,以便第一电平处理模块在所有后端模块完成本次握手后输出第二电平,以使得前端模块完成本次握手,从而实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景。
本发明还提供了一种包括如上握手信号的拆分电路的数字电路,具有如上握手信号的拆分电路相同的有益效果。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种握手信号的拆分电路的结构示意图;
图2为valid/stop握手协议的应用示意图;
图3为本发明提供的另一种握手信号的拆分电路的结构示意图;
图4为本发明提供的一种握手信号的拆分方法的流程示意图;
图5为本发明提供的一种握手信号的拆分装置的结构示意图;
图6为本发明提供的一种握手信号的拆分设备的结构示意图。
具体实施方式
本发明的核心是提供一种握手信号的拆分电路,实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景;本发明的另一核心是提供一种握手信号的拆分方法、装置、设备、计算机可读存储介质、数字芯片及服务器,实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参考图1,图1为本发明提供的一种握手信号的拆分电路的结构示意图,该握手信号的拆分电路包括:
输出端与前端模块的反馈信号接收端连接,各个输入端一一对应的与各个逻辑控制电路的第一输出端连接的第一电平处理模块,用于仅在自身所有输入端均为第二电平时输出第二电平;
第一输入端与第一电平处理模块的输出端连接,第二输入端与前端模块的有效信号输出端连接的第二电平处理模块;
第一输入端与第二电平处理模块的输出端连接,第二输入端与自身唯一对应的后端模块的反馈信号输出端连接,第二输出端与自身唯一对应的后端模块的有效信号接收端连接,第三输入端与前端模块的有效信号输出端连接的逻辑控制电路,用于在与第二电平处理模块输出信号的配合下,在有效信号输出端输出第一电平且与自身唯一对应的后端模块的反馈信号输出端输出第二电平时,向与自身唯一对应的后端模块的有效信号接收端发送第一电平,以便与自身对应的后端模块完成本次握手;在自身对应的后端模块完成本次握手后且前端模块完成本次握手前,向与自身唯一对应的后端模块的有效信号接收端输出与第一电平相反的电平并向第一电平处理模块输出第二电平。
具体的,考虑到如上背景技术中的技术问题,又结合考虑到对于前端模块来说,只要其有效信号输出端输出有效信号,那么后端模块便可以从前端模块接收数据,并且只要前端模块的反馈信号接收端未接收到反馈信号,那么前端信号就仍会提供本次握手对应的数据,因此为了实现信号握手时多个后端模块分时接收数据,本申请中设计了包括第一电平处理模块、第二电平处理模块以及逻辑控制电路的握手信号的拆分电路,其中,各个逻辑控制电路与后端模块一一对应,可以在与第二电平处理模块输出信号的配合下,在有效信号输出端输出第一电平且与自身唯一对应的后端模块的反馈信号输出端输出第二电平时,向与自身唯一对应的后端模块的有效信号接收端发送第一电平,以便与自身对应的后端模块完成本次握手,此时虽然该后端模块会像往常一样从反馈信号输出端输出第二电平,且逻辑控制电路也会向第一电平处理模块发送第二电平,但是第一电平处理模块仅在自身所有输入端均为第二电平时输出第二电平,保证了只有当所有的后端模块完成本次握手对应的数据获取后,前端模块才会接收到第二电平,并且对于完成本次握手的后端模块来说,为了保证其不会再次获取本次握手对应的数据,逻辑控制电路可以在前端模块完成本次握手前向与自身唯一对应的后端模块的有效信号接收端输出与第一电平相反的电平。
其中,第一电平以及第二电平具体为高电平还是低电平可以进行自主设计,本发明实施例在此不做限定。
具体的,后端模块的具体数量可以根据实际应用场景的需求而定,本发明实施例在此不做限定。
具体的,值得一提的是,前端模块每次会准备一份数据,握手成功的同时后端模块也会获取到本次握手对应的数据,然后前端模块才会被下一份数据。
本发明提供了一种握手信号的拆分电路,为了实现信号握手时多个后端模块分时接收数据,本申请中的与后端模块一一对应的各个逻辑控制电路,可以在与第二电平处理模块的配合下,在前端模块的有效信号输出端输出第一电平且自身对应的后端模块的反馈信号输出端输出第二电平时,仅控制自身对应的后端模块完成本次握手,并在前端模块完成本次握手前,向自身对应的后端模块的有效信号接收端输出与第一电平相反的电平,以防其再次接收数据,并向第一电平处理模块输出第二电平,以便第一电平处理模块在所有后端模块完成本次握手后输出第二电平,以使得前端模块完成本次握手,从而实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景。
在上述实施例的基础上:
作为一种优选的实施例,逻辑控制电路包括逻辑控制子电路、第一逻辑处理子模块以及第二逻辑处理子模块;
逻辑控制子电路的第一输入端与第二电平处理模块的输出端连接,逻辑控制子电路的输出端分别与第一逻辑处理子模块的第一输入端以及第二逻辑处理子模块的第一输入端连接,第一逻辑处理子模块的第二输入端与前端模块的有效信号输出端连接,第一逻辑处理子模块的输出端作为逻辑控制电路的第二输出端,第二逻辑处理子模块的第二输入端作为逻辑控制电路的第二输入端,第二逻辑处理子模块的输出端作为逻辑控制电路的第一输出端并与逻辑控制子电路的第二输入端连接;
逻辑控制子电路用于在与第二电平处理模块输出信号的配合下,在有效信号输出端输出第一电平且与自身对应的反馈信号输出端输出第二电平时输出第一电平,以便与自身对应的后端模块完成本次握手;在自身对应的后端模块完成本次握手后且前端模块完成本次握手前输出第二电平;
第一逻辑处理子模块,用于仅在两个输入端均为第一电平时输出第一电平;
第二逻辑处理子模块,用于仅在两个输入端均为第二电平时输出第二电平。
具体的,本发明实施例中的逻辑控制电路的结构较为简单,首先逻辑控制子电路在与第二电平处理模块输出信号的配合下,在有效信号输出端输出第一电平且与自身对应的反馈信号输出端输出第二电平时输出第一电平,以便与自身对应的后端模块完成本次握手;在自身对应的后端模块完成本次握手后且前端模块完成本次握手前输出第二电平,进而通过自己的输出电平同时完成对于后端模块的有效信号接收端接收到的电平以及第一电平处理模块的输入端接收到的信号进行控制。
当然,除了该具体构造外,逻辑控制电路的具体构造还可以为其他类型,本发明实施例在此不做限定。
为了更好的对本发明实施例进行说明,请参考图3,图3为本发明提供的另一种握手信号的拆分电路的结构示意图,作为一种优选的实施例,第一电平为高电平,第二电平为低电平;
第一电平处理模块为第一或门;
第一逻辑处理子模块为第一与门,第二逻辑处理子模块为第二与门,第二电平处理模块为第三与门。
具体的,在图3中,模块A为前端模块,V为模块A的有效信号输出端,S为模块A的反馈信号接收端,模块B以及模块C均为后端模块,其中,V1以及V2均为有效信号接收端,S1以及S2均为反馈信号输出端,与后端模块的有效信号接收端直连的与门为第一与门,与后端模块的反馈信号输出端直连的与门为第二与门,图中的内部带有三角形的矩形框表示寄存器,寄存器及其左侧的其中一个输入端设有非门的或门共同组成逻辑控制子电路,输出信号D的与门为第二电平处理模块,输出端与前端模块的反馈信号接收端直连的或门为第一电平处理模块。
为方便描述将中间电路信号进行了ABCD等标注。
本发明实施例中的拆分电路具体细节如下:
(1)A1= C1&S1;信号C1与信号S1同时为高时,信号A1为高,否则为低。
(2)A2= C2&S2;信号C2与信号S2同时为高时,信号A2为高,否则为低。
(3)D = S&V;信号S 与信号V 同时为高时,信号D 为高,否则为低。
(4)B1=A1|(~D);信号D为高且信号A1为低时,信号B1为低,否则为高。
(5)B2=A2|(~D);信号D为高且信号A2为低时,信号B2为低,否则为高。
(6)信号C1为信号B1通过寄存器后的输出。
(7)信号C2为信号B2通过寄存器后的输出。
(8)V1= V&C1 ;信号V与信号C1同时为高时,信号V1为高,否则为低。
(9)V2= V&C2 ;信号V与信号C2同时为高时,信号V2为高,否则为低;
(10)S= A1|A2;只有A1以及A2全为低时,S才为低。
具体的,第一电平为高电平,第二电平为低电平为常见的一种握手信号形式,例如对于图2中的Valid/Stop协议的握手信号来说就是如此,此时第一电平处理模块可以为第一或门,第一逻辑处理子模块为第一与门,第二逻辑处理子模块为第二与门,第二电平处理模块为第三与门,结构简单且实现成本较低。
当然,除了该具体形式外,各个模块均还可以为其他具体类型,本发明实施例在此不做限定。
作为一种优选的实施例,逻辑控制子电路包括第一非门、第二或门以及寄存器;
第三与门的第一输入端分别与前端模块的有效信号输出端以及自身所在逻辑控制电路中的第一与门的第二输入端连接,第三与门的第二输入端与前端模块的反馈信号接收端连接,第三与门的输出端分别与自身所在逻辑控制电路中的第一非门的输入端连接,第一非门的输出端与自身所在逻辑控制电路中的第二或门的第一输入端连接,第二或门的第二输入端分别与第二与门的输出端以及第一或门的一个输入端连接,第二或门的输出端与寄存器的输入端连接,寄存器的输出端作为逻辑控制子电路的输出端;
其中,寄存器用于将输入信号寄存一个时钟周期后输出。
具体的,本发明实施例中的逻辑控制子电路具有结构简单以及实现成本低等优点。
当然,除了该具体构造外,逻辑控制子电路还可以为其他具体类型,本发明实施例在此不做限定。
作为一种优选的实施例,第一电平以及第二电平均为高电平;
第一电平处理模块为第一或门;
第一逻辑处理子模块为第一与门,第二逻辑处理子模块包括第二与门以及第二非门,第二与门的第一输入端作为第二逻辑处理子模块的第一输入端,第二与门的输出端作为第二逻辑处理子模块的输出端,第二非门的第一端与第二与门的第二输入端连接,第二非门的第二端作为第二逻辑处理子模块的第二输入端。
具体的,本发明实施例中的第一电平以及第二电平可以均为高电平,在这种情况下,第一电平处理模块可以为第一或门,第一逻辑处理子模块可以为第一与门,第二逻辑处理子模块可以包括第二与门以及第二非门,具有结构简单以及成本低的特点。
当然,除了该具体构造外,各个模块还可以为其他具体实现,本发明实施例在此不做限定。
作为一种优选的实施例,第一电平为低电平,第二电平为高电平;
第一电平处理模块为第一或门;
第一逻辑处理子模块包括第一与门以及第三非门,第二逻辑处理子模块包括第二与门以及第二非门,第一与门的第一输入端作为第一逻辑处理子模块的第一输入端,第一与门的第二输入端作为第一逻辑处理子模块的第二输入端,第一与门的输出端与第三非门的第一端连接,第三非门的第二端作为第一逻辑处理子模块的输出端,第二与门的第一输入端作为第二逻辑处理子模块的第一输入端,第二与门的输出端作为第二逻辑处理子模块的输出端,第二非门的第一端与第二与门的第二输入端连接,第二非门的第二端作为第二逻辑处理子模块的第二输入端。
具体的,本发明实施例中的第一电平可以为低电平,而第二电平可以为高电平,在这种情况下,第一电平处理模块可以为第一或门,第一逻辑处理子模块可以包括第一与门以及第三非门,第二逻辑处理子模块可以包括第二与门以及第二非门,同样能够完成握手信号拆分,且具备结构简单以及成本的优点。
当然,除了该具体构造外,各个模块还可以为其他具体实现,本发明实施例在此不做限定。
作为一种优选的实施例,该握手信号的拆分电路还包括:
封装部件,用于固定并封装第一或门以及逻辑控制电路。
具体的,为了实现批量化生产,可以针对各个固定数量的后端模块,设计对应的具有同等数量逻辑控制电路的封装好的电路,提高了生成效率。
作为一种优选的实施例,该握手信号的拆分电路还包括:
设置于前端模块的反馈信号接收端以及各个后端模块的有效信号接收端的信号增强电路,用于滤除经过自身的信号中的干扰信号。
具体的,为了保证握手信号的稳定可靠,本发明实施例还可以在前端模块的反馈信号接收端以及各个后端模块的有效信号接收端设置信号增强电路,用以滤除经过自身的信号中的干扰信号,使得握手信号更加稳定可靠,降低了出错概率,提升了用户体验。
作为一种优选的实施例,信号增强电路包括:
设置于前端模块的反馈信号接收端的第一滤波模块,用于滤除经过自身的反馈信号中的干扰信号;
一一对应的设置于各个后端模块的有效信号接收端的第二滤波模块,用于滤除经过自身的有效信号中的干扰信号。
具体的,滤波模块具有成本低以及体积小等优点。
当然,除了该具体形式外,信号增强电路还可以为其他具体类型,本发明实施例在此不做限定。
请参考图4,图4为本发明提供的一种握手信号的拆分方法的流程示意图,该握手信号的拆分方法包括:
S401:确定出在前端模块的有效信号输出端输出第一电平时,反馈信号输出端输出第二电平的后端模块;
S402:向确定出的后端模块的有效信号接收端发送第一电平,以便确定出的后端模块完成本次握手;
S403:在前端模块未完成本次握手时,向确定出的后端模块的有效信号接收端输出与第一电平相反的电平;
S404:仅在所有的后端模块均完成本次握手时,向前端模块的反馈信号接收端输出第二电平。
本发明提供了一种握手信号的拆分方法,为了实现信号握手时多个后端模块分时接收数据,本申请中可以在前端模块的有效信号输出端输出第一电平且后端模块的反馈信号输出端输出第二电平时,仅控制该后端模块完成本次握手,并在前端模块完成本次握手前,向已经完成握手的后端模块的有效信号接收端输出与第一电平相反的电平,以防其再次接收数据,并只有在所有的后端模块完成握手时才会向前端模块的反馈信号接收端输出第二电平,以使得前端模块完成本次握手,从而实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景。
对于本发明实施例提供的握手信号的拆分方法的介绍请参照前述的握手信号的拆分电路的实施例,本发明实施例在此不再赘述。
请参考图5,图5为本发明提供的一种握手信号的拆分装置的流程示意图,该握手信号的拆分装置包括:
确定模块51,用于确定出在前端模块的有效信号输出端输出第一电平时,反馈信号输出端输出第二电平的后端模块;
第一发送模块52,用于向确定出的后端模块的有效信号接收端发送第一电平,以便确定出的后端模块完成本次握手;
第二发送模块53,用于在前端模块未完成本次握手时,向确定出的后端模块的有效信号接收端输出与第一电平相反的电平;
第三发送模块54,用于仅在所有的后端模块均完成本次握手时,向前端模块的反馈信号接收端输出第二电平。
本发明提供了一种握手信号的拆分装置,为了实现信号握手时多个后端模块分时接收数据,本申请中可以在前端模块的有效信号输出端输出第一电平且后端模块的反馈信号输出端输出第二电平时,仅控制该后端模块完成本次握手,并在前端模块完成本次握手前,向已经完成握手的后端模块的有效信号接收端输出与第一电平相反的电平,以防其再次接收数据,并只有在所有的后端模块完成握手时才会向前端模块的反馈信号接收端输出第二电平,以使得前端模块完成本次握手,从而实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景。
对于本发明实施例提供的握手信号的拆分装置的介绍请参照前述的握手信号的拆分电路的实施例,本发明实施例在此不再赘述。
请参考图6,图6为本发明提供的一种握手信号的拆分设备的流程示意图,该握手信号的拆分设备包括:
存储器61,用于存储计算机程序;
处理器62,用于执行计算机程序时实现如前述实施例中握手信号的拆分方法的步骤。
具体的,存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机可读指令,该内存储器为非易失性存储介质中的操作系统和计算机可读指令的运行提供环境。处理器执行存储器中保存的计算机程序时,可以实现以下步骤:确定出在前端模块的有效信号输出端输出第一电平时,反馈信号输出端输出第二电平的后端模块;向确定出的后端模块的有效信号接收端发送第一电平,以便确定出的后端模块完成本次握手;在前端模块未完成本次握手时,向确定出的后端模块的有效信号接收端输出与第一电平相反的电平;仅在所有的后端模块均完成本次握手时,向前端模块的反馈信号接收端输出第二电平。
本发明提供了一种握手信号的拆分设备,为了实现信号握手时多个后端模块分时接收数据,本申请中可以在前端模块的有效信号输出端输出第一电平且后端模块的反馈信号输出端输出第二电平时,仅控制该后端模块完成本次握手,并在前端模块完成本次握手前,向已经完成握手的后端模块的有效信号接收端输出与第一电平相反的电平,以防其再次接收数据,并只有在所有的后端模块完成握手时才会向前端模块的反馈信号接收端输出第二电平,以使得前端模块完成本次握手,从而实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景。
对于本发明实施例提供的握手信号的拆分设备的介绍请参照前述的握手信号的拆分电路的实施例,本发明实施例在此不再赘述。
本发明提供了一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如前述实施例中握手信号的拆分方法的步骤。
具体的,该可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory ,ROM)、随机存取存储器(Random Access Memory ,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。该存储介质上存储有计算机程序,计算机程序被处理器执行时实现以下步骤:确定出在前端模块的有效信号输出端输出第一电平时,反馈信号输出端输出第二电平的后端模块;向确定出的后端模块的有效信号接收端发送第一电平,以便确定出的后端模块完成本次握手;在前端模块未完成本次握手时,向确定出的后端模块的有效信号接收端输出与第一电平相反的电平;仅在所有的后端模块均完成本次握手时,向前端模块的反馈信号接收端输出第二电平。
本发明提供了一种计算机可读存储介质,为了实现信号握手时多个后端模块分时接收数据,本申请中可以在前端模块的有效信号输出端输出第一电平且后端模块的反馈信号输出端输出第二电平时,仅控制该后端模块完成本次握手,并在前端模块完成本次握手前,向已经完成握手的后端模块的有效信号接收端输出与第一电平相反的电平,以防其再次接收数据,并只有在所有的后端模块完成握手时才会向前端模块的反馈信号接收端输出第二电平,以使得前端模块完成本次握手,从而实现了对于多个后端模块同时/分时接收数据的支持,提升了后端数据计算的灵活性,扩展了应用场景。
对于本发明实施例提供的计算机可读存储介质的介绍请参照前述的握手信号的拆分电路的实施例,本发明实施例在此不再赘述。
本发明提供了一种数字芯片,包括服务器本体,还包括与服务器本体连接的如前述实施例中的握手信号的拆分电路,还包括前端模块以及多个后端模块;
其中,握手信号的拆分电路分别与前端模块以及各个后端模块连接。
对于本发明实施例提供的数字芯片的介绍请参照前述的握手信号的拆分电路的实施例,本发明实施例在此不再赘述。
本发明提供了一种服务器,包括如前述实施例中的数字芯片。
对于本发明实施例提供的服务器的介绍请参照前述的握手信号的拆分电路的实施例,本发明实施例在此不再赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其他实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (15)

1.一种握手信号的拆分电路,其特征在于,包括:
输出端与前端模块的反馈信号接收端连接,各个输入端一一对应的与各个逻辑控制电路的第一输出端连接的第一电平处理模块,用于仅在自身所有输入端均为第二电平时输出第二电平;
第一输入端与所述第一电平处理模块的输出端连接,第二输入端与所述前端模块的有效信号输出端连接的第二电平处理模块;
第一输入端与所述第二电平处理模块的输出端连接,第二输入端与自身唯一对应的后端模块的反馈信号输出端连接,第二输出端与自身唯一对应的后端模块的有效信号接收端连接,第三输入端与所述前端模块的有效信号输出端连接的所述逻辑控制电路,用于在与所述第二电平处理模块输出信号的配合下,在所述有效信号输出端输出第一电平且与自身唯一对应的后端模块的所述反馈信号输出端输出第二电平时,向与自身唯一对应的后端模块的所述有效信号接收端发送第一电平,以便与自身对应的所述后端模块完成本次握手;在自身对应的所述后端模块完成本次握手后且所述前端模块完成本次握手前,向与自身唯一对应的后端模块的所述有效信号接收端输出与所述第一电平相反的电平并向所述第一电平处理模块输出第二电平。
2.根据权利要求1所述的握手信号的拆分电路,其特征在于,所述逻辑控制电路包括逻辑控制子电路、第一逻辑处理子模块以及第二逻辑处理子模块;
所述逻辑控制子电路的第一输入端与所述第二电平处理模块的输出端连接,所述逻辑控制子电路的输出端分别与所述第一逻辑处理子模块的第一输入端以及所述第二逻辑处理子模块的第一输入端连接,所述第一逻辑处理子模块的第二输入端与所述前端模块的有效信号输出端连接,所述第一逻辑处理子模块的输出端作为所述逻辑控制电路的第二输出端,所述第二逻辑处理子模块的第二输入端作为所述逻辑控制电路的第二输入端,所述第二逻辑处理子模块的输出端作为所述逻辑控制电路的第一输出端并与所述逻辑控制子电路的第二输入端连接;
所述逻辑控制子电路用于在与所述第二电平处理模块输出信号的配合下,在所述有效信号输出端输出第一电平且与自身对应的所述反馈信号输出端输出第二电平时输出第一电平,以便与自身对应的所述后端模块完成本次握手;在自身对应的所述后端模块完成本次握手后且所述前端模块完成本次握手前输出第二电平;
所述第一逻辑处理子模块,用于仅在两个输入端均为第一电平时输出第一电平;
所述第二逻辑处理子模块,用于仅在两个输入端均为第二电平时输出第二电平。
3.根据权利要求2所述的握手信号的拆分电路,其特征在于,所述第一电平为高电平,所述第二电平为低电平;
所述第一电平处理模块为第一或门;
所述第一逻辑处理子模块为第一与门,所述第二逻辑处理子模块为第二与门,所述第二电平处理模块为第三与门。
4.根据权利要求3所述的握手信号的拆分电路,其特征在于,所述逻辑控制子电路包括第一非门、第二或门以及寄存器;
所述第三与门的第一输入端分别与所述前端模块的有效信号输出端以及自身所在逻辑控制电路中的所述第一与门的第二输入端连接,所述第三与门的第二输入端与所述前端模块的反馈信号接收端连接,所述第三与门的输出端分别与自身所在逻辑控制电路中的所述第一非门的输入端连接,所述第一非门的输出端与自身所在逻辑控制电路中的所述第二或门的第一输入端连接,所述第二或门的第二输入端分别与所述第二与门的输出端以及所述第一或门的一个输入端连接,所述第二或门的输出端与所述寄存器的输入端连接,所述寄存器的输出端作为所述逻辑控制子电路的输出端;
其中,所述寄存器用于将输入信号寄存一个时钟周期后输出。
5.根据权利要求2所述的握手信号的拆分电路,其特征在于,所述第一电平以及所述第二电平均为高电平;
所述第一电平处理模块为第一或门;
所述第一逻辑处理子模块为第一与门,所述第二逻辑处理子模块包括第二与门以及第二非门,所述第二与门的第一输入端作为所述第二逻辑处理子模块的第一输入端,所述第二与门的输出端作为所述第二逻辑处理子模块的输出端,所述第二非门的第一端与所述第二与门的第二输入端连接,所述第二非门的第二端作为所述第二逻辑处理子模块的第二输入端。
6.根据权利要求2所述的握手信号的拆分电路,其特征在于,所述第一电平为低电平,所述第二电平为高电平;
所述第一电平处理模块为第一或门;
所述第一逻辑处理子模块包括第一与门以及第三非门,所述第二逻辑处理子模块包括第二与门以及第二非门,所述第一与门的第一输入端作为所述第一逻辑处理子模块的第一输入端,所述第一与门的第二输入端作为所述第一逻辑处理子模块的第二输入端,所述第一与门的输出端与所述第三非门的第一端连接,所述第三非门的第二端作为所述第一逻辑处理子模块的输出端,所述第二与门的第一输入端作为所述第二逻辑处理子模块的第一输入端,所述第二与门的输出端作为所述第二逻辑处理子模块的输出端,所述第二非门的第一端与所述第二与门的第二输入端连接,所述第二非门的第二端作为所述第二逻辑处理子模块的第二输入端。
7.根据权利要求3所述的握手信号的拆分电路,其特征在于,该握手信号的拆分电路还包括:
封装部件,用于固定并封装所述第一或门以及所述逻辑控制电路。
8.根据权利要求1至7任一项所述的握手信号的拆分电路,其特征在于,该握手信号的拆分电路还包括:
设置于所述前端模块的反馈信号接收端以及各个所述后端模块的有效信号接收端的信号增强电路,用于滤除经过自身的信号中的干扰信号。
9.根据权利要求8所述的握手信号的拆分电路,其特征在于,所述信号增强电路包括:
设置于所述前端模块的反馈信号接收端的第一滤波模块,用于滤除经过自身的所述反馈信号中的干扰信号;
一一对应的设置于各个所述后端模块的有效信号接收端的第二滤波模块,用于滤除经过自身的所述有效信号中的干扰信号。
10.一种握手信号的拆分方法,其特征在于,包括:
确定出在前端模块的有效信号输出端输出第一电平时,反馈信号输出端输出第二电平的后端模块;
向确定出的所述后端模块的有效信号接收端发送第一电平,以便确定出的所述后端模块完成本次握手;
在所述前端模块未完成本次握手时,向确定出的所述后端模块的所述有效信号接收端输出与所述第一电平相反的电平;
仅在所有的所述后端模块均完成本次握手时,向所述前端模块的反馈信号接收端输出第二电平。
11.一种握手信号的拆分装置,其特征在于,包括:
确定模块,用于确定出在前端模块的有效信号输出端输出第一电平时,反馈信号输出端输出第二电平的后端模块;
第一发送模块,用于向确定出的所述后端模块的有效信号接收端发送第一电平,以便确定出的所述后端模块完成本次握手;
第二发送模块,用于在所述前端模块未完成本次握手时,向确定出的所述后端模块的所述有效信号接收端输出与所述第一电平相反的电平;
第三发送模块,用于仅在所有的所述后端模块均完成本次握手时,向所述前端模块的反馈信号接收端输出第二电平。
12.一种握手信号的拆分设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求10所述握手信号的拆分方法的步骤。
13.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求10所述握手信号的拆分方法的步骤。
14.一种数字芯片,其特征在于,包括如权利要求1至9任一项所述的握手信号的拆分电路,还包括前端模块以及多个后端模块;
其中,所述握手信号的拆分电路分别与所述前端模块以及各个所述后端模块连接。
15.一种服务器,其特征在于,包括服务器本体,还包括与所述服务器本体连接的如权利要求14所述的数字芯片。
CN202310070901.7A 2023-02-07 2023-02-07 一种握手信号的拆分电路、方法、装置、设备及存储介质 Active CN115800992B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310070901.7A CN115800992B (zh) 2023-02-07 2023-02-07 一种握手信号的拆分电路、方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310070901.7A CN115800992B (zh) 2023-02-07 2023-02-07 一种握手信号的拆分电路、方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN115800992A CN115800992A (zh) 2023-03-14
CN115800992B true CN115800992B (zh) 2023-06-02

Family

ID=85430151

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310070901.7A Active CN115800992B (zh) 2023-02-07 2023-02-07 一种握手信号的拆分电路、方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN115800992B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0683731A (ja) * 1992-09-02 1994-03-25 Sharp Corp 自己同期型転送制御回路
WO2010082575A1 (ja) * 2009-01-14 2010-07-22 日本電気株式会社 非同期式論理回路
WO2021190094A1 (zh) * 2020-03-27 2021-09-30 苏州浪潮智能科技有限公司 一种服务器及其供电保护系统

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3852778T2 (de) * 1987-04-20 1995-06-22 Tandem Computers Inc Verfahren und Vorrichtung zur Datenübertragung mit Zeitverschachtelung des Quittungsbetriebs.
US6152613A (en) * 1994-07-08 2000-11-28 California Institute Of Technology Circuit implementations for asynchronous processors
FI103538B1 (fi) * 1997-08-20 1999-07-15 Nokia Telecommunications Oy Menetelmä vaihevertailun suorittamiseksi ja vaihevertailija
DE602004023127D1 (de) * 2004-01-13 2009-10-22 Koninkl Philips Electronics Nv Elektronsiche schaltung mit einer fifo-pipeline
DE102009000698A1 (de) * 2009-02-06 2010-08-12 Ihp Gmbh - Innovations For High Performance Microelectronics / Leibniz-Institut Für Innovative Mikroelektronik Prüfschaltung zur Prüfung einer Durchführung eines Handshake-Protokolls und Verfahren zur Prüfung einer Durchführung eines Handshake-Protokolls
US9246492B1 (en) * 2015-06-24 2016-01-26 Xilinx, Inc. Power grid architecture for voltage scaling in programmable integrated circuits
CN105306022B (zh) * 2015-12-07 2018-06-12 北京理工大学 一种用于异步电路四相位握手协议的非对称延时装置
CN112000603B (zh) * 2020-07-17 2023-01-10 苏州浪潮智能科技有限公司 一种握手协议电路、芯片及计算机设备

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0683731A (ja) * 1992-09-02 1994-03-25 Sharp Corp 自己同期型転送制御回路
WO2010082575A1 (ja) * 2009-01-14 2010-07-22 日本電気株式会社 非同期式論理回路
WO2021190094A1 (zh) * 2020-03-27 2021-09-30 苏州浪潮智能科技有限公司 一种服务器及其供电保护系统

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
夏惊涛 ; 杨少华 ; 李斌康 ; 王群书 ; 郭明安 ; .基于CPLD的数据远程传输接收端逻辑控制设计.测控技术.2013,(04),全文. *
尹红.基于FPGA的数据收转发系统的电路结构设计及实现.雅安职业技术学院学报.2015,(001),全文. *

Also Published As

Publication number Publication date
CN115800992A (zh) 2023-03-14

Similar Documents

Publication Publication Date Title
US4551721A (en) Method for initializing a token-passing local-area network
CN112463700B (zh) 一种控制axi总线带宽的方法和装置
CN114826542B (zh) 基于异步串行通信的数据传输方法、装置、设备及介质
CN110045782B (zh) 一种数据读写同步电路及数据读写方法
CN115800992B (zh) 一种握手信号的拆分电路、方法、装置、设备及存储介质
US5193093A (en) Data transfer process with loop checking
KR950704757A (ko) Ic 카드 리더라이터 및 그 제어방법
CN113946480A (zh) 一种i2c总线的检测装置和方法
CN113177015A (zh) 基于帧头的串口通讯方法和串口芯片
CN112422485B (zh) 一种传输控制协议的通信方法及装置
US20230198648A1 (en) Time synchronization method, device and apparatus, and storage medium
CN105512072A (zh) 一种基于apb总线和opb总线的转换装置
CN103137092B (zh) 仲裁方法、仲裁电路、lcd驱动电路和lcd驱动系统
CN114995587A (zh) 时钟信号获得方法、装置、芯片及存储介质
CN115102583A (zh) 一种nfc通信方法、装置、可读介质及电子设备
CN109614359B (zh) 一种基于axi总线的数据发送方法、装置和存储介质
CN114003544A (zh) 一种控制芯片、工作量证明系统和传输方法
CN112486884A (zh) Iis总线译码方法、装置、示波器及计算机可读存储介质
CN112036197A (zh) 一种适用于iso14443协议阅读器的解码模块
CN115022671B (zh) 多进程视频输出方法、云端、终端、电子设备及存储介质
CN115599722B (zh) 基于操作系统内核实现串口数据精准传输的方法和装置
CN114928377B (zh) 降低usb数据透传带宽的输出传输方法、装置及设备
CN116016296B (zh) 一种基于json的二进制数据处理方法、系统及设备
CN113705821B (zh) 一种基于pcie的adc板卡实现波形绘制的方法、设备及介质
CN117971753A (zh) 一种通信方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant