CN115793988B - 一种存储空间的动态调整方法、装置、设备及存储介质 - Google Patents

一种存储空间的动态调整方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN115793988B
CN115793988B CN202310045804.2A CN202310045804A CN115793988B CN 115793988 B CN115793988 B CN 115793988B CN 202310045804 A CN202310045804 A CN 202310045804A CN 115793988 B CN115793988 B CN 115793988B
Authority
CN
China
Prior art keywords
storage space
preset
sampling
group
preset sampling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310045804.2A
Other languages
English (en)
Other versions
CN115793988A (zh
Inventor
赵彦
王天洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Zhiguang Xinke Technology Co ltd
Original Assignee
Suzhou Zhiguang Xinke Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Zhiguang Xinke Technology Co ltd filed Critical Suzhou Zhiguang Xinke Technology Co ltd
Priority to CN202310045804.2A priority Critical patent/CN115793988B/zh
Publication of CN115793988A publication Critical patent/CN115793988A/zh
Application granted granted Critical
Publication of CN115793988B publication Critical patent/CN115793988B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Debugging And Monitoring (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本申请涉及数据存储技术领域,提供了一种存储空间的动态调整方法、装置、设备及存储介质,通过仅为每个组预留足够容纳背景噪音的存储空间,可以从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给真实信号对应的待调整分组,使其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数。相较于静态存储,可以提高探测精度,可以覆盖更广的探测时差范围,或者在相同探测精度和探测时差范围条件下减小所需存储空间的大小。

Description

一种存储空间的动态调整方法、装置、设备及存储介质
技术领域
本发明涉及数据存储领域,尤其涉及一种存储空间的动态调整方法、装置、设备及存储介质。
背景技术
时间相关单光子计数(Time-correlated Single PhotonCounting,TCSPC)技术是一套用于精确计量两个物理事件发生时间差的技术,被广泛应用于对时间差计量精度有极高要求的领域,如激光雷达测距。在实际应用中,保持所有实验参数相同的前提下进行反复测量,用TCSPC测量的两个物理现象的发生时间差会因误差及随机性等原因,在时域上分布于一个或数个特征值附近。当重复测量次数达到一定数量时,可以获得所测时间差在时域上的分布直方图,该分布直方图囊括所测物理现象的诸多重要数据,是数据后处理的重要依据。
当TCSPC被以电路的形式实现时,时差直方图被存储于存储器相应的存储单元中,存储器的物理大小决定了它存储信息的能力,同时决定了所存的时差直方图的数据大小。大量的时差直方图数据可以提高TCSPC电路的时差记录精度,获得更广的数据动态范围,延长最大时差记录时间。所以存储器的存量大小对TCSPC电路的性能起决定性的作用。
现有TCSPC电路对时差的存储方式是在TCSPC电路运行时,按照预设的参数记录所探测“事件”的时差,由于所探测“事件”的时差分布范围可能很广,分布直方图的参数设置可能无法完全覆盖所探测事件的时差分布范围。并且,在单次TCSPC运算循环中,所探测“事件”的时差往往集中分布于单个或几个特征时差值附近,如此将会造成除这单个或几个特征时差值之外的存储单元的闲置和浪费。
发明内容
为了解决现有静态存储方法会造成除单个或几个特征时差值之外的存储单元的闲置和浪费的问题,本申请提供了一种存储空间的动态调整方法、装置、设备及存储介质:
根据本申请的第一方面,提供了一种存储空间的动态调整方法,包括:
接收待存储信号;待存储信号具有采样时刻信息;
根据待存储信号的采样时刻信息,从采样单元序列中确定待存储信号对应的目标采样单元;采样单元序列是根据预设采样周期和预设采样精度确定的;
确定目标采样单元对应的目标分组,将待存储信号存储至目标分组对应的基础存储空间;目标分组对应的基础存储空间是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时目标分组得到的存储空间,第一存储空间是从预设存储空间中激活的部分存储空间;
检测分组序列中各分组对应的基础存储空间的信号存储量,根据各分组对应的基础存储空间的信号存储量,从分组序列中确定待调整分组;待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值;
从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给待调整分组,得到待调整分组对应的目标存储空间;待调整分组对应的目标存储空间大于待调整分组对应的基础存储空间。
根据本申请的第二方面,提供了一种存储空间的动态调整装置,包括:
接收模块,用于接收待存储信号;待存储信号具有采样时刻信息;
第一确定模块,用于根据待存储信号的采样时刻信息,从采样单元序列中确定待存储信号对应的目标采样单元;采样单元序列是根据预设采样周期和预设采样精度确定的;
第二确定模块,用于确定目标采样单元对应的目标分组,将待存储信号存储至目标分组对应的基础存储空间;目标分组对应的基础存储空间是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时目标分组得到的存储空间,第一存储空间是从预设存储空间中激活的部分存储空间;
检测模块,用于检测分组序列中各分组对应的基础存储空间的信号存储量,根据各分组对应的基础存储空间的信号存储量,从分组序列中确定待调整分组;待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值;
分配模块,用于从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给待调整分组,得到待调整分组对应的目标存储空间;待调整分组对应的目标存储空间大于待调整分组对应的基础存储空间。
另一方面,预设采样周期包括第一预设采样周期和第二预设采样周期,预设采样精度包括第一预设采样精度和第二预设采样精度,第一预设采样周期大于第二预设采样周期,第一预设采样精度高于第二预设采样精度,第二预设采样周期与静态存储的采样周期相等,第二预设采样精度与静态存储的采样精度相等;
存储空间的动态调整方法还包括确定采样单元序列的步骤:
获取预设存储空间、第一预设采样周期和第一预设采样精度,根据第一预设采样周期和第一预设采样精度的比值确定第一采样单元序列;
将第一采样单元序列作为采样单元序列。
另一方面,预设采样周期包括第一预设采样周期和第二预设采样周期,预设采样精度包括第一预设采样精度和第二预设采样精度,第一预设采样周期大于第二预设采样周期,第一预设采样精度高于第二预设采样精度,第二预设采样周期与静态存储的采样周期相等,第二预设采样精度与静态存储的采样精度相等;
存储空间的动态调整方法还包括确定采样单元序列的步骤:
获取预设存储空间、第二预设采样周期和第二预设采样精度,根据第二预设采样周期和第二预设采样精度的比值确定第二采样单元序列;
将第二采样单元序列作为采样单元序列。
另一方面,预设采样周期包括第一预设采样周期和第二预设采样周期,预设采样精度包括第一预设采样精度和第二预设采样精度,第一预设采样周期大于第二预设采样周期,第一预设采样精度高于第二预设采样精度,第二预设采样周期与静态存储的采样周期相等,第二预设采样精度与静态存储的采样精度相等;
存储空间的动态调整方法还包括确定采样单元序列的步骤:
获取预设存储空间、第一预设采样周期和第二预设采样精度,根据第一预设采样周期和第二预设采样精度的比值确定第三采样单元序列;
将第三采样单元序列作为采样单元序列。
另一方面,预设采样周期包括第一预设采样周期和第二预设采样周期,预设采样精度包括第一预设采样精度和第二预设采样精度,第一预设采样周期大于第二预设采样周期,第一预设采样精度高于第二预设采样精度,第二预设采样周期与静态存储的采样周期相等,第二预设采样精度与静态存储的采样精度相等;
存储空间的动态调整方法还包括确定采样单元序列的步骤:
获取预设存储空间、第二预设采样周期和第一预设采样精度,根据第一预设采样周期和第二预设采样精度的比值确定第四采样单元序列列;
将第四采样单元序列作为采样单元序列。
根据本申请的第三方面,提供了一种电子设备,电子设备包括处理器和存储器,存储器中存储有至少一条指令或至少一段程序,至少一条指令或至少一段程序由处理器加载并执行以实现本申请第一方面的存储空间的动态调整方法。
根据本申请的第四方面,提供了一种计算机存储介质,存储介质中存储有至少一条指令或至少一段程序,至少一条指令或至少一段程序由处理器加载并执行以实现本申请第一方面的存储空间的动态调整方法。
根据本申请的第五方面,提供了一种计算机程序产品,计算机程序产品包括至少一条指令或至少一段程序,至少一条指令或至少一段程序由处理器加载并执行以实现本申请第一方面的存储空间的动态调整方法。
本申请实施例具有如下有益效果:
本申请实施例所公开的一种存储空间的动态调整方法、装置、电子设备及介质,存储空间的动态调整方法包括接收待存储信号;待存储信号具有采样时刻信息;根据待存储信号的采样时刻信息,从采样单元序列中确定待存储信号对应的目标采样单元;采样单元序列是根据预设采样周期和预设采样精度确定的;确定目标采样单元对应的目标分组,将待存储信号存储至目标分组对应的基础存储空间;目标分组对应的基础存储空间是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时目标分组得到的存储空间,第一存储空间是从预设存储空间中激活的部分存储空间;检测分组序列中各分组对应的基础存储空间的信号存储量,根据各分组对应的基础存储空间的信号存储量,从分组序列中确定待调整分组;待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值;从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给待调整分组,得到待调整分组对应的目标存储空间;待调整分组对应的目标存储空间大于待调整分组对应的基础存储空间。基于本申请实施例,通过仅为每个组预留足够容纳背景噪音的存储空间,可以从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给真实信号对应的待调整分组,使其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数。相较于静态存储,可以提高探测精度,可以覆盖更广的探测时差范围,或者在相同探测精度和探测时差范围条件下减小所需存储空间的大小。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案和优点,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它附图。
图1是一种TCSPC电路的静态存储方法的示意图;
图2是本申请实施例提供的一种存储空间的动态调整方法的流程示意图一;
图3本申请实施例提供的一种存储空间的动态调整方法的示意图一;
图4是本申请实施例提供的一种存储空间的动态调整方法的流程示意图二;
图5是本申请实施例提供的一种存储空间的动态调整方法的示意图二;
图6是本申请实施例提供的一种存储空间的动态调整方法的流程示意图三;
图7是本申请实施例提供的一种存储空间的动态调整方法的示意图三;
图8是本申请实施例提供的一种存储空间的动态调整方法的流程示意图四;
图9是本申请实施例提供的一种存储空间的动态调整方法的示意图四;
图10是本申请实施例提供的一种存储空间的动态调整装置的结构示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施例作进一步地详细描述。显然,所描述的实施例仅仅是本申请一个实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
此处所称的“实施例”是指可包含于本申请至少一个实现方式中的特定特征、结构或特性。在本申请实施例的描述中,需要理解的是,术语“第一”、“第二”和“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”和“第三”的特征可以明示或者隐含的包括一个或者更多个该特征。而且,术语“第一”、“第二”和“第三”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请实施例能够以除了在这里图示或描述以外的顺序实施。此外,术语“包括”、“具有”和“为”以及他们的任何变形,意图在于覆盖不排他的包含。
图1是一种TCSPC电路的静态存储方法的示意图。将静态存储器中固定大小为M×K比特的存储空间分割为M组,每组使用K比特的存储空间。其中,每组的存储空间需要容纳可预见的单组内出现的最大“事件”数。在总存储空间固定的前提下,组数M取决于每组的存储空间K的取值。为了满足测试精度的要求,可以预先设置每组对应的精度为dt,即每组涵盖的时差区间长度,进而可以推算出采样周期tmax,即可观测的时差范围为0~tmax。其中,tmax=M×dt,tmax表示采样周期。也可以预先设置可观测的时差范围为0~tmax,进而可以推算出每组涵盖的时差区间长度为dt=tmax/M。
在对TCSPC电路的数据存储过程中,受信号噪音和物理现象不稳定等诸多因素影响,每个组对应的时差区间均会存在一定的背景噪音。在具体的应用场景中,背景噪音的信号强度,即单位时差区间内出现的“事件”数是固定的,如图1中每组使用Q比特的存储空间存储背景噪音,即背景噪音的强度小于等于Q。当TCSPC电路检测到真实信号时,其信号强度往往远大于背景噪音的信号强度。此时,在相对较窄的时差区间内,如在图1中,信号强度在时差值t1开始明显增强,并持续至时差值t2回落至背景噪音的强度。其中,时差值t1至t2对应第N+1至N+P组,如果每组涵盖的时差区间长度为dt,可以推算出t2=t1+P×dt。
基于上文中的TCSPC电路的静态存储方法,可以将所探测“事件”的时差对应存储于时差分布直方图。但是,在实际存储过程中常常会出现P<<M的情况,造成存储器中较多组M-P对应的存储空间被用来存储背景噪音,较少组P对应的存储空间用来存储真实信号。即在单次TCSPC运算循环中,所探测“事件”的时差往往集中分布于单个或几个特征时差值附近,如此将会造成除这单个或几个特征时差值之外的存储单元的闲置和浪费。并且,在单次TCSPC运算循环中,为了使得有限的存储空间尽可能涵盖较宽的时差范围,单个组的时差精度dt往往较差。
下面介绍本申请一种存储空间的动态调整方法的具体实施例一,图2是本申请实施例提供的一种存储空间的动态调整方法的流程示意图一,图3是本申请实施例提供的一种存储空间的动态调整方法的示意图一。本说明书提供了如实施例或流程图所示的方法操作步骤,但基于常规或者无创造性的劳动可以包括更多或者更少的操作步骤。实施例中列举的步骤顺序仅仅为众多执行顺序中的一种方式,不代表唯一的执行顺序,在实际执行时,可以按照实施例或者附图所示的方法顺序执行或者并行执行(例如并行处理器或者多线程处理的环境)。
具体的如图2和3所示,存储空间的动态调整方法可以包括:
S201:接收待存储信号。
本申请实施例中,待存储信号具有采样时刻信息。其中,待存储信号可能是背景信号,也可能是真实信号。
S203:根据第一预设采样周期和第一预设采样精度的比值确定第一采样单元序列。
本申请实施例中,可以根据系统要求确定TCSPC观测的最长时差值tmax’和每组涵盖的时差区间长度dt’,即根据系统要求确定第一预设采样周期和第一预设采样精度。其中,第一预设采样周期可以大于静态存储的采样周期,即tmax’>tmax,第一预设采样精度可以高于静态存储的采样精度,即dt’<dt。然后,可以根据第一预设采样周期和第一预设采样精度的比值,确定第一采样单元序列。
本申请实施例中,在确定第一采样单元序列之后,可以根据第一采样单元序列确定分组序列。具体地,可以根据第一采样单元序列中采样单元的数量确定分组序列,即第一采样单元序列中的采样单元与分组序列中的分组可以一一对应。如此,可以得到分组序列R=tmax’/dt’。由于tmax’>tmax、dt’<dt,故分组序列中分组的数量大于静态存储中所分的组数,即R>M。
S205:根据待存储信号的采样时刻信息,从第一采样单元序列中确定待存储信号对应的目标采样单元。
本申请实施例中,可以确定待存储信号的采样时刻在第一采样单元序列中的具体采样单元,并将该采样单元作为待存储信号对应的目标采样单元。
S207:确定目标采样单元对应的目标分组,将待存储信号存储至目标分组对应的基础存储空间。
本申请实施例中,目标分组对应的基础存储空间可以是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时目标分组得到的存储空间,第一存储空间可以是从预设存储空间中激活的部分存储空间。
在一些可能的实施方式中,预设存储空间可以为K×M,即静态存储中固定的总存储空间。TCSPC电路中的逻辑处理电路可以为每组只预留足够容纳背景噪音对应的信号强度的存储空间,即为每个采样单元对应的分组预留Q比特的存储空间。预设存储空间中除了第一存储空间外的其他存储空间仍处于休眠状态。
S209:检测分组序列中各分组对应的基础存储空间的信号存储量,根据各分组对应的基础存储空间的信号存储量,从分组序列中确定待调整分组;待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值。
本申请实施例中,在单次TCSPC运算循环进行时,当用于存储背景噪音的存储空间对应的组内的累计信号强度持续增强,且逼近其预留存储空间Q比特时,可以判断出真实信号所分布的分组。也即是,可以从分组序列R中确定待调整分组N+1~N+P。考虑到真实信号对应的时差范围远小于TCSPC电路可观测的时差范围tmax’,真实信号集中分布的采样单元对应的分组的数量远小于TCSPC电路的分组序列中分组的数量,即P<<R。
S211:从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给待调整分组,得到待调整分组对应的目标存储空间;待调整分组对应的目标存储空间大于待调整分组对应的基础存储空间。
在一种可选的实施方式中,可以对预设存储空间中仍然处于休眠状态的存储空间进行激活处理,得到第二存储空间。然后可以将该第二存储空间增加真实信号对应的待调整分组对应的存储空间,即增加N+1~N+P中每个组的存储空间。可选地,可以将N+1~N+P中每个组预留的存储空间由每组Q比特增加至K’比特,其中,K’可根据真实信号强度进行配置,K’可以大于静态存储中为每组分配的存储空间K,K’也可以小于静态存储中为每组分配的存储空间K,K’也可以等于静态存储中为每组分配的存储空间K。在实际过程中,K’可以大于静态存储中为每组分配的存储空间K,如此可以保证其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数。
由于真实信号的时域跨度很窄,第二存储空间P(K’-Q)<<Q×R,即使在单次TCSPC运算循环中,出现多个超过背景噪声的强度的信号,需要激活的第二存储空间远小于第一存储空间。
采用本申请实施例提供的存储空间的动态调整方法,通过仅为每个组预留足够容纳背景噪音的存储空间,可以使得处于休眠状态的存储空间可以被用于增加真实信号对应的候选组数序列的存储空间,使其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数。并且,通过根据大于静态存储的采样周期的第一预设采样周期和高于静态存储的精度的第一预设采样精度确定第一采样单元序列,相较于静态存储,不仅可以提高探测精度,而且可以覆盖更广的探测时差范围。
下面介绍本申请一种存储空间的动态调整方法的具体实施例二,图4是本申请实施例提供的一种存储空间的动态调整方法的流程示意图二,图5是本申请实施例提供的一种存储空间的动态调整方法的示意图二。本说明书提供了如实施例或流程图所示的方法操作步骤,但基于常规或者无创造性的劳动可以包括更多或者更少的操作步骤。实施例中列举的步骤顺序仅仅为众多执行顺序中的一种方式,不代表唯一的执行顺序,在实际执行时,可以按照实施例或者附图所示的方法顺序执行或者并行执行(例如并行处理器或者多线程处理的环境)。
具体的如图4和5所示,存储空间的动态调整方法可以包括:
S401:接收待存储信号。
本申请实施例中,待存储信号具有采样时刻信息。其中,待存储信号可能是背景信号,也可能是真实信号。
S403:根据第二预设采样周期和第二预设采样精度的比值确定第二采样单元序列。
本申请实施例中,可以根据系统要求确定TCSPC观测的最长时差值tmax和每组涵盖的时差区间长度dt,即根据系统要求确定第二预设采样周期和第二预设采样精度。其中,第二预设采样周期可以等于静态存储的采样周期,第二预设采样精度可以等于静态存储的采样精度。然后,可以根据第二预设采样周期和第二预设采样精度的比值,确定第二采样单元序列。
本申请实施例中,在确定第二采样单元序列之后,可以根据第二采样单元序列确定分组序列。具体地,可以根据第二采样单元序列中采样单元的数量确定分组序列,即第二采样单元序列中的采样单元与分组序列中的分组可以一一对应。如此,可以得到分组序列M=tmax/dt。由于tmax’>tmax、dt’<dt、R=tmax’/dt’,故M<R。
S405:根据待存储信号的采样时刻信息,从第二采样单元序列中确定待存储信号对应的目标采样单元。
本申请实施例中,可以确定待存储信号的采样时刻在第二采样单元序列中的具体采样单元,并将该采样单元作为待存储信号对应的目标采样单元。
S407:确定目标采样单元对应的目标分组,将待存储信号存储至目标分组对应的基础存储空间。
本申请实施例中,目标分组对应的基础存储空间可以是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时目标分组得到的存储空间,第一存储空间可以是从预设存储空间中激活的部分存储空间。
在一些可能的实施方式中,预设存储空间可以为K×M,即静态存储中固定的总存储空间。TCSPC电路中的逻辑处理电路可以为每组只预留足够容纳背景噪音对应的信号强度的存储空间,即为每个采样单元对应的分组预留Q比特的存储空间。预设存储空间中除了第一存储空间外的其他存储空间仍处于休眠状态。
S409:检测分组序列中各分组对应的基础存储空间的信号存储量,根据各分组对应的基础存储空间的信号存储量,从分组序列中确定待调整分组;待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值。
本申请实施例中,在单次TCSPC运算循环进行时,当用于存储背景噪音的存储空间对应的组内的累计信号强度持续增强,且逼近其预留存储空间Q比特时,可以判断出真实信号所分布的分组。也即是,可以从分组序列M中确定待调整分组N+1~N+P。考虑到真实信号对应的时差范围远小于TCSPC电路可观测的时差范围tmax’,真实信号集中分布的采样单元对应的分组的数量远小于TCSPC电路的分组序列中分组的数量,即P<<M。
S411:从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给待调整分组,得到待调整分组对应的目标存储空间;待调整分组对应的目标存储空间大于待调整分组对应的基础存储空间。
在一种可选的实施方式中,可以对预设存储空间中仍然处于休眠状态的存储空间进行激活处理,得到第二存储空间。然后可以将该第二存储空间增加真实信号对应的待调整分组对应的存储空间,即增加N+1~N+P中每个组的存储空间。可选地,可以将N+1~N+P中每个组预留的存储空间由每组Q比特增加至K’比特,其中,K’可根据真实信号强度进行配置,K’可以大于静态存储中为每组分配的存储空间K,K’也可以小于静态存储中为每组分配的存储空间K,K’也可以等于静态存储中为每组分配的存储空间K。在实际过程中,K’可以大于静态存储中为每组分配的存储空间K,如此可以保证其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数。
由于真实信号的时域跨度很窄,第二存储空间P(K’-Q)<<Q×M,即使在单次TCSPC运算循环中,出现多个超过背景噪声的强度的信号,需要激活的第二存储空间远小于第一存储空间。
采用本申请实施例提供的存储空间的动态调整方法,通过仅为每个组预留足够容纳背景噪音的存储空间,可以使得处于休眠状态的存储空间可以被用于增加真实信号对应的候选组数序列的存储空间,使其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数,并且,通过根据等于静态存储的采样周期的第二预设采样周期和等于静态存储的精度的第二预设采样精度确定第二采样单元序列,相较于静态存储,可以在相同探测精度和探测时差范围条件下减小所需存储空间的大小。
下面介绍本申请一种存储空间的动态调整方法的具体实施例三,图6是本申请实施例提供的一种存储空间的动态调整方法的流程示意图三,图7是本申请实施例提供的一种存储空间的动态调整方法的示意图三。本说明书提供了如实施例或流程图所示的方法操作步骤,但基于常规或者无创造性的劳动可以包括更多或者更少的操作步骤。实施例中列举的步骤顺序仅仅为众多执行顺序中的一种方式,不代表唯一的执行顺序,在实际执行时,可以按照实施例或者附图所示的方法顺序执行或者并行执行(例如并行处理器或者多线程处理的环境)。
具体的如图6和7所示,存储空间的动态调整方法可以包括:
S601:接收待存储信号。
本申请实施例中,待存储信号具有采样时刻信息。其中,待存储信号可能是背景信号,也可能是真实信号。
S603:根据第一预设采样周期和第二预设采样精度的比值确定第三采样单元序列。
本申请实施例中,可以根据系统要求确定TCSPC观测的最长时差值tmax’和每组涵盖的时差区间长度dt,即根据系统要求确定第一预设采样周期和第二预设采样精度。其中,第一预设采样周期可以大于静态存储的采样周期,第二预设采样精度可以等于静态存储的采样精度。然后,可以根据第一预设采样周期和第二预设采样精度的比值,确定第三采样单元序列。
本申请实施例中,在确定第三采样单元序列之后,可以根据第三采样单元序列确定分组序列。具体地,可以根据第三采样单元序列中采样单元的数量确定分组序列,即第三采样单元序列中的采样单元与分组序列中的分组可以一一对应。如此,可以得到分组序列R’=tmax’/dt。由于tmax’>tmax、M=tmax/dt,故R’>M。
S605:根据待存储的采样时刻信息,从第三采样单元序列中确定待存储信号对应的目标采样单元。
本申请实施例中,可以确定待存储信号的采样时刻在第三采样单元序列中的具体采样单元,并将该采样单元作为待存储信号对应的目标采样单元。
S607:确定目标采样单元对应的目标分组,将待存储信号存储至目标分组对应的基础存储空间。
本申请实施例中,目标分组对应的基础存储空间可以是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时目标分组得到的存储空间,第一存储空间可以是从预设存储空间中激活的部分存储空间。
在一些可能的实施方式中,预设存储空间可以为K×M,即静态存储中固定的总存储空间。TCSPC电路中的逻辑处理电路可以为每组只预留足够容纳背景噪音对应的信号强度的存储空间,即为每个采样单元对应的分组预留Q比特的存储空间。预设存储空间中除了第一存储空间外的其他存储空间仍处于休眠状态。
S609:检测分组序列中各分组对应的基础存储空间的信号存储量,根据各分组对应的基础存储空间的信号存储量,从分组序列中确定待调整分组;待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值。
本申请实施例中,在单次TCSPC运算循环进行时,当用于存储背景噪音的存储空间对应的组内的累计信号强度持续增强,且逼近其预留存储空间Q比特时,可以判断出真实信号所分布的分组。也即是,可以从分组序列R中确定待调整分组N+1~N+P。考虑到真实信号对应的时差范围远小于TCSPC电路可观测的时差范围tmax’,真实信号集中分布的采样单元对应的分组的数量远小于TCSPC电路的分组序列中分组的数量,即P<<R’。
S611:从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给待调整分组,得到待调整分组对应的目标存储空间;待调整分组对应的目标存储空间大于待调整分组对应的基础存储空间。
在一种可选的实施方式中,可以对预设存储空间中仍然处于休眠状态的存储空间进行激活处理,得到第二存储空间。然后可以将该第二存储空间增加真实信号对应的待调整分组对应的存储空间,即增加N+1~N+P中每个组的存储空间。可选地,可以将N+1~N+P中每个组预留的存储空间由每组Q比特增加至K’比特,其中,K’可根据真实信号强度进行配置,K’可以大于静态存储中为每组分配的存储空间K,K’也可以小于静态存储中为每组分配的存储空间K,K’也可以等于静态存储中为每组分配的存储空间K。在实际过程中,K’可以大于静态存储中为每组分配的存储空间K,如此可以保证其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数。
由于真实信号的时域跨度很窄,第二存储空间P(K’-Q)<<Q×R’,即使在单次TCSPC运算循环中,出现多个超过背景噪声的强度的信号,需要激活的第二存储空间远小于第一存储空间。
采用本申请实施例提供的存储空间的动态调整方法,通过仅为每个组预留足够容纳背景噪音的存储空间,可以使得处于休眠状态的存储空间可以被用于增加真实信号对应的候选组数序列的存储空间,使其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数,并且,通过根据大于静态存储的采样周期的第一预设采样周期和等于静态存储的精度的第二预设采样精度确定第三采样单元序列,相较于静态存储,可以覆盖更广的探测时差范围。
下面介绍本申请一种存储空间的动态调整方法的具体实施例四,图8是本申请实施例提供的一种存储空间的动态调整方法的流程示意图四,图9是本申请实施例提供的一种存储空间的动态调整方法的示意图四。本说明书提供了如实施例或流程图所示的方法操作步骤,但基于常规或者无创造性的劳动可以包括更多或者更少的操作步骤。实施例中列举的步骤顺序仅仅为众多执行顺序中的一种方式,不代表唯一的执行顺序,在实际执行时,可以按照实施例或者附图所示的方法顺序执行或者并行执行(例如并行处理器或者多线程处理的环境)。
具体的如图8和9所示,存储空间的动态调整方法可以包括:
S801:接收待存储信号。
本申请实施例中,待存储信号具有采样时刻信息。其中,待存储信号可能是背景信号,也可能是真实信号。
S803:根据第二预设采样周期和第一预设采样精度的比值确定第四采样单元序列。
本申请实施例中,可以根据系统要求确定TCSPC观测的最长时差值tmax和每组涵盖的时差区间长度dt’,即根据系统要求确定第二预设采样周期和第一预设采样精度。其中,第二预设采样周期可以等于静态存储的采样周期,第一预设采样精度可以高于静态存储的采样精度。然后,可以根据第二预设采样周期和第一预设采样精度的比值,确定第四采样单元序列。
本申请实施例中,在确定第四采样单元序列之后,可以根据第四采样单元序列确定分组序列。具体地,可以根据第四采样单元序列中采样单元的数量确定分组序列,即第四采样单元序列中的采样单元与分组序列中的分组可以一一对应。如此,可以得到分组序列R’’=tmax/dt’。由于tmax’>tmax、dt’<dt、M=tmax/dt,故R’’>M。
S805:根据待存储信号的采样时刻信息,从第四采样单元序列中确定待存储信号对应的目标采样单元。
本申请实施例中,可以确定待存储信号的采样时刻在第四采样单元序列中的具体采样单元,并将该采样单元作为待存储信号对应的目标采样单元。
S807:确定目标采样单元对应的目标分组,将待存储信号存储至目标分组对应的基础存储空间。
本申请实施例中,目标分组对应的基础存储空间可以是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时目标分组得到的存储空间,第一存储空间可以是从预设存储空间中激活的部分存储空间。
在一些可能的实施方式中,预设存储空间可以为K×M,即静态存储中固定的总存储空间。TCSPC电路中的逻辑处理电路可以为每组只预留足够容纳背景噪音对应的信号强度的存储空间,即为每个采样单元对应的分组预留Q比特的存储空间。预设存储空间中除了第一存储空间外的其他存储空间仍处于休眠状态。
S809:检测分组序列中各分组对应的基础存储空间的信号存储量,根据各分组对应的基础存储空间的信号存储量,从分组序列中确定待调整分组;待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值。
本申请实施例中,在单次TCSPC运算循环进行时,当用于存储背景噪音的存储空间对应的组内的累计信号强度持续增强,且逼近其预留存储空间Q比特时,可以判断出真实信号所分布的分组。也即是,可以从分组序列R中确定待调整分组N+1~N+P。考虑到真实信号对应的时差范围远小于TCSPC电路可观测的时差范围tmax’,真实信号集中分布的采样单元对应的分组的数量远小于TCSPC电路的分组序列中分组的数量,即P<<R’’。
S811:从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给待调整分组,得到待调整分组对应的目标存储空间;待调整分组对应的目标存储空间大于待调整分组对应的基础存储空间。
在一种可选的实施方式中,可以对预设存储空间中仍然处于休眠状态的存储空间进行激活处理,得到第二存储空间。然后可以将该第二存储空间增加真实信号对应的待调整分组对应的存储空间,即增加N+1~N+P中每个组的存储空间。可选地,可以将N+1~N+P中每个组预留的存储空间由每组Q比特增加至K’比特,其中,K’可根据真实信号强度进行配置,K’可以大于静态存储中为每组分配的存储空间K,K’也可以小于静态存储中为每组分配的存储空间K,K’也可以等于静态存储中为每组分配的存储空间K。在实际过程中,K’可以大于静态存储中为每组分配的存储空间K,如此可以保证其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数。
由于真实信号的时域跨度很窄,第二存储空间P(K’-Q)<<Q×R’’,即使在单次TCSPC运算循环中,出现多个超过背景噪声的强度的信号,需要激活的第二存储空间远小于第一存储空间。
采用本申请实施例提供的存储空间的动态调整方法,通过仅为每个组预留足够容纳背景噪音的存储空间,可以使得处于休眠状态的存储空间可以被用于增加真实信号对应的候选组数序列的存储空间,使其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数,并且,通过根据等于静态存储的采样周期的第二预设采样周期和高于静态存储的精度的第一预设采样精度确定第二采样单元序列,相较于静态存储,可以提高探测精度。
本申请实施例还提供的一种存储空间的动态调整装置,图10是本申请实施例提供的一种存储空间的动态调整装置的结构示意图,如图10所示,该装置可以包括:
接收模块1001,用于接收待存储信号;待存储信号具有采样时刻信息;
第一确定模块1003,用于根据待存储信号的采样时刻信息,从采样单元序列中确定待存储信号对应的目标采样单元;采样单元序列是根据预设采样周期和预设采样精度确定的;
第二确定模块1005,用于确定目标采样单元对应的目标分组,将待存储信号存储至目标分组对应的基础存储空间;目标分组对应的基础存储空间是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时目标分组得到的存储空间,第一存储空间是从预设存储空间中激活的部分存储空间;
检测模块1007,用于检测分组序列中各分组对应的基础存储空间的信号存储量,根据各分组对应的基础存储空间的信号存储量,从分组序列中确定待调整分组;待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值;
分配模块1009,用于从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给待调整分组,得到待调整分组对应的目标存储空间;待调整分组对应的目标存储空间大于待调整分组对应的基础存储空间。
在一些可能的实施方式中,预设采样周期包括第一预设采样周期和第二预设采样周期,预设采样精度包括第一预设采样精度和第二预设采样精度,第一预设采样周期大于第二预设采样周期,第一预设采样精度高于第二预设采样精度,第二预设采样周期与静态存储的采样周期相等,第二预设采样精度与静态存储的采样精度相等;
存储空间的动态调整方法还包括确定采样单元序列的步骤:
获取预设存储空间、第一预设采样周期和第一预设采样精度,根据第一预设采样周期和第一预设采样精度的比值确定第一采样单元序列;
将第一采样单元序列作为采样单元序列。
在一些可能的实施方式中,预设采样周期包括第一预设采样周期和第二预设采样周期,预设采样精度包括第一预设采样精度和第二预设采样精度,第一预设采样周期大于第二预设采样周期,第一预设采样精度高于第二预设采样精度,第二预设采样周期与静态存储的采样周期相等,第二预设采样精度与静态存储的采样精度相等;
存储空间的动态调整方法还包括确定采样单元序列的步骤:
获取预设存储空间、第二预设采样周期和第二预设采样精度,根据第二预设采样周期和第二预设采样精度的比值确定第二采样单元序列;
将第二采样单元序列作为采样单元序列。
在一些可能的实施方式中,预设采样周期包括第一预设采样周期和第二预设采样周期,预设采样精度包括第一预设采样精度和第二预设采样精度,第一预设采样周期大于第二预设采样周期,第一预设采样精度高于第二预设采样精度,第二预设采样周期与静态存储的采样周期相等,第二预设采样精度与静态存储的采样精度相等;
存储空间的动态调整方法还包括确定采样单元序列的步骤:
获取预设存储空间、第一预设采样周期和第二预设采样精度,根据第一预设采样周期和第二预设采样精度的比值确定第三采样单元序列;
将第三采样单元序列作为采样单元序列。
在一些可能的实施方式中,预设采样周期包括第一预设采样周期和第二预设采样周期,预设采样精度包括第一预设采样精度和第二预设采样精度,第一预设采样周期大于第二预设采样周期,第一预设采样精度高于第二预设采样精度,第二预设采样周期与静态存储的采样周期相等,第二预设采样精度与静态存储的采样精度相等;
存储空间的动态调整方法还包括确定采样单元序列的步骤:
获取预设存储空间、第二预设采样周期和第一预设采样精度,根据第一预设采样周期和第二预设采样精度的比值确定第四采样单元序列列;
将第四采样单元序列作为采样单元序列。
本申请实施例中的装置与方法实施例基于同样的申请构思。
本申请实施例还提供的一种电子设备,电子设备可设置于服务器之中以保存用于实现方法实施例中的一种存储空间的动态调整方法相关的至少一条指令、至少一段程序、代码集或指令集,该至少一条指令、该至少一段程序、该代码集或指令集由该存储器加载并执行以实现上述的存储空间的动态调整方法。
本申请实施例还提供的一种存储介质,存储介质可设置于服务器之中以保存用于实现方法实施例中一种存储空间的动态调整方法相关的至少一条指令、至少一段程序、代码集或指令集,该至少一条指令、该至少一段程序、该代码集或指令集由该处理器加载并执行以实现上述存储空间的动态调整方法。
可选的,在本实施例中,上述存储介质可以位于计算机网络的多个网络服务器中的至少一个网络服务器。可选地,在本实施例中,上述存储介质可以包括但不限于包括:U盘、只读存储器(ROM,Read-only Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
由上述本申请提供的存储空间的动态调整方法、装置、设备或存储介质的实施例可见,本申请中存储空间的动态调整方法包括通过仅为每个组预留足够容纳背景噪音的存储空间,可以从预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给真实信号对应的待调整分组,使其具有足够的存储空间来容纳真实信号所带来的大量“事件”计数。相较于静态存储,可以提高探测精度,可以覆盖更广的探测时差范围,或者在相同探测精度和探测时差范围条件下减小所需存储空间的大小。
在本发明中,除非另有明确的规定和限定,术语“相连”、“连接”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的相连或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
需要说明的是:上述本申请实施例的先后顺序仅仅为了描述,不代表实施例的优劣,且上述本说明书对特定的实施例进行了描述,其他实施例也在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或者步骤可以按照不同的实施例中的顺序来执行并且能够实现预期的结果。另外,在附图中描绘的过程不一定要求示出特定顺序或者而连接顺序才能够实现期望的结果,在某些实施方式中,多任务并行处理也是可以的或者可能是有利的。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的均为与其他实施例的不同之处。尤其,对于装置的实施例而言,由于其基于相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本发明的保护范围。

Claims (9)

1.一种存储空间的动态调整方法,其特征在于,包括:
接收待存储信号;所述待存储信号具有采样时刻信息;
根据所述待存储信号的采样时刻信息,从采样单元序列中确定所述待存储信号对应的目标采样单元;所述采样单元序列是根据预设采样周期和预设采样精度确定的;所述预设采样周期包括第一预设采样周期和第二预设采样周期,所述预设采样精度包括第一预设采样精度和第二预设采样精度,所述第一预设采样周期大于所述第二预设采样周期,所述第一预设采样精度高于所述第二预设采样精度,所述第二预设采样周期与静态存储的采样周期相等,所述第二预设采样精度与所述静态存储的采样精度相等;
确定所述目标采样单元对应的目标分组,将所述待存储信号存储至所述目标分组对应的基础存储空间;所述目标分组对应的基础存储空间是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时所述目标分组得到的存储空间,所述第一存储空间是从预设存储空间中激活的部分存储空间;所述预设存储空间包括所述静态存储中固定的总存储空间;
检测所述分组序列中各分组对应的基础存储空间的信号存储量,根据各所述分组对应的基础存储空间的信号存储量,从所述分组序列中确定待调整分组;所述待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值;所述预设存储量阈值基于背景噪音的强度确定;
从所述预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给所述待调整分组,得到所述待调整分组对应的目标存储空间;所述待调整分组对应的目标存储空间大于所述待调整分组对应的基础存储空间。
2.根据权利要求1所述的方法,其特征在于,
所述方法还包括确定所述采样单元序列的步骤:
获取所述预设存储空间、所述第一预设采样周期和所述第一预设采样精度,根据所述第一预设采样周期和所述第一预设采样精度的比值确定第一采样单元序列;
将所述第一采样单元序列作为所述采样单元序列。
3.根据权利要求1所述的方法,其特征在于,
所述方法还包括确定所述采样单元序列的步骤:
获取所述预设存储空间、所述第二预设采样周期和所述第二预设采样精度,根据所述第二预设采样周期和所述第二预设采样精度的比值确定第二采样单元序列;
将所述第二采样单元序列作为所述采样单元序列。
4.根据权利要求1所述的方法,其特征在于,
所述方法还包括确定所述采样单元序列的步骤:
获取所述预设存储空间、所述第一预设采样周期和所述第二预设采样精度,根据所述第一预设采样周期和所述第二预设采样精度的比值确定第三采样单元序列;
将所述第三采样单元序列作为所述采样单元序列。
5.根据权利要求1所述的方法,其特征在于,
所述方法还包括确定所述采样单元序列的步骤:
获取所述预设存储空间、所述第二预设采样周期和所述第一预设采样精度,根据所述第二预设采样周期和所述第一预设采样精度的比值确定第四采样单元序列;
将所述第四采样单元序列作为所述采样单元序列。
6.一种存储空间的动态调整装置,其特征在于,包括:
接收模块,用于接收待存储信号;所述待存储信号具有采样时刻信息;
第一确定模块,用于根据所述待存储信号的采样时刻信息,从采样单元序列中确定所述待存储信号对应的目标采样单元;所述采样单元序列是根据预设采样周期和预设采样精度确定的;所述预设采样周期包括第一预设采样周期和第二预设采样周期,所述预设采样精度包括第一预设采样精度和第二预设采样精度,所述第一预设采样周期大于所述第二预设采样周期,所述第一预设采样精度高于所述第二预设采样精度,所述第二预设采样周期与静态存储的采样周期相等,所述第二预设采样精度与所述静态存储的采样精度相等;
第二确定模块,用于确定所述目标采样单元对应的目标分组,将所述待存储信号存储至所述目标分组对应的基础存储空间;所述目标分组对应的基础存储空间是根据分组序列中分组的数量将第一存储空间分配给分组序列中的各分组时所述目标分组得到的存储空间,所述第一存储空间是从预设存储空间中激活的部分存储空间;所述预设存储空间包括所述静态存储中固定的总存储空间;
检测模块,用于检测所述分组序列中各分组对应的基础存储空间的信号存储量,根据各所述分组对应的基础存储空间的信号存储量,从所述分组序列中确定待调整分组;所述待调整分组对应的基础存储空间的信号存储量大于预设存储量阈值;所述预设存储量阈值基于背景噪音的强度确定;
分配模块,用于从所述预设存储空间中激活部分存储空间,将激活得到的第二存储空间分配给所述待调整分组,得到所述待调整分组对应的目标存储空间;所述待调整分组对应的目标存储空间大于所述待调整分组对应的基础存储空间。
7.一种电子设备,其特征在于,所述电子设备包括处理器和存储器,所述存储器中存储有至少一条指令或至少一段程序,所述至少一条指令或所述至少一段程序由所述处理器加载并执行以实现如权利要求1-5任一项所述的存储空间的动态调整方法。
8.一种计算机存储介质,其特征在于,所述存储介质中存储有至少一条指令或至少一段程序,所述至少一条指令或至少一段程序由处理器加载并执行以实现如权利要求1-5任一项所述的存储空间的动态调整方法。
9.一种计算机程序产品,其特征在于,所述计算机程序产品包括至少一条指令或至少一段程序,所述至少一条指令或所述至少一段程序由处理器加载并执行以实现如权利要求1-5任一项所述的存储空间的动态调整方法。
CN202310045804.2A 2023-01-30 2023-01-30 一种存储空间的动态调整方法、装置、设备及存储介质 Active CN115793988B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310045804.2A CN115793988B (zh) 2023-01-30 2023-01-30 一种存储空间的动态调整方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310045804.2A CN115793988B (zh) 2023-01-30 2023-01-30 一种存储空间的动态调整方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN115793988A CN115793988A (zh) 2023-03-14
CN115793988B true CN115793988B (zh) 2023-06-16

Family

ID=85429229

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310045804.2A Active CN115793988B (zh) 2023-01-30 2023-01-30 一种存储空间的动态调整方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN115793988B (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111443641B (zh) * 2020-04-20 2021-03-02 英华达(上海)科技有限公司 采样率校正方法、系统、设备及存储介质
CN115616521A (zh) * 2021-07-16 2023-01-17 上海禾赛科技有限公司 用于激光雷达的数据处理方法及激光雷达
CN114691043A (zh) * 2022-03-29 2022-07-01 苏州识光芯科技术有限公司 一种存储空间的分配方法、装置、电子设备及存储介质
CN114895843A (zh) * 2022-03-29 2022-08-12 苏州识光芯科技术有限公司 一种存储空间的调整方法、装置、电子设备及存储介质

Also Published As

Publication number Publication date
CN115793988A (zh) 2023-03-14

Similar Documents

Publication Publication Date Title
CN103460194B (zh) 对资源泄漏的检测
WO2007018828A2 (en) Method and apparatus for detecting memory leaks in computer systems
CN105446871B (zh) 一种资源泄漏检测方法、装置及系统
CN105068936A (zh) 一种软件的稳定性的测试方法及装置
EP1406157A3 (en) High resolution input detection
US20130006569A1 (en) Control policy adjusting apparatus, method of adjusting control policy, and program
CN115793988B (zh) 一种存储空间的动态调整方法、装置、设备及存储介质
CN114706834A (zh) 一种高效率的动态集合管理方法和系统
CN114895843A (zh) 一种存储空间的调整方法、装置、电子设备及存储介质
CN114691043A (zh) 一种存储空间的分配方法、装置、电子设备及存储介质
CN110287077B (zh) 一种性能测试方法、电子设备及存储介质
CN116559841A (zh) 光子计数方法、装置、芯片及设备
JP2019536009A (ja) 広範囲のタンパク質濃度を同時に検出する方法及び装置
CN112506751A (zh) 一种服务器整机性能的对比测试方法、装置、设备及介质
CN111309475B (zh) 一种检测任务执行方法及设备
CN111666535B (zh) 确定用户活跃时长的方法、装置、电子设备及存储介质
CN114153712A (zh) 异常处理方法、装置、设备及存储介质
CN114282463A (zh) 集成电路的寿命预测方法、装置及计算机可读存储介质
CN114324955A (zh) 血栓仪自动加样设备的通道分配方法、装置、设备及介质
KR910002168A (ko) 시분할 다중 전송 채널을 사용하는 가상회로의 시스템 효율을 평가하기 위한 방법 및 장치
CN109831251B (zh) 基于动态资源分配算法的误码率获取方法及设备
CN112256462A (zh) NAND Flash存储器的寿命预估方法、装置及介质
CN112241343A (zh) 一种慢盘检测方法、装置、电子设备及可读存储介质
US20100070239A1 (en) Performance evaluation device and performance evaluation method
RU2753822C1 (ru) Статистический анализатор временных интервалов (варианты)

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant