CN115768203A - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN115768203A
CN115768203A CN202211502712.4A CN202211502712A CN115768203A CN 115768203 A CN115768203 A CN 115768203A CN 202211502712 A CN202211502712 A CN 202211502712A CN 115768203 A CN115768203 A CN 115768203A
Authority
CN
China
Prior art keywords
display panel
fan
data
display area
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211502712.4A
Other languages
English (en)
Inventor
张文帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN202211502712.4A priority Critical patent/CN115768203A/zh
Priority to US18/110,900 priority patent/US11910678B1/en
Publication of CN115768203A publication Critical patent/CN115768203A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开了一种显示面板及显示装置,涉及显示技术领域,非显示区包括沿第一方向位于显示区一侧的第一扇出区;显示区包括第一显示区和第二显示区,第二显示区沿第二方向位于第一显示区的至少一侧;第一显示区和第二显示区均包括沿第一方向延伸并沿第二方向排列的多条数据线,数据线与第一扇出区中的扇出走线电连接,第二显示区中的数据线通过连接走线与扇出走线电连接;连接走线位于显示区,且包括沿第一方向延伸的第一连接线段和沿第二方向延伸的第二连接线段,第一连接线段与扇出走线电连接,第二连接线段与第二显示区中的数据线电连接;沿显示面板的厚度方向,第一连接线段与第一显示区中的数据线至少部分交叠,如此有利于实现窄边框设计。

Description

显示面板及显示装置
技术领域
本发明涉及显示技术领域,更具体地,涉及一种显示面板及显示装置。
背景技术
从CRT(CathodeRayTube,阴极射线管)时代到液晶显示(LCD,LiquidCrystalDisplay)时代,再到现在到来的OLED(OrganicLight-Emitting Diode,有机发光二极管)时代和发光二极管显示时代,显示行业经历了几十年的发展变得日新月异。显示产业已经与我们的生活息息相关,从传统的手机、平板、电视和PC,再到现在的智能穿戴设备、VR、车载显示等电子设备都离不开显示技术。
随着显示技术的发展,用户对显示产品的要求越来越高,比如显示产品的边框窄化为现阶段的一种发展趋势,如何有效实现显示产品的窄边框设计成为现阶段亟待解决的技术问题之一。
发明内容
有鉴于此,本发明提供了一种显示面板及显示装置,旨在实现窄边框设计的同时,改善串扰现象。
第一方面,本发明提供一种显示面板,包括显示区和至少部分围绕所述显示区的非显示区,所述非显示区包括沿第一方向位于所述显示区一侧的第一扇出区,所述第一扇出区包括多条扇出走线;
所述显示区包括第一显示区和第二显示区,所述第二显示区沿第二方向位于所述第一显示区的至少一侧,所述第一方向和所述第二方向相交;所述第一显示区和所述第二显示区均包括沿所述第一方向延伸并沿所述第二方向排列的多条数据线,所述数据线与所述扇出走线电连接,其中,所述第二显示区中的所述数据线通过连接走线与所述扇出走线电连接;
所述连接走线位于所述显示区,且包括沿所述第一方向延伸的第一连接线段和沿所述第二方向延伸的第二连接线段,所述第一连接线段与所述扇出走线电连接,所述第二连接线段与所述第二显示区中的所述数据线电连接;沿所述显示面板的厚度方向,所述第一连接线段与所述第一显示区中的所述数据线至少部分交叠。
第二方面,本发明提供一种显示装置,包括本发明第一方面所提供的显示面板。
与相关技术相比,本发明提供的显示面板及显示装置,至少实现了如下的有益效果:
本发明实施例所提供的显示面板及显示装置中,显示区中的第二显示区沿第二方向位于第一显示区的至少一侧,在显示区沿第一方向的一侧设置有第一扇出区,第一显示区中的数据线直接延伸至至第一扇出区的位置与第一扇出区中的扇出走线电连接,第二显示区中的数据线通过位于显示区中的连接走线与第一扇出区中的扇出走线电连接,该连接走线中,沿第二方向延伸的第二连接线段与第二显示区中的数据线电连接,沿第一方向延伸的第一连接线段与第一扇出区中的扇出走线电连接,且沿显示面板的厚度方向,与扇出走线所连接的第一连接线段是与第一显示区中的数据线至少部分交叠的,如此,无需再在靠近显示面板左下边框和/或右下边框的位置布设扇出走线,从而为显示面板和显示装置的边框提供了压缩的空间,因此有利于实现显示面板和显示装置的进一步窄边框设计,提升用户的使用体验效果。
当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1所示为相关技术中显示面板的一种结构示意图;
图2所示为本发明实施例所提供的显示面板的一种结构示意图;
图3所示为图2中显示面板的一种BB向膜层示意图;
图4所示为第一连接线段与数据线的一种相对位置关系图;
图5所示为图2中显示面板的另一种BB向膜层示意图;
图6所示为本发明实施例所提供的显示面板的一种膜层示意图;
图7所示为本发明实施例所提供的显示面板中数据线与多路分配单元的一种连接示意图;
图8所示为本发明实施例所提供的显示面板中数据线与多路分配单元的另一种连接示意图;
图9所示为本发明实施例所提供的显示面板中像素电路与数据线的一种连接示意图;
图10所示为图9中一个像素电路所在像素区域的一种布局示意图;
图11所示为2*2个像素区域中数据线的一种布局示意图;
图12所示为图10的像素区域中有源层的一种平面示意图;
图13所示为图10的像素区域中第一金属层的一种平面示意图;
图14所示为图10的像素区域中电容金属层的一种平面示意图;
图15所示为图10的像素区域中第二金属层的一种平面示意图;
图16所示为图10的像素区域中第三金属层的一种平面示意图;
图17所示为图10的像素区域中第四金属层的一种平面示意图;
图18所示为与图10中的像素区域对应的一种像素电路图;
图19所示为与图18中的像素电路对应的一种驱动时序图;
图20所示为与图18中的像素电路对应的另一种驱动时序图;
图21所示为本发明实施例所提供的像素电路的另一种结构示意图;
图22所示为本申请中电源信号线、数据线以及连接走线的一种相对位置关系图;
图23所示为相关技术中电源信号线、数据线以及连接走线的一种相对位置关系图;
图24所示为第一显示区和第二显示区中数据线以及连接走线的一种布线示意图;
图25所示为连接走线、数据线以及多路分配单元的一种相对位置关系图;
图26所示为本发明实施例所提供的显示面板中第一扇出区的一种膜层示意图;
图27所示为图22中的走线沿CC向的一种膜层示意图;
图28所示为连接走线所在膜层的局部布局示意图;
图29所示为连接走线所在膜层的另一种局部布局示意图;
图30所示为第一连接线段和第二连接线段所在膜层的一种布线示意图;
图31所示为第一虚设线段和第二虚设线段与固定电压线的一种连接示意图;
图32所示为本发明实施例所提供的显示装置的一种结构示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
在不脱离本发明的精神或范围的情况下,在本发明中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本发明的修改和变化。需要说明的是,本发明实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
图1所示为相关技术中显示面板的一种结构示意图,相关技术中,显示面板100’包括显示区AA’和位于显示区AA’一侧的扇出区NA1’,显示区包括多条数据线Data’,数据线Data’沿第一方向D1延伸并沿第二方向D2排布,扇出区NA1’位于显示区AA’沿第一方向D1的一侧。各条数据线Data’延伸至显示区AA’的底端,与扇出走线电连接。由于位于显示区左右两侧边缘的数据线均需与扇出走线L8’电连接,因此,与位于显示区两侧的数据线Data’所连接的扇出走线L8’会排布在显示面板的左下边框位置和右下边框位置,扇出走线L8’沿第二方向D2占用的空间越大,越不利于显示面板的下边框的窄化,相关技术中,显示面板的下边框的宽度S01’大概在1.7mm左右。因此,相关技术中的显示面板存在边框难以进一步窄化的问题。
为解决上述技术问题,本发明提供一种显示面板,包括显示区和至少部分围绕显示区的非显示区,非显示区包括沿第一方向位于显示区一侧的第一扇出区,第一扇出区包括多条扇出走线;显示区包括第一显示区和第二显示区,第二显示区沿第二方向位于第一显示区的至少一侧,第一方向和第二方向相交;第一显示区和第二显示区均包括沿第一方向延伸并沿第二方向排列的多条数据线,数据线与扇出走线电连接,其中,第二显示区中的数据线通过连接走线与扇出走线电连接;连接走线位于显示区,且包括沿第一方向延伸的第一连接线段和沿第二方向延伸的第二连接线段,第一连接线段与扇出走线电连接,第二连接线段与第二显示区中的数据线电连接;沿显示面板的厚度方向,第一连接线段与第一显示区中的数据线至少部分交叠。在显示区中引入连接走线,第二显示区中的数据线通过连接走线中沿第二方向延伸的第二连接线段和沿第一方向延伸的第一连接线段与第一扇出区中的扇出走线电连接,且沿显示面板的厚度方向,与扇出走线所连接的第一连接线段是与第一显示区中的数据线至少部分交叠的,如此,无需再在靠近显示面板左下边框和/或右下边框的位置布设扇出走线,从而为显示面板和显示装置的边框提供了压缩的空间,因此有利于实现显示面板和显示装置的进一步窄边框设计,提升用户的使用体验效果。
以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下,所获得的所有其它实施例,都属于本发明实施例保护的范围。
图2所示为本发明实施例所提供的显示面板的一种结构示意图,图3所示为图2中显示面板的一种BB向膜层示意图,请参考图2和图3,本发明实施例提供一种显示面板100,包括显示区AA和至少部分围绕显示区AA的非显示区NA,非显示区NA包括沿第一方向D1位于显示区AA一侧的第一扇出区A1,第一扇出区A1包括多条扇出走线S0;
显示区AA包括第一显示区AA1和第二显示区AA2,第二显示区AA2沿第二方向D2位于第一显示区AA1的至少一侧,第一方向D1和第二方向D2相交;第一显示区AA1和第二显示区AA2均包括沿第一方向D1延伸并沿第二方向D2排列的多条数据线Data,数据线Data与扇出走线S0电连接,其中,第二显示区AA2中的数据线Data通过连接走线L0与扇出走线S0电连接;
连接走线L0位于显示区AA,且包括沿第一方向D1延伸的第一连接线段L1和沿第二方向D2延伸的第二连接线段L2,第一连接线段L1与扇出走线S0电连接,第二连接线段L2与第二显示区AA2中的数据线Data电连接;沿显示面板的厚度方向,第一连接线段L1与第一显示区AA1中的数据线Data至少部分交叠。
需要说明的是,图2仅对显示面板上所包含的数据线Data进行示意,并不对显示面板上实际所包含的数据线Data的数量进行限定。同样,图2示出的第一显示区AA1和第二显示区AA2中所包含的数据线Data的数量也仅为示意,并不代表第一显示区AA1和第二显示区AA2中实际所包含的数据线Data的数量。可选地,本发明实施例中的第一显示区AA1位于显示面板的中间区域,第二显示区AA2位于显示面板沿第二方向D2的一侧或者两侧,图2以在第一显示区AA1的两侧均设置有第二显示区AA2为例进行说明,第二显示区AA2与显示面板沿第一方向D1延伸的边缘相邻,也就是说,第二显示区AA2中的数据线Data是位于显示区AA中沿第二方向D2的两侧区域,第一显示区AA1中的数据线Data位于显示区AA的中间区域。同理,第一扇出区A1中的扇出走线S0也仅为示意,并不代表第一扇出区A1中实际所包含的扇出走线S0的数量。另外,图3仅对显示面板的部分膜层进行了示意,并不对显示面板所包含的实际膜层结构进行限定,另外,第一连接线段L1与数据线Data所在的膜层结构也仅为示意,并不对第一连连接线段和第一显示区AA1中的数据线Data实际所在的膜层进行限定。
还需说明的是,图2仅对连接走线L0中的第一连接线段L1和第二连接线段L2在显示区AA中的大概位置进行了示意,为在图2中较好的区分第一连接线段L1与第一显示区AA1中的数据线Data,图2中并未示出第一连接线段L1与第一显示区AA1中的数据线Data的交叠关系,事实上,第一连接线段L1与第一显示区AA1中的数据线Data在显示面板的正投影是至少部分交叠的,例如请参考图4,图4所示为第一连接线段与数据线的一种相对位置关系图。本发明实施例所提及的沿显示面板的厚度方向,可以理解为是与显示面板的出光面垂直的方向,也可理解为是与显示面板中的衬底所在平面垂直的方向,可选地,显示面板包括衬底,显示面板的其他膜层结构形成于衬底的至少一侧。
继续参考图2、图3和图4,本发明实施例所提供的显示面板中,显示区AA中的第二显示区AA2沿第二方向D2位于第一显示区AA1的至少一侧,在显示区AA沿第一方向D1的一侧设置有第一扇出区A1,第一显示区AA1中的数据线Data直接延伸至第一扇出区A1的位置与第一扇出区A1中的扇出走线S0电连接,第二显示区AA2中的数据线Data通过位于显示区AA中的连接走线L0与第一扇出区A1中的扇出走线S0电连接,该连接走线L0中,沿第二方向D2延伸的第二连接线段L2与第二显示区AA2中的数据线Data电连接,沿第一方向D1延伸的第一连接线段L1与第一扇出区A1中的扇出走线S0电连接,且沿显示面板的厚度方向,与扇出走线S0所连接的第一连接线段L1是与第一显示区AA1中的数据线Data至少部分交叠的,也就是说,与第二显示区AA2中的数据线Data所对应的多条第一连接线段L1中,一部分线段位于第二显示区AA2中用于与第二显示区AA2中的数据线Data电连接,另一部分线段位于第一显示区AA1中用于与扇出走线S0电连接,此两部分线段彼此电连接;第一显示区AA1中的数据线Data中靠近第一扇出区A1的线段,从第一显示区AA1中直接延伸至第一扇出区A1中与扇出走线S0电连接。而且,沿显示面板的厚度方向,与扇出走线所连接的第一连接线段L1是与第一显示区AA1中的数据线Data至少部分交叠的,如此,第一显示区AA1和第二显示区AA2中的数据线Data均是通过位于第一显示区AA1的线段与第一扇出区A1中的扇出走线S0电连接的,如此,无需再在靠近显示面板左下边框和/或右下边框的位置布设扇出走线S0,从而为显示面板的边框提供了压缩的空间,采用本申请所提供的方案,显示面板的下边框宽度S01将小于1mm,相比于相关技术中下边框宽度为1.7mm的方式,大大减小了下边框的宽度,因此有利于实现显示面板的进一步窄边框设计,提升用户的使用体验效果。
可选地,显示面板包括台阶区Q0,控制芯片等设置于台阶区Q0中。在实际应用时,台阶区Q0将反折至显示面板的非出光面,以减小显示面板的下边框宽度。
需要说明的是,图3所示实施例仅示出了第一连接线段L1与第一显示区AA1中的数据线Data至少部分交叠且至少部分不交叠的方案,在本发明的一些其他实施例中,还可将第一连接线段L1和第一显示区AA1中的数据线Data设置为完全交叠(当第一连接线段L1和第一显示区AA1中的数据线Data的线宽一致时),例如请参考图5,如此可有效减少信号线在显示面板中所占的空间,提升显示面板的开口率,其中,图5所示为图2中显示面板的另一种BB向膜层示意图。
图6所示为本发明实施例所提供的显示面板的一种膜层示意图,可选地,本实施例提供的显示面板可以为采用有机发光二极管显示技术的显示面板,即OLED(OrganicLight-EmittingDiode)显示面板,可选地,从膜层结构来看,显示面板包括衬底00、阵列层10、发光层20和封装层30。可选地,阵列层10包括多个晶体管T0,OLED显示面板的发光层的基本结构通常包括阳极RE、发光材料层201与阴极202。当电源供应适当电压时,阳极RE的空穴与阴极202的电子会在发光材料层201中结合,产生亮光。可选地,封装层30包括第一无机层301、有机层302和第二无机层303,用以对发光层20进行封装,避免外界的水氧对发光层20造成影响。相比于薄膜场效应晶体管液晶显示器,OLED显示装置具有高可视度和高亮度的特点,并且更省电、重量轻、厚度薄。当然,在本发明的一些其他实施例中,显示面板还可为采用无机发光二极管显示技术的显示面板,例如MicroLED显示面板,或者,MiniLED显示面板等等。
图7所示为本发明实施例所提供的显示面板中数据线Data与多路分配单元F0的一种连接示意图,本实施例示出了显示面板中数据线Data、第一扇出区A1和多路分配单元F0的相对位置关系进行了示意。
请结合图2和图7,在本发明的一种可选实施方式中,显示面板的显示区AA包括多个数据线组Z0,数据线组Z0包括X条数据线Data,X≥2。
显示面板还包括多个多路分配单元F0,多路分配单元F0位于第一扇出区A1远离显示区AA的一侧;多路分配单元F0包括X个开关元件T,开关元件T包括控制端、输入端和输出端,同一多路分配单元F0的X个开关元件T的输入端连接,同一多路分配单元F0的X个开关元件T的输出端与同一数据线组Z0的X条数据线Data一一对应连接;第二显示区AA2中的数据线Data通过第二连接线段L2和第一连接线段L1与开关元件T的输出端连接;
显示面板还包括X条开关控制线K0,多路分配单元F0的X个开关元件T的控制端与X条开关控制线K0一一对应连接;
沿显示面板的厚度方向至少部分交叠的第一连接线段L1与数据线Data中,与第一连接线段L1连接的开关元件T的控制端,和与数据线Data连接的开关元件T的控制端连接同一开关控制线K0。
请参考图7,当显示面板包括多路分配单元F0时,本发明实施例所提及的第一扇出区A1指的是显示区AA与多路分配单元F0之间的区域,第一扇出区A1中的扇出走线S0靠近显示区AA的一端用于与数据线Data电连接,靠近多路分配单元F0的一端用于与多路分配单元F0电连接。在多路分配单元F0远离显示区AA的一侧还可设置有第二扇出区A2,在第二扇出区A2远离显示区AA的一侧设置有焊盘区,其中,第二扇出区A2中的扇出走线用于将多路分配单元F0中开关元件T的输入端与焊盘区的导电衬垫P0电连接。需要说明的是,本发明实施例所提及的电连接,可以是两个连接主体之间直接连接,也可以是两个连接主体之间通过其他的线段形成信号连接,还可以是两个连接主体之间通过开关元件(例如晶体管)形成信号连接等等。例如,扇出走线S0与第二显示区AA2中的数据线Data是通过连接走线L0形成信号连接的,而扇出走线S0与第一显示区AA1中的数据线Data是直接连接的,导电衬垫P0是通过多路分配单元F0中的开关元件与数据线Data形成电连接的。
继续参考图7,本发明实施例中将数据线Data分成了多个数据线组Z0,每个数据线组Z0包括X条数据线Data,本实施例以X=2为例进行说明,开关控制线K0包括第一开关控制线K1和第二开关控制线K2,同时,在显示面板中引入多个多路分配单元F0,多路分配单元F0的数量与数据线组Z0的数量相同,每个多路分配单元F0中所包含的开关元件T的数量与每个数据线组Z0中所包含的数据线Data的数量相同。同一数据线组Z0中的X条数据线Data分别与同一多路分配单元F0中的X个开关元件T的输出端连接,同一多路分配单元F0中的X个开关元件T的输入端连接在一起,用于连接第二扇出区A2中的同一导电衬垫P0。同一多路分配单元F0中的X个开关元件T的控制端分别与X条开关控制线K0一一对应连接。通过在一个多路分配单元F0中设置与X条数据线Data一一对应的X个第一开关元件T,能够使每个第一开关元件T独立控制对应的数据线Data的信号传输,且通过将同一多路分配单元F0的X个第一开关元件T的输入端连接在一起与同一导电衬垫P0电连接,能够减少第二扇出区A2中的扇出走线S0的数量以及绑定区中的导电衬垫P0的数量,可选地,绑定区中的导电衬垫P0用于与控制芯片绑定,当绑定区中的导电衬垫P0的数量减少时,控制芯片上的导电衬垫的数量也将减少,从而有利于简化与导电衬垫P0所绑定的控制芯片的结构。需要说明的是,每个多路分配单元F0中包含的开关元件T的数量X可以根据一个数据线组Z0中包括的数据线Data的数量进行设定,本实施例仅以X=2为例进行说明,在本发明的一些其他实施例中,X还可取为大于2的其他整数值,例如请参考图8,该实施例中以X=4为例进行说明,开关控制线K0包括第一开关控制线K1、第二开关控制线K2、第三开关控制线K3和第四开关控制线K4。其中,图8所示为本发明实施例所提供的显示面板中数据线Data与多路分配单元F0的另一种连接示意图。
可选地,多路分配单元F0中的开关元件T为NMOS管,当向NMOS管的控制端施加高电平信号时,对应的开关元件T导通;反之,当向NMOS管的控制端施加低电平信号时,对应的开关元件T截止。
在本发明的一些其他可选实施例中,多路分配单元F0中的开关元件还可选为PMOS管,当向PMOS管的控制端施加低电平信号时,对应的开关元件T导通;反之,当向PMOS管的控制端施加高电平信号时,对应的开关元件T截止。
可选地,同一多路分配单元F0中的X个开关元件均为NMOS管或者均为PMOS管。
请结合图2、图3、图4、图5和图7,当将第一连接线段L1设置为与第一显示区AA1中的数据线Data至少部分交叠时,假设至少部分交叠的第一线段和数据线Data构成一个交叠单元,则同一交叠单元中,与第一连接线段L1所连接的开关元件T的控制端和与数据线Data连接的开关元件T的控制端连接的是同一开关控制线K0,也就是说,通过同一开关控制线K0可控制第一连接线段L1和与其交叠的数据线Data所对应的开关单元的同时导通或者同时截止,如此实现了与第一连接线段L1连接的数据线Data和第一显示区AA1中的数据线Data的同时充电,因此当将第一连接线段L1与第一显示区AA1中的数据线Data至少部分交叠时,第一连接线段L1与数据线Data上的信号均为对子像素进行充电的数据信号,从而有效避免了相互交叠的线段上由于传输的信号不同而导致信号串扰的现象。
图9所示为本发明实施例所提供的显示面板中像素电路与数据线Data的一种连接示意图,图10所示为图9中一个像素电路60所在像素区域的一种布局示意图,图11所示为2*2个像素区域中数据线的一种布局示意图,图12至图17分别示出了图10中像素区域的几个膜层的布局示意图,其中,图12所示为图10的像素区域中有源层的一种平面示意图,图13所示为图10的像素区域中第一金属层的一种平面示意图,图14所示为图10的像素区域中电容金属层的一种平面示意图,图15所示为图10的像素区域中第二金属层的一种平面示意图,图16所示为图10的像素区域中第三金属层的一种平面示意图,图17所示为图10的像素区域中第四金属层的一种平面示意图。图18所示为与图10中的像素区域对应的一种像素电路图,图19所示为与图18中的像素电路对应的一种驱动时序图。
请参考图9,在本发明的一种可选实施方式中,显示面板包括阵列排布的多个像素电路60;沿第一方向D1位于同一列的像素电路60中,位于奇数行的各像素电路60共用同一数据线Data,以及位于偶数行的各像素电路60共用另一数据线Data;分别与同一列像素电路60中奇数行的像素电路60和偶数行的像素电路60电连接的两条数据线Data分布于该列像素电路60沿第二方向D2的相对的两侧。
具体而言,图9所示实施例中,每个像素电路60所在区域的布局均可参考图10,每个像素电路60的具体构成均可参考图18,请结合图6、图10至图18,显示面板包括有源层Poly、第一金属层M1、电容金属层MC、第二金属层M2、第三金属层M3和第四金属层M4,可选地,像素电路中包括多个晶体管,晶体管的栅极位于第一金属层M1,源电极S和漏电极d位于第二金属层M2;扫描线Scan1和扫描线Scan2以及发光控制线Emit位于第一金属层M1,复位信号线Vref位于电容金属层MC,电源信号线PVDD位于第二金属层M2,数据线Data位于第三金属层M3,连接走线L0位于第四金属层M4。需要说明的是,图10至图17仅对像素电路60所在区域的一种膜层关系进行示意,并不对像素电路中不同的结构所在的膜层进行具体的限定。在其他可行的实施方式中,也可以在不短路的情况下,将电源信号线PVDD和数据线Data设置为同层;或者将电源信号线PVDD设置在数据线Data远离衬底00的一侧。
需要说明的是,图9仅以矩形框的结构对显示面板中的像素电路60进行了示意,像素电路60的布局和电路结构可分别参考图10和图18,图10和图18中的像素电路仅为示意,但并不对本发明中像素电路的结构进行限定,在本发明的一些其他实施例中,像素电路还可体现为其他可行的结构。本实施例对矩形框的不同填充图案代表不同颜色的子像素所对应的像素电路,其中,相同填充图案的矩形框的像素电路所对应的子像素的发光颜色相同,不同填充图案的矩形框的像素电路对应的子像素的发光颜色不同,图9中矩形框的三种不同图案填充示意显示面板中包括三种发光颜色不同的子像素,可选地,三种发光颜色分别为红色、绿色和蓝色。
可选地,像素电路包括1个驱动晶体管T3、数据写入模块91、补偿模块92、第一复位模块93、发光控制模块94和第二复位模块95,其中,驱动晶体管T3的栅极连接第一节点N1,第一极连接第二节点N2,第二极连接第三节点N3。可选地,数据写入模块91包括第二晶体管T2,发光控制模块94包括第一晶体管T1和第六晶体管T5,补偿模块92包括第四晶体管T4,第一复位模块93包括第五晶体管T5,第二复位模块95包括第七晶体管T7。其中,第一复位模块93中的第五晶体管T5的两极分别连接复位信号线Vref以及第一节点N1,第一复位模块93中第五晶体管T5的栅极连接第一扫描线Scan1。数据写入模块91中的第二晶体管T2的两极分别连接数据线Data和第二节点N2,数据写入模块91中第二晶体管T2的栅极以及第二复位模块95中的第七晶体管T7的栅极连接第二扫描线Scan2。发光控制模块94中的第一晶体管T1的两极分别连接电源信号线PVDD和第二节点N2,栅极连接发光控制线Emit。第二复位模块95中的第七晶体管T7的两极分别连接复位信号线Vref和第四节点N4,第四节点N4连接发光元件D0的阳极。需要说明的是,本实施例的驱动电路中,仅以各晶体管为P型晶体管为例进行说明,但并不对晶体管的类型进行限定。
请参考图18和图19,在一帧时间内,显示面板执行第一复位阶段t1、数据写入阶段t2和发光阶段t3,在第一复位阶段t1,第一扫描线Scan1向第五晶体管T5提供低电平信号,第五晶体管T5导通,复位信号传输至驱动晶体管T3,用于对驱动晶体管T3的栅极进行复位。在数据写入阶段t2,第二扫描线Scan2向第二晶体管T2、第四晶体管T4以及第七晶体管T7提供低电平信号,第二晶体管T2、第四晶体管T4以及第七晶体管T7导通,数据信号写入驱动晶体管T3的栅极(或称为驱动晶体管T3的阈值抓取),复位信号传输至第四节点N4,对发光元件D0的阳极进行复位。在发光阶段t3,发光控制线Emit向第一晶体管T1和第六晶体管T6提供低电平信号,第一晶体管T1和第六晶体管T6导通,电源信号线PVDD上的信号传输至驱动晶体管T3,发光元件D0响应驱动晶体管T3的驱动信号而发光。
本实施例中,由于每列像素电路60对应设置两条数据线Data,且同一列相邻的两个像素电路60连接不同的数据线Data,因此,相邻两行像素电路60的数据写入互不影响,请参考图18和图20,图20所示为与图18中的像素电路对应的另一种驱动时序图,其中,第一扫描线Scan1上传输有效电平信号时,上一行的像素电路进入数据写入阶段,本行的像素电路进入复位阶段;第二扫描线Scan2上传输有效电平信号时,本行的像素电路进入数据写入阶段。本实施例中,第一扫描线Scan1和第二扫描线Scan2上传输有效电平信号的时间是有交叠的,也就是说,上一行像素和本行像素进行数据写入阶段的时间是有交叠的,由于同一列相邻的两个像素电路60连接不同的数据线Data,相邻两行像素电路60可通过不同的数据线Data进行写数据,二者互不影响,从而可以在对第x行子像素电路60进行数据写入的阶段,继续对第x-1行子像素电路60进行数据写入,增加数据信号的写入时长,由于数据写入的过程也是对驱动晶体管的阈值进行补偿的过程,增加数据信号的写入时长的同时也增加了对驱动晶体管的阈值补偿的时间,因而有利于改善由于驱动晶体管的阈值偏移而导致的低灰阶视效及残影问题,有利于提升显示效果。
可选地,图18所示实施例中的第四晶体管T4和第五晶体管T5以双栅结构的晶体管为例进行说明,双栅结构有利于减小第四晶体管T4和第五晶体管T5向第一节点N1的漏流,以保持驱动晶体管T3的栅极电位的稳定性。另外,图18所示实施例中以第七晶体管T7的控制端连接第二扫描线Scan2为例进行说明,本发明并不以此为限。
需要说明的是,图18仅对存储电容Cst进行了示意,事实上,请结合图12至图14,存储电容Cst包括两个并联的电容,分别为电容Cst1和电容Cst2,其中,电容Cst1是由位于第一金属层M1的极板Cst1-1和位于电容金属层MC的极板Cst1-2(接收电源信号线PVDD的电压)构成,电容Cst2是由位于半导体层poly的极板Cst2-1和位于电容金属层Mc的极板Cst2-2(接收电源信号线PVDD的电压)构成。采用两个电容并联的方式形成存储电容,有利于增加存储电容所能够存储的电容量。
可选地,继续参考图12至图14以及图18,像素电路还包括第二电容C2和第三电容C3,其中,第二电容C2由位于半导体层poly的极板C2-1和位于电容金属层的极板C2-2(接收电源信号线PVDD的电压)构成,在第二扫描线Scan2的电平发生改变时,第四晶体管T4与第二电容C2连接的节点的电荷将能够存储至第二电容C2中,避免该节点的电荷注入第一节点N1,从而有利于维持驱动晶体管T3的栅极电位的稳定性,以稳定驱动晶体管T3所产生的驱动电流,进而有利于提升显示面板的显示均一性。
第三电容C3由位于半导体层poly的极板C3-1和位于电容金属层的极板C3-2(接收复位信号线Vref的电压)构成,在第一扫描线Scan1的电平发生改变时,第五晶体管T5与第三电容C3连接的节点的电荷将能够存储至第三电容C3中,避免该节点的电荷注入第一节点N1,同样有利于维持驱动晶体管驱动晶体管T3的栅极电位的稳定性,以稳定驱动晶体管T3所产生的驱动电流,进而有利于提升显示面板的显示均一性。
需要说明的是,图18中的像素电路的结构仅为示意,本发明并不对像素电路的结构进行具体限定,在本发明的一些其他实施例中,像素电路还可采用其他可行的结构,例如图21所示的结构,图21与图18的区别包括:第四晶体管T4和第五晶体管T5为单个栅极结构的晶体管,第七晶体管T7连接第一扫描线Scan1,其中,图21所示为本发明实施例所提供的像素电路的另一种结构示意图。
继续参考图9,当在显示面板为每列像素电路60引入两条数据线Data时,增加了显示面板中实际所包含的数据线Data的数量,若将第一显示区AA1和第二显示区AA2中的数据线Data均直接与第一扇出区A1中的扇出走线S0电连接时,会增大第一扇出区A1中的扇出走线S0沿第二方向D2的空间宽度,进而会增大第一扇出区A1沿第一方向D1的空间宽度,不利于显示面板的边框窄化。为此,本发明实施例为第二显示区AA2中的数据线Data引入的了连接走线L0,通过连接走线L0与第一扇出区A1中的扇出走线S0电连接,以减小第一扇出区A1中的扇出走线S0所占用的边框宽度,实现显示面板的窄边框设计。图22所示为本申请中电源信号线、数据线以及连接走线的一种相对位置关系图,图23所示为相关技术中电源信号线、数据线以及连接走线的一种相对位置关系图,图22和图23分别示意了相邻两个像素电路所在区域的电源信号线、数据线和连接走线,请参考图23,相关技术中,为避免在引入连接走线L0’造成开口率损失,通常会将连接走线L0’设置在显示面板中电源信号线PVDD’的上方或下方且与电源信号线交叠,但是,申请人发现,当将连接走线L0设置为与电源信号线交叠面积较大时,电源信号线上的信号对连接走线L0的信号稳定性影响较大,存在较大的串扰问题。为此,本发明实施中将连接走线L0中沿第一方向D1延伸的第一连接线段L1设置为沿显示面板的厚度方向与第一显示区AA1中的数据线Data至少部分交叠,例如请参考图22,如此有利于减少连接走线L0与电源信号线的交叠面积,有利于减小串扰现象发生的可能。
图24所示为第一显示区和第二显示区中数据线以及连接走线的一种布线示意图,请参考图24,在本发明的一种可选实施方式中,沿显示面板的厚度方向,与第二显示区AA2中同一列像素电路60连接的两条数据线Data所连接的两条第一连接线段L1,分别与第一显示区AA1中相邻的两条数据线Data交叠。数据线Data与第一连接线段L1交叠的情形可参考图10。
对于在显示面板中为每列像素电路60引入两条数据线Data的实施方式,在将第二显示区AA2中的数据线Data通过连接走线L0连接至第一显示区AA1下方的第一扇出区A1时,可将第二显示区AA2中与同一列像素电路60所对应的两条连接走线L0中的第一连接线段L1,分别与第一显示区AA1中相邻的两条数据线Data交叠,请参考图24,假设第二显示区AA2中,与同一像素列对应的数据线Data包括位于该像素列左侧的数据线D01和位于该像素列右侧的数据线D02,第一显示区中,与同一像素列对应的数据线Data包括位于该像素列左侧的数据线D03和位于该像素列右侧的数据线D04。与数据线D01和数据线D02所连接的连接走线中的第一连接线段分别为第一连接线段L11和第一连接线段L12,在第一显示区AA1中,第一连接线段L11与位于像素列左侧的数据线D03交叠,第一连接线段L1与位于像素列右侧的数据线D04交叠,如此,有利于简化连接走线L0的布线结构,避免连接走线L0发生交叠的可能。
继续参考图9和图25,其中,图25所示为连接走线、数据线以及多路分配单元的一种相对位置关系图,在本发明的一种可选实施方式中,多路分配单元F0包括多个第一多路分配单元F1和多个第二多路分配单元F2,第一多路分配单元F1中的开关元件T的输出端通过扇出走线S0(此处为第一扇出走线S1)与第一显示区AA1中的数据线Data电连接,第二多路分配单元F2中的开关元件T的输出端通过扇出走线S0(此处为第二扇出走线S2)与第二显示区AA2中的数据线Data对应的第一连接线段L1电连接;显示面板还包括多路分配单元设置区,多路分配单元设置区包括第一设置区A01和第二设置区A02,第二设置区A02沿第二方向D2位于第一设置区A01的至少一侧;第一多路分配单元F1位于第一设置区A01,第二多路分配单元F2位于第二设置区A02。
具体而言,本发明实施例在显示面板的非显示区NA设置了多路分配单元设置区A01和A02,该多路分配单元设置区A01和A02设置于第一扇出区A1远离显示区AA的一侧,该多路分配单元设置区包括第一设置区A01和沿第一方向D1位于第一设置区A01至少一侧的第二设置区A02,图9和图25实施例仅以在第一设置区A01左侧设置有一个第二设置区A02的方案为例进行说明,若在第一设置区A01的右侧设置第二设置区A02时,可看作是图9或图25方案的镜像排列。第一显示区AA1中的数据线Data通过第一扇出走线S1与第一多路分配单元F1电连接,第二显示区AA2中的数据线Data则通过连接走线L0和第二扇出走线S2与第二多路分配单元F2中电连接,并且第一多路分配单元F1位于第一设置区A01,第二多路分配单元F2位于第二设置区A02,第二显示区AA2中的数据线Data位于第一显示区AA1中的数据线Data沿第一方向D1的左侧,与第二显示区AA2中的数据线Data所连接的第二多路分配单元F2也位于与第一显示区AA1中的数据线Data所连接的第一多路分配单元F1沿第一方向D1的左侧,如此即使将第一显示区AA1中的数据线Data通过连接走线L0与扇出走线S0和第二多路分配单元F2连接后,也不会打乱原本与第一显示区AA1中的数据线Data所连接的多路分配单元F0的布局,因而在实现显示面板的窄边框设计以及避免信号串扰现象的同时,还有利于简化显示面板中多路分配单元F0的布局。
需要说明的是,图9和图25仅对第一设置区A01和第二设置区A02中的多路分配单元F0进行了一种示意,每个多路分配单元F0中的开关元件T分布在相同行,在本发明的一些其他实施例中,多路分配单元F0中的开关元件T还可根据实际数量和非显示区NA的尺寸设置于两行或者多行,本发明对此不进行具体限定。
继续参考图9和图25,在本发明的一种可选实施方式中,不同的多路分配单元F0中的开关元件T的输入端分别与不同的导电衬垫P0电连接;沿第二方向D2,数据线组Z0的排列顺序与多路分配单元F0所对应的导电衬垫的排列顺序相同。
本发明实施例在多路分配单元F0远离显示区AA的一侧设置有绑定区,绑定区中设置有导电衬垫P0,该导电衬垫P0用于与控制芯片电连接,控制芯片可通过导电衬垫P0、与导电衬垫P0电连接的多路分配单元F0、以及与多路分配单元F0中的开关元件T所连接的第一扇出区A1中的扇出走线S0,将数据信号发送至对应的数据线Data。每一数据线组Z0所包含的数据线Data的数量为X,X≥2,数据线组Z0与多路分配单元F0一一对应设置,每个数据线组Z0通过一个多路分配单元F0与一个导电衬垫P0电连接,假设显示面板包括沿第二方向D2依次排列的M个数据线组Z0,沿第二方向D2,数据线组Z0的排列顺序与多路分配单元F0所对应的导电衬垫的排列顺序相同,指的是,第i个数据线组Z0通过多路分配单元F0与绑定区中的第i个导电衬垫P0电连接,1≤i≤M,如此,即使将第二显示区AA2中数据线Data通过连接走线L0与第一显示区AA1下方的扇出走线S0连接至多路分配单元F0,进一步与导电衬垫P0电连接时,无需改变绑定区的导电衬垫P0原有的排列顺序,由于导电衬垫P0通常与控制芯片电连接,当导电衬垫P0的排列顺序不发生改变时,无需改变控制芯片的构造及其现有算法,从而有利于简化显示产品的整体制作工艺,不会增加工艺成本。
可选地,当多路分配单元F0沿第二方向D2排列为一行时,多路分配单元F0的排列顺序与数据线组Z0的排列顺序也相同,例如,沿第二方向D2排列的第i个多路分配单元F0中的开关元件T与沿第二方向D2排列的第i个数据线组Z0中的数据线Data电连接,1≤i≤M,如此,在将第二显示区AA2中数据线Data通过连接走线L0连接至第一显示区AA1下方的第一扇出区A1时,通过第一扇出区A1中的扇出走线S0将相应的数据线组Z0中的数据线Data与多路分配单元F0进行电连接即可,无需改变多路分配单元F0原有的排列顺序,因而有利于简化显示面板的制作工艺,不会增加工艺成本。
继续参考图9和图25,在本发明的一种可选实施方式中,与第一多路分配单元F1中的开关元件T的输出端连接的扇出走线S0为第一扇出走线S1,与第二多路分配单元F2中的开关元件T的输出端连接的扇出走线S0为第二扇出走线S2,至少一条第二扇出走线S2与至少一条第一扇出走线S1异层设置。
本发明实施例中将位于第二显示区AA2中的数据线Data通过连接走线L0与第一扇出区A1中的第二扇出走线S2电连接,第二扇出走线S2进一步与第二设置区A02中的第二多路分配单元F2电连接;位于第一显示区AA1中的数据线Data与第一扇出区A1中的第一扇出走线S1电连接,第一扇出走线S1进一步与第一设置区A01中的第一多路分配单元F1电连接。本发明实施例在布局第一扇出走线S1和第二扇出走线S2时,可将第一扇出走线S1和第二扇出走线S2设置在不同的膜层,例如,当仅有一条或者几条第二扇出走线S2存在与第一扇出走线S1发生短路的风险(比如当将第一扇出走线和第二扇出走线设置在同层,由于布局空间有限,走线间距减小,相邻走线之间容易发生短路的现象)时,或者,将第一扇出走线和第二扇出走线同层设置可能占用的空间较大不利于实现窄边框设计时,可将这几条第二扇出走线S2设置在于第一扇出走线S1不同的膜层;当然,在本发明的一些其他实施例中,还可将所有的第二扇出走线S2设置在一个膜层,将所有的第一扇出走线S1设置在另一膜层,例如请参考图12,第二扇出走线S2的布线与第一扇出走线S1的布线互不干涉,在避免第一扇出走线S1和第二扇出走线S2发生短路现象的同时,还有利于简化扇出走线S0的布线难度,其中,图26所示为本发明实施例所提供的显示面板中第一扇出区A1的一种膜层示意图,需要说明的是,图26仅对第一扇出区A1中的部分第一扇出走线S1和部分第二扇出走线S2进行了示意,并不代表显示面板中实际所包含的第一扇出走线S1和第二扇出走线S2的实际数量。此外,图26也仅示出了将第一扇出走线S1和第二扇出走线S2分布在两个不同的膜层的方案,在本发明的一些其他实施例中,考虑到第一扇出走线S1的数量可能较多,为减小扇出走线S0在第一扇出区A1所占的空间面积,还可将第一扇出走线S1分布在两个或者两个以上的膜层,本发明对此不进行具体限定。可选地,第一扇出走线S1和第二扇出走线S2所在的膜层可从图6所示实施例中的第一金属层M1、电容金属层MC、第二金属层M2、第三金属层M3和第四金属层M4中进行选择,无需再在显示面板中引入新的膜层结构,以简化显示面板的整体膜层结构。对于第一扇出走线S1和第二扇出走线S2在显示面板中具体可设置的膜层的实施例可参考后续实施例中的说明。
继续参考图25和图26,在本发明的一种可选实施方式中,至少一条第一扇出走线S1和与其连接的数据线Data同层设置,至少一条第二扇出走线S2和与其连接的第一连接线段L1同层设置。
具体而言,当将第一显示区AA1中的数据线Data与第一扇出走线S1电连接,进而连接至多路分配单元F0时,设置至少一条第一扇出走线S1和与其连接的数据线Data同层设置,该部分第一扇出走线S1和与其连接的数据线Data可在同一制作工艺中制作而成,无需通过打孔的方式形成连接,因而有利于简化此部分第一扇出走线S1与数据线Data的连接,简化制作工艺。考虑到第一扇出走线S1的数量较多,为避免将第一扇出走线S1集中设置在同一膜层而可能导致的扇出区所在边框宽度过大的问题,在本发明的一些其他实施例中,还可将第一扇出走线S1分布在两个或者更多的膜层中,此时,分布有第一扇出走线S1的多个膜层中的一个膜层可以与数据线Data同层设置,其他膜层与数据线Data异层设置,如此,在实现面板窄边框设计的同时,还有利于简化制作工艺。
同理,当将至少一条第二扇出走线S2和与其连接的第一连接线段L1同层设置时,此部分第二扇出走线S2和与其连接的第一连接线段L1可在同一制作工艺中制作而成,无需通过打孔的方式形成连接,因而有利于简化此部分第二扇出走线S2与数据线Data的连接,简化制作工艺。本发明实施例中,第一连接线段L1与数据线Data是异层设置的,例如请参考图6和图10,第一连接线段L1可位于第四金属层M4,数据线Data可位于第三金属层M3。若第一连接线段L1所在膜层的布线空间足够,可将与第一连接线段L1所连接的多条第二扇出走线S2均与第一连接线段L1同层设置。若第一连接线段L1所在膜层布线空间有限,或者第二扇出走线S2数量较多设置在同一膜层影响显示面板的窄边框设计时,还可将与第一连接线所连接的第一扇出走线S1设置在两个或者多个膜层,此时,分布有第二扇出走线S2的多个膜层中的一个膜层可以与第一连接线段L1同层设置,其他膜层与第一连接线段L1异层设置,可选地,其他膜层可以与设置有第一扇出走线S1的多个膜层中的至少一个重合,从而实现膜层的复用,简化显示面板的膜层结构。如此,在实现显示面板窄边框设计的同时,还有利于简化制作工艺。
图27所示为图22中的走线沿CC向的一种膜层示意图,请结合图22和图27,在本发明的一种可选实施方式中,显示面板还包括设置于显示区AA的电源信号线PVDD,电源信号线PVDD至少包括沿第一方向D1延伸的线段L111;沿显示面板的厚度方向,第一连接线段L1与电源信号线PVDD中沿第一方向D1延伸的线段L111至少部分不交叠。
相关技术中,例如请参考图23,为避免在显示面板中引入连接走线L0造成开口率损失,会将连接走线L0设置在显示面板中电源信号线PVDD的上方或者下方并且与电源信号线PVDD交叠面积较大。但是,申请人发现,当将连接走线L0’设置为与电源信号线PVDD交叠面积时,电源信号线上的信号对连接走线L0的信号稳定性影响较大,存在较大的串扰问题。为此,请参考图22和图27,本发明实施例在引入连接走线L0时,使得连接走线L0尽可能与电源信号线PVDD不交叠,或者尽可能减少连接走线L0与电源信号线PVDD的交叠面积。例如,一种可选的方式为,设置第一连接线段L1与电源信号线中沿第一方向D1延伸的线段在沿显示面板的厚度方向至少部分不交叠,从而减少第一连接线段L1与电源信号线的交叠面积,改善第一连接线段L1与电源信号线之间的串扰问题。需要说明的是,第一连接线段L1未与电源信号线PVDD交叠的部分可以与第一显示区AA1中的数据线Data交叠,而且交叠的第一连接线段L1和数据线Data可同时传输数据信号,以避免或者减少串扰现象发生的可能,而且,将第一连接线段L1与数据线Data交叠设置的方式还有利于减少连接走线L0的引入对显示面板的开口率的影响。
请参考图22,在实际布局中,电源信号线PVDD可能并未严格沿第一方向延伸或者严格沿第二方向延伸,可能会存在沿与第一方向和第二方向均相交的方向延伸的线段,此部分线段存在与第一连接线段L1交叠的可能,在实际制作中,可通过尽量减小电源信号线PVDD与第一连接线段L1交叠的面积的方式来减少信号串扰现象。
请参考图24、图6以及图28,其中,图28所示为连接走线L0所在膜层的局部布局示意图,图28对应2*2个像素电路所在区域,在本发明的一种可选实施方式中,各连接走线L0中的第一连接线段L1和第二连接线段L2均同层设置。
当将连接走线L0中的第一连接线段L1和第二连接线段L2均设置在同一膜层时,无需引入更多的膜层来设置连接走线L0中的第一连接线段L1和第二连接线段L2,因而有利于简化显示面板的膜层结构。可选地,第一连接线段L1和第二连接线段L2均设置于第四金属层M4,考虑到其它金属层中均布设有相应的信号线,例如第一金属层M1上布设有扫描线,电容金属层MC上布设有复位信号线Vref1,第二金属层M2上布设有电源信号线PVDD,第三金属层M3上布设有数据线Data,因而,当将第一连接线段L1和第二连接线段L2布设在第四金属层M4上时,第四金属层M4有足够的空间来设置第一连接线段L1和第二连接线段L2。
请参考图24、图6及图29,其中,图29所示为连接走线L0所在膜层的另一种局部布局示意图,图29对应2*2个像素电路所在区域,在本发明的一种可选实施方式中,各连接走线L0中的第一连接线段L1同层设置,各连接走线L0中的第二连接线段L2同层设置,且第一连接线段L1和第二连接线段L2异层设置。
具体而言,本实施例示出了将连接走线L0中的第一连接线段L1和第二连接线段L2分别设置于两个膜层中的方案,如此,无需考虑第一连接线段L1与不同的第二连接线段L2发生短路的现象,只需将第一连接线段L1通过过孔与对应的第二连接线段L2电连接即可,此种方式同样有利于简化第一连接线段L1和第二连接线段L2的布线难度。可选地,本实施例以第一连接线段L1位于电容金属层MC,第二连接线段L2位于第四金属层M4为例进行说明。同一连接走线L0中,第一连接线段L1和第二连接线段L2通过连接孔进行电连接。请结合图25,连接走线L0中的第一连接线段L1与第二扇出走线S2连接,可选地,第二扇出走线S2与第一连接线段L1同层设置,均位于电容金属层,如此,第二扇出走线S2与第一连接线段L1可在同一工艺中布线而实现电连接,无需通过连接孔等其他工艺形成电连接。
请结合图6、图24以图28和图29,在本发明的一种可选实施方式中,第一连接线段L1和第二连接线段L2均位于显示区AA中的非开口区Q2。
请参考图6,显示面板的发光层20包括像素定义层21,像素定义层21限定多个像素开口用于蒸镀发光材料,像素定义层21所限定的像素开口在显示面板的出光面的正投影所在的区域为显示面板的开口区Q1,显示区AA中除开口区Q1之外的其他区域为非开口区Q2。在像素开口的下方设置有阳极层RE,像素开口中的发光材料与阳极层RE接触,用于接收电信号。本发明实施例在显示面板中引入第一连接线段L1和第二连接线段L2时,将第一连接线段L1和第二连接线段L2设置于显示区AA中的非开口区时,有利于避免第一连接线段L1和第二连接线段L2与像素开口正下方的阳极层交叠,因而可避免第一连接线段L1和第二连接线段L2对阳极层的平坦性造成影响,故有利于提升显示面板的整体显示均一性。
需要说明的是,将第一连接线段L1和第二连接线段L2设置于显示面板中的非开口区中的方案,尤其适用于显示面板中的子像素沿第一方向D1和第二方向D2呈阵列排布的方案。
继续参考图28,在本发明的一种可选实施方式中,显示面板还包括多条沿第一方向D1延伸的第一虚设线段L01和多条沿的第二方向D2延伸的第二虚设线段L02,第一虚设线段L01与第一连接线段L1同层设置且与第一连接线段L1和第二连接线段L2绝缘,第二虚设线段L02与第二连接线段L2同层设置且与第二连接线段L2和第一连接线段L1绝缘。
具体而言,图28所示实施例示出了当将第一连接线段L1、第二连接线段L2、第一虚设线段L01以及第二虚设线段L02均同层设置的方案,可选地,本实施例以将这些线段均设置在第四金属层为例进行说明。当将上述线段设置在相同膜层时,这些线段可在同一工艺中形成,有利于简化布线工艺。另外,若未在第一连接线段L1和第二连接线段L2所在膜层设置虚设线段,第一连接线段L1和第二连接线段L2所在的膜层仅设置有第一连接线段L1和第二连接线段L2时,该膜层金属密度不均,可能会由于不同区域金属反光的效果有差异导致息屏mura现象。同时,该膜层金属密度不均匀,可能会导致制程中曝光和刻蚀的均一性变差,导致第连接线段L1或第二连接线段L2的线宽不均匀,进而导致不同区域的电容负载差异加大,影响显示均一性。本发明实施例在第一连接线段L1和第二连接线段L2所在的膜层设置第一虚设线段L01和第二虚设线段L02,并使得第一虚设线段L01的延伸方向与第一连接线段L1的延伸方向相同,第二虚设线段L02的的延伸方向与第二连接线段L2的延伸方向相同,有利于提高第一连接线段L1和第二连接线段L2所在膜层的金属密度的均一性,从而有利于改善由于金属密度不均而可能导致的息屏mura现象,并有利于提升显示面板的显示均一性。
请参考图30,图30所示为第一连接线段和第二连接线段所在膜层的一种布线示意图,请结合图28和图30,在本发明的一种可选实施方式中,显示面板包括沿第一方向D1排列的多个像素行H01和沿第二方向D2排列的多个像素列H02,沿第一方向D1,相邻的第二虚设线段L02之间、相邻的第二虚设线段L02与第二连接线段L2之间、相邻的第二连接线段L2之间所包含的像素行H01的数量相同;沿第二方向D2,相邻的第一虚设线段L01之间、相邻的第一虚设线段L01与第一连接线段L1之间、相邻的第一连接线段L1之间所包含的像素列H02的数量相同。
具体而言,本实施例以第一连接线段L1、第二连接线段L2、第一虚设线段L01和第二虚设线段L02同层设置为例进行说明,其中,第一连接线段L1和第一虚设线段L01均沿第一方向延伸,第二连接线段L2和第二虚设线段L02均沿第二方向延伸。本实施例进一步限定沿第一方向延伸且相邻的两条线段之间所包含的像素列H02的数量相同,使得沿第一方向延伸的线段等间距排列或者近似于等间距排列,并且限定沿第二方向延伸且相邻的两条线段之间所包含的像素行H01的数量相同,使得沿第二方向延伸的线段等间距排列或者近似等间距排列。如此,有效提升了第一连接线段L1和第二连接线段L2所在的金属膜层上金属密度的均一性,因此更加有利于改善或者避免由于金属密度不均而可能导致的息屏mura现象,有利于提升制程中曝光和刻蚀的均一性,进而有利于提升第一连接线段L1和第二连接线段L2在不同区域的线宽均一性,因此有利于提升显示面板的显示均一性。
需要说明的是,图30所示实施例仅以沿第一方向延伸且相邻的两条线段之间设置有一个像素列H02、以及沿第二方向延伸且相邻的两条线段之间设置有一个像素行H01为例进行说明,但并不对沿第一方向延伸且相邻的两条线段之间所包含的像素列H02的数量进行限定,也并不对沿第二方向延伸且相邻的两条线段之间所包含的像素行H01的数量进行限定。
请适当参考图28和图30,在本发明的一种可选实施方式中,至少一条第一虚设线段L01浮置;和/或,至少一条第二虚设线段L02浮置。
具体而言,为简化制作工艺,当在第一连接线段L1所在膜层同时设置第一连接线段L1和第一虚设线段L01时,可将在该膜层引入的至少一条第一虚设线段L01浮置,无需与其他信号线连接,从而简化显示面板中的打孔等制作工艺。可选地,为进一步简化制作工艺,第一连接线段L1所在膜层中的各条第一虚设线段L01均浮置。
当在第二连接线段L2所在膜层同时设置第二连接线段L2和第二虚设线段L02时,可将在该膜层引入的至少一条第二虚设线段L02浮置,无需与其他信号线连接,同样有利于简化显示面板中的打孔等制作工艺。可选地,为进一步简化制作工艺,第一连接线段L1所在膜层中的各条第一虚设线段L01均浮置。
请结合图18,本发明实施例所提供的显示面板中,与像素电路连接的信号线包括传输固定电压信号的信号线和传输脉冲信号的信号线,例如,电源信号线PVDD和电源信号线PVEE分别用于传输正的电源信号和负的电源信号,其上传输的电信号是固定不变的;复位信号线Vref用于传输复位信号,其上传输的电信号也是固定不变的。第一扫描线Scan1、第二扫描线Scan2和发光控制线Emit上所传输的信号为脉冲信号。请结合图31,图31所示为第一虚设线段和第二虚设线段与固定电压线的一种连接示意图,本发明的一种可选实施方式中,至少一条第一虚设线段与第一固定电压线X1电连接;和/或,至少一条第二虚设线段与第二固定电压线X2电连接。
本实施例中所提及的第一固定电压线X1可以为上述电源信号线PVDD、电源信号线PVEE和复位信号线Vref中的至少一种,第二固定电压线X2可以为上述电源信号线PVDD、电源信号线PVEE和复位信号线Vref中至少一种,其中,第一固定电压线X1和第二固定电压线X2可以均为电源信号线PVDD,或者均为电源信号线PVEE,或者均为复位信号线Vref,本发明对此不进行具体限定,本实施例以第一固定电压线X1和第二固定电压线X2均为电源信号线PVEE为例进行说明,可选地,电源信号线PVEE设置于显示区的外围。本实施例中,沿第一方向D1延伸的至少部分第一虚设线段L01以及沿第二方向D2延伸的至少部分第二虚设线段L02均与电源信号线PVEE电连接,如此,相当于为电源信号线PVEE并联了阻抗,因此有利于降低电源信号线PVEE的整体阻抗,有利于提升电源信号线PVEE所传输的信号的均一性。
需要说明的是,图31仅以部分第一虚设线段L01和部分第二虚设线段L02与电源信号线PVEE进行连接的实施例为例进行说明,在本发明的一些其他实施例中,至少一条第一虚设线段L01和至少一条第二虚设线段L02还可与电源信号线PVDD或者复位信号线Vref连接,本发明对此不进行具体限定。
请参考图11,在本发明的一种可选实施方式中,显示面板还包括固定电压信号线,例如复位信号线Vref,固定电压信号线包括沿第二方向D2延伸的线段;沿显示面板的厚度方向,第二连接线段L2与固定电压信号线中沿第二方向D2延伸的线段至少部分交叠。
具体而言,当在显示面板中引入连接走线L0时,通过设置连接走线L0中沿第一方向D1延伸的第一连接线段L1在显示面板的出光面的正投影与第一显示区AA1中的数据线Data在显示面板的出光面的正投影至少部分交叠,在实现窄边框的同时,改善串扰问题。对于连接走线L0中沿第二方向D2延伸第二连接线段L2而言,本发明实施例设置其在显示面板的衬底所在平面的正投影与显示面板中固定电压信号线中沿第二方向D2延伸的线段在衬底所在平面的正投影至少部分交叠,如此,有利于减小在显示面板中引入第二连接线段L2时对显示面板的开口率的影响。
请参考图6,在本发明的一种可选实施方式中,显示面板包括衬底和设置于衬底上第一金属层M1、电容金属层MC、第二金属层M2、第三金属层M3和第四金属层M4,沿显示面板的厚度方向,电容金属层MC位于第一金属层M1背离衬底00的一侧,第二金属层M2位于电容金属层MC背离衬底00的一侧;第三金属层M3位于第二金属层M2背离衬底00的一侧,第四金属层M4位于第三金属层M3背离衬底00的一侧;请结合图9和图10,数据线Data和第一连接线段L1中的一者位于第三金属层M3,另一者位于第四金属层M4。
具体而言,请参考图6,本发明实施例示出了显示面板的一种膜层结构,其中第一金属层M1例如可为栅金属层,显示面板中的晶体管的栅极可设置于第一金属层M1;电容金属层MC用于与第一金属层M1或者第二金属层M2形成电容结构。显示面板还包括半导体层poly,半导体层poly位于第一金属层M1背离衬底00的一侧,或者位于第一金属层M1朝向衬底00的一侧。其中,显示面板中的晶体管的源电极s和漏电极d可位于第二金属层M2,半导体层poly包括源极区域和漏极区域,源极区域和漏极区域通过掺杂N型杂质离子或P型杂质离子而形成。晶体管的源电极s通过接触孔与半导体层poly的源极区域电连接,晶体管的漏电极d通过接触孔与半导体层poly的漏极区域电连接。在第二金属层M2、第三金属层M3和第四金属层M4上均可布设信号走线或者虚设走线。可选地,请结合图6、图9和图10,第一显示区AA1中的数据线Data和第二显示区AA2中的数据线Data位于同层,如位于第三金属层M3,第一连接线段L1位于第四金属层M4,数据线Data用于与显示面板中的部分晶体管电连接,当将数据线Data设置在第三金属层M3层时,由于第三金属层M3设置于第四金属层M4朝向第二金属层M2的一侧,因而有利于实现数据线Data与晶体管的源极或者漏极的连接。
当然,在本发明的一些其他实施例中,还可将连接走线L0设置于第三金属层M3,将数据线Data设置于第四金属层M4。
请结合图6、图9和图10,在本发明的一种可选实施方式中,第二连接线段L2位于第一金属层M1、电容金属层MC、第三金属层M3和第四金属层M4中的至少一层。
当将本发明实施例中的第二连接线段L2和第一连接线段L1同层设置时,第二连接线段L2可与第一连接线段L1均设置于第四金属层M4,或者二者可均设置于第三金属层M3。
当本发明实施例中的第二连接线段L2和第一连接线段L1异层设置时,当第一连接线段L1位于第四金属层M4时,第二连接线段L2可设置于第三金属层M3,如此有利于减少第一连接线段L1与第二连接线段L2之间的绝缘层的数量,方便第一连接线段L1与第二连接线段L2之间的打孔连接。当第一连接线段L1位于第三金属层M3时,第二连接线段L2可设置于第四金属层M4,同样有利于减少第一连接线段L1与第二连接线段L2之间的绝缘层的数量,同样方便第一连接线段L1与第二连接线段L2之间的打孔连接。
当然,在本发明的一些其他实施例中,还可将第二连接线段L2设置于第一金属层M1或者电容金属层MC,如此,同样可以通过打孔的方式实现第一连接线段L1和第二连接线段L2的电连接,另外还可避开可能设置有用于传输较大电压信号的信号线所在的第二金属层M2,以避免或减小较大的电压信号对第二连接线段L2可能造成的串扰现象。
请结合图6、图9、图10和图18,在本发明的一种可选实施方式中,显示面板还包括电源信号线PVDD;在显示区AA中,电源信号线PVDD位于第一金属层M1、电容金属层MC和第二金属层M2中的至少一层。
显示面板中的电源信号线PVDD用于传输电压值较大的电源信号,可选地,当数据线Data设置于第三金属层M3或者第四金属层M4时,可将电源信号线PVDD设置于布线空间较大的第二金属层M2中,以简化电源信号线的布线复杂度。考虑到电源信号线PVDD传输电压值较大的电源信号,其线宽通常设置的较大,而数据线Data和连接走线L0需要通过连接孔进行连接,当将电源信号线PVDD设置在第二金属层M2时,可将数据线data和连接走线L0分别设置在位于第二金属层M2同一侧的第三金属层M3和第四金属层M4,以方便数据线data和连接走线L0之间的打孔连接,避免电源信号线PVDD影响数据线data和连接走线L0的打孔连接。当然,由于第一连接线段L1和第二连接线段L2位于第三金属层M3或者第四金属层M4时,还可将电源信号线设置于第一金属层M1或者电容金属层MC,如此有利于增大第一连接线段L1和第二连接线段L2所在的膜层与电源信号线所在的膜层之间的绝缘层的数量,增大连接走线L0与电源信号线之间的垂直距离,从而减小电源信号线上的信号对连接走线L0中的信号的影响。
基于同一发明构思,本发明还提供一种显示装置,图32所示为本发明实施例所提供的显示装置的一种结构示意图,请参考图32,该显示装置200包括本发明上述任一实施例所提供的显示面板100。
可以理解的是,本发明实施例提供的显示装置,可以是电脑、手机、平板、等其他具有显示功能的显示装置,本发明对此不作具体限制。本发明实施例提供的显示装置,具有本发明实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。
综上,本发明提供的显示面板及显示装置,至少实现了如下的有益效果:
本发明实施例所提供的显示面板及显示装置中,显示区中的第二显示区沿第二方向位于第一显示区的至少一侧,在显示区沿第一方向的一侧设置有第一扇出区,第一显示区中的数据线直接延伸至至第一扇出区的位置与第一扇出区中的扇出走线电连接,第二显示区中的数据线通过位于显示区中的连接走线与第一扇出区中的扇出走线电连接,该连接走线中,沿第二方向延伸的第二连接线段与第二显示区中的数据线电连接,沿第一方向延伸的第一连接线段与第一扇出区中的扇出走线电连接,且沿显示面板的厚度方向,与扇出走线所连接的第一连接线段是与第一显示区中的数据线至少部分交叠的,也就是说,与第二显示区中的数据线所对应的多条第一连接线段中,大部分第一连接线段是位于第一显示区中的,第一显示区和第二显示区中的数据线均是通过第一显示区的线段与第一扇出区中的扇出走线电连接的,如此,无需再在靠近显示面板左下边框和/或右下边框的位置布设扇出走线,从而为显示面板和显示装置的边框提供了压缩的空间,因此有利于实现显示面板和显示装置的进一步窄边框设计,提升用户的使用体验效果。此外,由于第一连接线段与第二显示区中的数据线电连接,该第一连接线段同样是用于传输数据信号的,当将第一连接线段与第一显示区中的数据线设置为至少部分交叠时,有利于在一定程度上避免第一连接线段与显示面板中的其他沿第一方向延伸的信号线交叠时由于信号差异较大而可能产生的串扰现象,因而还有利于提升显示面板的显示效果。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (21)

1.一种显示面板,其特征在于,包括显示区和至少部分围绕所述显示区的非显示区,所述非显示区包括沿第一方向位于所述显示区一侧的第一扇出区,所述第一扇出区包括多条扇出走线;
所述显示区包括第一显示区和第二显示区,所述第二显示区沿第二方向位于所述第一显示区的至少一侧,所述第一方向和所述第二方向相交;所述第一显示区和所述第二显示区均包括沿所述第一方向延伸并沿所述第二方向排列的多条数据线,所述数据线与所述扇出走线电连接,其中,所述第二显示区中的所述数据线通过连接走线与所述扇出走线电连接;
所述连接走线位于所述显示区,且包括沿所述第一方向延伸的第一连接线段和沿所述第二方向延伸的第二连接线段,所述第一连接线段与所述扇出走线电连接,所述第二连接线段与所述第二显示区中的所述数据线电连接;沿所述显示面板的厚度方向,所述第一连接线段与所述第一显示区中的所述数据线至少部分交叠。
2.根据权利要求1所述的显示面板,其特征在于,包括多个数据线组,所述数据线组包括X条所述数据线,X≥2;
还包括多个多路分配单元,所述多路分配单元位于所述第一扇出区远离所述显示区的一侧;所述多路分配单元包括X个开关元件,所述开关元件包括控制端、输入端和输出端,同一所述多路分配单元的X个开关元件的输入端连接,同一所述多路分配单元的X个开关元件的输出端与同一所述数据线组的X条所述数据线一一对应连接;所述第二显示区中的所述数据线通过所述第二连接线段和所述第一连接线段与所述开关元件的输出端连接;
所述显示面板还包括X条开关控制线,所述多路分配单元的X个开关元件的控制端与X条所述开关控制线一一对应连接;
沿所述显示面板的厚度方向至少部分交叠的所述第一连接线段与所述数据线中,与所述第一连接线段连接的所述开关元件的控制端,和与所述数据线连接的所述开关元件的控制端连接同一所述开关控制线。
3.根据权利要求2所述的显示面板,其特征在于,包括阵列排布的多个像素电路;
沿所述第一方向位于同一列的所述像素电路中,位于奇数行的各所述像素电路共用同一所述数据线,以及位于偶数行的各所述像素电路共用另一所述数据线;分别与同一列所述像素电路中奇数行的像素电路和偶数行的像素电路电连接的两条所述数据线分布于该列所述像素电路沿所述第二方向的相对的两侧。
4.根据权利要求3所述的显示面板,其特征在于,沿所述显示面板的厚度方向,与所述第二显示区中同一列所述像素电路连接的两条数据线所连接的两条所述第一连接线段,分别与所述第一显示区中相邻的两条所述数据线交叠。
5.根据权利要求2所述的显示面板,其特征在于,所述多路分配单元包括多个第一多路分配单元和多个第二多路分配单元,所述第一多路分配单元中的所述开关元件的输出端通过所述扇出走线与所述第一显示区中的所述数据线电连接,所述第二多路分配单元中的所述开关元件的输出端通过所述扇出走线与所述第二显示区中的所述数据线对应的所述第一连接线段电连接;
所述显示面板还包括多路分配单元设置区,所述多路分配单元设置区包括第一设置区和第二设置区,所述第二设置区沿所述第二方向位于所述第一设置区的至少一侧;所述第一多路分配单元位于所述第一设置区,所述第二多路分配单元位于所述第二设置区。
6.根据权利要求5所述的显示面板,其特征在于,不同的所述多路分配单元中的所述开关元件的输入端分别与不同的导电衬垫电连接;沿所述第二方向,所述数据线组的排列顺序与所述多路分配单元所对应的所述导电衬垫的排列顺序相同。
7.根据权利要求5所述的显示面板,其特征在于,与所述第一多路分配单元中的所述开关元件的输出端连接的所述扇出走线为第一扇出走线,与所述第二多路分配单元中的所述开关元件的输出端连接的所述扇出走线为第二扇出走线,至少一条所述第二扇出走线与至少一条所述第一扇出走线异层设置。
8.根据权利要求7所述的显示面板,其特征在于,至少一条所述第一扇出走线和与其连接的所述数据线同层设置,至少一条所述第二扇出走线和与其连接的所述第一连接线段同层设置。
9.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括设置于所述显示区的电源信号线,所述电源信号线至少包括沿所述第一方向延伸的线段;
沿所述显示面板的厚度方向,所述第一连接线段与所述电源信号线中沿所述第一方向延伸的线段至少部分不交叠。
10.根据权利要求1所述的显示面板,其特征在于,各所述连接走线中的所述第一连接线段和所述第二连接线段均同层设置。
11.根据权利要求1所述的显示面板,其特征在于,各所述连接走线中的所述第一连接线段同层设置,各所述连接走线中的所述第二连接线段同层设置,且所述第一连接线段和所述第二连接线段异层设置。
12.根据权利要求1所述的显示面板,其特征在于,所述第一连接线段和所述第二连接线段均位于所述显示区中的非开口区。
13.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括多条沿所述第一方向延伸的第一虚设线段和多条沿所述的第二方向延伸的第二虚设线段,所述第一虚设线段与所述第一连接线段同层设置且与所述第一连接线段和所述第二连接线段绝缘,所述第二虚设线段与所述第二连接线段同层设置且与所述第二连接线段和所述第一连接线段绝缘。
14.根据权利要求13所述的显示面板,其特征在于,
所述显示面板包括沿所述第一方向排列的多个像素行和沿所述第二方向排列的多个像素列,沿所述第一方向,相邻的所述第二虚设线段之间、相邻的所述第二虚设线段与所述第二连接线段之间、相邻的所述第二连接线段之间所包含的所述像素行的数量相同;沿所述第二方向,相邻的所述第一虚设线段之间、相邻的所述第一虚设线段与所述第一连接线段之间、相邻的所述第一连接线段之间所包含的所述像素列的数量相同。
15.根据权利要求13所述的显示面板,其特征在于,至少一条所述第一虚设线段浮置;和/或,
至少一条所述第二虚设线段浮置。
16.根据权利要求13所述的显示面板,其特征在于,至少一条所述第一虚设线段与第一固定电压线电连接;和/或,
至少一条所述第二虚设线段与第二固定电压线电连接。
17.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括固定电压信号线,所述固定电压信号线包括沿所述第二方向延伸的线段;
沿所述显示面板的厚度方向,所述第二连接线段与所述固定电压信号线中沿所述第二方向延伸的线段至少部分交叠。
18.根据权利要求1所述的显示面板,其特征在于,所述显示面板包括衬底和设置于衬底上第一金属层、电容金属层、第二金属层、第三金属层和第四金属层,沿所述显示面板的厚度方向,所述电容金属层位于所述第一金属层背离所述衬底的一侧,所述第二金属层位于所述电容金属层背离所述衬底的一侧;所述第三金属层位于所述第二金属层背离所述衬底的一侧,所述第四金属层位于所述第三金属层背离所述衬底的一侧;
所述数据线和所述第一连接线段中的一者位于所述第三金属层,另一者位于所述第四金属层。
19.根据权利要求18所述的显示面板,其特征在于,所述第二连接线段位于所述第一金属层、所述电容金属层、所述第三金属层和所述第四金属层中的至少一层。
20.根据权利要求18所述的显示面板,其特征在于,所述显示面板还包括电源信号线;
在所述显示区中,所述电源信号线位于所述第一金属层、所述电容金属层和所述第二金属层中的至少一层。
21.一种显示装置,其特征在于,包括权利要求1至20中任一所述的显示面板。
CN202211502712.4A 2022-11-28 2022-11-28 显示面板及显示装置 Pending CN115768203A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211502712.4A CN115768203A (zh) 2022-11-28 2022-11-28 显示面板及显示装置
US18/110,900 US11910678B1 (en) 2022-11-28 2023-02-17 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211502712.4A CN115768203A (zh) 2022-11-28 2022-11-28 显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN115768203A true CN115768203A (zh) 2023-03-07

Family

ID=85339506

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211502712.4A Pending CN115768203A (zh) 2022-11-28 2022-11-28 显示面板及显示装置

Country Status (2)

Country Link
US (1) US11910678B1 (zh)
CN (1) CN115768203A (zh)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210000805A (ko) * 2019-06-25 2021-01-06 삼성디스플레이 주식회사 표시 장치의 제조 방법 및 이에 사용되는 레이저 장치

Also Published As

Publication number Publication date
US11910678B1 (en) 2024-02-20

Similar Documents

Publication Publication Date Title
CN111524928B (zh) 一种显示面板及显示装置
CN109326631B (zh) 显示面板和显示装置
CN110931515B (zh) 一种阵列基板、显示面板以及显示装置
CN112271205A (zh) 显示装置及电子设备
CN113870713B (zh) 显示面板及显示装置
CN113178537B (zh) 一种显示面板及显示装置
US20220376003A1 (en) Display panel and display apparatus
CN114550652B (zh) 显示基板以及显示装置
US20240040832A1 (en) Display panel and display device
CN114446260B (zh) 一种阵列基板及显示装置
CN112997241B (zh) 阵列基板以及显示面板
CN109298577B (zh) 一种显示面板和显示装置
KR20100018764A (ko) 픽셀간 격벽을 갖는 디스플레이장치
CN115294936A (zh) 显示面板和显示装置
WO2021227025A1 (zh) 一种显示面板及其制作方法、显示装置
US20240074257A1 (en) Display panel and electronic device
CN114267283B (zh) 一种显示面板及显示装置
CN115768203A (zh) 显示面板及显示装置
CN114937684A (zh) 一种显示面板及显示装置
CN114743504A (zh) 像素电路、显示面板及显示装置
CN219285937U (zh) 显示面板及显示装置
US20240099098A1 (en) Display panel and display device
CN213692056U (zh) 显示装置及电子设备
WO2023230870A1 (zh) 显示基板及显示装置
US20240164159A1 (en) Display panel and display apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination