CN115756526A - 配置数据的更新方法、样本分析仪及存储介质 - Google Patents

配置数据的更新方法、样本分析仪及存储介质 Download PDF

Info

Publication number
CN115756526A
CN115756526A CN202111034537.6A CN202111034537A CN115756526A CN 115756526 A CN115756526 A CN 115756526A CN 202111034537 A CN202111034537 A CN 202111034537A CN 115756526 A CN115756526 A CN 115756526A
Authority
CN
China
Prior art keywords
configuration data
data
module
configuration
updated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111034537.6A
Other languages
English (en)
Inventor
唐洪浩
吴照栋
唐继奎
黄继然
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Reetoo Biotechnology Co Ltd
Original Assignee
Shenzhen Reetoo Biotechnology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Reetoo Biotechnology Co Ltd filed Critical Shenzhen Reetoo Biotechnology Co Ltd
Priority to CN202111034537.6A priority Critical patent/CN115756526A/zh
Publication of CN115756526A publication Critical patent/CN115756526A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Investigating Or Analysing Biological Materials (AREA)

Abstract

本申请公开了一种配置数据的更新方法、样本分析仪及存储介质,其中,方法包括:接收数据分配模组发送的第一配置数据;检测第一配置数据是否为待更新配置数据;当第一配置数据为待更新配置数据时,根据第一配置数据的接收状态锁存第一配置数据;将锁存后的第一配置数据发送给预设的芯片模组,以使芯片模组利用第一配置数据进行配置参数更新。本申请所提供的方法在接收到待更新配置数据时,将待更新配置数据进行锁存处理,以防止待更新配置数据被篡改,效确保待更新的配置数据的安全性、完整性,同时将锁存处理的待更新数据发送给对应的芯片模组,从而使得该芯片模组可以利用该配置数据进行配置参数更新,确保芯片模组配置参数更新的精准性。

Description

配置数据的更新方法、样本分析仪及存储介质
技术领域
本申请涉及样本分析仪配置数据更新技术领域,尤其涉及一种配置数据的更新方法、样本分析仪及存储介质。
背景技术
样本分析仪在临床检验中应用非常广泛,现有的样本分析仪主要有糖化分析仪,血细胞分析仪,全血CRP分析仪等。样本分析仪在使用过程中经常会遇到硬件或软件升级更新,在进行硬件或软件升级更新时,需要将对应芯片的配置数据传输到该芯片模组,以使对应芯片模组通过该配置数据进行配置参数调整,从而确保对应的芯片模组之间可以协调完成对应的样本分析工作。
基于配置数据是芯片模组进行配置参数调整的根本,因此,如何确保待更新的配置数据的安全性、完整性是本领域技术人员正在研究的热门课题。
发明内容
有鉴于此,本申请的主要目的在于提供一种配置数据的更新方法、样本分析仪及存储介质,以有效确保待更新的配置数据的安全性、完整性。
第一方面,本申请提供了一种配置数据的更新方法,所述方法包括:
接收数据分配模组发送的第一配置数据;
检测所述第一配置数据是否为待更新配置数据;
当所述第一配置数据为待更新配置数据时,根据所述第一配置数据的接收状态锁存所述第一配置数据;
将锁存后的所述第一配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第一配置数据进行配置参数更新。
第二方面,本申请还提供了一种样本分析仪,所述样本分析仪包括数据分配模组、FPGA模组、及与所述数据分配模组和所述FPGA模组通信连接的控制装置,所述控制装置至少用于:
控制所述数据分配模组向所述FPGA模组发送第一配置数据;
控制所述FPGA模组接收所述数据分配模组发送的第一配置数据,并控制所述FPGA模组检测所述第一配置数据是否为待更新配置数据;
当所述第一配置数据为待更新配置数据时,控制所述FPGA模组根据所述第一配置数据的接收状态锁存所述第一配置数据;
并控制所述FPGA模组将锁存后的所述第一配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第一配置数据进行配置参数更新。
第三方面,本申请还提供一种存储介质,用于计算机可读存储,存储介质存储有一个或者多个程序,一个或者多个程序可被一个或者多个处理器执行,以实现本申请实施例提供的配置数据的更新方法的步骤。
本申请实施例提供了一种配置数据的更新方法、样本分析仪及存储介质,其中,所述方法包括:接收数据分配模组发送的第一配置数据;检测所述第一配置数据是否为待更新配置数据;当所述第一配置数据为待更新配置数据时,根据所述第一配置数据的接收状态锁存所述第一配置数据;将锁存后的所述第一配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第一配置数据进行配置参数更新,本申请所提供的方法在接收到待更新配置数据时,将待更新配置数据进行锁存处理,以防止待更新配置数据被篡改,效确保待更新的配置数据的安全性、完整性,同时将锁存处理的待更新数据发送给对应的芯片模组,从而使得该芯片模组可以利用该配置数据进行配置参数更新,确保芯片模组配置参数更新的精准性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请提供的一种样本分析仪的框架结构示意图;
图2为样本分析仪中FPGA模组的框架结构示意图;
图3是样本分析仪中FPGA模组和数据分配模组配合的框图结构示意图;
图4是本申请实施例提供的一种配置数据的更新方法的步骤流程图;
图5是本申请另一实施例提供的一种配置数据的更新方法的步骤流程图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,在本申请中涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。
在本申请说明书中描述的参考“一个实施例”或“一些实施例”等意味着在本申请的一个或多个实施例中包括结合该实施例描述的特定特征、结构或特点。由此,在本说明书中的不同之处出现的语句“在一个实施例中”、“在一些实施例中”、“在其他一些实施例中”、“在部分实施例中”等不是必然都参考相同的实施例,而是意味着“一个或多个但不是所有的实施例”,除非是以其他方式另外特别强调。术语“包括”、“包含”、“具有”及它们的变形都意味着“包括但不限于”,除非是以其他方式另外特别强调。
另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
附图中所示的流程图仅是示例说明,不是必须包括所有的内容和操作/步骤,也不是必须按所描述的顺序执行。例如,有的操作/步骤还可以分解、组合或部分合并,因此实际执行的顺序有可能根据实际情况改变。
样本分析仪在临床检验中应用非常广泛,现有的样本分析仪主要有糖化分析仪,血细胞分析仪,全血CRP分析仪等。样本分析仪在使用过程中经常会遇到硬件或软件升级更新,在进行硬件或软件升级更新时,需要将对应芯片的配置数据传输到该芯片模组,以使对应芯片模组通过该配置数据进行配置参数调整,从而确保对应的芯片模组之间可以协调完成对应的样本分析工作。
基于配置数据是芯片模组进行配置参数调整的根本,因此,为了确保待更新的配置数据的安全性、完整性本申请实施例提供了一种配置数据的更新方法、样本分析仪及存储介质,其中,所述方法包括:接收数据分配模组发送的第一配置数据;检测所述第一配置数据是否为待更新配置数据;当所述第一配置数据为待更新配置数据时,根据所述第一配置数据的接收状态锁存所述第一配置数据;将锁存后的所述第一配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第一配置数据进行配置参数更新,本申请所提供的方法在接收到待更新配置数据时,将待更新配置数据进行锁存处理,以防止待更新配置数据被篡改,效确保待更新的配置数据的安全性、完整性,同时将锁存处理的待更新数据发送给对应的芯片模组,从而使得该芯片模组可以利用该配置数据进行配置参数更新,确保芯片模组配置参数更新的精准性。
下面结合附图,对本申请的一些实施方式作详细说明,在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
请参照图1,本申请提供了一种样本分析仪100,用于对待测样本进行分析,以获取对应的分析结果,待测样本包括但不限于血液样本,本申请实施例中以待测样本为血液样本为例进行说明。
如图1所示,样本分析仪100包括样本供应装置10、试剂供应装置20、反应容器30、检测装置40、数据分配模组50、FPGA模组60、及控制装置70。
其中,样本供应装置10用于提供待测血液样本。
试剂供应装置20,用于提供与待测血液样本反应的试剂,其中,与待测血液样本反应的试剂包括但不限于乳胶试剂、稀释液、染色剂、溶血剂。
在一些实施方式中,试剂供应装置20包括用于供给白细胞试剂的第一试剂供给部,白细胞试剂例如包括能够溶解血液样本中的红细胞并能够区分不同白细胞类型的溶血剂,可选地也包括能对白细胞进行染色的荧光试剂、也称染色剂。
在一些实施方式中,试剂供应装置20包括用于供给红细胞试剂的第二试剂供给部,红细胞试剂例如为稀释液。
在一些实施方式中,试剂供应装置20包括用于供给血红蛋白试剂的第三试剂供给部,血红蛋白试剂例如为能够溶解血液样本中的红细胞、释放红细胞中的血红蛋白并将血红蛋白转化为高铁血红蛋白的溶血剂。
在一些实施方式中,白细胞试剂与血红蛋白试剂为相同的溶血剂,即第一试剂供应部和第三试剂供给部为同一试剂供应部。
反应容器30用于接收由样本供应装置10供应待测血液样本和由试剂供应装置20供应的试剂,以便将待测血液样本与该试剂混合形成待测样本液。
在一些实施方式中,样本分析仪100设置有采样装置(图未示),该采样装置具有带吸移管嘴的吸移管(例如采样针)并且具有驱动部,该驱动部用于驱动吸移管通过吸移管嘴定量吸取待测血液样本,例如采样针在驱动部的驱动下移动到从装有血液样本的样本供应装置10中吸取待测血液样本,并将该待测血液样本输送至反应容器30内,从而由采样装置所吸取的待测血液样本与由试剂供应装置20提供的试剂在反应容器30混合,以制备成待测样本液。
检测装置40用于对待测样本液进行检测以获得对应的检测数据。
在一些实施方式中,检测装置40设置有光学检测部,光学检测部用于对由待测血液样本的一部分与从第一试剂供给部供应的白细胞试剂所制备的待测样本液进行检测以获得白细胞参数、可选地获得血小板参数。
在一些实施例中,检测装置40的光学检测部设置有光源及检测区,利用光源照射流经检测区的待测样本液,通过监测透射和/或散射光信号变化的速率,并利用预设计算方法,从而检测出待测样本液中的特定蛋白含量。特定蛋白含量包括但不限于CRP(C-reactionprotein,C反应蛋白)、SAA(血清淀粉样蛋白A)、免疫球蛋白C3/C4、ASO(抗溶血性链球菌素O)、RF(类风湿因子)。
在一些实施例中,检测装置40还用于对由待测血液样本的一部分与从第二试剂供给部供应的红细胞试剂所制备的待测样本液进行检测以获得红细胞参数和血小板参数。
在一些实施例中,检测装置40还用于对由待测血液样本的一部分与从第三试剂供给部供应的血红蛋白试剂所制备的待测样本液进行检测以获得血红蛋白参数。数据分配模组50,用于将配置数据发送给FPGA模组60,以通过FPGA模组60识别该配置数据是否为待更新配置数据,当该配置数据为待更新配置数据时,将该待更新配置数据进行锁存并发送给对应的芯片模组M,从而使得芯片模组M可以利用该待更新配置数据进行配置参数更新。
如图2-3所示,具体地,FPGA模组60包括若干个配置更新模组600,每个配置更新模组600对应一个芯片模组M设置,以用于向该芯片模组M发送对应的配置数据,该FPGA模组60通过接口组件605与数据分配模组50连接,以实现数据通信。
其中,数据分配模组50用于进行数据存储、及数据分配,如数据分配模组50可以是MCU模组。芯片模组M可以是驱动芯片模组,也可以是A/D转换芯片模组,还可以是D/A转换芯片模组,在此不做限定。
每个配置更新模组600包括用于寄存配置数据的寄存器601、用于判断寄存器601内所寄存的配置数据是否为待更新配置数据的数据监控模块602、用于锁存寄存器601内所存储的配置数据的延时锁存模块603、及用于将锁存在寄存器601内的待更新配置数据发送给对应芯片模组的数据发送模块604。
在一些实施方式中,数据分配模组50和FPGA模组60通过通信模组(图未示)通信连接,并利用预设的通信协议进行数据传输。通信模组为无限通信模组时可以是WiFi模组,蓝牙模组、ZigBee模组等,在此不做限定。
本申请实施例中,控制装置70可以是集成在FPGA模组60内,也可以是独立设置于FPGA模组60之外,与FPGA模组60通信连接即可,在此不做限定。
控制装置70至少包括处理器701、存储器702、通信接口(图未示)和I/O接口(图未示)。处理器701、存储器702、通信接口、和I/O接口通过总线进行通信。处理器701可以是中央处理单元(Central Processing Unit,CPU),该处理器还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application SpecificIntegrated Circuit,ASIC)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。其中,通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
存储器702中装有操作系统和应用程序等供处理器701执行的各种计算机程序及执行该计算机程序所需的数据。在待测样本分析过程中,如有需要本地存储的数据,均可以存储到存储器702中。I/O接口包括但不限定于USB、IEEE1394或RS-232C等串行接口、SCSI、IDE或IEEE1284等并行接口以及由D/A转换器和A/D转换器等组成的模拟信号接口。I/O接口上连接有输入装置,用户可以用输入装置直接向控制装置70输入数据,该输入装置包括但不限定于键盘、鼠标、触摸屏或控制按钮。
控制装置70的处理器701可以调用存储在存储器702的计算机程序,以实现如下方法步骤:
控制数据分配模组50向FPGA模组60发送第一配置数据;
控制FPGA模组60接收数据分配模组发送的第一配置数据,并检测第一配置数据是否为待更新配置数据;
当第一配置数据为待更新配置数据时,控制FPGA模组60根据第一配置数据的接收状态锁存第一配置数据,并将锁存后的第一配置数据发送给预设的芯片模组,以使芯片模组利用第一配置数据进行配置参数更新。
在一些实施方式中,处理器701还用于:
控制FPGA模组60的数据监控模块602监测所述第一配置数据发送给预设的芯片模组过程中是否接收到所述数据分配模组发送的第二配置数据;
当接收到所述数据分配模组发送的第二配置数据时,控制FPGA模组60根据锁存后的所述第一配置数据的发送状态锁存所述第二配置数据;并将锁存后的所述第二配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第二配置数据进行配置参数更新。
在一些实施方式中,处理器701在控制FPGA模组60检测第一配置数据是否为待更新配置数据时,包括:
控制FPGA模组60的数据监控模块602分析第一配置数据与原始配置数据的数据匹配度;
当数据匹配度小于预设值时,判断第一配置数据为待更新配置数据。
在一些实施方式中,处理器701在控制FPGA模组60根据第一配置数据的接收状态锁存第一配置数据,包括:
当接收到第一配置数据时,控制FPGA模组60将第一配置数据缓存至寄存器601,并启动延时锁存模块602及开始计时;
当计时时间达到预设值时,控制延时锁存模块602锁存寄存器601内的第一配置数据。
在一些实施方式中,处理器701在根据所述第一配置数据的接收状态锁存所述第一配置数据时,包括:
当接收到所述第一配置数据时,将所述第一配置数据缓存至寄存器,并获取所述寄存器和所述数据分配模组之间的数据传输状态;
根据所述数据传输状态判断所述寄存器是否完成所述第一配置数据的接收;
当所述寄存器完成所述第一配置数据的接收时,锁存所述第一配置数据。
请参阅图4,图4是本申请实施例提供的一种配置数据的更新方法对应的流程示意图。
该方法应用于样本分析仪,由样本分析仪内的FPGA模组的控制芯片执行。其中,FPGA(Field-Programmable Gate Array,现场可编程门阵列),样本分析仪可以是血液样本分析仪,尿液样本分析仪,在此不做限定。
如图4所示,本申请实施例提供的一种配置数据的更新方法,该方法包括步骤S11至步骤S14。
步骤S11:接收数据分配模组发送的第一配置数据。
示例性地,第一配置数据可以是数据分配模组内的数据存储器中预先存储的配置数据,也可以是用户通过输入设备向数据分配模组的数据存储器所输入的配置数据,该些配置数据用于实现外围芯片模组内相关参数的设置,如,配置数据为芯片模组的工作模式数据,用于实现芯片模组工作模式参数配置,使得芯片模组可以在预设工作模式下实现相关数据的处理或指令的传输、发送等。
数据分配模组可以在上电时,将该配置数据发送给FPGA模组,可以是周期性检测是否接收到外部输入设备所传输的配置数据,当接收到外部输入设备传输的配置数据时,将该配置数据传输给FPGA模组。
步骤S12:检测所述第一配置数据是否为待更新配置数据。
FPGA模组在接收到第一配置数据时,需要判断该第一配置数据是否为待更新配置数据,其中,判断方法可以是通过对比第一配置数据和原始配置数据的相似度进行判断,或者配置数据带有数据标签,通过数据标签识别该配置数据是否为待更新配置数据。
在一些实施方式中,所述检测所述第一配置数据是否为待更新配置数据,包括:
计算所述第一配置数据与原始配置数据的数据匹配度;
当所述数据匹配度小于预设值时,判断所述第一配置数据为待更新配置数据。
示例性地,FPGA模组获取寄存器内所存储的原始配置数据,并通过FPGA模组的数据监控模块分析第一配置数据与原始配置数据的数据匹配度,当数据匹配度小于预设值时,判断第一配置数据为待更新配置数据,例如,该匹配度可以根据需要设定,如匹配度设置为99%,或100%。
当匹配度设置为100%也即对比第一配置数据与原始配置数据是否相同,当第一配置数据与原始配置数据相同时,表明第一配置数据不是待更新配置数据。当第一配置数据与原始配置数据不相同时,则表明第一配置数据是待更新配置数据。
例如,原始配置数据用二进制表示可以表示为00000000。当接收到的第一配置数据用二进制表示为00000001时,表明第一配置数据和原始配置数据不同,则表明第一配置数据是待更新配置数据。
步骤S13:当所述第一配置数据为待更新配置数据时,根据所述第一配置数据的接收状态锁存所述第一配置数据。
当第一配置数据为待更新配置数据时,为了防止该待更新的配置数据被更改,则需要将该带更新的配置数据进行锁存处理。
在一些实施方式中,根据所述第一配置数据的接收状态锁存所述第一配置数据,包括:
当接收到所述第一配置数据时,将所述第一配置数据缓存至寄存器,并启动延时锁存模块及开始计时;
当计时时间达到预设值时,控制所述延时锁存模块锁存所述寄存器内的所述第一配置数据。
示例性地,在接收到第一配置数据时,将该第一配置数据存储至数据寄存器内,同时,启动延时缓存模块,并开始计时,当计时时间达到预设值时表明第一配置数据已经全部存储至寄存器内,则控制延时锁存模块锁存寄存器内的第一配置数据。其中,计时时间的预设值根据第一配置数据的数据大小、及第一配置数据在寄存器的写入速度设定。
在一些实施方式中,根据所述第一配置数据的接收状态锁存所述第一配置数据,包括:
当接收到所述第一配置数据时,将所述第一配置数据缓存至寄存器,并获取所述寄存器和所述数据分配模组之间的数据传输状态;
根据所述数据传输状态判断所述寄存器是否完成所述第一配置数据的接收;
当所述寄存器完成所述第一配置数据的接收时,锁存所述第一配置数据。
示例性地,在接收到第一配置数据时,将该第一配置数据存储至数据寄存器内,并获取寄存器和数据分配模组之间的数据传输状态,该据传输状态表征寄存器和数据分配模组之间是否有数据传输。基于数据分配模组和FPGA模组之间通过通信模组通信连接,只需通过获取通信模组的相关通信数据即可获知寄存器和数据分配模组之间是否有数据传输。
当寄存器和数据分配模组之间没有数据传输时,表征寄存器完成所述第一配置数据的接收,则控制延伸锁存模块锁存所述第一配置数据。
步骤S14:将锁存后的所述第一配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第一配置数据进行配置参数更新。
在第一配置数据锁存完成时,通过数据发送模块将锁存的待更新的第一配置数据发送给对应的芯片模组,从而使得对应的芯片模组利用第一配置数据进行配置参数更新,基于第一配置数据为锁存数据,降低了数据被篡改风险,因而,实现配置数据更新的安全性,准确性。
同时,该方式中数据分配模组,仅需要执行发送配置数据步骤,节省了数据分配模组中MCU端的时间开销。
如图5所示,本申请另一实施例提供的一种配置数据的更新方法,该方法包括步骤S21至步骤S27。
步骤S21:接收数据分配模组发送的第一配置数据。
步骤S21与图4中步骤S11相同,在此不做赘述。
步骤S22:检测所述第一配置数据是否为待更新配置数据。
步骤S22与图4中步骤S12相同,在此不做赘述。
步骤S23:当所述第一配置数据为待更新配置数据时,根据所述第一配置数据的接收状态锁存所述第一配置数据。
步骤S23与图4中步骤S13相同,在此不做赘述。
步骤S24:将锁存后的所述第一配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第一配置数据进行配置参数更新。
步骤S24与图4中步骤S14相同,在此不做赘述。
S25:监测所述第一配置数据发送给预设的芯片模组过程中是否接收到所述数据分配模组发送的第二配置数据;
S26:当接收到所述数据分配模组发送的第二配置数据时,根据锁存后的所述第一配置数据的发送状态锁存所述第二配置数据;
S27:将锁存后的所述第二配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第二配置数据进行配置参数更新。
示例性地,当第一配置数据在更新过程中,接收到第二配置数据时,通过数据监控模块判断第二数据是否为待更新的配置数据,当第二配置数据为待更新的配置数据时,表明第一配置数据并非为最新配置数据,则需要对所接收到的第二配置数据进行锁存,以避免第二配置数据被篡改。
因此,在当接收到数据分配模组发送的第二配置数据时,根据第一配置数据的发送状态锁存第二配置数据,并将锁存后的第二配置数据发送给预设的芯片模组,以使芯片模组利用第二配置数据进行配置参数更新。
具体为,当接收到数据分配模组发送的第二配置数据时,通过数据监控模块监控锁存后的第一配置数据的发送状态,以获知第一配置数据是否已经完全发送给了对应的芯片模组,当第一配置数据已经完全发送给了对应的芯片模组时,则对第二配置数据进行锁存。
其中,第二配置数据的锁存方式与第一配置数据的锁存方式相同,即控制FPGA模组的延时锁存模块对寄存器内存储的第二配置数据进行锁存。
例如,在接收到第二配置数据时,将该第二配置数据存储至数据寄存器内,同时,启动延时缓存模块,并开始计时,当计时时间达到预设值时表明第二配置数据已经全部存储至寄存器内,则控制延时锁存模块锁存寄存器内的第二配置数据。其中,计时时间的预设值根据第二配置数据的数据大小、及第二配置数据在寄存器的写入速度设定。
或者,在接收到第二配置数据时,将该第二配置数据存储至数据寄存器内,并获取寄存器和数据分配模组之间的数据传输状态,该据传输状态表征寄存器和数据分配模组之间是否有数据传输。基于数据分配模组和FPGA模组之间通过通信模组通信连接,只需通过获取通信模组的相关通信数据即可获知寄存器和数据分配模组之间是否有数据传输。当寄存器和数据分配模组之间没有数据传输时,表征寄存器完成所述第二配置数据的接收,则控制延伸锁存模块锁存所述第二配置数据。
本申请的实施例中还提供一种存储介质,存储介质存储有计算机程序,计算机程序中包括配置数据的更新程序指令,处理器执行配置数据的更新指令时,实现上述实施例提供的任一种配置数据的更新方法的步骤。
其中,存储介质可以是本申请说明书中任一实施例的样本分析仪的内部存储单元,例如样本分析仪的存储器或内存。存储介质也可以是样本分析仪的外部存储装置,例如样本分析仪上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(SecureDigital,SD)卡,闪存卡(Flash Card)等。
以上仅为本申请的优选实施例,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种配置数据的更新方法,其特征在于,所述方法包括:
接收数据分配模组发送的第一配置数据;
检测所述第一配置数据是否为待更新配置数据;
当所述第一配置数据为待更新配置数据时,根据所述第一配置数据的接收状态锁存所述第一配置数据;
将锁存后的所述第一配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第一配置数据进行配置参数更新。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
监测所述第一配置数据发送给预设的芯片模组过程中是否接收到所述数据分配模组发送的第二配置数据;
当接收到所述数据分配模组发送的第二配置数据时,根据锁存后所述第一配置数据的发送状态锁存所述第二配置数据;
将锁存后的所述第二配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第二配置数据进行配置参数更新。
3.根据权利要求1所述的方法,其特征在于,所述检测所述第一配置数据是否为待更新配置数据,包括:
计算所述第一配置数据与原始配置数据的数据匹配度;
当所述数据匹配度小于预设值时,判断所述第一配置数据为待更新配置数据。
4.根据权利要求1所述的方法,其特征在于,所述根据所述第一配置数据的接收状态锁存所述第一配置数据,包括:
当接收到所述第一配置数据时,将所述第一配置数据缓存至寄存器,并启动延时锁存模块及开始计时;
当计时时间达到预设值时,控制所述延时锁存模块锁存所述寄存器内的所述第一配置数据。
5.根据权利要求1所述的方法,其特征在于,所述根据所述第一配置数据的接收状态锁存所述第一配置数据,包括:
当接收到所述第一配置数据时,将所述第一配置数据缓存至寄存器,并获取所述寄存器和所述数据分配模组之间的数据传输状态;
根据所述数据传输状态判断所述寄存器是否完成所述第一配置数据的接收;
当所述寄存器完成所述第一配置数据的接收时,锁存所述第一配置数据。
6.一种样本分析仪,其特征在于,所述样本分析仪包括数据分配模组、FPGA模组、及与所述数据分配模组和所述FPGA模组通信连接的控制装置,所述控制装置至少用于:
控制所述数据分配模组向所述FPGA模组发送第一配置数据;
控制所述FPGA模组接收所述数据分配模组发送的第一配置数据,并控制所述FPGA模组检测所述第一配置数据是否为待更新配置数据;
当所述第一配置数据为待更新配置数据时,控制所述FPGA模组根据所述第一配置数据的接收状态锁存所述第一配置数据;
并控制所述FPGA模组将锁存后的所述第一配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第一配置数据进行配置参数更新。
7.根据权利要求1所述的样本分析仪,其特征在于,所述控制装置还用于:
控制所述FPGA模组的数据监控模块监测所述第一配置数据发送给预设的芯片模组过程中是否接收到所述数据分配模组发送的第二配置数据;
当接收到所述数据分配模组发送的第二配置数据时,控制所述FPGA模组根据锁存后的所述第一配置数据的发送状态锁存所述第二配置数据,并将锁存后的所述第二配置数据发送给预设的芯片模组,以使所述芯片模组利用所述第二配置数据进行配置参数更新。
8.根据权利要求1所述的样本分析仪,其特征在于,控制装置在控制所述FPGA模组检测所述第一配置数据是否为待更新配置数据时,包括:
控制所述FPGA模组的数据监控模块分析所述第一配置数据与原始配置数据的数据匹配度;
当所述数据匹配度小于预设值时,判断所述第一配置数据为待更新配置数据。
9.根据权利要求1所述的样本分析仪,其特征在于,控制装置在控制所述FPGA模组根据所述第一配置数据的接收状态锁存所述第一配置数据,包括:
当接收到所述第一配置数据时,控制所述FPGA模组将所述第一配置数据缓存至寄存器,并启动延时锁存模块及开始计时;
当计时时间达到预设值时,控制所述延时锁存模块锁存所述寄存器内的所述第一配置数据。
10.一种存储介质,用于计算机可读存储,其特征在于,所述存储介质存储有一个或者多个程序,所述一个或者多个程序可被一个或者多个处理器执行,以实现权利要求1至5中任一项所述的配置数据的更新方法步骤。
CN202111034537.6A 2021-09-03 2021-09-03 配置数据的更新方法、样本分析仪及存储介质 Pending CN115756526A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111034537.6A CN115756526A (zh) 2021-09-03 2021-09-03 配置数据的更新方法、样本分析仪及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111034537.6A CN115756526A (zh) 2021-09-03 2021-09-03 配置数据的更新方法、样本分析仪及存储介质

Publications (1)

Publication Number Publication Date
CN115756526A true CN115756526A (zh) 2023-03-07

Family

ID=85331960

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111034537.6A Pending CN115756526A (zh) 2021-09-03 2021-09-03 配置数据的更新方法、样本分析仪及存储介质

Country Status (1)

Country Link
CN (1) CN115756526A (zh)

Similar Documents

Publication Publication Date Title
EP3570040B1 (en) Analysis method for a biological sample
CN107643410B (zh) 样本分析仪及样本分析仪的清洗控制方法
EP1679517A2 (en) Automatic analyser
JP7033111B2 (ja) 分析実験室の操作方法
CN106548039B (zh) 分析检测管理系统和方法
EP2554998A1 (en) Sample analysis system
US20230314296A1 (en) Sample testing method and sample analyzer
CN111398611A (zh) 样本检测时间预估方法、装置、样本分析仪及存储介质
CN115756526A (zh) 配置数据的更新方法、样本分析仪及存储介质
CN109642911B (zh) 自动分析系统
CN113985045A (zh) 样本分析仪及试剂管理方法
CN111524565B (zh) 体外诊断系统的校准管理
US11908087B2 (en) Analytical laboratory
JP2015075442A (ja) 自動分析装置
CN114563586A (zh) 血液分析仪及其异常检测方法、计算机可读存储介质
CN114026425A (zh) 用于在流体样本中的内毒素的可视化的方法和系统
US20200400699A1 (en) Automatic analyzer
US20210215731A1 (en) Techniques for controlling automated analyzers
CN117494148B (zh) 安全检测方法、装置、终端设备及计算机可读存储介质
AU2022405543A1 (en) Sample preparation validation
CN117129694A (zh) 一种样本分析仪、样本分析系统和方法
CN116337771A (zh) 血液分析装置和方法
CN112345778A (zh) 级联的样本分析系统、装置和质控项目失控的处理方法
WO2016196220A1 (en) System and method for defining and utilizing flow cytometry protocols

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination