CN115587055A - 总线的传输方法、系统、设备及存储介质 - Google Patents

总线的传输方法、系统、设备及存储介质 Download PDF

Info

Publication number
CN115587055A
CN115587055A CN202211589040.5A CN202211589040A CN115587055A CN 115587055 A CN115587055 A CN 115587055A CN 202211589040 A CN202211589040 A CN 202211589040A CN 115587055 A CN115587055 A CN 115587055A
Authority
CN
China
Prior art keywords
read
data
check bit
read data
host
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211589040.5A
Other languages
English (en)
Inventor
肖桂军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Gaoche Technology Shanghai Co ltd
Fengjia Microelectronics Kunshan Co ltd
Original Assignee
Gaoche Technology Shanghai Co ltd
Fengjia Microelectronics Kunshan Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gaoche Technology Shanghai Co ltd, Fengjia Microelectronics Kunshan Co ltd filed Critical Gaoche Technology Shanghai Co ltd
Priority to CN202211589040.5A priority Critical patent/CN115587055A/zh
Publication of CN115587055A publication Critical patent/CN115587055A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Detection And Correction Of Errors (AREA)

Abstract

本发明公开了一种总线的传输方法、系统、设备及存储介质,该方法包括:主机将读数据指令或写数据指令发送至从机,从机根据读数据指令校验读地址以及读操作校验位,并根据读操作校验结果发送读数据以及读数据校验位,以使主机根据接收到的读数据以及读数据校验位判断读操作是否正确,或根据写数据指令接收并校验写数据、写地址以及写操作校验位,并将写操作校验结果返回至主机。本发明通过对总线传输过程中的每个操作添加校验功能,并通过主机和/或从机对相应操作进行校验,以根据校验结果执行不同的操作,采用校验的方式能够准确快速的识别出总线传输过程中出现的传输错误,避免系统出现故障。

Description

总线的传输方法、系统、设备及存储介质
技术领域
本发明涉及总线传输技术领域,特别涉及一种总线的传输方法、系统、设备及存储介质。
背景技术
现有技术中总线在传输过程中出现错误时,通常会按照错误的传输方式进行数据传输,不能识别传输错误,导致系统出现故障。
发明内容
本发明要解决的技术问题是为了克服现有技术中无法识别总线传输过程中出现的传输错误,导致系统出现故障的缺陷,提供一种总线的传输方法、系统、设备及存储介质。
本发明是通过下述技术方案来解决上述技术问题:
本发明第一方面提供了一种总线的传输方法,所述传输方法包括:
主机将读数据指令或写数据指令发送至从机,所述读数据指令包括读数据、读地址以及读操作校验位,所述写数据指令包括写数据、写地址以及写操作校验位;
所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果发送所述读数据以及读数据校验位,以使所述主机根据接收到的所述读数据以及所述读数据校验位判断读操作是否正确,或根据所述写数据指令接收并校验所述写数据、所述写地址以及所述写操作校验位,并将写操作校验结果返回至所述主机。
较佳地,所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果发送所述读数据以及读数据校验位,以使所述主机根据接收到的所述读数据以及所述读数据校验位判断读操作是否正确的步骤包括:
所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果是否正确确定将所述读数据以及所述读数据校验位发送至所述主机;
所述主机对接收到的所述读数据以及所述读数据校验位再次进行校验,并根据校验后的所述读数据以及所述读数据校验位判断所述读操作是否正确。
较佳地,所述传输方法还包括:
判断所述读操作校验结果是否正确,若否,则重新将所述读数据指令发送至所述从机,若是,则执行下一次读或写操作;
和/或,
所述传输方法还包括:
判断所述写操作校验结果是否正确,若否,则所述从机返回闲置状态,若是,则执行下一次读或写操作。
较佳地,所述传输方法还包括:
若所述读操作校验结果至少两次均为错误,则所述主机输出故障提示信息;
或,若所述写操作校验结果至少两次均为错误,则所述主机输出故障提示信息。
本发明第二方面提供了一种总线的传输系统,所述传输系统包括第一发送模块和校验模块;
所述第一发送模块用于主机将读数据指令或写数据指令发送至从机,所述读数据指令包括读数据、读地址以及读操作校验位,所述写数据指令包括写数据、写地址以及写操作校验位;
所述校验模块用于所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果发送所述读数据以及读数据校验位,以使所述主机根据接收到的所述读数据以及所述读数据校验位判断读操作是否正确,或所述校验模块用于根据所述写数据指令接收并校验所述写数据、所述写地址以及所述写操作校验位,并将写操作校验结果返回至所述主机。
较佳地,所述校验模块包括第一校验单元和第二校验单元;
所述第一校验单元用于所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果是否正确确定将所述读数据以及所述读数据校验位发送至所述主机;
所述第二校验单元用于所述主机对接收到的所述读数据以及所述读数据校验位再次进行校验,并根据校验后的所述读数据以及所述读数据校验位判断所述读操作是否正确。
较佳地,所述传输系统还包括判断模块、第二发送模块和第一执行模块;
所述判断模块用于判断所述读操作校验结果是否正确,若否,则调用所述第二发送模块;若是,则调用所述第一执行模块;
所述第二发送模块用于重新将所述读数据指令发送至所述从机;
所述第一执行模块用于执行下一次读或写操作;
和/或,
所述传输系统还包括判断模块、返回模块和第二执行模块;
所述判断模块用于判断所述写操作校验结果是否正确,若否,则调用所述返回模块;若是,则调用所述第二执行模块;
所述返回模块用于所述从机返回闲置状态;
所述第二执行模块用于执行下一次读或写操作。
较佳地,所述传输系统还包括输出模块;
所述输出模块用于若所述读操作校验结果至少两次均为错误,则所述主机输出故障提示信息;
或,所述输出模块用于若所述写操作校验结果至少两次均为错误,则所述主机输出故障提示信息。
本发明第三方面提供了一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如第一方面所述的总线的传输方法。
本发明第四方面提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如第一方面所述的总线的传输方法。
本发明的积极进步效果在于:
本发明通过对总线传输过程中的每个操作添加校验功能,并通过主机和/或从机对相应操作进行校验,以根据校验结果执行不同的操作,采用校验的方式能够准确快速的识别出总线传输过程中出现的传输错误,避免系统出现故障。
附图说明
图1为本发明实施例1的总线的传输方法的流程图。
图2为本发明实施例2的总线的传输系统的模块示意图。
图3为本发明实施例3的电子设备的结构示意图。
具体实施方式
下面通过实施例的方式进一步说明本发明,但并不因此将本发明限制在所述的实施例范围之中。
实施例1
本实施例提供一种总线的传输方法,如图1所示,该传输方法包括:
步骤101、主机将读数据指令或写数据指令发送至从机,读数据指令包括读数据、读地址以及读操作校验位,写数据指令包括写数据、写地址以及写操作校验位;
本实施例中,读数据指令自身带有读操作校验位,写数据指令自身带有写操作校验位。
步骤102、从机根据读数据指令校验读地址以及读操作校验位,并根据读操作校验结果发送读数据以及读数据校验位,以使主机根据接收到的读数据以及读数据校验位判断读操作是否正确,或根据写数据指令接收并校验写数据、写地址以及写操作校验位,并将写操作校验结果返回至主机。
本实施例中,从机根据接收到的读数据指令对读地址与读操作校验位进行多项式校验,并根据读操作校验结果发送读数据以及读数据校验位,以使主机根据接收到的读数据以及读数据校验位判断读操作是否正确,或从机将主机写入从机中的写数据、写地址与写操作校验位进行多项式校验,并将写操作校验结果返回至主机。
需要说明的是,本实施例的总线的传输可以为对可靠性要求比较高的系统的总线传输。
本实施例对总线的每个操作添加校验功能,主机发送读数据指令或写数据指令、从机回复都需要做多项式校验,并上报主机由主机进行相应判决处理,提高了总线的传输效率。
在一可实施的方案中,步骤102中从机根据读数据指令校验读地址以及读操作校验位,并根据读操作校验结果发送读数据以及读数据校验位,以使主机根据接收到的读数据以及读数据校验位判断读操作是否正确的步骤包括:
步骤102-1、从机根据读数据指令校验读地址以及读操作校验位,并根据读操作校验结果是否正确确定将读数据以及读数据校验位发送至主机;
本实施例中,从机根据读数据指令先对读地址与读操作校验位进行多项式校验,若读地址与读操作校验位匹配,则从机校验的读操作校验结果为正确,此时,从机将读数据以及读数据校验位发送至主机;若读地址与读操作校验位不匹配,则从机校验的读操作校验结果为错误。
步骤102-2、主机对接收到的读数据以及读数据校验位再次进行校验,并根据校验后的读数据以及读数据校验位判断读操作是否正确。
本实施例中,在执行读操作时,主机和从机均进行多项式校验。
在一可实施的方案中,传输方法还包括:
步骤201、判断读操作校验结果是否正确,若否,则执行步骤202;若是,则执行203;
步骤202、重新将读数据指令发送至从机;
步骤203、执行下一次读或写操作;
在一可实施的方案中,传输方法还包括:
步骤301、判断写操作校验结果是否正确,若否,则执行步骤302;若是,则执行303;
步骤302、从机返回闲置状态;
步骤303、执行下一次读或写操作。
在具体实施过程中,在执行读操作的过程中,当从机执行多项式校验时,则判断从机的读操作校验结果是否正确;当主机执行多项式校验时,则判断主机的读操作校验结果是否正确,即在主机、从机都进行多项式校验时,则分别判断主机的读操作校验结果和从机的读操作校验结果。
在执行写操作的过程中,当从机执行多项式校验时,则判断从机的写操作校验结果是否正确。
在一可实施的方案中,传输方法还包括:
若读操作校验结果至少两次均为错误,则主机输出故障提示信息;
或,若写操作校验结果至少两次均为错误,则主机输出故障提示信息。
本实施例中,如果主机和/或从机校验得到的读操作校验结果或写操作校验结果连续两次出现错误时,主机会上报故障,以提示系统出现故障。
在具体实施过程中,在执行写操作时,主机将写数据、写地址以及写操作校验位发送给从机,从机对接收到的写数据、写地址与写操作校验位进行多项式校验,如果写数据和写地址均与写操作校验位匹配,则写操作校验结果为正确,此时,执行下一次读或写操作,同时从机给主机返回ack(确定)信号(即从机告知主机写操作正确),如果写数据和写地址中至少一个与写操作校验位不匹配,则写操作校验结果为错误,此时,从机给主机返回错误信号,如果主机至少连续两次收到错误信号时主机会上报故障;
在执行读操作时,主机将读数据指令发送给从机,从机接收到读数据指令后,将需要读取的数据校验完后再发送给主机,具体地,从机对读地址与读操作校验位进行多项式校验,在从机校验的读操作校验结果为正确的情况下,从机才会给主机发送读数据与读数据校验位,主机接收到从机发送的读数据与读数据校验位后,主机对读数据与读数据校验位再次进行多项式校验,如果主机校验的读数据与读数据校验位匹配,则主机校验的读操作校验结果为正确,此时,主机发起下一次操作指令(例如主机发起下一次读或写操作);如果主机校验的读数据与读数据校验位不匹配,则主机校验的读操作校验结果为错误,此时,主机重新发送上一次的读数据指令,如果主机和从机校验的读操作校验结果至少连续两次均为错误时主机会上报故障。
本实施例通过对总线传输过程中的每个操作添加校验功能,并通过主机和/或从机对相应操作进行校验,以根据校验结果执行不同的操作,采用校验的方式能够准确快速的识别出总线传输过程中出现的传输错误,避免系统出现故障。
实施例2
本实施例提供一种总线的传输系统,如图2所示,该传输系统包括第一发送模块21和校验模块22;
第一发送模块21用于主机将读数据指令或写数据指令发送至从机,读数据指令包括读数据、读地址以及读操作校验位,写数据指令包括写数据、写地址以及写操作校验位;
本实施例中,读数据指令自身带有读操作校验位,写数据指令自身带有写操作校验位。
校验模块22用于从机根据读数据指令校验读地址以及读操作校验位,并根据读操作校验结果发送读数据以及读数据校验位,以使主机根据接收到的读数据以及读数据校验位判断读操作是否正确,或校验模块用于根据写数据指令接收并校验写数据、写地址以及写操作校验位,并将写操作校验结果返回至主机。
本实施例中,从机根据接收到的读数据指令对读地址与读操作校验位进行多项式校验,并根据读操作校验结果发送读数据以及读数据校验位,以使主机根据接收到的读数据以及读数据校验位判断读操作是否正确,或从机将主机写入从机中的写数据、写地址与写操作校验位进行多项式校验,并将写操作校验结果返回至主机。
需要说明的是,本实施例的总线的传输可以为对可靠性要求比较高的系统的总线传输。
本实施例对总线的每个操作添加校验功能,主机发送读数据指令或写数据指令、从机回复都需要做多项式校验,并上报主机由主机进行相应判决处理,提高了总线的传输效率。
在一可实施的方案中,如图2所示,校验模块22包括第一校验单元221和第二校验单元222;
第一校验单元221用于从机根据读数据指令校验读地址以及读操作校验位,并根据读操作校验结果是否正确确定将读数据以及读数据校验位发送至主机;
本实施例中,从机根据读数据指令先对读地址与读操作校验位进行多项式校验,若读地址与读操作校验位匹配,则从机校验的读操作校验结果为正确,此时,从机将读数据以及读数据校验位发送至主机;若读地址与读操作校验位不匹配,则从机校验的读操作校验结果为错误。
第二校验单元222用于主机对接收到的读数据以及读数据校验位再次进行校验,并根据校验后的读数据以及读数据校验位判断读操作是否正确。
本实施例中,在执行读操作时,主机和从机均进行多项式校验。
在一可实施的方案中,如图2所示,该传输系统还包括判断模块23、第二发送模块24和第一执行模块25;
判断模块23用于判断读操作校验结果是否正确,若否,则调用第二发送模块24;若是,则调用第一执行模块25;
第二发送模块24用于重新将读数据指令发送至从机;
第一执行模块25用于执行下一次读或写操作;
在一可实施的方案中,如图2所示,该传输系统还包括判断模块23、返回模块26和第二执行模块27;
判断模块23用于判断写操作校验结果是否正确,若否,则调用返回模块26;若是,则调用第二执行模块27;
返回模块26用于从机返回闲置状态;
第二执行模块27用于执行下一次读或写操作。
在具体实施过程中,判断模块23可以分别设置在主机和从机中,在执行读操作的过程中,当从机执行多项式校验时,判断模块23用于判断从机的读操作校验结果是否正确;当主机执行多项式校验时,判断模块23用于判断主机的读操作校验结果是否正确,即在主机、从机都进行多项式校验时,判断模块23用于分别判断主机的读操作校验结果和从机的读操作校验结果。
在执行写操作的过程中,当从机执行多项式校验时,判断模块23用于判断从机的写操作校验结果是否正确。
在一可实施的方案中,如图2所示,该传输系统还包括输出模块28;
输出模块28用于若读操作校验结果至少两次均为错误,则主机输出故障提示信息;
或,输出模块28用于若写操作校验结果至少两次均为错误,则主机输出故障提示信息。
本实施例中,如果主机和/或从机校验得到的读操作校验结果或写操作校验结果连续两次出现错误时,主机会上报故障,以提示系统出现故障。
在具体实施过程中,在执行写操作时,主机将写数据、写地址以及写操作校验位发送给从机,从机对接收到的写数据、写地址与写操作校验位进行多项式校验,如果写数据和写地址均与写操作校验位匹配,则写操作校验结果为正确,此时,执行下一次读或写操作,同时从机给主机返回ack(确定)信号(即从机告知主机写操作正确),如果写数据和写地址中至少一个与写操作校验位不匹配,则写操作校验结果为错误,此时,从机给主机返回错误信号,如果主机至少连续两次收到错误信号时主机会上报故障;
在执行读操作时,主机将读数据指令发送给从机,从机接收到读数据指令后,将需要读取的数据校验完后再发送给主机,具体地,从机对读地址与读操作校验位进行多项式校验,在从机校验的读操作校验结果为正确的情况下,从机才会给主机发送读数据与读数据校验位,主机接收到从机发送的读数据与读数据校验位后,主机对读数据与读数据校验位再次进行多项式校验,如果主机校验的读数据与读数据校验位匹配,则主机校验的读操作校验结果为正确,此时,主机发起下一次操作指令(例如主机发起下一次读或写操作);如果主机校验的读数据与读数据校验位不匹配,则主机校验的读操作校验结果为错误,此时,主机重新发送上一次的读数据指令,如果主机和从机校验的读操作校验结果至少连续两次均为错误时主机会上报故障。
本实施例通过对总线传输过程中的每个操作添加校验功能,并通过主机和/或从机对相应操作进行校验,以根据校验结果执行不同的操作,采用校验的方式能够准确快速的识别出总线传输过程中出现的传输错误,避免系统出现故障。
实施例3
图3为本发明实施例3提供的一种电子设备的结构示意图。电子设备包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行程序时实现实施例1中的总线的传输方法。图3显示的电子设备30仅仅是一个示例,不应对本发明实施例的功能和使用范围带来任何限制。
如图3所示,电子设备30可以以通用计算设备的形式表现,例如其可以为服务器设备。电子设备30的组件可以包括但不限于:上述至少一个处理器31、上述至少一个存储器32、连接不同系统组件(包括存储器32和处理器31)的总线33。
总线33包括数据总线、地址总线和控制总线。
存储器32可以包括易失性存储器,例如随机存取存储器(RAM)321和/或高速缓存存储器322,还可以进一步包括只读存储器(ROM)323。
存储器32还可以包括具有一组(至少一个)程序模块324的程序/实用工具325,这样的程序模块324包括但不限于:操作系统、一个或者多个应用程序、其它程序模块以及程序数据,这些示例中的每一个或某种组合中可能包括网络环境的实现。
处理器31通过运行存储在存储器32中的计算机程序,从而执行各种功能应用以及数据处理,例如本发明实施例1中的总线的传输方法。
电子设备30也可以与一个或多个外部设备34(例如键盘、指向设备等)通信。这种通信可以通过输入/输出(I/O)接口35进行。并且,模型生成的设备30还可以通过网络适配器36与一个或者多个网络(例如局域网(LAN),广域网(WAN)和/或公共网络,例如因特网)通信。如图3所示,网络适配器36通过总线33与模型生成的设备30的其它模块通信。应当明白,尽管图中未示出,可以结合模型生成的设备30使用其它硬件和/或软件模块,包括但不限于:微代码、设备驱动器、冗余处理器、外部磁盘驱动阵列、RAID(磁盘阵列)系统、磁带驱动器以及数据备份存储系统等。
另外,电子设备也可以以电子芯片的形式实现,在芯片上设有存储器、处理器相关的电子元件,以及存储在存储器上并可在处理器上运行的操作程序。
应当注意,尽管在上文详细描述中提及了电子设备的若干单元/模块或子单元/模块,但是这种划分仅仅是示例性的并非强制性的。实际上,根据本发明的实施方式,上文描述的两个或更多单元/模块的特征和功能可以在一个单元/模块中具体化。反之,上文描述的一个单元/模块的特征和功能可以进一步划分为由多个单元/模块来具体化。
实施例4
本实施例提供了一种计算机可读存储介质,其上存储有计算机程序,程序被处理器执行时实现实施例1中的总线的传输方法。
其中,可读存储介质可以采用的更具体可以包括但不限于:便携式盘、硬盘、随机存取存储器、只读存储器、可擦拭可编程只读存储器、光存储器件、磁存储器件或上述的任意合适的组合。
在可能的实施方式中,本发明还可以实现为一种程序产品的形式,其包括程序代码,当程序产品在终端设备上运行时,程序代码用于使终端设备执行实现实施例1中的总线的传输方法。
其中,可以以一种或多种程序设计语言的任意组合来编写用于执行本发明的程序代码,程序代码可以完全地在用户设备上执行、部分地在用户设备上执行、作为一个独立的软件包执行、部分在用户设备上部分在远程设备上执行或完全在远程设备上执行。
虽然以上描述了本发明的具体实施方式,但是本领域的技术人员应当理解,这仅是举例说明,本发明的保护范围是由所附权利要求书限定的。本领域的技术人员在不背离本发明的原理和实质的前提下,可以对这些实施方式做出多种变更或修改,但这些变更和修改均落入本发明的保护范围。

Claims (10)

1.一种总线的传输方法,其特征在于,所述传输方法包括:
主机将读数据指令或写数据指令发送至从机,所述读数据指令包括读数据、读地址以及读操作校验位,所述写数据指令包括写数据、写地址以及写操作校验位;
所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果发送所述读数据以及读数据校验位,以使所述主机根据接收到的所述读数据以及所述读数据校验位判断读操作是否正确,或根据所述写数据指令接收并校验所述写数据、所述写地址以及所述写操作校验位,并将写操作校验结果返回至所述主机。
2.如权利要求1所述的总线的传输方法,其特征在于,所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果发送所述读数据以及读数据校验位,以使所述主机根据接收到的所述读数据以及所述读数据校验位判断读操作是否正确的步骤包括:
所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果是否正确确定将所述读数据以及所述读数据校验位发送至所述主机;
所述主机对接收到的所述读数据以及所述读数据校验位再次进行校验,并根据校验后的所述读数据以及所述读数据校验位判断所述读操作是否正确。
3.如权利要求2所述的总线的传输方法,其特征在于,所述传输方法还包括:
判断所述读操作校验结果是否正确,若否,则重新将所述读数据指令发送至所述从机,若是,则执行下一次读或写操作;
和/或,
所述传输方法还包括:
判断所述写操作校验结果是否正确,若否,则所述从机返回闲置状态,若是,则执行下一次读或写操作。
4.如权利要求1所述的总线的传输方法,其特征在于,所述传输方法还包括:
若所述读操作校验结果至少两次均为错误,则所述主机输出故障提示信息;
或,若所述写操作校验结果至少两次均为错误,则所述主机输出故障提示信息。
5.一种总线的传输系统,其特征在于,所述传输系统包括第一发送模块和校验模块;
所述第一发送模块用于主机将读数据指令或写数据指令发送至从机,所述读数据指令包括读数据、读地址以及读操作校验位,所述写数据指令包括写数据、写地址以及写操作校验位;
所述校验模块用于所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果发送所述读数据以及读数据校验位,以使所述主机根据接收到的所述读数据以及所述读数据校验位判断读操作是否正确,或所述校验模块用于根据所述写数据指令接收并校验所述写数据、所述写地址以及所述写操作校验位,并将写操作校验结果返回至所述主机。
6.如权利要求5所述的总线的传输系统,其特征在于,所述校验模块包括第一校验单元和第二校验单元;
所述第一校验单元用于所述从机根据所述读数据指令校验所述读地址以及所述读操作校验位,并根据读操作校验结果是否正确确定将所述读数据以及所述读数据校验位发送至所述主机;
所述第二校验单元用于所述主机对接收到的所述读数据以及所述读数据校验位再次进行校验,并根据校验后的所述读数据以及所述读数据校验位判断所述读操作是否正确。
7.如权利要求6所述的总线的传输系统,其特征在于,所述传输系统还包括判断模块、第二发送模块和第一执行模块;
所述判断模块用于判断所述读操作校验结果是否正确,若否,则调用所述第二发送模块;若是,则调用所述第一执行模块;
所述第二发送模块用于重新将所述读数据指令发送至所述从机;
所述第一执行模块用于执行下一次读或写操作;
和/或,
所述传输系统还包括判断模块、返回模块和第二执行模块;
所述判断模块用于判断所述写操作校验结果是否正确,若否,则调用所述返回模块;若是,则调用所述第二执行模块;
所述返回模块用于所述从机返回闲置状态;
所述第二执行模块用于执行下一次读或写操作。
8.如权利要求5所述的总线的传输系统,其特征在于,所述传输系统还包括输出模块;
所述输出模块用于若所述读操作校验结果至少两次均为错误,则所述主机输出故障提示信息;
或,所述输出模块用于若所述写操作校验结果至少两次均为错误,则所述主机输出故障提示信息。
9.一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1-4中任一项所述的总线的传输方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1-4中任一项所述的总线的传输方法。
CN202211589040.5A 2022-12-12 2022-12-12 总线的传输方法、系统、设备及存储介质 Pending CN115587055A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211589040.5A CN115587055A (zh) 2022-12-12 2022-12-12 总线的传输方法、系统、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211589040.5A CN115587055A (zh) 2022-12-12 2022-12-12 总线的传输方法、系统、设备及存储介质

Publications (1)

Publication Number Publication Date
CN115587055A true CN115587055A (zh) 2023-01-10

Family

ID=84783529

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211589040.5A Pending CN115587055A (zh) 2022-12-12 2022-12-12 总线的传输方法、系统、设备及存储介质

Country Status (1)

Country Link
CN (1) CN115587055A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116069551A (zh) * 2023-03-06 2023-05-05 苏州萨沙迈半导体有限公司 Ahb总线的端到端保护系统和芯片设备
CN116991649A (zh) * 2023-07-26 2023-11-03 深圳市兴威帆电子技术有限公司 数据通信校验方法、系统、设备及计算机可读存储介质
CN117081706A (zh) * 2023-03-06 2023-11-17 昆易电子科技(上海)有限公司 数据共享方法、装置及系统
CN117081706B (zh) * 2023-03-06 2024-05-31 昆易电子科技(上海)有限公司 数据共享方法、装置及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104579548A (zh) * 2013-10-29 2015-04-29 中兴通讯股份有限公司 基于管理数据输入输出多源协议的传输方法及装置
CN106815153A (zh) * 2015-12-02 2017-06-09 国民技术股份有限公司 一种安全存储方法、装置和系统
CN113934569A (zh) * 2021-09-10 2022-01-14 芯海科技(深圳)股份有限公司 通信方法、装置、集成电路以及电子设备
CN114237972A (zh) * 2021-12-13 2022-03-25 合肥芯荣微电子有限公司 一种用于总线传输的端到端ecc保护装置及方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104579548A (zh) * 2013-10-29 2015-04-29 中兴通讯股份有限公司 基于管理数据输入输出多源协议的传输方法及装置
CN106815153A (zh) * 2015-12-02 2017-06-09 国民技术股份有限公司 一种安全存储方法、装置和系统
CN113934569A (zh) * 2021-09-10 2022-01-14 芯海科技(深圳)股份有限公司 通信方法、装置、集成电路以及电子设备
CN114237972A (zh) * 2021-12-13 2022-03-25 合肥芯荣微电子有限公司 一种用于总线传输的端到端ecc保护装置及方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
付百学, 机械工业出版社 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116069551A (zh) * 2023-03-06 2023-05-05 苏州萨沙迈半导体有限公司 Ahb总线的端到端保护系统和芯片设备
CN117081706A (zh) * 2023-03-06 2023-11-17 昆易电子科技(上海)有限公司 数据共享方法、装置及系统
CN116069551B (zh) * 2023-03-06 2023-11-21 苏州萨沙迈半导体有限公司 Ahb总线的端到端保护系统和芯片设备
CN117081706B (zh) * 2023-03-06 2024-05-31 昆易电子科技(上海)有限公司 数据共享方法、装置及系统
CN116991649A (zh) * 2023-07-26 2023-11-03 深圳市兴威帆电子技术有限公司 数据通信校验方法、系统、设备及计算机可读存储介质

Similar Documents

Publication Publication Date Title
CN115587055A (zh) 总线的传输方法、系统、设备及存储介质
US8990657B2 (en) Selective masking for error correction
CN102084350B (zh) 数据的远程副本的验证
US8566672B2 (en) Selective checkbit modification for error correction
US8707085B2 (en) High availability data storage systems and methods
US20040153833A1 (en) Fault tracing in systems with virtualization layers
JP4535371B2 (ja) ディスクアレイ制御プログラム、方法及び装置
EP3859528A2 (en) Method and apparatus for handling memory failure, electronic device and storage medium
JP2020021313A (ja) データ処理装置および診断方法
US7577804B2 (en) Detecting data integrity
US20030154288A1 (en) Server-client system and data transfer method used in the same system
US7533297B2 (en) Fault isolation in a microcontroller based computer
CN115658404A (zh) 一种测试方法及系统
CN115904230A (zh) 一种数据校验方法、系统及装置
CN116226012A (zh) 串行外设接口集成电路及其操作方法
CN117667467A (zh) 一种处理内存故障的方法及其相关设备
US11586504B2 (en) Electronic apparatus and boot method thereof
US7526714B2 (en) Apparatus for checking data coherence, raid controller and storage system having the same, and method therefor
CN113010114A (zh) 一种数据处理方法、装置、计算机设备及存储介质
CN111625199B (zh) 提升固态硬盘数据通路可靠性的方法、装置、计算机设备及存储介质
CN110083478B (zh) 一种数据恢复方法、数据恢复系统以及固态硬盘
CN113037507B (zh) 具有错误侦测功能的智能网卡系统及错误侦测方法
US20240134743A1 (en) Electronic device, electronic system, method for operating an electronic device, and method for operating an electronic system
CN116932275B (zh) 一种数据刷洗控制方法、ddr控制器和片上系统
US7895493B2 (en) Bus failure management method and system

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20230110