CN115658404A - 一种测试方法及系统 - Google Patents
一种测试方法及系统 Download PDFInfo
- Publication number
- CN115658404A CN115658404A CN202211321172.XA CN202211321172A CN115658404A CN 115658404 A CN115658404 A CN 115658404A CN 202211321172 A CN202211321172 A CN 202211321172A CN 115658404 A CN115658404 A CN 115658404A
- Authority
- CN
- China
- Prior art keywords
- address
- data
- storage device
- write
- instruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本申请公开了一种测试方法及系统,涉及存储领域,能够及时发现数据读或写是否错误,避免给企业造成损失。其中,写测试方法包括:主机设备生成第一写指令;第一写指令包括第一地址和待检测数据;待检测数据包括第一地址、第一映射地址和待写数据;第一映射地址是第一地址对应在存储设备中的地址;主机设备向存储设备发送第一写指令。存储设备接收主机设备发送的第一写指令,并解析得到第二写指令;第二写指令是第一写指令传输至存储设备时存储设备解析得到的写指令;第二写指令包括第二地址和待检测数据;当第二写指令满足第一预设条件时,存储设备将待写数据写入第一映射地址所指示的存储空间中。
Description
技术领域
本申请涉及存储领域,尤其涉及一种测试方法及系统。
背景技术
数据资产是当今企业核心资产之一,企业的生产、经营和战略规划都离不开数据的支撑。承载数据的存储设备的可靠性和安全性是保障数据资产不受损失的最重要的特性,而数据输入/输出(Input/Output,I/O)正确性直接影响到存储设备的可靠性和安全性。在现有应用中,存储设备和主机设备交互是多线程、多IO流并发的,当主机设备长时间高压运行时,可能存在主机设备到错误的存储空间中读或写数据的问题,这将给企业造成巨大损失。因此,如何提供一种有效的测试方法成为目前亟需解决的问题。
发明内容
本申请提供了一种测试方法及系统,能够测试数据读或写是否错误,避免给企业造成损失。
为实现上述技术目的,本申请采用如下技术方案:
第一方面,本申请实施例提供了一种测试方法,方法包括:主机设备向存储设备发送第一写指令;第一写指令包括第一地址和待检测数据;第一地址是第一写指令中的待写数据的存储空间在主机设备中的地址;待检测数据包括第一地址、第一映射地址和待写数据;第一映射地址是第一地址对应在存储设备中的地址;存储设备接收主机设备发送的第一写指令,并对所述第一写指令进行解析,得到第二写指令;第二写指令包括第二地址和待检测数据;当第二写指令满足第一预设条件时,存储设备将待写数据写入第一映射地址所指示的存储空间中;其中,第一预设条件包括第二地址和第一地址一致,并且,第二映射地址与第一映射地址一致;第二映射地址是第二地址对应在存储设备中的地址。
可以理解的是,由于存储设备地址解析错误或其他原因(如传输错误),导致主机设备生成的第一写指令中要写的存储空间的地址与存储设备接收并解析得到的第二写指令中要写的存储空间的地址可能存在不一致的现象,本申请提出的方法中主机设备将写指令将要写的存储空间的地址以数据的形式写入待写数据中,组成待检测数据,存储设备在接收到该写指令后,对其中的待检测数据进行解析,判断接收到的写指令要写的存储空间的地址有没有发生错误,以此解决现有应用中主机设备到错误的存储空间写数据的问题,避免给企业带来损失。
在一种可能的实现方式中,第一地址、第二地址、第一映射地址和第二映射地址通过逻辑块地址来表征;或者,第一地址、第二地址、第一映射地址和第二映射地址通过逻辑卷和逻辑卷中的逻辑块地址来表征。
可以理解的是,上述两个示例中,主机设备与存储设备对于存储空间的地址的不同设置方式,是由管理人员预先在主机设备与存储设备中配置好的。本申请实施例对如何设定地址不做限定。
在另一种可能的实现方式中,待检测数据还包括标志信息、写操作次数和待检测数据的第一校验码中至少一个;其中,标志信息用于表征待检测数据是否为有效数据;写操作次数用于表征第一地址所指示的存储空间的累计写入次数。
可以理解的是,待检测数据中还设置上述标志信息、写操作次数和待检测数据的第一校验码,后续对待检测数据的准确性和可信度验证时,能够及时发现问题,提高数据写入的正确性。
在另一种可能的实现方式中,当待检测数据还包括标志信息时,第一预设条件还包括:标志信息所表征的待检测数据为有效数据;或者,当待检测数据还包括写操作次数时,第一预设条件还包括:写操作次数满足第二预设条件;或者,当待检测数据还包括待检测数据的第一校验码时,第一预设条件还包括:第二校验码与第一校验码一致;其中,第二校验码是由存储设备基于待检测数据计算得到的校验码。
可以理解的是,当第一预设条件包含上述多个条件时,第二写指令需满足第一预设条件包含的所有条件,才算第二写指令满足第一预设条件。该方法能够有效判断待写数据、传输过程和地址的正确性,提高数据写入的准确率。
在另一种可能的实现方式中,方法还包括:当第二写指令不满足第一预设条件时,存储设备向主机设备反馈提示信息;其中,提示信息用于提示写入失败。
可以理解的是,存储设备向主机设备反馈提示信息能够让主机设备和管理人员及时感知写入状态,发现问题并及时采取相关措施,减少因数据写入失败造成的损失。
在另一种可能的实现方式中,提示信息还用于提示写入失败的原因,原因为第二写指令不满足第一预设条件相对应的原因。
可以理解的是,提示信息提示写入失败的原因,能够让主机设备或管理人员快速获取写入失败的具体原因,采取对应解决措施,提高解决问题的效率。
在另一种可能的实现方式中,方法还包括:存储设备保存第一地址和第一映射地址。
可以理解的是,存储设备保存该第一地址和第一映射地址,便于后续做读测试时,与读测试的指令的读取地址进行对比,提高测试效率。
第二方面,本申请实施例提供了一种数据读取方法,存储设备中保存有第一地址和第一映射地址,第一地址是存储设备中已写入数据的存储空间在主机设备中的地址;第一映射地址是第一地址对应在存储设备中的地址,方法包括:主机设备向存储设备发送第一读指令;第一读指令包括第一地址;存储设备接收主机设备发送的第一读指令,并对所述第一读指令进行解析,得到第二读指令;第二读指令包括第二地址;当第二读指令满足第三预设条件时,在第一映射地址所指示的存储空间中读取已写入数据,并向主机设备返回已写入数据;其中,第三预设条件包括第二地址和第一地址一致,并且,第二映射地址与第一映射地址一致;第二映射地址是第二地址对应在存储设备中的地址。
可以理解的是,存储设备在完成写测试后,将写测试中写地址保存下来。在对写测试时的地址进行读测试时,由于存储设备地址解析错误或其他原因(如传输错误),导致主机设备生成的第一读指令中要读的存储空间的地址与存储设备接收并解析得到的第二写读指令中要读的存储空间的地址可能存在不一致的现象,存储设备在接收到该读指令后,对其要读的地址与写测试时保存的地址进行比对,判断接收到的读指令要读的存储空间的地址有没有发生错误,以此解决现有应用中主机设备到错误的存储空间读数据的问题,避免给企业带来损失。
在一种可能的实现方式中,第一地址、第二地址、第一映射地址和第二映射地址通过逻辑块地址来表征;或者,第一地址、第二地址、第一映射地址和第二映射地址通过逻辑卷和逻辑卷中的逻辑块地址来表征。
可以理解的是,上述两个示例中,主机设备与存储设备对于存储空间的地址的不同设置方式,是由管理人员预先在主机设备与存储设备中配置好的。本申请实施例对如何设定地址不做限定。
在另一种可能的实现方式中,主机设备存储有第一映射地址所指示的存储空间中的已写入数据的参考数据,方法还包括:主机设备接收已写入数据后,将已写入数据的参考数据与已写入数据进行对比,得到对比结果;若对比结果一致,则主机设备输出读写测试结果为一致;若对比结果不一致,则主机设备输出读写测试结果为不一致。
可以理解的是,参考数据是已写入数据在写入之前的数据,在从写测试的地址中读数据后,将读的数据与写入前的数据进行对比,得到对比结果,能够保证在写和读是正确的情况下,进一步测试写和读的结果是不是一致,提高测试的准确率。
在另一种可能的实现方式中,方法还包括:当第二读指令不满足第三预设条件时,存储设备向主机设备反馈提示信息;其中,提示信息用于提示读取失败。
可以理解的是,存储设备向主机设备反馈提示信息能够让主机设备和管理人员及时感知写入状态,发现问题并及时采取相关措施,减少因数据读取失败造成的损失。
在另一种可能的实现方式中,提示信息还用于提示读取失败的原因,原因为第二读指令不满足第一预设条件相对应的原因。
可以理解的是,提示信息提示写入失败的原因,能够让主机设备或管理人员快速获取读取失败的具体原因,采取对应解决措施,提高解决问题的效率。
第三方面,本申请实施例提供一种测试系统,包括主机设备、交换机和存储设备,主机设备与存储设备通过交换机连接,该测试系统应用于第一方面或第一方面中任一种可能的实现方式的测试方法的各个模块;或者,测试系统应用于第二方面或第二方面中任一种可能的实现方式的测试方法的各个模块。
第四方面,本申请实施例提供一种测试装置,例如主机设备或存储设备,其中,测试装置应用于第一方面或第一方面中任一种可能的实现方式的测试方法的各个模块;或者,测试装置应用于第二方面或第二方面中任一种可能的实现方式的测试方法的各个模块。
第五方面,本申请实施例提供一种测试装置,包括存储器和处理器。存储器和处理器耦合;存储器用于存储计算机程序代码,计算机程序代码包括计算机指令。当处理器执行该计算机指令时,使得该测试装置执行如第一方面及其任一种可能的实现方式的测试方法;或者,当处理器执行该计算机指令时,使得该测试装置执行如第二方面及其任一种可能的实现方式的测试方法。
第六方面,本申请提供一种计算机可读存储介质,该计算机可读存储介质包括计算机指令。其中,当计算机指令在测试装置上运行时,使得该测试装置执行如第一方面及其任一种可能的实现方式的测试方法;或者,当计算机指令在测试装置上运行时,使得该测试装置执行如第二方面及其任一种可能的实现方式的测试方法。
第七方面,本申请提供一种计算机程序产品,该计算机程序产品包括计算机指令。其中,当计算机指令在测试装置上运行时,使得该测试装置执行如第一方面及其任一种可能的实现方式的测试方法;或者,当计算机指令在测试装置上运行时,使得该测试装置执行如第二方面及其任一种可能的实现方式的测试方法。
本申请中第三方面到第七方面及其各种实现方式的具体描述,可以参考第一方面或第二方面及其各种实现方式中的详细描述;并且,第三方面到第七方面及其各种实现方式的有益效果,可以参考第一方面或第二方面及其各种实现方式中的有益效果分析,此处不再赘述。
本申请的这些方面或其他方面在以下的描述中会更加简明易懂。
附图说明
图1为本申请实施例提供的测试方法所涉及的一种实施环境示意图;
图2为本申请实施例提供的一种测试方法流程图;
图3为本申请实施例提供的一种存储空间的地址设置方式示意图;
图4为本申请实施例提出的另一种存储空间的地址设置方式示意图;
图5为本申请实施例提供的一种待检测数据示意图;
图6为本申请实施例提供的另一种测试方法流程图;
图7为本申请实施例提供的一种测试装置的结构示意图;
图8为本申请实施例提供的另一种测试装置的结构示意图;
图9为本申请实施例提供的另一种测试装置的结构示意图。
具体实施方式
以下,术语“第一”、“第二”和“第三”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”或“第三”等的特征可以明示或者隐含地包括一个或者更多个该特征。
如背景技术所述,存储设备和主机设备交互是多线程、多IO流并发的,当主机设备长时间高压运行时,容易发生到错误的存储空间中读或写数据的问题,这将给企业造成巨大损失。
在相关技术中,可能存在的问题包括:
当主机设备将数据写入逻辑卷0映射的逻辑卷100所指示的存储空间时,因存储设备侧逻辑卷解析错误或其他原因,导致数据写入了存储设备的逻辑卷101所指示的存储空间中,当主机设备从逻辑卷0映射的逻辑卷100所指示的存储空间中读取数据时,如果存储设备从存储设备的逻辑卷101所指示的存储空间中读取了数据,则主机设备写入和读取的数据一致。但是,数据本应该保存在逻辑卷0映射的逻辑卷100所指示的存储空间,实际却没有保存在该逻辑卷100所指示的存储空间,同时,主机设备应该从逻辑卷0映射的逻辑卷100所指示的存储空间读取数据,实际却没有从该逻辑卷100所指示的存储空间读取数据,即存在逻辑卷读或写错误。
当主机设备将数据写入逻辑卷0映射的逻辑卷100的逻辑块0所指示的存储空间时,因存储侧逻辑卷解析错误或其他原因,导致数据写入了存储设备的逻辑卷100的逻辑块地址1所指示的存储空间中,当主机从逻辑卷0映射的逻辑卷100的逻辑块地址0所指示的存储空间中读取数据时,如果存储设备从存储设备的逻辑卷100的逻辑块地址1所指示的存储空间中读取了数据,则主机写入和读取的数据一致。但是,数据本应该保存在逻辑卷0映射的逻辑卷100的逻辑块地址0所指示的存储空间,实际却没有保存在该逻辑卷100的逻辑块地址0所指示的存储空间,同时,主机设备应该从逻辑卷0映射的逻辑卷100的逻辑块地址0所指示的存储空间读取数据,实际却没有从该逻辑卷100的逻辑块地址0所指示的存储空间读取数据,虽然逻辑卷没有出错,但却到错误的逻辑块地址中读或写数据。
上述两种情况下,虽然主机设备写入和读取的数据一致,但是却发生了读或写错误,传统技术无法测试出该问题。
基于此,本申请实施例提出了一种测试方法,该方法中,主机设备生成第一写指令,该第一写指令包括第一地址和待检测数据,其中,待检测数据中填充了主机设备的存储空间的地址信息以及映射到存储设备的存储空间的地址信息;存储设备接收并解析第一写指令,得到第二写指令,第二写指令包括第二地址和待检测数据,基于地址映射关系得到第二地址的映射地址为第二映射地址。存储设备将第二地址与待检测数据中包含的第一地址对比,第二映射地址与第一映射地址进行对比,判断第二写指令是否与第一写指令一致。如果一致,表明第二写指令没有发生错误,此时将待写数据写入第二地址。同时,存储设备保存第一地址和第一映射地址信息。在完成写测试后,继续进行读测试。
主机设备生成第一读指令,该指令包含第一地址,存储设备接收并解析第一读指令,得到第二读指令,第二读指令中包含第二地址,基于地址映射关系得到第二地址的映射地址为第二映射地址,存储设备将第二地址是否与第一地址对比,第二映射地址是否与第一映射地址对比,以此来判断第二读指令是否与第一读指令一致。
可以理解的是,由于存储设备地址解析错误或其他原因,导致主机设备生成的读或写指令中要读或写的存储空间的地址与存储设备接收的读或写指令中要读或写的存储空间的地址可能存在不一致的现象,本申请实施例中,主机设备与存储设备在确保写指令和读指令所要写或读的存储空间的地址无误的情况下,再进一步进行数据一致性测试,以此解决主机设备到错误的存储空间读或写数据的问题,避免给企业带来损失。
下面将结合附图对本申请实施例的实施方式进行详细描述。
请参考图1,其示出本申请实施例提供的测试方法所涉及的一种实施环境示意图。如图1所示,该实施环境可以包括:主机设备100,存储设备110,交换机120。
主机设备100是用于读或写数据的设备,存储设备110是用于存储数据的设备。
交换机120,用于对接入交换机120的主机设备和存储设备提供网络互联功能。
主机设备100可以是单独的计算设备,例如:如服务器、平板电脑、桌面型、膝上型、笔记本电脑和上网本等计算设备,也可以是多个计算设备组成的主机集群,或者分布式服务器、集中式服务器、Windows主机、Linux主机、虚拟机等。
存储设备110可以是单独的存储设备,例如:硬盘、内存、磁盘阵列(redundantarrays of independent disks,RAID),也可以是多个存储设备组成的存储集群,或者内存服务器、分布式存储设备、集中式存储设备等。
本申请实施例对主机设备100和存储设备110的数量不做限定。
在一个示例中,主机设备100包括协议组装模块101和主机总线适配器(host busadapter,HBA)102。协议组装模块101用于对读或写数据指令规定传输协议,例如小型计算机系统接口(small computer system interface,SCSI)协议或因特网小型计算机系统接口(internet small computer system interface,iSCSI)。HBA102是一个在主机设备100和存储设备110间提供输入/输出处理和物理连接的电路板或集成电路适配器。
存储设备110包括接口卡111和协议解析模块112。接口卡111用于接收主机设备100发送的读或写数据指令。协议解析模块112用于解析读或写数据指令传输协议。
本申请实施例中,主机设备100基于逻辑卷生成读或写指令,通过协议组装模块101组装读或写数据指令后,通过HBA102向交换机120发送读或写数据指令,交换机120将该读或写指令转发给存储设备110。存储设备110的接口卡111接收到读或写指令后,通过协议解析模块112解析读或写指令,并对存储设备对应的逻辑卷所指示的存储空间进行读或写数据。
在一种实现方式中,主机设备100中可以安装有数据读或写测试软件103,数据读或写测试软件可以生成待检测数据,一般的,该待检测数据为512byte,该待检测数据包括待读或写数据的存储空间的地址。可选的,该待检测数据还包括标志信息、写操作次数和待检测数据的校验码中的至少一项。
在一种实现方式中,存储设备110中包括读或写指令解析模块113,用于解析主机设备100发送的读或写指令中包括的地址和待检测数据。同时,分析待检测数据中的待或写数据的存储空间的地址,以及可选的,标志信息、写操作次数和/或待检测数据的校验码。
下文对本申请实施例提供的测试方法进行说明:
请参考图2,为本申请实施例提供的一种测试方法流程图。如图2所示,该方法可以包括S101-S110。
S101:主机设备接收写入测试指令。
写入测试指令用于请求主机设备发起写测试。
S102:主机设备生成第一写指令。
第一写指令包括第一地址和待检测数据。
第一地址是第一写指令中的待写数据的存储空间在主机设备中的地址。该第一地址用于寻址。
待检测数据包括第一地址、第一映射地址和待写数据;第一映射地址是第一地址对应在存储设备中的地址。
上述第一地址和第一映射地址通过逻辑块地址来表征;或者,第一地址和第一映射地址通过逻辑卷和逻辑卷中的逻辑块地址来表征。
在一个示例中,如图3所示,图3示出一种存储空间的地址设置方式示意图。图3中,主机设备与存储设备不区分逻辑卷(logic unit number,LUN),对逻辑块地址(logicalblock addressing,LBA)进行编号,主机设备与存储设备中的逻辑块一一对应。例如:主机设备的LBA0对应存储设备的LBA0,主机设备的LBA1对应存储设备的LBA1,…,主机设备的LBAm对应存储设备的LBAm。
在另一个示例中,如图4所示,主机设备与存储设备对逻辑卷和逻辑块地址分别进行编号,存储设备保存了该存储设备中的逻辑卷(LUN)映射到主机设备中的逻辑卷(LUN)的映射关系。主机设备中的逻辑卷对应存储设备中的逻辑卷。主机设备中的逻辑卷的每个逻辑块与存储设备中的逻辑卷的每个逻辑块一一对应。例如:主机设备的LUN0中的LBA0对应存储设备的LUN100中的LBA0,主机设备的LUN1中的LBAn对应存储设备的LUN101中的LBAn。
上述两个示例中,主机设备与存储设备对于存储空间的地址的不同设置方式,是由管理人员预先在主机设备与存储设备中配置好的。本申请实施例对如何设定第二地址不做限定。
可选的,待检测数据还包括标志信息、写操作次数和待检测数据的第一校验码中至少一个。
标志信息:用于表征待检测数据是否为有效数据。
一般的,标志信息是一个提前设置好的具有特定含义的信息,例如:使用0xAA55表示有效数据。
写操作次数:用于表征第一地址所指示的存储空间的累计写入次数。
上述累计写入次数是预设时间段内的累计写操作次数,该预设时间段可以是从主机设备接收到写入测试指令开始计算的一个时间段。本申请实施例对预设时间段不做限定。
待检测数据的第一校验码:例如:循环冗余校核(cyclic redundancy check,CRC)校验码,用于校验待检测数据在传输过程中是否发生变化。
在一个示例中,如图5所示,图5示出待检测数据示意图。其中,待检测数据包括标志信息、第一地址、第一映射地址、写操作次数、待写数据和待检测数据的第一校验码。例如,待检测数据包括Flag、主机设备的逻辑地址LUN号(identity document ID)、存储设备的LUNID、LBA、count、待写数据和CRC,待检测数据一共512byte,Flag占2byte,主机设备的LUN ID占8byte,存储设备的LUN ID占8byte,LBA占8byte,count占2byte,待写数据占476byte,CRC占8byte。
参考上述图5所示的待检测数据示意图,图5中的第一地址和第一映射地址及LBA是主机设备基于配置信息,自动填充在待检测数据中的信息,用于检测第一写指令中寻址地址的正确性。待检测数据中设置图5所示数据,后续对待检测数据的准确性和可信度验证时,能够及时发现问题,提高数据读或写的正确性。
S103:主机设备向存储设备发送第一写指令。
S104:存储设备接收主机设备发送的第一写指令,并解析得到第二写指令。
第二写指令是第一写指令传输至存储设备时存储设备解析得到的写指令;第二写指令包括第二地址和待检测数据。
上述第二地址和第二映射地址通过逻辑块地址来表征;或者,第二地址和第二映射地址通过逻辑卷和逻辑卷中的逻辑块地址来表征。
示例性的,存储设备通过SCSI协议解析第一写指令,得到第二写指令,该第二写指令指示出该指令为写指令,该写指令所要写入的存储空间的主机设备的地址(第二地址),以及待检测数据。存储设备解析出第二地址后,基于存储设备中存储的映射关系,得到第二地址对应的第二映射地址。
在一个示例中,存储设备接收的指令与主机设备发送的指令中的地址可能不同。如图4所示的映射关系,若主机设备发送的第一写指令中包含第一地址为LUN0,LBA0,待检测数据中包含的第一地址为LUN0,LBA0,第一映射地址为LUN100,LBA0;存储设备接收到的第二写指令包含的第二地址为LUN1,LBA0,存储设备基于LUN1,LBA0,得到第二映射地址为LUN101,LBA0。
可以理解的是,由于在传输过程中,或者解析过程中可能发生错误,或者映射关系配置错误,导致存储设备接收并解析得到的写指令与主机设备发送的写指令可能存在偏差,因此,存储设备接收的指令中包含的第二地址与主机设备发送的指令中包含的第一地址可能相同,也可能不同。
S105:存储设备判断第二写指令是否满足第一预设条件。
若是,执行S106;
若否,执行S109。
其中,第一预设条件包括第二地址和第一地址一致,并且,第二映射地址与第一映射地址一致。
第二映射地址是第二地址对应在存储设备中的地址。
当第二地址与第一地址一致,并且,第二映射地址与第一映射地址一致时,表示第二写指令所要写的存储空间的地址没有发生错误。
在一个示例中,如图4所示,第一预设条件包括第二地址和第一地址一致,并且,第二映射地址与第一映射地址一致。当第一地址为LUN0、LBA0时,第一映射地址为LUN100、LBA0,若存储设备解析出来的第二地址为LUN0、LBA0时,第二映射地址为LUN100、LBA0,则第二地址与第一地址一致,并且,第二映射地址与第一映射地址一致,此时,第二写指令满足第一预设条件。
当待检测数据还包括其他信息时,第一预设条件对应包括其他条件,具体情况如情况1-情况3。
情况1,当待检测数据还包括标志信息时,第一预设条件还包括:
标志信息所表征的待检测数据为有效数据。
在一个示例中,使用0xAA55表示有效数据,待检测数据中包含的标志信息是0xAA55时,表明该待检测数据为有效数据,待检测数据中包含的标志信息不是0xAA55时,表明该待检测数据不是有效数据。
此时,当第二写指令满足第一预设条件中包含的第二地址与第一地址一致,并且,第二映射地址与第一映射地址一致,并且,标志信息所表征的待检测数据为有效数据时,表明第二写指令满足第一预设条件。
情况2,当待检测数据还包括写操作次数时,第一预设条件还包括:
写操作次数满足第二预设条件。
第二预设条件包含:写操作次数等于存储设备保存的上一次写操作次数加一。
在一个示例中,该待检测数据中包含的写操作次数为3次,存储设备中保存的上一次写操作次数为2次,则该待检测数据中包含的写操作次数等于上一次写操作次数加一,即该待检测数据中包含的写操作次数满足第二预设条件。
此时,当第二写指令满足第一预设条件中包含的第二地址与第一地址一致,并且,第二映射地址与第一映射地址一致,并且,写操作次数满足第二预设条件时,表明第二写指令满足第一预设条件。
在待检测数据中设置写操作次数,可以验证每次写操作确实写入了存储设备,以确保没有漏写或多写。
情况3,当待检测数据还包括待检测数据的第一校验码时,第一预设条件还包括:
第二校验码与第一校验码一致;其中,第二校验码是由存储设备基于待检测数据计算得到的校验码。
第一校验码是主机设备基于待检测数据计算得到的校验码。若第二校验码与第一校验码一致,表明待检测数据在传输过程中没有发生如误码等错误。
在一个示例中,若主机设备基于待检测数据计算得到的校验码为0,存储设备基于待检测数据得到的校验码为1,则表明待检测数据在传输过程中出错了。若主机设备基于待检测数据计算得到的校验码为0,存储设备基于待检测数据得到的校验码为0,则表明待检测数据在传输过程中没有出错。
此时,当第二写指令满足第一预设条件中包含的第二地址与第一地址一致,并且,第二映射地址与第一映射地址一致,并且,且第二校验码与第一校验码一致时,表明第二写指令满足第一预设条件。
当待检测数据同时包含上述情况1-情况3中的数据时,第一预设条件对应同时包含上述情况1-情况3中的条件。第二写指令除了需要满足第二地址与第一地址一致外,还同时需要满足上述情况1-情况3中的条件,才算第二写指令满足第一预设条件。该方法能够有效判断写数据、传输过程和地址的正确性。
当待检测数据同时包含上述情况1-情况3中一种或多种情况时,本申请实施例第二写指令对第一预设条件中包含的多种情况进行验证的先后顺序不做限定,一般的,较为优先的验证顺序为:标志信息、第一校验码、写操作次数、第二地址和第二映射地址。
S106:存储设备将待写数据写入第一映射地址所指示的存储空间中。
S107:存储设备保存第一地址和第一映射地址。
(可选的)S108:存储设备向主机设备反馈提示信息。其中,提示信息用于提示写入成功。
S108结束后,执行S110。
S109:存储设备向主机设备反馈提示信息。其中,提示信息用于提示写入失败。
提示信息还用于提示写入失败的原因,原因为第二写入指令不满足第一预设条件相对应的原因。
以下列出第二写指令不满足的第一预设条件、提示信息和与第一预设条件相对应的写入失败的原因。
第二写入指令不满足“第一预设条件中,标志信息所表征的待检测数据为有效数据”,提示信息包括:写入失败,原因包括:待检测数据不是有效数据。
第二写入指令不满足“第一预设条件中,写操作次数满足第二预设条件”,提示信息包括:写入失败,原因包括:写入次数不满足第二预设条件,例如:上一次写操作失败,数据没有写入或重复写入。
第二写入指令不满足“第一预设条件中,第一校验码与第二校验码一致”,提示信息包括:写入失败,原因包括:第二校验码错误,待检测数据在传输过程中出错。
第二写入指令不满足“第一预设条件中,第二地址与第一地址一致,并且,第二映射地址与第一映射地址一致”,提示信息包括:写入失败,原因包括:第二地址错误,和/或,第二映射地址错误。
S110:主机设备接收存储设备反馈的提示信息。
若提示信息是写入失败的信息,有利于主机设备和管理人员及时发现问题,并及时根据具体原因采取相关措施,减少因数据写入失败造成的损失。若提示信息还提示写入失败的原因,能够让主机设备或管理人员快速获取写入失败的具体原因,采取对应解决措施,提高解决问题的效率。
当上述待写数据写入成功后,主机设备还进行测试。请参考图6,为本申请实施例提供的一种测试方法流程图。基于上述S107,存储设备中保存有第一地址和第一映射地址,第一地址是存储设备中已写入数据的存储空间在主机设备中的地址;第一映射地址是第一地址对应在存储设备中的地址。如图6所示,该方法可以包括S201-S211。
S201:主机设备接收读取测试指令。
读取测试指令用于请求主机设备发起读测试。
S202:主机设备生成第一读指令。
第一读指令包括第一地址。
第一地址和第一映射地址通过逻辑块地址来表征;或者,第一地址和第一映射地址通过逻辑卷和逻辑卷中的逻辑块地址来表征。
S203:主机设备向存储设备发送第一读指令。
S204:存储设备接收主机设备发送的第一读指令,并解析得到第二读指令。
其中,第二读指令是主机设备生成的第一读指令传输至存储设备时存储设备解析得到的读指令,第二读指令包括第二地址。
存储设备基于第二地址得到第二映射地址,第二映射地址是第二地址对应在存储设备中的地址。
S205:存储设备判断第二读指令是否满足第三预设条件。
第三预设条件包括:第二地址和第一地址一致,并且,第二映射地址与第一映射地址一致。
若是,则执行S206;
若否,则执行S211。
S206:存储设备在第一映射地址所指示的存储空间中读取已写入数据,并向主机设备返回已写入数据。
S207:主机设备接收已写入数据后,将已写入数据的参考数据与已写入数据进行对比,得到对比结果。
主机设备存储的第一映射地址所指示的存储空间中的已写入数据的参考数据。该参考数据是已写入数据在写入第一映射地址所指示的存储空间前的数据,即该数据是在主机设备生成第一写指令时所保存的待写数据。
S208:主机设备判断对比结果是否一致。
若对比结果一致,执行S209;
若对比结果不一致,则执行S210。
S209:主机设备输出读写测试结果为一致。
S210:主机设备输出读写测试结果为不一致。
S211:存储设备向主机设备反馈提示信息。
其中,提示信息用于提示读取失败。
提示信息还用于提示读取失败的原因,原因为第二读指令不满足第一预设条件相对应的原因。
提示信息还用于提示写入失败的原因,原因为第二写入指令不满足第一预设条件相对应的原因。
以下列出第二读指令不满足的第三预设条件、提示信息和与第三预设条件相对应的读取失败的原因。
第二读指令不满足“第三预设条件中,第二地址与第一地址一致,并且,第二映射地址与第一映射地址一致”,提示信息包括:读取失败,原因包括:第二地址错误,和/或,第二映射地址错误。
S201-S211中具体描述可参考S101-S110。
本申请实施例提出的测试方法中,由于存储设备地址解析错误或其他原因,导致主机设备生成的读或写指令中要读或写的存储空间的地址与存储设备接收的读或写指令中要读或写的存储空间的地址可能存在不一致的现象,本申请中,主机设备与存储设备在确保写指令和读指令所要写或读的存储空间的地址无误的情况下,再进一步进行数据一致性测试,以此解决主机设备到错误的存储空间读或写数据的问题,避免给企业带来损失。
上述主要从方法的角度对本申请实施例提供的方案进行了介绍。为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术目标应该很容易意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术目标可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请实施例还提供一种测试装置200。可以是上文中的主机设备。如图7所示,为本申请实施例提供的一种测试装置200的结构示意图。
其中,测试装置200包括:生成单元201,用于生成第一写指令;第一写指令包括第一地址和待检测数据;第一地址是第一写指令中的待写数据的存储空间在主机设备中的地址;待检测数据包括第一地址、第一映射地址和待写数据;第一映射地址是第一地址对应在存储设备中的地址;发送单元202,用于向存储设备发送第一写指令;生成单元201还用于,生成第一读指令;第一读指令包括第一地址;发送单元202,还用于向存储设备发送第一读指令。例如,如图2和图6所示,生成单元201用于方法实施例中的S102和S202,发送单元202用于方法实施例中的S103和S203。
可选的,第一地址、第二地址、第一映射地址和第二映射地址通过逻辑块地址来表征;或者,第一地址、第二地址、第一映射地址和第二映射地址通过逻辑卷和逻辑卷中的逻辑块地址来表征。
可选的,待检测数据还包括标志信息、写操作次数和待检测数据的第一校验码中至少一个;其中,标志信息用于表征待检测数据是否为有效数据;写操作次数用于表征第一地址所指示的存储空间的累计写入次数。
可选的,当待检测数据还包括标志信息时,第一预设条件还包括:标志信息所表征的待检测数据为有效数据;或者,当待检测数据还包括写操作次数时,第一预设条件还包括:写操作次数满足第二预设条件;或者,当待检测数据还包括待检测数据的第一校验码时,第一预设条件还包括:第二校验码与第一校验码一致;其中,第二校验码是由存储设备基于待检测数据计算得到的校验码。
可选的,主机设备存储有第一映射地址所指示的存储空间中的已写入数据的参考数据,测试装置200还包括对比单元203,用于接收已写入数据后,将已写入数据的参考数据与已写入数据进行对比,得到对比结果;测试装置200还包括输出单元204,用于若对比结果一致,则主机设备输出读写测试结果为一致;若对比结果不一致,则主机设备输出读写测试结果为不一致。例如,如图6所示,对比单元203用于方法实施例中的S207,输出单元204用于方法实施例中的S209和S210。
本申请实施例还提供另一种测试装置300,可以是上文中的存储设备。存储设备中保存有第一地址和第一映射地址,第一地址是存储设备中已写入数据的存储空间在主机设备中的地址;第一映射地址是第一地址对应在存储设备中的地址。如图8所示,为本申请实施例提供的另一种测试装置300的结构示意图。
其中,测试装置300包括:接收单元301,用于接收主机设备发送的第一写指令,并解析得到第二写指令;其中,第二写指令是第一写指令传输至存储设备时存储设备解析得到的写指令;第二写指令包括第二地址和待检测数据;写入单元302,当第二写指令满足第一预设条件时,存储设备将待写数据写入第一映射地址所指示的存储空间中;其中,第一预设条件包括第二地址和第一地址一致,并且,第二映射地址与第一映射地址一致;第二映射地址是第二地址对应在存储设备中的地址。接收单元301还用于,接收主机设备发送的第一读指令,并解析得到第二读指令;其中,第二读指令是主机设备生成的第一读指令传输至存储设备时存储设备解析得到的读指令;第二读指令包括第二地址。读取单元303,用于当第二读指令满足第三预设条件时,在第一映射地址所指示的存储空间中读取已写入数据,并向主机设备返回已写入数据;其中,第三预设条件包括第二地址和第一地址一致,并且,第二映射地址与第一映射地址一致;第二映射地址是第二地址对应在存储设备中的地址。例如,如图2和图6所示,接收单元301用于方法实施例中的S104和S204,写入单元302用于方法实施例中的S106,读取单元303用于方法实施例中的S206。
可选的,当第二写指令不满足第一预设条件时,存储设备向主机设备反馈提示信息;其中,提示信息用于提示写入失败。
可选的,测试装置300还包括反馈单元304,提示信息还用于提示写入失败的原因,原因为第二写指令不满足第一预设条件相对应的原因。例如,如图2所示,反馈单元304用于方法实施例中的S108。
可选的,测试装置300还包括存储单元305,用于保存第一地址和第一映射地址。例如,如图2所示,存储单元305用于方法实施例中的S107。
可选的,反馈单元304还用于,当第二读指令不满足第三预设条件时,向主机设备反馈提示信息;其中,提示信息用于提示读取失败。例如,如图6所示,反馈单元304用于方法实施例中的S211。
可选的,提示信息还用于提示读取失败的原因,原因为第二读指令不满足第一预设条件相对应的原因。
图9是本申请实施例提供的测试装置400的结构示意图,例如,该测试装置400可以是上文中的主机设备或存储设备。如图9所示,该测试装置400包括处理器401、存储器402和网络接口403。
其中,处理器401包括一个或多个CPU。该CPU可以为单核CPU(single-CPU)或多核CPU(multi-CPU)。
存储器402包括但不限于是随机存取存储器(random access memory,RAM)、只读存储器(read-only memory,ROM)、可擦除可编程只读存储器(erasable programmableread-only memory,EPROM)、快闪存储器、或光存储器等。
可选地,处理器401通过读取存储器402中保存的指令实现本申请实施例提供的测试方法,或者,处理器401通过内部存储的指令实现本申请实施例提供的测试方法。在处理器401通过读取存储器402中保存的指令实现上述实施例中的方法的情况下,存储器402中保存实现本申请实施例提供的测试方法的指令。
网络接口403,包含发送器和接收器的一类装置,用于与其他设备或通信网络通信,可以是有线接口(端口),例如光纤分布式数据接口(fiber distributed datainterface,FDDI)、千兆以太网接口(gigabit ethernet,GE)。或者,网络接口403是无线接口。应理解,网络接口403包括多个物理端口,网络接口403用于通信等。
可选地,测试装置400还包括总线404,上述处理器401、存储器402、网络接口403通常通过总线404相互连接,或采用其他方式相互连接。
在实际实现时,生成单元201、发送单元202、对比单元203和输出单元204,接收单元301、写入单元302、读取单元303、反馈单元304和存储单元305可以由处理器调用存储器中的计算机程序代码来实现。其具体的执行过程可参考上述方法部分的描述,这里不再赘述。
本申请另一实施例还提供一种测试装置,该测试装置包括存储器和处理器。存储器和处理器耦合;存储器用于存储计算机程序代码,计算机程序代码包括计算机指令。其中,当处理器执行该计算机指令时,使得该测试装置执行上述方法实施例所示的测试方法的各个步骤。该测试装置可以是一种芯片,或者可以是上述存储设备或主机设备。
本申请另一实施例还提供一种计算机可读存储介质,该计算机可读存储介质中存储有计算机指令,当计算机指令在测试装置上运行时,使得测试装置执行上述方法实施例所示的测试方法流程中测试装置执行的各个步骤。
本申请另一实施例还提供一种芯片系统,该芯片系统应用于测试装置。该芯片系统包括一个或多个接口电路,以及一个或多个处理器。接口电路和处理器通过线路互联。接口电路用于从测试装置的存储器接收信号,并向处理器发送信号,信号包括存储器中存储的计算机指令。当测试装置处理器执行计算机指令时,测试装置执行上述方法实施例所示的测试方法流程中测试装置执行的各个步骤。
在本申请另一实施例中还提供一种计算机程序产品,该计算机程序产品包括计算机指令,当计算机指令在测试装置上运行时,使得测试装置执行上述方法实施例所示的测试方法流程中测试装置执行的各个步骤。
上述实施例可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件程序实现时,上述实施例可以全部或部分地以计算机程序产品的形式来实现。该计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行计算机执行指令时,全部或部分地产生按照本申请实施例的流程或功能。计算机可以是通用计算机、专用计算机、计算机网络、服务器或者其他可编程装置。计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,计算机指令可以从一个网站站点、计算机、服务器或者数据中心通过有线(例如同轴电缆、光纤、数字用户线(digital subscriber line,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可以用介质集成的服务器、数据中心等数据存储设备。可用介质可以是磁性介质(例如,软盘、硬盘、磁带),光介质(例如,DVD)、或者半导体介质(例如固态硬盘(solid state disk,SSD))等。
以上所述,仅为本申请的具体实施方式。熟悉本技术领域的技术人员根据本申请提供的具体实施方式,可想到变化或替换,都应涵盖在本申请的保护范围之内。
Claims (13)
1.一种测试方法,其特征在于,包括:
主机设备向存储设备发送第一写指令;所述第一写指令包括第一地址和待检测数据;所述第一地址是所述第一写指令中的待写数据的存储空间在所述主机设备中的地址;所述待检测数据包括所述第一地址、第一映射地址和所述待写数据;所述第一映射地址是所述第一地址对应在存储设备中的地址;
所述存储设备接收所述主机设备发送的所述第一写指令,并对所述第一写指令进行解析,得到第二写指令;所述第二写指令包括第二地址和所述待检测数据;
当所述第二写指令满足第一预设条件时,所述存储设备将所述待写数据写入所述第一映射地址所指示的存储空间中;其中,所述第一预设条件包括所述第二地址和所述第一地址一致,并且,第二映射地址与所述第一映射地址一致;所述第二映射地址是所述第二地址对应在所述存储设备中的地址。
2.根据权利要求1所述的方法,其特征在于,
所述第一地址、所述第二地址、所述第一映射地址和所述第二映射地址通过逻辑块地址来表征;
或者,所述第一地址、所述第二地址、所述第一映射地址和所述第二映射地址通过逻辑卷和逻辑卷中的逻辑块地址来表征。
3.根据权利要求1或2所述的方法,其特征在于,所述待检测数据还包括标志信息、写操作次数和所述待检测数据的第一校验码中至少一个;其中,所述标志信息用于表征所述待检测数据是否为有效数据;所述写操作次数用于表征所述第一地址所指示的存储空间的累计写入次数。
4.根据权利要求3所述的方法,其特征在于,
当所述待检测数据还包括标志信息时,所述第一预设条件还包括:所述标志信息所表征的待检测数据为有效数据;
或者,当所述待检测数据还包括写操作次数时,所述第一预设条件还包括:所述写操作次数满足第二预设条件;
或者,当所述待检测数据还包括所述待检测数据的第一校验码时,所述第一预设条件还包括:第二校验码与所述第一校验码一致;其中,所述第二校验码是由所述存储设备基于所述待检测数据计算得到的校验码。
5.根据权利要求1至4任一项所述的方法,其特征在于,所述方法还包括:
当所述第二写指令不满足所述第一预设条件时,所述存储设备向所述主机设备反馈提示信息;其中,所述提示信息用于提示写入失败。
6.根据权利要求5所述的方法,其特征在于,所述提示信息还用于提示所述写入失败的原因,所述原因为所述第二写指令不满足所述第一预设条件相对应的原因。
7.根据权利要求1至6中任一项所述方法,其特征在于,所述方法还包括:
所述存储设备保存所述第一地址和所述第一映射地址。
8.一种测试方法,其特征在于,存储设备中保存有第一地址和第一映射地址,所述第一地址是所述存储设备中已写入数据的存储空间在主机设备中的地址;所述第一映射地址是所述第一地址对应在所述存储设备中的地址,所述方法包括:
主机设备向所述存储设备发送所述第一读指令;所述第一读指令包括所述第一地址;
所述存储设备接收所述主机设备发送的所述第一读指令,并对所述第一读指令进行解析,得到第二读指令;所述第二读指令包括第二地址;
当所述第二读指令满足第三预设条件时,在所述第一映射地址所指示的存储空间中读取所述已写入数据,并向所述主机设备返回所述已写入数据;其中,所述第三预设条件包括所述第二地址和所述第一地址一致,并且,第二映射地址与所述第一映射地址一致;所述第二映射地址是所述第二地址对应在所述存储设备中的地址。
9.根据权利要求8所述的方法,其特征在于,
所述第一地址、所述第二地址、所述第一映射地址和所述第二映射地址通过逻辑块地址来表征;
或者,所述第一地址、所述第二地址、所述第一映射地址和所述第二映射地址通过逻辑卷和逻辑卷中的逻辑块地址来表征。
10.根据权利要求8或9所述的方法,其特征在于,所述主机设备存储有所述第一映射地址所指示的存储空间中的已写入数据的参考数据,所述方法还包括:
所述主机设备接收所述已写入数据后,将所述已写入数据的参考数据与所述已写入数据进行对比,得到对比结果;
若所述对比结果一致,则所述主机设备输出读写测试结果为一致;
若所述对比结果不一致,则所述主机设备输出读写测试结果为不一致。
11.根据权利要求8或9所述的方法,其特征在于,所述方法还包括:
当所述第二读指令不满足所述第三预设条件时,所述存储设备向所述主机设备反馈提示信息;其中,所述提示信息用于提示读取失败。
12.根据权利要求11所述的方法,其特征在于,所述提示信息还用于提示所述读取失败的原因,所述原因为所述第二读指令不满足所述第一预设条件相对应的原因。
13.一种测试系统,其特征在于,包括主机设备、交换机和存储设备,所述主机设备与所述存储设备通过所述交换机连接,所述测试系统用于执行如权利要求1至7或8至12任一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211321172.XA CN115658404A (zh) | 2022-10-26 | 2022-10-26 | 一种测试方法及系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211321172.XA CN115658404A (zh) | 2022-10-26 | 2022-10-26 | 一种测试方法及系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115658404A true CN115658404A (zh) | 2023-01-31 |
Family
ID=84991336
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211321172.XA Pending CN115658404A (zh) | 2022-10-26 | 2022-10-26 | 一种测试方法及系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115658404A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116597886A (zh) * | 2023-07-18 | 2023-08-15 | 深圳中安辰鸿技术有限公司 | 对npu中的lsu进行验证的方法及相关设备 |
-
2022
- 2022-10-26 CN CN202211321172.XA patent/CN115658404A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116597886A (zh) * | 2023-07-18 | 2023-08-15 | 深圳中安辰鸿技术有限公司 | 对npu中的lsu进行验证的方法及相关设备 |
CN116597886B (zh) * | 2023-07-18 | 2023-10-24 | 深圳中安辰鸿技术有限公司 | 对npu中的lsu进行验证的方法及相关设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2019210844A1 (zh) | 存储设备异常检测方法及装置、分布式存储系统 | |
CN112732163B (zh) | 一种数据校验方法和装置 | |
US7983171B2 (en) | Method to manage path failure thresholds | |
CN115658404A (zh) | 一种测试方法及系统 | |
CN115587055A (zh) | 总线的传输方法、系统、设备及存储介质 | |
US20140164845A1 (en) | Host computer and method for testing sas expanders | |
CN115981572A (zh) | 数据一致性验证方法、装置、电子设备及可读存储介质 | |
CN111694684A (zh) | 存储设备的异常构造方法、装置、电子设备及存储介质 | |
CN116125853A (zh) | 集成电路的安全控制方法、装置、存储介质及电子设备 | |
CN105354107A (zh) | NOR Flash的数据传输方法及系统 | |
US20230025081A1 (en) | Model training method, failure determining method, electronic device, and program product | |
CN115129509A (zh) | 一种数据传输方法、装置、介质 | |
CN110134572B (zh) | 验证存储系统中的数据 | |
US9412412B2 (en) | Logical block protection for tape interchange | |
US20210208969A1 (en) | Dropped write error detection | |
CN113010114A (zh) | 一种数据处理方法、装置、计算机设备及存储介质 | |
US7904758B2 (en) | System, method and apparatus for tracing source of transmission error | |
US11853163B2 (en) | Selective rebuild of interrupted devices in data storage device arrays | |
WO2024040919A1 (zh) | 一种数据修复方法及存储设备 | |
US7568121B2 (en) | Recovery from failure in data storage systems | |
CN109388513B (zh) | 数据校验的方法、阵列控制器及硬盘 | |
US11892920B2 (en) | Method, electronic device, and program product for failure handling | |
TWI757606B (zh) | 伺服器裝置及其基板管理控制器與可程式邏輯單元之間的通訊協定方法 | |
US8909827B2 (en) | Method to allow a host to replace logical path resources it owns | |
CN118113321A (zh) | Fpga设备升级方法、电子设备和计算机可读存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |