CN115497963A - 阵列基板及其制备方法、显示面板 - Google Patents

阵列基板及其制备方法、显示面板 Download PDF

Info

Publication number
CN115497963A
CN115497963A CN202211177303.1A CN202211177303A CN115497963A CN 115497963 A CN115497963 A CN 115497963A CN 202211177303 A CN202211177303 A CN 202211177303A CN 115497963 A CN115497963 A CN 115497963A
Authority
CN
China
Prior art keywords
layer
substrate
array substrate
metal
display area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211177303.1A
Other languages
English (en)
Inventor
黄世帅
李荣荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Chuzhou HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Chuzhou HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Chuzhou HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN202211177303.1A priority Critical patent/CN115497963A/zh
Publication of CN115497963A publication Critical patent/CN115497963A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods

Abstract

本申请涉及一种阵列基板及其制备方法、显示面板。该阵列基板包括显示区和位于显示区至少一侧的非显示区,非显示区包括栅极驱动器,栅极驱动器包括在衬底基板上依次形成的栅绝缘层、半导体层、第二金属层及钝化层,其中,第二金属层包括间隔分布的多条金属走线,阵列基板还包括贯穿钝化层与半导体层的过孔,且过孔在衬底基板上的正投影位于相邻的两条金属走线在衬底基板上的正投影之间。本申请可以改善4道光罩制程下非显示区的栅极驱动器的半导体层蚀刻不净的残留问题,提高产品良率。

Description

阵列基板及其制备方法、显示面板
技术领域
本申请涉及显示技术领域,特别是涉及一种阵列基板及其制备方法、显示面板。
背景技术
为了减少光罩制程,薄膜晶体管液晶显示器(Thin Film Transistor-LCD,简称TFT-LCD)的阵列基板大多采用4道光罩制程制备,即将源漏极及数据线所在的金属层作为光罩来制备半导体层,减少1道光罩制程,以降低成本、缩短工艺时间、增加产能。
但是,4道光罩制程对于非显示区的栅极驱动器来说,源漏极及数据线所在的金属层的下方也会残留有蚀刻不净的半导体层,而且半导体层比对应的金属走线向外凸出1.5μm左右的距离,如果两条金属走线之间的距离较近,容易发生短路,影响产品良率。
发明内容
本申请旨在提供一种阵列基板及其制备方法、显示面板,其可以改善非显示区的栅极驱动器的半导体层蚀刻不净的残留问题,提高产品良率。
第一方面,本申请实施例提出了一种阵列基板,包括显示区和位于显示区至少一侧的非显示区,非显示区包括栅极驱动器,栅极驱动器包括在衬底基板上依次形成的栅绝缘层、半导体层、第二金属层及钝化层,其中,第二金属层包括间隔分布的多条金属走线,阵列基板还包括贯穿钝化层和半导体层的过孔,且过孔在衬底基板上的正投影位于相邻的两条金属走线在衬底基板上的正投影之间。
在一种可能的实施方式中,过孔为长条形孔,且过孔沿金属走线的长度方向延伸。
在一种可能的实施方式中,过孔的长度至少大于或者等于相邻的两条金属走线中沿延长方向的长度最短的一者的长度。
在一种可能的实施方式中,阵列基板还包括导电层,导电层位于钝化层背离衬底基板的一侧,且导电层覆盖过孔的内壁。
第二方面,本申请实施例还提出了一种阵列基板的制备方法,包括:在衬底基板上依次形成栅绝缘层、半导体层、第二金属层及钝化层,其中,第二金属层包括间隔分布的多条金属走线;在钝化层上涂布光阻层,采用掩膜板对光阻层曝光、显影,以形成光阻图案,光阻图案包括在待形成的过孔的位置形成的完全曝光区域以及在其余位置形成未曝光区域;以光阻图案为遮挡对半导体层进行干法刻蚀,使得过孔还贯穿半导体层,且过孔在衬底基板上的正投影位于相邻的两条金属走线在衬底基板上的正投影之间;剥离掉剩余的光阻图案。
在一种可能的实施方式中,过孔为长条形孔,且过孔沿金属走线的长度方向延伸。
在一种可能的实施方式中,过孔的长度至少大于或者等于相邻的两条金属走线中沿延长方向的长度最短的一者的长度。
在一种可能的实施方式中,在钝化层背离衬底基板的一侧形成导电层,导电层覆盖过孔的内壁。
在一种可能的实施方式中,干法刻蚀采用氧气、氯气和氟化气中的任一者进行刻蚀。
第三方面,本申请实施例还提出了一种显示面板,包括:阵列基板,采用如前所述的阵列基板的制备方法制备而成;彩膜基板,与阵列基板相对设置;以及液晶层,设置于阵列基板与彩膜基板之间。
根据本申请实施例提供的阵列基板及其制备方法、显示面板,通过在非显示区的栅极驱动器中设置贯穿钝化层与半导体层的过孔,且过孔在衬底基板上的正投影位于相邻的两条金属走线在衬底基板上的正投影之间,可以改善4道光罩制程下非显示区的栅极驱动器的半导体层蚀刻不净的残留问题,提高产品良率。
附图说明
下面将参考附图来描述本申请示例性实施例的特征、优点和技术效果。在附图中,相同的部件使用相同的附图标记。附图并未按照实际的比例绘制,仅用于示意相对位置关系,某些部位的层厚采用了夸大的绘图方式以便于理解,附图中的层厚并不代表实际层厚的比例关系。
图1示出本申请第一实施例提供的阵列基板的俯视结构示意图;
图2示出图1中的区域M的放大结构示意图;
图3示出图2沿N-N方向的剖面图;
图4示出本申请第二实施例提供的阵列基板的局部放大结构示意图;
图5示出图4沿N-N方向的剖面图;
图6示出本申请第三实施例提供的阵列基板的制备方法的流程框图;
图7a~7c示出图6所示的阵列基板的制备方法的过程示意图;
图8示出本申请第四实施例提供的显示面板的结构示意图。
附图标记说明:
10、衬底基板;12、栅绝缘层;13、半导体层;131、有源层;132、欧姆接触层;14、第二金属层;141、金属走线;D、数据线;G、扫描线;15、钝化层;16、导电层;FM、掩膜板;
100、阵列基板;200、彩膜基板;201、彩膜衬底;202、公共电极;300、液晶层;
AA、显示区;NA、非显示区;H、过孔。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例。在下面的详细描述中,提出了许多具体细节,以便提供对本申请的全面理解。但是,对于本领域技术人员来说很明显的是,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请的更好的理解。在附图和下面的描述中,至少部分的公知结构和技术没有被示出,以便避免对本申请造成不必要的模糊;并且,为了清晰,可能夸大了区域结构的尺寸。此外,下文中所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。
图1示出本申请第一实施例提供的阵列基板的俯视结构示意图,图2示出图1中的区域M的放大结构示意图,图3示出图2沿N-N方向的剖面图。
如图1至图3所示,本申请实施例提供一种阵列基板,包括显示区AA和位于显示区AA至少一侧的非显示区NA,非显示区NA包括栅极驱动器,栅极驱动器包括在衬底基板10上依次形成的栅绝缘层12、半导体层13、第二金属层14及钝化层15,其中,第二金属层14包括间隔分布的多条金属走线141,阵列基板还包括贯穿钝化层15与半导体层13的过孔H,且过孔H在衬底基板10上的正投影位于相邻的两条金属走线141在衬底基板10上的正投影之间。
在显示区AA,阵列基板还包括位于衬底基板10与栅绝缘层12之间的第一金属层(图中未示出),第一金属层包括扫描线G、公共电极线、薄膜晶体管的栅极等。第一金属层可为Cu、Mo、Ti、Al、Cr、Ag、Au等金属材料,或氧化铟锡(ITO)、氧化铟锌(IZO)、铝掺杂的氧化锌(AZO)、铟镓锌氧化物(IGZO)、氧化锌锡(ZTO)等多元金属氧化物导电材料中的一种或多种多元金属氧化物导电材料的叠层结构。第一金属层可以通过物理气相沉积(PhysicalVapor Deposition,PVD)方法成膜于衬底基板10上,并且可通过湿法刻蚀工艺进行刻蚀成型以形成栅极和扫描线G1~Gn。在一个示例中,第一金属层材料为Cu,厚度为300nm,由磁控溅射方法成膜,通过湿法刻蚀(铜酸)方式实现图案化。
栅极绝缘层12可以为SiOx、SiNx、HfO2、Al2O3等绝缘介电材料中的一种或多种绝缘介电材料的叠层结构,栅极绝缘层12可通过化学气相沉积(Chemical Vapor Deposition,CVD)方法成膜。在一个示例中,栅极绝缘层12为SiNx与SiOx的叠层结构,SiNx的厚度为100nm,SiOx的厚度为300nm,并且通过由等离子体增强化学的气相沉积法(PlasmaEnhanced Chemical Vapor Deposition,PECVD)方法成膜。
半导体层13的材料可以为有机半导材料、氧化物半导体材料,还可以为a si(非晶硅)等。在形成沟道区时,可根据半导体层的材料不同,选择是否对相应的半导体层13进行刻蚀,例如,当半导体层13包括A Si层和N+A Si层时,则需要对N+A Si层进行刻蚀。
第二金属层14包括薄膜晶体管的源极和漏极、数据线D1~Dm、电源电压线以及位于非显示区NA的多条金属走线141等,其材质可以为Cu、Mo、Ti、Al、Cr、Ag、Au等金属材料,或氧化铟锡(ITO)、氧化铟锌(IZO)、铝掺杂的氧化锌(AZO)、铟镓锌氧化物(IGZO)、氧化锌锡(ZTO)等多元金属氧化物导电材料中的一种或多种多元金属氧化物导电材料的叠层结构。在一个示例中,第二金属层14的材料为Cu,厚度为300nm,由磁控溅射方法成膜,通过湿法工艺(铜酸)刻蚀。
钝化层15可以为SiOx、SiNx、HfO2、Al2O3等绝缘介电材料中的一种或多种绝缘介电材料的叠层结构,可以采用等离子体增强化学气相沉积法沉积形成。例如钝化层15采用氮化硅材料制备,这样,钝化层15可起到防止水汽、钠离子和氧气杂质侵入到器件中。当然,在本实施例中,上述钝化层15也可通过其他有机绝缘材料制备,此处不作限定。
栅极驱动器(Gate Driver Less,简称GDL)在液晶显示面板的原有阵列制程的基础上,将水平扫描线G的驱动电路制作在显示区AA周围的非显示区NA,使之能替代外接集成电路板来完成水平扫描线G的驱动,以将栅极驱动器制作在薄膜晶体管阵列基板上,从而可以节省非显示区NA的布线空间,有利于实现窄边框或者无边框设计。
相关技术中的阵列基板大多采用4道光罩制程制备,即将显示区AA的源漏极及数据线D所在的第二金属层14作为光罩来制备半导体层13,可以减少1道光罩制程,以降低成本、缩短工艺时间、增加产能。但是,4道光罩制程对于非显示区NA的栅极驱动器来说,第二金属层14的下方也会残留有蚀刻不净的半导体层13,而且半导体层13比对应的金属走线141向外凸出1.5μm左右的距离,如果两条金属走线141之间的距离较近,容易发生短路,影响产品良率。
为此,本实施例中的阵列基板还包括贯穿钝化层15与半导体层13的过孔H,且过孔H在衬底基板10上的正投影位于相邻的两条金属走线141在衬底基板10上的正投影之间,通过在钝化层15与半导体层13上设置分别贯穿的过孔H,可以去除相邻的两条金属走线141之间残留的半导体层13,防止相邻的两条金属走线141导通发生短路,提高产品良率。
根据本申请实施例提供的阵列基板,通过在非显示区NA的栅极驱动器中设置贯穿钝化层15与半导体层13的过孔H,且过孔H在衬底基板10上的正投影位于相邻的两条金属走线141在衬底基板10上的正投影之间,可以改善4道光罩制程下非显示区NA的栅极驱动器的半导体层13蚀刻不净的残留问题,提高产品良率。
在一些实施方式中,过孔H为长条形孔,且过孔H沿金属走线141的长度方向延伸。过孔H的长边平行于金属走线141的延长方向设置,可以尽可能将相邻的两条金属走线141之间残留的半导体层去除,降低相邻的两条金属走线141之间导通发生短路的可能性,提高产品良率。另外,过孔H的宽度小于相邻的两条金属走线141之间的距离,只要能将相邻的两条金属走线141相互隔离开、不会导通短路即可,此处不作限制。
在一种可能的实施方式中,过孔H的长度至少大于或者等于相邻的两条金属走线141中沿延长方向的长度最短的一者的长度。
如图2所示,栅极驱动器包括多条金属走线141,各金属走线141的长度不等,有些金属走线141为直线,有些金属走线141为弯折线,仅某一部分长度的金属走线141与相邻的金属走线141之间平行设置,需要通过过孔H隔离开。当过孔H的长度至少大于或者等于相邻的两条金属走线141中沿延长方向的长度最短的一者的长度时,可以确保相邻的两条金属走线141中容易发生短路的部分被过孔H隔离开,提高阵列基板的可靠性。
第二实施例
图4示出本申请第二实施例提供的阵列基板的局部放大结构示意图,
图5示出图4沿N-N方向的剖面图。
如图4和图5所示,本申请第二实施例提供的阵列基板与第一实施例提供的阵列基板的结构类似,不同之处在于,阵列基板还包括导电层16,导电层16位于钝化层15背离衬底基板10的一侧,且导电层16覆盖过孔H的内壁。
导电层16的材质可以为透明的氧化铟锡ITO或氧化铟锌IZO,通过磁控溅射或热蒸发的方法在钝化层15上沉积形成。在显示区AA,导电层16用于形成像素电极或者屏蔽金属电极等。在非显示区NA,导电层16用于覆盖过孔H的内壁。
由于过孔H对应于相邻的两条金属走线141之间的间距设置,在制备过程中,如果掩膜板FM与阵列基板的对位存在偏差,有可能会将金属走线141的侧面部分的钝化层15刻蚀掉而暴露金属走线141,导电层16覆盖过孔H的内壁,可以保护金属走线141免受水汽、灰尘等杂质的侵袭,进一步提高阵列基板的可靠性。
进一步地,在显示区AA,导电层16可以通过干法刻蚀形成像素电极,像素电极通过其他过孔与薄膜晶体管的漏极电连接。
第三实施例
图6示出本申请第三实施例提供的阵列基板的制备方法的流程框图;图7a~7c示出图6所示的阵列基板的制备方法的过程示意图。
如图6和图7a~7c所示,本申请第三实施例提供的阵列基板的制备方法包括如下步骤S1~S4。下面详细说明每个步骤的具体制备过程。
步骤S1:在衬底基板10上依次形成栅绝缘层12、半导体层13、第二金属层14及钝化层15,其中,第二金属层14包括间隔分布的多条金属走线141。
步骤S2:在钝化层15上涂布光阻层,采用掩膜板M对光阻层曝光、显影,以形成光阻图案,光阻图案包括在待形成的过孔H的位置形成的完全曝光区域以及在其余位置形成未曝光区域。
可选地,光阻层即为层状的光刻胶(PhotoResin)。光刻胶是一种有机化合物,根据光刻胶内交联反应与紫外线的关系,分为正性光刻胶和负性光刻胶。对于正性光刻胶,被紫外线照射的区域光刻胶发生交联分解反应,此部分可以溶解到显影液中;对于负性光刻胶,被紫外线照射的区域光刻胶发生交联分解反应,此部分难于溶解到显影液中。
本实施例中,光阻层为正性光刻胶,当采用紫外线照射待形成的过孔H的位置时,可以使对应的光阻层发生交联分解反应,并溶解到显影液中,从而形成过孔H。
步骤S3:以光阻图案为遮挡对半导体层13进行干法刻蚀,使得过孔H还贯穿半导体层13,且过孔H在衬底基板10上的正投影位于相邻的两条金属走线141在衬底基板10上的正投影之间。
第二金属层14的金属走线141下方的半导体层13的厚度一般较薄,故可以通过干法刻蚀的方法刻蚀半导体层13并形成过孔H。可选地,干法刻蚀采用氧气、氯气和氟化气中的任一者进行刻蚀。如此设置,可以实现在较短的时间内对半导体层13进行较好的蚀刻,提高了刻蚀的生产效率,降低了生产成本。
步骤S4:剥离掉剩余的光阻图案。利用带膜剥离工艺去除剩余的光阻,便于进行后续的工艺制程。
在一些实施例中,半导体层13包括有源层和沉积于有源层上的欧姆接触层,在步骤S4之前,即剥离掉减薄的光阻图案之前,制备方法还包括:
步骤S40:以减薄的光阻图案为遮挡,对欧姆接触层进行干法刻蚀,以暴露出沟道区。
在显示区AA,半导体层13包括有源层和沉积于有源层上的欧姆接触层,有源层可以为氧化物半导体,例如铟镓锌氧化物(IGZO)、铝掺杂的氧化锌(AZO)、氧化铟锌(IZO)、铟镓锌氧化物(IGTO)、氧化锌锡(ZTO)等透明氧化物半导体材料,由磁控溅射方法成膜,并通过湿法工艺刻蚀。有源层还可以为非晶硅层A-Si,欧姆接触层可以为N+型掺杂非晶硅层N+A-Si。
在一些实施例中,制备方法还包括:在钝化层15上沉积一层导电层16,通过干法刻蚀使导电层16形成多个像素电极,像素电极通过其他过孔与薄膜晶体管的漏极电连接。
如图5所示,在钝化层15上采用磁控溅射或热蒸发的方法沉积一层导电层16,该导电层16可以为氧化铟锡ITO或者氧化铟锌IZO,图案化的钝化层15还包括其他过孔,通过进行干蚀刻形成的像素电极通过钝化层15的其他过孔与薄膜晶体管的漏极电性相连。
需要说明的是,本申请中所述的构图工艺可以包括光刻工艺,或者包括光刻工艺以及刻蚀步骤,同时还可以包括打印、喷墨等其他用于形成预定图形的工艺;其中,光刻工艺是指包括成膜、曝光、显影等工艺过程的利用光刻胶、掩模板、曝光机等工艺,可以根据本申请中所形成的结构选择相应的构图工艺。
根据本申请实施例提供的阵列基板的制备方法,通过在非显示区NA的栅极驱动器中设置贯穿钝化层15与半导体层13的过孔H,且过孔H在衬底基板10上的正投影位于相邻的两条金属走线141在衬底基板10上的正投影之间,可以改善4道光罩制程下非显示区NA的栅极驱动器的半导体层13蚀刻不净的残留问题,提高产品良率。
第四实施例
图8示出本申请第四实施例提供的显示面板的结构示意图。
如图8所示,本申请第四实施例还提供一种显示面板,包括阵列基板100、与阵列基板100相对设置的彩膜基板200,以及设置于阵列基板100与彩膜基板200之间的液晶层300,其中,阵列基板100采用如前所述的阵列基板的制备方法制备而成。
液晶层300包括多个液晶分子,液晶分子通常为棒状,既可以像液体一样流动,又具有某些晶体特征。当液晶分子处于电场中时,其排列方向会根据电场的变化而改变。
阵列基板100的衬底基板10上设置有透明的导电层16,即像素电极,彩膜基板200包括彩膜衬底201、设置于彩膜衬底201上的公共电极202,当阵列基板100的薄膜晶体管通过施加于栅极G的信号而导通时,施加于数据线D的信号被施加于像素电极。由此,在像素电极与公共电极202之间生成预定强度的电场,施加不同的电压可以改变液晶分子的取向,从而调节光的透射率并显示图像。
可以理解的是,本申请各实施例提供的阵列基板的技术方案可以广泛用于各种液晶显示面板的背光模组,如TN(Twisted Nematic,扭曲向列型)显示面板、IPS(In-PlaneSwitching,平面转换型)显示面板、VA(VerticalAlignment,垂直配向型)显示面板、MVA(Multi-Domain Vertical Alignment,多象限垂直配向型)显示面板。
应当容易地理解,应当按照最宽的方式解释本申请中的“在……上”、“在……以上”和“在……之上”,以使得“在……上”不仅意味着“直接处于某物上”,还包括“在某物上”且其间具有中间特征或层的含义,并且“在……以上”或者“在……之上”不仅包括“在某物以上”或“之上”的含义,还可以包括“在某物以上”或“之上”且其间没有中间特征或层(即,直接处于某物上)的含义。
文中使用的术语“层”可以指包括具有一定厚度的区域的材料部分。层可以在整个的下层结构或上覆结构之上延伸,或者可以具有比下层或上覆结构的范围小的范围。此外,层可以是匀质或者非匀质的连续结构的一个区域,其厚度小于该连续结构的厚度。例如,层可以位于所述连续结构的顶表面和底表面之间或者所述顶表面和底表面处的任何成对的横向平面之间。层可以横向延伸、垂直延伸和/或沿锥形表面延伸。衬底基板可以是层,可以在其中包括一个或多个层,和/或可以具有位于其上、其以上和/或其以下的一个或多个层。层可以包括多个层。例如,互连层可以包括一个或多个导体和接触层(在其内形成触点、互连线和/或过孔)以及一个或多个电介质层。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (10)

1.一种阵列基板,包括显示区和位于所述显示区至少一侧的非显示区,所述非显示区包括栅极驱动器,所述栅极驱动器包括在衬底基板上依次形成的栅绝缘层、半导体层、第二金属层及钝化层,其中,所述第二金属层包括间隔分布的多条金属走线,其特征在于,
所述阵列基板还包括贯穿所述钝化层和所述半导体层的过孔,且所述过孔在所述衬底基板上的正投影位于相邻的两条所述金属走线在所述衬底基板上的正投影之间。
2.根据权利要求1所述的阵列基板,其特征在于,所述过孔为长条形孔,且所述过孔沿所述金属走线的长度方向延伸。
3.根据权利要求2所述的阵列基板,其特征在于,所述过孔的长度至少大于或者等于相邻的两条所述金属走线中沿延长方向的长度最短的一者的长度。
4.根据权利要求1所述的阵列基板,其特征在于,还包括导电层,所述导电层位于所述钝化层背离所述衬底基板的一侧,且所述导电层覆盖所述过孔的内壁。
5.一种如权利要求1至4任一项所述的阵列基板的制备方法,其特征在于,包括:
在衬底基板上依次形成栅绝缘层、半导体层、第二金属层及钝化层,其中,所述第二金属层包括间隔分布的多条金属走线;
在所述钝化层上涂布光阻层,采用掩膜板对所述光阻层曝光、显影,以形成光阻图案,所述光阻图案包括在待形成的过孔的位置形成的完全曝光区域以及在其余位置形成未曝光区域;
以所述光阻图案为遮挡对所述半导体层进行干法刻蚀,使得所述过孔还贯穿所述半导体层,且所述过孔在所述衬底基板上的正投影位于相邻的两条所述金属走线在所述衬底基板上的正投影之间;
剥离掉剩余的所述光阻图案。
6.根据权利要求5所述的制备方法,其特征在于,所述过孔为长条形孔,且所述过孔沿所述金属走线的长度方向延伸。
7.根据权利要求5所述的制备方法,其特征在于,所述过孔的长度至少大于或者等于相邻的两条所述金属走线中沿延长方向的长度最短的一者的长度。
8.根据权利要求5所述的制备方法,其特征在于,还包括:
在所述钝化层背离所述衬底基板的一侧形成导电层,所述导电层至少覆盖所述过孔的内壁。
9.根据权利要求5所述的制备方法,其特征在于,所述干法刻蚀采用氧气、氯气和氟化气中的任一者进行刻蚀。
10.一种显示面板,其特征在于,包括:
阵列基板,采用如权利要求5至9任一项所述的阵列基板的制备方法制备而成;
彩膜基板,与所述阵列基板相对设置;以及
液晶层,设置于所述阵列基板与所述彩膜基板之间。
CN202211177303.1A 2022-09-26 2022-09-26 阵列基板及其制备方法、显示面板 Pending CN115497963A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211177303.1A CN115497963A (zh) 2022-09-26 2022-09-26 阵列基板及其制备方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211177303.1A CN115497963A (zh) 2022-09-26 2022-09-26 阵列基板及其制备方法、显示面板

Publications (1)

Publication Number Publication Date
CN115497963A true CN115497963A (zh) 2022-12-20

Family

ID=84472886

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211177303.1A Pending CN115497963A (zh) 2022-09-26 2022-09-26 阵列基板及其制备方法、显示面板

Country Status (1)

Country Link
CN (1) CN115497963A (zh)

Similar Documents

Publication Publication Date Title
US8497966B2 (en) FFS type TFT-LCD array substrate and manufacturing method thereof
EP2565917B1 (en) Manufacturing method for array substrate with fringe field switching type thin film transistor liquid crystal display
EP2565916B1 (en) Manufacturing method for array substrate with fringe field switching type thin film transistor liquid crystal display
US9190429B2 (en) Manufacturing method of array substrate
US10192904B2 (en) Array substrate and manufacturing method thereof, display device
US9613986B2 (en) Array substrate and its manufacturing method, display device
US10998353B2 (en) Array substrate and display device
KR101900170B1 (ko) 어레이 기판의 제조 방법, 어레이 기판 및 디스플레이 디바이스
US20150214253A1 (en) Array substrate, manufacturing method thereof and display device
US20140061645A1 (en) Thin Film Transistor Array Substrate, Manufacturing Method Thereof, And Display Device
WO2015000255A1 (zh) 阵列基板、显示装置及阵列基板的制造方法
US8551822B2 (en) Method for manufacturing array substrate
US9019462B2 (en) Array substrate and method for manufacturing the same, and display device
US8421941B2 (en) TFT substrate and method of manufacturing the same
KR101350600B1 (ko) 표시장치 및 이의 제조 방법
US20080191211A1 (en) Thin film transistor array substrate, method of manufacturing the same, and display device
KR101294689B1 (ko) 프린지 필드 스위칭 모드 액정표시장치의 제조방법
US6958788B2 (en) Liquid crystal display device and method of fabricating the same
KR20050060963A (ko) 박막 트랜지스터 어레이 기판 및 그 제조방법
CN115497963A (zh) 阵列基板及其制备方法、显示面板
TWI460515B (zh) 一種邊緣電場型液晶顯示器陣列基板及其製造方法
US20130100368A1 (en) Liquid crystal display device and manufacturing method therefor
KR20130034548A (ko) 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판 및 이의 제조방법
KR20110067369A (ko) 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판 및 이의 제조방법
JP5236370B2 (ja) Tft基板の製造方法及びtft基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination