CN115497408A - 一种桥接电路和显示设备 - Google Patents

一种桥接电路和显示设备 Download PDF

Info

Publication number
CN115497408A
CN115497408A CN202211077707.3A CN202211077707A CN115497408A CN 115497408 A CN115497408 A CN 115497408A CN 202211077707 A CN202211077707 A CN 202211077707A CN 115497408 A CN115497408 A CN 115497408A
Authority
CN
China
Prior art keywords
capacitor
signal
pin
chip
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211077707.3A
Other languages
English (en)
Other versions
CN115497408B (zh
Inventor
张威
韩勇
王世玉
陈大俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Jingshen Technology Co ltd
Original Assignee
Shenzhen Jingshen Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Jingshen Technology Co ltd filed Critical Shenzhen Jingshen Technology Co ltd
Priority to CN202211077707.3A priority Critical patent/CN115497408B/zh
Publication of CN115497408A publication Critical patent/CN115497408A/zh
Application granted granted Critical
Publication of CN115497408B publication Critical patent/CN115497408B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种桥接电路和显示设备,其中,桥接电路包括FPGA芯片、信号输入接口和信号输出接口,信号输入接口与FPGA芯片连接,FPGA芯片与信号输出模块连接;信号输入接口用于接收输入显示信号,并将输入显示信号输出至FPGA芯片;FPGA芯片用于将输入显示信号转换至目标显示信号,并将目标显示信号输出至信号输出接口;信号输出接口用于与显示屏连接,并将目标显示信号输出至显示屏。本发明可有效提高显示屏的兼容性,拓展显示屏的应用场景,进而提高显示屏的利用率。

Description

一种桥接电路和显示设备
技术领域
本发明涉及电子电路技术领域,特别涉及一种桥接电路和显示设备。
背景技术
因显示屏的输入信号的信号格式不尽相同,而同一类型的显示屏能够支持的输入信号的信号格式有限,因此同一类型的显示屏只能够匹配相应的主控板,以获取相应格式的输入信号,并不支持与多种不同类型的主控板进行匹配,进而降低了显示屏的利用率。
因而现有技术还有待改进和提高。
发明内容
本发明的目的在于提供一种桥接电路和显示设备,能够有效提高显示屏的兼容性,以提高显示屏的利用率。
为了达到上述目的,本发明采取了以下技术方案:
本申请实施例提供一种桥接电路,包括FPGA芯片、信号输入接口和信号输出接口,信号输入接口与FPGA芯片连接,FPGA芯片与信号输出模块连接;信号输入接口用于接收输入显示信号,并将输入显示信号输出至FPGA芯片;FPGA芯片用于将输入显示信号转换至目标显示信号,并将目标显示信号输出至信号输出接口;信号输出接口用于与显示屏连接,并将目标显示信号输出至显示屏。
在一些实施中的桥接电路,FPGA芯片包括显示信号输入端口和显示信号输出端口;FPGA芯片具体用于通过显示信号输入端口接收输入显示信号,并将输入显示信号转换至目标显示信号后通过显示信号输出端口输出至显示屏。
在一些实施中的桥接电路,显示信号输入端口和显示信号输出端口均为MIPI接口。
在一些实施中的桥接电路,FPGA芯片还包括烧录端口,烧录端口用于接收烧录数据。
在一些实施中的桥接电路,FPGA芯片还包括控制端口,控制端口用于输出控制信号至显示屏,以控制显示屏根据目标显示信号显示相应的图像。
在一些实施中的桥接电路,FPGA芯片还包括供电端口;供电端口用于接收电能。
在一些实施中的桥接电路,桥接电路还包括滤波模块,滤波模块与供电端口连接,滤波模块用于将输入至供电端口的电能进行滤波处理。
在一些实施中的桥接电路,桥接电路还包括供电模块,供电模块与FPGA芯片、信号输入接口和信号输出接口连接;供电模块用于为FPGA芯片、信号输入接口和信号输出接口提供电能。
在一些实施中的桥接电路,供电模块包括第一电源芯片、第二电源芯片、第三电源芯片、第四电源芯片、第五电源芯片、第六电源芯片、第一电容、第一电阻、第二电容、第三电容、第四电容、第五电容、第六电容、第七电容、第八电容、第九电容、第二电阻和第三电阻;
第一电源芯片的第3脚和第4脚均与ELVDD信号端连接,第一电源芯片的第3脚与第一电阻的一端和第一电容的一端,第一电容的另一端接地,第一电阻的另一端与第二电源芯片的第3脚和第4脚均与VC1信号端连接,第二电源芯片的第1脚与第二电阻的一端和LDO_1.8V信号端连接,第二电阻的另一端与USB1V8信号端连接,第二电容的一端与第二电源芯片的第1脚连接,第二电容的另一端接地;第三电源芯片的第4脚与第三电容的一端连接,第三电容的另一端接地,第三电源芯片的第1脚与第四电容的一端连接,第四电容的另一端接地;第四电源芯片的第4脚和第3脚均第五电容的一端连接,第五电容的另一端接地,第四电源芯片的第1脚与第三电阻的一端和第六电容的一端连接,第三电阻的另一端与VC1信号端连接,第六电容的另一端接地;第五电源芯片的第3脚和第4脚与第七电容的一端连接,第七电容的另一端接地,第五电源芯片的第1脚和第六电源芯片的第3脚和第4脚均与第八电容的一端连接,第八电容的另一端接地,第六电源芯片的1脚与第九电容的一端连接,第九电容的另一端接地。
本申请实施例还提供了一种显示设备,包括显示屏和上述的桥接电路,桥接电路与显示屏连接;桥接电路用于将输入显示信号转换为目标显示信号输出至显示屏,以驱动显示屏显示相应的图像。
相较于现有技术,本发明提供了一种桥接电路和显示设备,其中,通过桥接电路将输入显示信号进行转换得到适应显示屏的目标显示信号,确保显示屏能够显示多种不同格式或分辨率的显示信号,可有效提高显示屏的兼容性,拓展显示屏的应用场景,进而提高显示屏的利用率。
附图说明
图1为本发明提供的桥接电路的结构框图。
图2为本发明提供的桥接电路中FPGA芯片和滤波模块的电路示意图。
图3为本发明提供的桥接电路中供电模块的电路示意图。
图4为本发明提供的桥接电路中信号输入接口的电路示意图。
图5为本发明提供的桥接电路中信号输出接口的电路示意图。
具体实施方式
本发明的目的在于提供一种桥接电路和显示设备,能够有效提高显示屏的兼容性,以提高显示屏的利用率。
为使本发明的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本发明进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
请参阅图1,本发明提供的一种桥接电路10,该桥接电路10应用于显示设备中,用于与显示屏20连接,为显示屏20提供目标显示信号。该桥接电路10包括FPGA芯片11、信号输入接口12和信号输出接口13,信号输入接口12与FPGA芯片11连接,FPGA芯片11与信号输出模块连接;其中,信号输入接口12用于接收输入显示信号,并将输入显示信号输出至FPGA芯片11;FPGA芯片11用于将输入显示信号转换至目标显示信号,并将目标显示信号输出至信号输出接口13;信号输出接口13用于与显示屏20连接,并将目标显示信号输出至显示屏20。
在一些实施例中,输入显示信号可以是由显示设备中的主控芯片提供,也可以是其他能够提供视频源的设备提供。不同的输入显示信号的信号格式或分辨率不尽相同,而针对同一类型的显示屏20,根据显示屏20的接口设置相应地只能够特定格式或分辨率的显示信号。本申请中通过设置桥接电路10能够根据需要将输入显示信号进行转换,得到目标显示信号提供给显示屏20,该目标显示信号为目标显示屏20的接口所需要的特定格式或分辨率的显示信号,由此可以确保显示屏20接收显示信号不受自身接口的限制,能够接收多种不同的显示信号。与此同时,若有主控芯片为显示屏20提供显示信号,那么此时同一类型的显示屏20通过桥接电路10接收主控芯片的输入显示信号,可使得该显示屏20能够兼容多种不同的主控芯片,由此提高显示屏20的利用率,拓展了显示屏20的应用场景。
在一些实施例中,请参阅图2,FPGA芯片11包括显示信号输入端口和显示信号输出端口,显示信号输入端口用于与信号输入接口12连接,显示信号输出端口用于与信号输出接口13连接;FPGA芯片11具体用于通过显示信号输入端口接收输入显示信号,并将输入显示信号转换至目标显示信号后通过显示信号输出端口输出至显示屏20。作为一种实施例,FPGA芯片11的显示信号输入端口和显示信号输出端口可以是MIPI接口。具体地,FPGA芯片11的信号输入端口包括H7引脚、H6引脚、G5引脚、F5引脚、G8引脚、H8引脚、F6引脚、E6引脚、G6引脚和G7引脚,FPGA芯片11的信号输出端口包括C8引脚、B8引脚、D7引脚、E7引脚、A7引脚、A8引脚、E8引脚、D8引脚、B7引脚和C7引脚。本申请中的FPGA芯片11中通过设置MIPI接口能够适应带有MIPI接口的显示屏20,通过带有MIPI接口的FPGA芯片11输出目标显示信号至显示屏20,以便于达到带MIPI接口显示屏20的高清高分辨率的显示效果。
在一些实施例中,FPGA芯片11还包括烧录端口,该烧录端口用于接收烧录数据。本申请中的烧录数据能够使得FPGA芯片11实现将输入显示信号转换为目标显示信号的功能。具体地,本申请中FPGA芯片11的烧录端口包括B1引脚、B2引脚、B3引脚和B4引脚。相应的,本申请中可以根据目标显示屏20的需求可以预先设置FPGA芯片11的烧录数据,使得FPGA芯片11能够将不同分辨率或者不同格式的输入显示信号转换成目标显示信号。相对于针对不同分辨率或者不同格式的输入显示信号设置多种不同的转换电路进行转换而言,本申请中仅通过FPGA芯片11就能够实现,在提高显示屏20的兼容性的同时还能够简化显示设备的硬件结构,以减小电路的体积。
同样,本申请中还可以根据需要驱动显示屏20显示相应的图像。具体来说,可以通过预先设置相应的烧录数据,以便于可以选择不同的视频源即显示信号源进行转换,使得显示屏20显示所需要的图像,实现显示图像实时更新的效果。
在一些实施例中,FPGA芯片11还包括控制端口,控制端口用于输出控制信号至显示屏20,以控制显示屏20根据目标显示信号显示相应的图像。具体地,FPGA芯片11的控制端口包括H3引脚、G3引脚、E4引脚、E3引脚和D2引脚。本申请中FPGA芯片11通过显示信号输出端口为显示屏20提供目标显示信号,保证了显示屏20获得显示图像所需要的显示信号。而显示屏20的工作使能过程则可由FPGA芯片11的控制端口输出相应的控制信号来实现,由此本申请中的桥接电路10可直接驱动显示屏20进行图像显示。
在一些实施例中,FPGA芯片11还包括测试端口;测试端口用于接收测试信号,并输出测试结果信号;测试端口可以包括用于输入测试信号的端口,以及用于输出测试接口信号的端口。具体地,本申请中的测试端口分别对应为C3引脚、C4引脚、B5引脚、E2引脚、F4引脚、F3引脚、C5引脚和D3引脚。其中,作为一种实施例中,FPGA芯片11的所有测试端口均可以通过跳线的方式连接至其他部分作为控制功能来使用;例如可接入显示设备中的调光电路以实现调节显示屏20亮度的功能,进而实现FPGA芯片11的端口复用功能。
在一些实施例中,请参阅图3,桥接电路10还包括供电模块14,供电模块14与FPGA芯片11、信号输入接口12和信号输出接口13连接;供电模块14用于为FPGA芯片11、信号输入接口12和信号输出接口13提供电能,以确保FPGA芯片11、信号输入接口12和信号输出接口13的正常工作。
在一些实施例中,请继续参阅图2,桥接电路10还包括滤波模块15,滤波模块15与供电端口和供电模块14连接,滤波模块15用于将供电模块14输出的电能进行滤波处理后通过FPGA芯片11的供电端口输入至FPGA芯片11。其中,FPGA芯片11的供电端口包括A2引脚、D1引脚、E1引脚、F1引脚、F2引脚、A1引脚、D6引脚、B6引脚、C1引脚、C2引脚、H5引脚和A5引脚。本申请中通过设置滤波模块15,将输入至FPGA芯片11的电能进行滤波处理,确保输入电能的有效性,进而提高FGPA芯片工作的稳定性。
作为一种实施例,请继续参阅图3,供电模块14包括第一电源芯片U1、第二电源芯片U2、第三电源芯片U3、第四电源芯片U4、第五电源芯片U5、第六电源芯片U6、第一电容C1、第一电阻R1、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第六电容C6、第七电容C7、第八电容C8、第九电容C9、第二电阻R2和第三电阻R3;第一电源芯片U1的第3脚和第4脚均与ELVDD信号端连接,第一电源芯片U1的第3脚与第一电阻R1的一端和第一电容C1的一端,第一电容C1的另一端接地,第一电阻R1的另一端与第二电源芯片U2的第3脚和第4脚均与VC1信号端连接,第二电源芯片U2的第1脚与第二电阻R2的一端和LDO_1.8V信号端连接,第二电阻R2的另一端与USB1V8信号端连接,第二电容C2的一端与第二电源芯片U2的第1脚连接,第二电容C2的另一端接地;第三电源芯片U3的第4脚与第三电容C3的一端连接,第三电容C3的另一端接地,第三电源芯片U3的第1脚与第四电容C4的一端连接,第四电容C4的另一端接地;第四电源芯片U4的第4脚和第3脚均第五电容C5的一端连接,第五电容C5的另一端接地,第四电源芯片U4的第1脚与第三电阻R3的一端和第六电容C6的一端连接,第三电阻R3的另一端与VC1信号端连接,第六电容C6的另一端接地;第五电源芯片U5的第3脚和第4脚与第七电容C7的一端连接,第七电容C7的另一端接地,第五电源芯片U5的第1脚和第六电源芯片U6的第3脚和第4脚均与第八电容C8的一端连接,第八电容C8的另一端接地,第六电源芯片U6的1脚与第九电容C9的一端连接,第九电容C9的另一端接地。
具体实施时,本申请中的供电模块14可以为FPGA芯片11提供1.8V和1.2V的电压,而供电模块14本身需要的电能为3V。其中,本申请提供的桥接电路10的功能单一,仅仅通过设置FPGA芯片11实现信号的转换功能,设置的功能性电路较少,那么需要的电能需求较小,相应的,本申请中的各个电源芯片可以选择功耗较小的电源芯片,以便于简化供电模块14的电路结构,并降低供电模块14的整体功耗。
作为一种实施例中,请继续参阅图2,滤波模块15包括第四电阻R4、第五电阻R5、第六电阻R6、第十电容C10、第十一电容C11和第十二电容C12;第四电阻R4的一端、第五电阻R5的一端和第十电容C10的一端均与LDO_1.8V信号端和FPGA芯片11的A2引脚、D1引脚、E1引脚、F1引脚和F2引脚连接;第四电阻R4的另一端和第十一电容C11的一端均与A1引脚连接,第十一电容C11的另一端、第十二电容C12的一端、第五电阻R5的另一端、第十电容C10的另一端和第六电阻R6的一端均接地。第六电阻R6的另一端和第十二电容C12的另一端均与LDO_1.2V信号端连接,FPGA芯片11的D6引脚、B6引脚、C1引脚、C2引脚、H5引脚和A2引脚均与LDO_1.2V信号端连接。本申请通过设置滤波模块15可以将供电模块14输出的1.8V电压和1.2V电压进行滤波处理,提高供电电压的有效性,进而提高FPGA芯片11工作的稳定性。
作为一种实施例,请参阅图4和图5,本申请中的信号输入接口12设置有50pin脚的接口,信号输出接口13为50pin脚的接口。其中,信号输入接口12的18引脚、19引脚、21引脚、22引脚、24引脚、25引脚、27引脚、28引脚、30引脚和31引脚与FPGA芯片11的显示信号输入端口连接;信号输出端口的18引脚、19引脚、22引脚、22引脚、24引脚、25引脚、27引脚、28引脚、30引脚和31引脚对应与FPGA芯片11的显示信号输出端口连接。本申请中通过设置信号输入接口12以实现FPGA芯片11与主控芯片或视频源输入设备的电性连接,通过设置信号输出接口13以实现FPGA芯片11与显示屏20的电性连接,进而实现桥接作用。
进一步地,本发明还提供了显示设备,该显示设备包括显示屏和上述的桥接电路,桥接电路与显示屏连接;桥接电路用于将输入显示信号转换为目标显示信号输出至显示屏,以驱动显示屏显示相应的图像。本申请中通过设置桥接电路将输入显示信号进行转换得到适应显示屏的目标显示信号,确保显示屏能够显示多种不同格式或分辨率的显示信号,可有效提高显示屏的兼容性,拓展显示屏的应用场景,进而提高显示屏的利用率,由于上文对该桥接电路进行了详细描述,此处不再赘述。
综上,本发明提供的一种桥接电路和显示设备,其中,桥接电路包括FPGA芯片、信号输入接口和信号输出接口,信号输入接口与FPGA芯片连接,FPGA芯片与信号输出模块连接;信号输入接口用于接收输入显示信号,并将输入显示信号输出至FPGA芯片;FPGA芯片用于将输入显示信号转换至目标显示信号,并将目标显示信号输出至信号输出接口;信号输出接口用于与显示屏连接,并将目标显示信号输出至显示屏。本发明可有效提高显示屏的兼容性,拓展显示屏的应用场景,进而提高显示屏的利用率。
可以理解的是,对本领域普通技术人员来说,可以根据本发明的技术方案及其发明构思加以等同替换或改变,而所有这些改变或替换都应属于本发明所附的权利要求的保护范围。

Claims (10)

1.一种桥接电路,其特征在于,包括FPGA芯片、信号输入接口和信号输出接口,所述信号输入接口与所述FPGA芯片连接,所述FPGA芯片与所述信号输出模块连接;所述信号输入接口用于接收输入显示信号,并将所述输入显示信号输出至所述FPGA芯片;所述FPGA芯片用于将所述输入显示信号转换至目标显示信号,并将所述目标显示信号输出至所述信号输出接口;所述信号输出接口用于与显示屏连接,并将所述目标显示信号输出至所述显示屏。
2.根据权利要求1所述的桥接电路,其特征在于,所述FPGA芯片包括显示信号输入端口和显示信号输出端口;所述FPGA芯片具体用于通过所述显示信号输入端口接收输入显示信号,并将所述输入显示信号转换至所述目标显示信号后通过所述显示信号输出端口输出至显示屏。
3.根据权利要求2所述的桥接电路,其特征在于,所述显示信号输入端口和所述显示信号输出端口均为MIPI接口。
4.根据权利要求2所述的桥接电路,其特征在于,所述FPGA芯片还包括烧录端口,所述烧录端口用于接收烧录数据。
5.根据权利要求2所述的桥接电路,其特征在于,所述FPGA芯片还包括控制端口,所述控制端口用于输出控制信号至所述显示屏,以控制所述显示屏根据所述目标显示信号显示相应的图像。
6.根据权利要求2所述的桥接电路,其特征在于,所述FPGA芯片还包括供电端口;所述供电端口用于接收电能。
7.根据权利要求6所述的桥接电路,其特征在于,所述桥接电路还包括滤波模块,所述滤波模块与所述供电端口连接,所述滤波模块用于将输入至所述供电端口的电能进行滤波处理。
8.根据权利要求1-7任一项所述的桥接电路,其特征在于,所述桥接电路还包括供电模块,所述供电模块与所述FPGA芯片、所述信号输入接口和所述信号输出接口连接;所述供电模块用于为所述FPGA芯片、所述信号输入接口和所述信号输出接口提供电能。
9.根据权利要求8所述的桥接电路,其特征在于,所述供电模块包括第一电源芯片、第二电源芯片、第三电源芯片、第四电源芯片、第五电源芯片、第六电源芯片、第一电容、第一电阻、第二电容、第三电容、第四电容、第五电容、第六电容、第七电容、第八电容、第九电容、第二电阻和第三电阻;
所述第一电源芯片的第3脚和第4脚均与ELVDD信号端连接,所述第一电源芯片的第3脚与所述第一电阻的一端和所述第一电容的一端,所述第一电容的另一端接地,所述第一电阻的另一端与所述第二电源芯片的第3脚和第4脚均与VC1信号端连接,所述第二电源芯片的第1脚与所述第二电阻的一端和LDO_1.8V信号端连接,所述第二电阻的另一端与USB1V8信号端连接,所述第二电容的一端与所述第二电源芯片的第1脚连接,所述第二电容的另一端接地;所述第三电源芯片的第4脚与所述第三电容的一端连接,所述第三电容的另一端接地,所述第三电源芯片的第1脚与所述第四电容的一端连接,所述第四电容的另一端接地;所述第四电源芯片的第4脚和第3脚均所述第五电容的一端连接,所述第五电容的另一端接地,所述第四电源芯片的第1脚与所述第三电阻的一端和所述第六电容的一端连接,所述第三电阻的另一端与VC1信号端连接,所述第六电容的另一端接地;所述第五电源芯片的第3脚和第4脚与所述第七电容的一端连接,所述第七电容的另一端接地,所述第五电源芯片的第1脚和所述第六电源芯片的第3脚和第4脚均与所述第八电容的一端连接,所述第八电容的另一端接地,所述第六电源芯片的1脚与所述第九电容的一端连接,所述第九电容的另一端接地。
10.一种显示设备,其特征在于,包括显示屏和如权利要求1-9任一项所述的桥接电路,所述桥接电路与所述显示屏连接;所述桥接电路用于将所述输入显示信号转换为所述目标显示信号输出至所述显示屏,以驱动所述显示屏显示相应的图像。
CN202211077707.3A 2022-09-05 2022-09-05 一种桥接电路和显示设备 Active CN115497408B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211077707.3A CN115497408B (zh) 2022-09-05 2022-09-05 一种桥接电路和显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211077707.3A CN115497408B (zh) 2022-09-05 2022-09-05 一种桥接电路和显示设备

Publications (2)

Publication Number Publication Date
CN115497408A true CN115497408A (zh) 2022-12-20
CN115497408B CN115497408B (zh) 2024-08-27

Family

ID=84468396

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211077707.3A Active CN115497408B (zh) 2022-09-05 2022-09-05 一种桥接电路和显示设备

Country Status (1)

Country Link
CN (1) CN115497408B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1297598A (zh) * 1999-03-29 2001-05-30 精工爱普生株式会社 电子装置及电子装置的控制方法
CN1987972A (zh) * 2005-12-23 2007-06-27 上海广电电子股份有限公司 有机发光二极管显示屏的视频驱动系统及其方法
KR20100062546A (ko) * 2008-12-02 2010-06-10 한국전자통신연구원 모뎀 fpga 모듈 장치 및 이를 이용한 모뎀 플랫폼 장치
CN102902567A (zh) * 2012-11-06 2013-01-30 上海斐讯数据通信技术有限公司 一种dc-dc电源芯片的外围电路
CN105245818A (zh) * 2014-07-08 2016-01-13 上海菱博电子技术股份有限公司 一种基于fpga的led显示屏控制系统
CN207117596U (zh) * 2017-04-19 2018-03-16 中电科(宁波)海洋电子研究院有限公司 一种fpga电路
CN207676155U (zh) * 2017-11-21 2018-07-31 安徽四创电子股份有限公司 一种基于fpga控制模块的数字控制电路
CN208093124U (zh) * 2018-03-03 2018-11-13 深圳市隆科电子有限公司 一种移动终端及其双lvds屏驱动装置
CN109697968A (zh) * 2018-12-13 2019-04-30 山东亚华电子股份有限公司 一种兼容多种显示屏的系统
CN112383727A (zh) * 2020-11-03 2021-02-19 广东韩科实业有限公司 一种平板电视机显示屏兼容装置及方法
CN213960238U (zh) * 2020-11-25 2021-08-13 苏州华兴源创科技股份有限公司 一种显示装置及系统
CN114020228A (zh) * 2021-10-30 2022-02-08 深圳曦华科技有限公司 屏幕显示方法及装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1297598A (zh) * 1999-03-29 2001-05-30 精工爱普生株式会社 电子装置及电子装置的控制方法
CN1987972A (zh) * 2005-12-23 2007-06-27 上海广电电子股份有限公司 有机发光二极管显示屏的视频驱动系统及其方法
KR20100062546A (ko) * 2008-12-02 2010-06-10 한국전자통신연구원 모뎀 fpga 모듈 장치 및 이를 이용한 모뎀 플랫폼 장치
CN102902567A (zh) * 2012-11-06 2013-01-30 上海斐讯数据通信技术有限公司 一种dc-dc电源芯片的外围电路
CN105245818A (zh) * 2014-07-08 2016-01-13 上海菱博电子技术股份有限公司 一种基于fpga的led显示屏控制系统
CN207117596U (zh) * 2017-04-19 2018-03-16 中电科(宁波)海洋电子研究院有限公司 一种fpga电路
CN207676155U (zh) * 2017-11-21 2018-07-31 安徽四创电子股份有限公司 一种基于fpga控制模块的数字控制电路
CN208093124U (zh) * 2018-03-03 2018-11-13 深圳市隆科电子有限公司 一种移动终端及其双lvds屏驱动装置
CN109697968A (zh) * 2018-12-13 2019-04-30 山东亚华电子股份有限公司 一种兼容多种显示屏的系统
CN112383727A (zh) * 2020-11-03 2021-02-19 广东韩科实业有限公司 一种平板电视机显示屏兼容装置及方法
CN213960238U (zh) * 2020-11-25 2021-08-13 苏州华兴源创科技股份有限公司 一种显示装置及系统
CN114020228A (zh) * 2021-10-30 2022-02-08 深圳曦华科技有限公司 屏幕显示方法及装置

Also Published As

Publication number Publication date
CN115497408B (zh) 2024-08-27

Similar Documents

Publication Publication Date Title
CN206879010U (zh) 液晶电视tconless板的通用点屏装置
CN107241562B (zh) 超高清液晶电视电路系统及接口
CN100541602C (zh) 视频信号处理设备和显示器
CN102855862B (zh) 一种液晶面板的驱动电路、液晶面板及液晶显示装置
CN101154353A (zh) 液晶显示器驱动电路及液晶显示器
CN207833373U (zh) 一种电压生成电路、伽马基准电压的生成电路和显示装置
CN103440844A (zh) Led灯板、led箱体和led显示屏
CN103794185B (zh) 显示面板的驱动电路及其驱动模块与显示装置和制造方法
TWI412758B (zh) 共用電源及顯示器以檢測不同主機板電路的設備及轉接裝置
CN115497408A (zh) 一种桥接电路和显示设备
KR101645508B1 (ko) 전원공급부를 포함하는 액정표시장치
CN109256104A (zh) 显示装置、显示面板电源系统及其电路
CN114207698B (zh) 电源管理装置和显示设备
CN216356999U (zh) 电视及显示装置
US10211821B2 (en) Clock signal transmission circuit and driving method thereof, gate driving circuit, and display device
CN112750388A (zh) 测试方法
KR20070000120A (ko) 감마전압 발생회로 및 이를 포함하는 액정표시장치
CN110415654B (zh) Led驱动芯片、led驱动方法及液晶显示装置
CN111816111B (zh) 驱动芯片及显示装置
CN208954615U (zh) 显示装置、显示面板电源系统及其电路
CN105590589A (zh) 整合背光驱动芯片与发光二极管背光装置
KR101957296B1 (ko) 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법
CN108235512A (zh) 一种电器设备、音频频谱显示电路及其控制方法
CN215527207U (zh) 一种小尺寸液晶模组用驱动板
CN109935190A (zh) 上电时序控制单元、上电时序控制方法及显示模组

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant