CN115480441A - 光学临近修正方法、掩膜版、可读存储介质及计算机设备 - Google Patents
光学临近修正方法、掩膜版、可读存储介质及计算机设备 Download PDFInfo
- Publication number
- CN115480441A CN115480441A CN202110597797.8A CN202110597797A CN115480441A CN 115480441 A CN115480441 A CN 115480441A CN 202110597797 A CN202110597797 A CN 202110597797A CN 115480441 A CN115480441 A CN 115480441A
- Authority
- CN
- China
- Prior art keywords
- graph
- placement error
- edge placement
- mask
- value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F1/00—Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
- G03F1/36—Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Preparing Plates And Mask In Photomechanical Process (AREA)
Abstract
本发明涉及一种光学临近修正方法、掩膜版、可读存储介质及计算机设备,所述方法包括:获取掩膜版设计图形;根据OPC模型对所述掩膜版设计图形进行模拟,得到模拟曝光图形;从所述掩膜版设计图形中筛选出符合第一预设条件的台阶图形;计算所述模拟曝光图形与所述掩膜版设计图形的边缘放置误差,其中所述台阶图形处的边缘放置误差采用图形差值的平均值作为边缘放置误差的值;根据所述边缘放置误差对所述掩膜版设计图形进行调整,得到掩膜版制版图形。本发明筛选出jog图形,然后采用平均值作为jog处EPE的值,能够有效避免“bridge”或“pinch”的发生,从而提高OPC的修正精度,提高OPC修正效率,提高工艺窗口,降低工艺风险。
Description
技术领域
本申请涉及半导体制造技术领域,特别是涉及一种光学临近修正方法,还涉及一种掩膜版,一种可读存储介质及一种计算机设备。
背景技术
随着超大规模集成电路(ULSI,Ultra Large Scale Integration)的飞速发展,集成电路制造工艺变得越来越复杂和精细。其中光刻技术是集成电路制造工艺发展的驱动力,也是最为复杂的技术之一。相对于其他单个制造技术来说,光刻技术的提高对集成电路的发展具有重要意义。在光刻工艺开始之前,首先需要将图案通过特定设备复制到掩膜版上,然后通过光刻机将掩膜版上的图案结构复制到生产芯片的硅片上。但是由于半导体器件尺寸的缩小,曝光所用的波长大于物理版图设计的理想图形的尺寸和图形之间的间距,光波的干涉和衍射效应使得实际光刻产生的物理图形和物理版图设计的理想图形之间存在很大的差异,实际图形的形状和间距发生很大的变化,甚至影响电路的性能。
产生这种差异的一个重要原因是光刻所用光束波长大于物理版图设计的理想图形的尺寸和图形之间的间距时,光学波长大于物理版图设计的理想图形的尺寸和图形之间的间距时产生光学临近效应的作用。因此,为了解决所述问题可以对所述掩膜版进行光学临近修正(OPC,Optical Proximity Correction)。
目前OPC是通过对掩膜版的修正,最大可能地解决光刻后的图形失真,各大厂商使用计算机辅助软件工具进行。
发明内容
基于此,有必要提供一种能够提高OPC的修正精度的光学临近修正方法。
一种光学临近修正方法,包括:获取掩膜版设计图形;根据OPC模型对所述掩膜版设计图形进行模拟,得到模拟曝光图形;从所述掩膜版设计图形中筛选出符合第一预设条件的台阶图形;计算所述模拟曝光图形与所述掩膜版设计图形的边缘放置误差,其中所述台阶图形处的边缘放置误差采用图形差值的平均值作为边缘放置误差的值;根据所述边缘放置误差对所述掩膜版设计图形进行调整,得到掩膜版制版图形。
上述光学临近修正方法,筛选出符合第一预设条件的台阶图形,采用平均值作为该台阶图形处边缘放置误差的值,能够有效避免器件“短路”(bridge)或“断路”(pinch)的发生,从而提高OPC的修正精度,提高OPC修正效率,降低工艺风险。
在其中一个实施例中,所述根据所述边缘放置误差对所述掩膜版设计图形进行调整,得到掩膜版制版图形的步骤包括:步骤A,根据所述边缘放置误差对所述掩膜版设计图形进行调整;步骤B,根据OPC模型对所述调整后的掩膜版设计图形进行模拟,得到再次模拟曝光图形;步骤C,计算所述再次模拟曝光图形与所述调整后的掩膜版设计图形的边缘放置误差;反复执行所述步骤A、步骤B及步骤C,直到满足第二预设条件,得到所述掩膜版制版图形。
在其中一个实施例中,若步骤A调整的次数达到预设阈值,则不再进行调整,将最后一次调整得到的掩膜版设计图形作为掩膜版制版图形。
在其中一个实施例中,所述根据OPC模型对所述掩膜版设计图形进行模拟的步骤之前,还包括步骤:根据OPC设定将所述掩膜版设计图形的外边缘解析分割成多段;在所述掩膜版设计图形的外边缘上放置目标点;所述根据所述边缘放置误差对所述掩膜版设计图形进行调整的步骤包括:根据每一段所述外边缘对应的边缘放置误差的值,调整所述掩膜版设计图形以使边缘放置误差的值趋于零。
在其中一个实施例中,所述符合第一预设条件的台阶图形是边长小于第一预设值且两端分别有一个凸角和一个凹角的短边。
在其中一个实施例中,所述边缘放置误差为所述模拟曝光图形的位置减去所述掩膜版设计图形的位置;所述计算所述模拟曝光图形与所述掩膜版设计图形的边缘放置误差的步骤包括:在线条末端取图形差值中的最大值作为边缘放置误差的值。
在其中一个实施例中,所述计算所述模拟曝光图形与所述掩膜版设计图形的边缘放置误差的步骤包括:在凸角处取图形差值中的最大值作为边缘放置误差的值。
在其中一个实施例中,所述计算所述模拟曝光图形与所述掩膜版设计图形的边缘放置误差的步骤包括:在凹角处取图形差值中的最小值作为边缘放置误差的值。
在其中一个实施例中,所述计算所述模拟曝光图形与所述掩膜版设计图形的边缘放置误差的步骤包括:在没有拐角的片段取图形差值的平均值作为边缘放置误差的值。
在其中一个实施例中,所述第一预设值为5nm~20nm(根据具体工艺节点而定)。
在其中一个实施例中,所述第二预设条件是每一段所述掩膜版设计图形的所述外边缘对应的边缘放置误差的绝对值小于第二预设值。
还有必要提供一种掩膜版,所述掩膜版是根据上述任一实施例所述的光学临近修正方法得到的掩膜版制版图形制成。
还有必要提供一种可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述任一实施例所述的光学临近修正方法的步骤。
还有必要提供一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现上述任一实施例所述的光学临近修正方法的步骤。
还有必要提供一种计算机程序产品,包括计算机程序,所述计算机程序被处理器执行时实现前述任一实施例所述的光学临近修正方法的步骤。
附图说明
为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一示例性的掩膜版设计图形和OPC软件模拟曝光后的图形的示意图;
图2是一示例性的掩膜版设计图形不同位置的边缘放置误差取值的示意图;
图3是一示例性的jog的示意图;
图4是一实施例中光学临近修正方法的流程图;
图5是一示例性的掩膜版设计图形的外边缘解析分割及放置目标点(切分点)的示意图;
图6是图4所示的实施例中步骤S450的子步骤流程图。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使本申请的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
应当明白,当元件或层被称为“在...上”、“与...相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在...上”、“与...直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层、掺杂类型和/或部分,这些元件、部件、区、层、掺杂类型和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层、掺杂类型或部分与另一个元件、部件、区、层、掺杂类型或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层、掺杂类型或部分可表示为第二元件、部件、区、层或部分;举例来说,可以将第一掺杂类型成为第二掺杂类型,且类似地,可以将第二掺杂类型成为第一掺杂类型;第一掺杂类型与第二掺杂类型为不同的掺杂类型,譬如,第一掺杂类型可以为P型且第二掺杂类型可以为N型,或第一掺杂类型可以为N型且第二掺杂类型可以为P型。
空间关系术语例如“在...下”、“在...下面”、“下面的”、“在...之下”、“在...之上”、“上面的”等,在这里可以用于描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在...下面”和“在...下”可包括上和下两个取向。此外,器件也可以包括另外地取向(譬如,旋转90度或其它取向),并且在此使用的空间描述语相应地被解释。
在此使用时,单数形式的“一”、“一个”和“所述/该”也可以包括复数形式,除非上下文清楚指出另外的方式。还应当理解的是,术语“包括/包含”或“具有”等指定所陈述的特征、整体、步骤、操作、组件、部分或它们的组合的存在,但是不排除存在或添加一个或更多个其他特征、整体、步骤、操作、组件、部分或它们的组合的可能性。同时,在本说明书中,术语“和/或”包括相关所列项目的任何及所有组合。
这里参考作为本发明的理想实施例(和中间结构)的示意图的横截面图来描述发明的实施例,这样可以预期由于例如制造技术和/或容差导致的所示形状的变化。因此,本发明的实施例不应当局限于在此所示的区的特定形状,而是包括由于例如制造技术导致的形状偏差。例如,显示为矩形的注入区在其边缘通常具有圆的或弯曲特征和/或注入浓度梯度,而不是从注入区到非注入区的二元改变。同样,通过注入形成的埋藏区可导致该埋藏区和注入进行时所经过的表面之间的区中的一些注入。因此,图中显示的区实质上是示意性的,它们的形状并不表示器件的区的实际形状,且并不限定本发明的范围。
一种示例性的计算机辅助软件工具进行光学临近修正(OPC)的方法,是OPC软件首先把掩膜版设计图形的边缘识别出来,让每一段边缘可以自由移动。然后OPC软件模拟光刻曝光后的图形,和掩膜版设计图形对比(如图1所示),它们之间的差别称为边缘放置误差(EPE,Edge Placement Error),是用来衡量修正质量的指标。OPC软件在运行时移动掩膜版设计图形的边缘位置,并计算出对应的边缘放置误差。这个过程不断反复,直到计算出的边缘放置误差达到可以接受的值。
在上述的EPE方法中,示例性的EPE值定义为软件模拟曝光后的值减去掩膜版设计图形的值,但在掩膜版设计图形不同位置的计算方式是不一致的。如图2所示,在线条末端(line ends)11取图形差值中的最大值(可以为线条末端11的中间位置)作为边缘放置误差的值——注意边缘放置误差的值是软件模拟曝光后的值减去掩膜版设计图形的值,因此可以为负值,负值时绝对值越小数值越大;在凸角(convex corners)12处取图形差值中的最大值(可以为离凸角B最远的位置)作为边缘放置误差的值;在凹角(concave corners)C处取图形差值中的最小值(可以为离凹角13最远的位置)作为边缘放置误差的值;在没有拐角的片段14取图形差值的平均值作为边缘放置误差的值。
在掩膜版设计图形中,可能会存在jog(一种垂直于目标图形的短边,通常将边长小于等于某个常数并同时存在一个凹角一个凸角的短边认定为jog,参见图3),本申请中也称为台阶图形。按照前述的EPE算法,jog在凸角处EPE取最大值,在凹角处EPE取最小值。发明人发现这种EPE算法在jog处由于光学临近效应影响,会引起器件“短路”(bridge)或“断路”(pinch)的风险,导致OPC精度降低,引发工艺风险,同时也加大了OPC工程师修正工作量。
本申请提出一种光学临近修正方法,参见图4,包括下列步骤:
S410,获取掩膜版设计图形。
根据实际需求进行集成电路设计后,得到与需求相符的各个层次的设计图形,作为掩膜版设计图形。
S420,根据OPC模型对掩膜版设计图形进行模拟,得到模拟曝光图形。
可以采用本领域习知的可以用于OPC的计算机辅助软件工具(OPC软件)对掩膜版设计图形进行模拟曝光,这些软件可以具有预设的模拟曝光规则,本领域技术人员可以对这些规则进行修改。本申请不对具体的模拟曝光规则进行限定。
在本申请的一个实施例中,步骤S420之前还包括:
根据OPC设定将掩膜版设计图形的外边缘解析分割(Dissection)成多段。
在掩膜版设计图形的外边缘(线条端及邻边)上放置目标点(Target Point)。
解析分割即将掩膜版设计图形的边切分成许多小的校正片段(线段)。参见图5,图中的各黑点表示掩膜版设计图形上的切分点(即目标点),各切分点将图形的边分割成若干长短不一的校正线段。OPC修正量最大的部分通常在掩膜版设计图形的拐角和线条末端,OPC软件通常在掩膜版设计图形的拐角和末端处设置更小的格栅(即更短的校正线段),使得这些位置的EPE计算更加密集,修正得更加完善。解析分割方式可以采用规则匹配切分或者标记手动切分,本申请不对具体的解析分割及放置目标点的规则进行限定。
S430,从掩膜版设计图形中筛选出符合第一预设条件的台阶图形。
在本申请的一个实施例中,符合第一预设条件的台阶图形是边长小于第一预设值且两端分别是一个凸角和一个凹角的短边。
在本申请的一个实施例中,也可以先执行步骤S430,再执行步骤S420。
S440,计算模拟曝光图形与掩膜版设计图形的边缘放置误差。
改变jog处EPE的算法,在筛选出的台阶图形位置处,取图形差值的平均值作为EPE的值。在本申请的一个实施例中,边缘放置误差为模拟曝光图形的位置减去掩膜版设计图形的位置,边缘放置误差的值可以为正值、也可以为负值。
S450,根据边缘放置误差对掩膜版设计图形进行调整,得到掩膜版制版图形。
上述光学临近修正方法,筛选出符合第一预设条件的台阶图形,采用平均值作为该台阶处EPE的值,能够有效避免器件“短路”(bridge)或“断路”(pinch)的发生,从而提高OPC的修正精度,提高OPC修正效率,提高工艺窗口,降低工艺风险。
参见图6,在本申请的一个实施例中,步骤S450包括:
S452,根据边缘放置误差对掩膜版设计图形进行调整。
在本申请的一个实施例中,根据边缘放置误差移动掩膜版设计图形的各校正片段,以使各校正片段的边缘放置误差的值趋于零,或者使各校正片段的边缘放置误差的绝对值趋于一个很小的值。
S454,根据OPC模型对调整后的掩膜版设计图形进行模拟,得到再次模拟曝光图形。
步骤S454与步骤S420类似,此处不再赘述。
S456,计算再次模拟曝光图形与调整后的掩膜版设计图形的边缘放置误差。
步骤S456与步骤S440类似,此处不再赘述。
步骤S456执行完毕后,再根据步骤S456得到的边缘放置误差判断是否满足第二预设条件,若满足,则将调整后的掩膜版设计图形作为掩膜版制版图形;否则返回步骤S452,再次调整掩膜版设计图形的各校正片段。
在本申请的一个实施例中,第二预设条件是每一段校正片段对应的边缘放置误差的绝对值小于第二预设值。第二预设值可以为一经验值。
在本申请的一个实施例中,若步骤S452调整的次数达到预设阈值,则不再进行调整,将最后一次调整得到的掩膜版设计图形作为掩膜版制版图形。
在本申请的一个实施例中,步骤S440包括:在线条末端取图形差值中的最大值作为边缘放置误差的值。
在本申请的一个实施例中,步骤S440包括:在凸角处取图形差值中的最大值作为边缘放置误差的值。
在本申请的一个实施例中,步骤S440包括:在凹角处取图形差值中的最小值作为边缘放置误差的值。
在本申请的一个实施例中,步骤S440包括:在没有拐角的片段取图形差值的平均值作为边缘放置误差的值。
可以理解的,上述线条末端、凸角、凹角、没有拐角的片段均是指步骤S430筛选出的台阶图形以外的位置。
第一预设值根据具体的工艺节点来设定。在本申请的一个实施例中,第一预设值为5nm~20nm。在110nm节点下,第一预设值为15nm。
本申请相应提供一种根据上述任一实施例所述的光学临近修正方法得到的掩膜版制版图形制成的掩膜版。
本申请还提供一种可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述任一实施例所述的光学临近修正方法的步骤。
本申请还提供一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现上述任一实施例所述的光学临近修正方法的步骤。
本申请还提供一种计算机程序产品,包括计算机程序,所述计算机程序被处理器执行时实现前述任一实施例所述的光学临近修正方法的步骤。
应该理解的是,虽然本申请的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,本申请的流程图中的至少一部分步骤可以包括多个步骤或者多个阶段,这些步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤中的步骤或者阶段的至少一部分轮流或者交替地执行。
在本说明书的描述中,参考术语“有些实施例”、“其他实施例”、“理想实施例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特征包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性描述不一定指的是相同的实施例或示例。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种光学临近修正方法,包括:
获取掩膜版设计图形;
根据OPC模型对所述掩膜版设计图形进行模拟,得到模拟曝光图形;
从所述掩膜版设计图形中筛选出符合第一预设条件的台阶图形;
计算所述模拟曝光图形与所述掩膜版设计图形的边缘放置误差,其中筛选出的台阶图形处的边缘放置误差采用图形差值的平均值作为边缘放置误差的值;
根据所述边缘放置误差对所述掩膜版设计图形进行调整,得到掩膜版制版图形。
2.根据权利要求1所述的光学临近修正方法,其特征在于,所述根据所述边缘放置误差对所述掩膜版设计图形进行调整,得到掩膜版制版图形的步骤包括:
步骤A,根据所述边缘放置误差对所述掩膜版设计图形进行调整;
步骤B,根据OPC模型对所述调整后的掩膜版设计图形进行模拟,得到再次模拟曝光图形;
步骤C,计算所述再次模拟曝光图形与所述调整后的掩膜版设计图形的边缘放置误差;
反复执行所述步骤A、步骤B及步骤C,直到满足第二预设条件,得到所述掩膜版制版图形。
3.根据权利要求2所述的光学临近修正方法,其特征在于,所述根据OPC模型对所述掩膜版设计图形进行模拟的步骤之前,还包括步骤:
根据OPC设定将所述掩膜版设计图形的外边缘解析分割成多段;
在所述掩膜版设计图形的外边缘上放置目标点;
所述根据所述边缘放置误差对所述掩膜版设计图形进行调整的步骤包括:根据每一段所述外边缘对应的边缘放置误差的值,调整所述掩膜版设计图形以使边缘放置误差的值趋于零。
4.根据权利要求1所述的光学临近修正方法,其特征在于,所述符合第一预设条件的台阶图形是边长小于第一预设值且两端分别有一个凸角和一个凹角的短边。
5.根据权利要求1所述的光学临近修正方法,其特征在于,所述边缘放置误差为所述模拟曝光图形的位置减去所述掩膜版设计图形的位置;
所述计算所述模拟曝光图形与所述掩膜版设计图形的边缘放置误差的步骤包括:在线条末端取图形差值中的最大值作为边缘放置误差的值,在凸角处取图形差值中的最大值作为边缘放置误差的值,在凹角处取图形差值中的最小值作为边缘放置误差的值。
6.根据权利要求4所述的光学临近修正方法,其特征在于,所述第一预设值为5nm~20nm。
7.根据权利要求3所述的光学临近修正方法,其特征在于,所述第二预设条件是每一段所述掩膜版设计图形的所述外边缘对应的边缘放置误差的绝对值小于第二预设值。
8.一种掩膜版,其特征在于,所述掩膜板是根据权利要求1-7中任一项所述的光学临近修正方法得到的掩膜版制版图形制成。
9.一种可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至8中任一项所述的方法的步骤。
10.一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至8中任一项所述的光学临近修正方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110597797.8A CN115480441A (zh) | 2021-05-31 | 2021-05-31 | 光学临近修正方法、掩膜版、可读存储介质及计算机设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110597797.8A CN115480441A (zh) | 2021-05-31 | 2021-05-31 | 光学临近修正方法、掩膜版、可读存储介质及计算机设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115480441A true CN115480441A (zh) | 2022-12-16 |
Family
ID=84419525
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110597797.8A Pending CN115480441A (zh) | 2021-05-31 | 2021-05-31 | 光学临近修正方法、掩膜版、可读存储介质及计算机设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115480441A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117348333A (zh) * | 2023-12-05 | 2024-01-05 | 合肥晶合集成电路股份有限公司 | 掩膜版、光学临近修正方法、装置及电子设备 |
CN118112882A (zh) * | 2024-04-26 | 2024-05-31 | 华芯程(杭州)科技有限公司 | 曲线掩模opc修正方法、装置、介质、程序产品及终端 |
-
2021
- 2021-05-31 CN CN202110597797.8A patent/CN115480441A/zh active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117348333A (zh) * | 2023-12-05 | 2024-01-05 | 合肥晶合集成电路股份有限公司 | 掩膜版、光学临近修正方法、装置及电子设备 |
CN117348333B (zh) * | 2023-12-05 | 2024-03-15 | 合肥晶合集成电路股份有限公司 | 掩膜版、光学临近修正方法、装置及电子设备 |
CN118112882A (zh) * | 2024-04-26 | 2024-05-31 | 华芯程(杭州)科技有限公司 | 曲线掩模opc修正方法、装置、介质、程序产品及终端 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6792590B1 (en) | Dissection of edges with projection points in a fabrication layout for correcting proximity effects | |
US6453457B1 (en) | Selection of evaluation point locations based on proximity effects model amplitudes for correcting proximity effects in a fabrication layout | |
US6625801B1 (en) | Dissection of printed edges from a fabrication layout for correcting proximity effects | |
US6539521B1 (en) | Dissection of corners in a fabrication layout for correcting proximity effects | |
CN101349863B (zh) | 用轮廓采样的多边形边动态切分的光学临近效应校正方法 | |
US7043712B2 (en) | Method for adaptive segment refinement in optical proximity correction | |
US7350183B2 (en) | Method for improving optical proximity correction | |
KR100962859B1 (ko) | 집적 회로의 선택적 스케일링 | |
KR100750531B1 (ko) | 리소그래피 시뮬레이션용 마스크 배치 데이타를 산출하기 위한 방법 | |
CN115509081A (zh) | 光学临近修正方法、掩膜版及可读存储介质 | |
CN108663897B (zh) | 光学邻近校正方法 | |
CN115480441A (zh) | 光学临近修正方法、掩膜版、可读存储介质及计算机设备 | |
US20060009957A1 (en) | Method for determining a matrix of transmission cross coefficients in an optical proximity correction of mask layouts | |
US11972187B2 (en) | Methods for modeling of a design in reticle enhancement technology | |
CN110361926B (zh) | 光学邻近效应修正模型及其建立方法和掩膜板的形成方法 | |
CN114002911A (zh) | 基于自适应混合共轭梯度下降的光学临近修正掩膜方法 | |
CN107908072B (zh) | 一种降低连接孔层程式运行时间的opc修正方法 | |
US20080134129A1 (en) | Design rule checking for alternating phase shift lithography | |
US7026078B2 (en) | Method of manufacturing photomask | |
CN117518726A (zh) | 光学邻近效应的修正方法 | |
CN116339065A (zh) | 一种图形修正方法 | |
CN113608410A (zh) | 晶圆对准掩膜版生成方法、装置、计算机设备和存储介质 | |
CN112415864A (zh) | 一种确定opc最小分割长度的方法 | |
CN117666272A (zh) | 光学临近修正方法、掩模版、可读存储介质及计算机设备 | |
CN117471857A (zh) | 光学邻近修正方法、掩膜版及可读存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |