CN115413397A - 隔离式栅极驱动器 - Google Patents

隔离式栅极驱动器 Download PDF

Info

Publication number
CN115413397A
CN115413397A CN202180029096.2A CN202180029096A CN115413397A CN 115413397 A CN115413397 A CN 115413397A CN 202180029096 A CN202180029096 A CN 202180029096A CN 115413397 A CN115413397 A CN 115413397A
Authority
CN
China
Prior art keywords
terminal
secondary winding
electrically connected
buffer
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202180029096.2A
Other languages
English (en)
Inventor
罗纳德·霍格沃斯特
约瑟夫·杜根
卡尔·林内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Publication of CN115413397A publication Critical patent/CN115413397A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33569Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
    • H02M3/33576Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements having at least one active switching element at the secondary side of an isolation transformer
    • H02M3/33592Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements having at least one active switching element at the secondary side of an isolation transformer having a synchronous rectifier circuit or a synchronous freewheeling circuit at the secondary side of an isolation transformer
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0006Arrangements for supplying an adequate voltage to the control circuit of converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/04Modifications for accelerating switching
    • H03K17/041Modifications for accelerating switching without feedback from the output circuit to the control circuit
    • H03K17/0412Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/04123Modifications for accelerating switching without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/04Modifications for accelerating switching
    • H03K17/042Modifications for accelerating switching by feedback from the output circuit to the control circuit
    • H03K17/0424Modifications for accelerating switching by feedback from the output circuit to the control circuit by the use of a transformer
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0812Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/689Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors with galvanic isolation between the control circuit and the output circuit
    • H03K17/691Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors with galvanic isolation between the control circuit and the output circuit using transformer coupling
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0045Converters combining the concepts of switch-mode regulation and linear regulation, e.g. linear pre-regulator to switching converter, linear and switching converter in parallel, same converter or same transistor operating either in linear or switching mode
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/12Arrangements for reducing harmonics from ac input or output
    • H02M1/123Suppression of common mode voltage or current
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/34Snubber circuits
    • H02M1/344Active dissipative snubbers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0081Power supply means, e.g. to the switch driver
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Power Conversion In General (AREA)
  • Electronic Switches (AREA)

Abstract

一种隔离式栅极驱动器包括:变压器,包括初级绕组和次级绕组;同步整流器,连接在次级绕组和隔离式栅极驱动器的输出端子之间;第一开关,包括连接到电源电压的第一端子;第二开关,包括连接到电源电压的第一端子;第一阻尼电阻,连接在次级绕组的第一端子与第一开关的第二端子之间;第二阻尼电阻,连接在次级绕组的第二端子与第二开关的第二端子之间;第一反相器,包括与次级绕组的第一端子连接的输入端和与第一开关的栅极端子连接的输出端;以及第二反相器,包括与次级绕组的第二端子连接的输入端和与第二开关的栅极端子连接的输出端。

Description

隔离式栅极驱动器
技术领域
本发明涉及隔离式栅极驱动器。更具体地,本发明涉及在基于变压器的隔离式栅极驱动器中管理阻抗和漏电感的电路。
背景技术
作为隔离式栅极驱动器的浮栅驱动器包括:隔离式DC-DC转换器和隔离器的组件,这些组件将数据从变压器的初级侧分别传输到DC-DC转换器的变压器的次级侧。然而,因为电力和数据是单独传输的,已知的浮栅驱动器需要许多组件来传输电力和数据两者。此外,当使用单个组件时,难以在高频下传输隔离信号和隔离电力。
在图1所示的常规浮栅驱动器中,具有初级绕组和次级绕组的变压器将常规浮栅驱动器划分为具有与初级绕组Lprim连接的电路的初级侧以及具有与次级绕组Lsec连接的电路的次级侧。在变压器的初级侧输入的位于端子TXPP处的正信号和位于端子TXPN处的负信号由包括开关S1、S2、MC1、MC2的同步整流器进行整流,并提供由电容器CSEC两端的输出电压VSEC指示的输出功率。当在端子TXPP处输入正信号时,第一缓冲器BUF1在第一缓冲器BUF1检测到高于阈值电平的电压时被触发以提供指示在变压器的初级侧接收到正信号的数据信号。当在端子TXPN处输入负信号时,第二缓冲器BUF2在第二缓冲器BUF2检测到高于阈值电平的电压时被触发以提供指示在变压器的初级侧接收到负信号的数据信号。即,第一缓冲器BUF1和第二缓冲器BUF2可以提供模拟或类似于驱动信号的输出数据信号。
开关MC1和MC2用于将线TXSP、TXSN连接到电源电压VSUP-,电源电压VSUP-可以是参考电压或地电压。当在端子TXPP处输入正信号时,开关MC1将线TXSN连接到电源电压VSUP-。当在端子TXPN处输入负信号时,开关MC2将线TXSP连接到电源电压VSUP-。对线TXSP、TXSN中的与电源电压VSUP-连接的线的切换允许将电力传输到电容器CSEC。输出功率可以用于驱动例如一群芯片(gang chip)(未示出)。
图1所示的常规浮栅驱动器还包括共模设置电阻器RCM1、RCM2。共模设置电阻器RCM1、RCM2优选地具有相对较高的电阻值(例如,约100kΩ),以便降低功耗。例如,共模设置电阻器RCM1、RCM2可以具有相同或基本相同的电阻值。
然而,如图2所示,常规浮栅驱动器容易受到振铃的影响,这会导致栅极驱动器的状态发生不期望的变化。例如,当输入信号变高时(例如,在变压器的初级侧输入的正信号),在端子TXPP上提供脉冲。变压器的初级侧的初级绕组Lprim在TXSP线处的变压器的次级侧的次级绕组Lsec上感应出电压,该电压接通开关MC1并对电容器CSEC充电。
当输入信号变低并且在TXPP端处不提供脉冲时,变压器初级侧的初级绕组Lprim两端的电压变为零。然而,由于能量被存储为变压器的漏电感Llk,因此,可能发生由于谐振引起的振铃。更具体地,来自变压器的漏电感Llk的电流将继续流动,直到开关S1的二极管被阻断,这导致线TXSN的电压迅速降低,而线TXSN的电压升高。变压器的漏电感Llk然后经过零伏并反转极性,并且重复上述谐振过程。
在上述谐振过程期间,线TXSN可能达到足够高的电压,以导致第二缓冲器BUF2被触发,从而导致浮栅驱动器不正确地提供指示接收到负信号的数据信号,进而导致栅极驱动器的不期望的状态变化。
为了减少上面关于图2描述的谐振过程,可以在线TXSP与线TXSN之间添加电阻器Rdamp,如图3所示。电阻器Rdamp耗散了在变压器的漏电感Llk中积累的能量,从而减少了变压器的次级侧的振铃的发生。优选地,电阻器Rdamp的电阻相对较小(例如,约200Ω或更小),以便有效地耗散较高漏电感的能量。然而,由于电阻器Rdamp还在变压器的次级侧耗散了由变压器初级侧的输入信号而感应出的能量,因此降低了将能量传输到电容器CSEC的整体效率。
发明内容
为了克服上述问题,本发明的优选实施例提供了浮栅驱动器,每个浮栅驱动器有效地传输隔离的电力和隔离的信号,同时还显著减少或防止振铃。此外,本发明的优选实施例能够在单个模块中提供电力供应和栅极驱动的功能,从而降低浮栅驱动器和相关组件中包括的电路的成本和整体尺寸。
根据本发明的优选实施例,隔离式栅极驱动器包括:变压器,包括初级绕组和次级绕组;同步整流器,电连接在次级绕组和隔离式栅极驱动器的输出端子之间;第一开关,包括电连接到电源电压的第一端子;第二开关,包括电连接到电源电压的第一端子;第一阻尼电阻,电连接在次级绕组的第一端子与第一开关的第二端子之间;第二阻尼电阻,电连接在次级绕组的第二端子与第二开关的第二端子之间;第一反相器,包括与次级绕组的第一端子电连接的输入端和与第一开关的栅极端子电连接的输出端;以及第二反相器,包括与次级绕组的第二端子电连接的输入端和与第二开关的栅极端子电连接的输出端。
第一缓冲器可以电连接到次级绕组的第一端子,并且第二缓冲器可以电连接到次级绕组的第二端子。
隔离式栅极驱动器可以包括:第一滤波电路,将次级绕组的第一端子电连接到第一缓冲器;以及第二滤波电路,将次级绕组的第二端子电连接到第二缓冲器。第一滤波电路可以包括:第一滤波电阻,电串联在次级绕组的第一端子与第一缓冲器的输入端之间;以及第一滤波电容,电连接在第一缓冲器的输入端与电源电压之间。第二滤波电路可以包括:第二滤波电阻,电串联在次级绕组的第二端子与第二缓冲器的输入端之间;以及第二滤波电容,电连接在第二缓冲器的输入端与电源电压之间。第一滤波电路可以包括第一延迟单元、第一“与”门和第一缓冲器;第一延迟单元可以电串联在次级绕组的第一端子与第一“与”门的第一输入端之间;第一“与”门的第二输入端可以电连接到次级绕组的第一端子;以及第一“与”门的输出端可以电连接到第一缓冲器。第二滤波电路可以包括第二延迟单元、第二“与”门和第二缓冲器;第二延迟单元可以电串联在次级绕组的第二端子与第一“与”门的第一输入端之间;以及第二“与”门的第二输入端可以电连接到次级绕组的第二端子。第二“与”门的输出端可以电连接到第二缓冲器。
根据本发明的一个优选实施例,隔离式栅极驱动器包括:变压器,包括初级绕组和次级绕组;同步整流器,通过对由次级绕组的第一端子提供的高电压和低压以及由次级绕组的第二端子提供的高电压和低电压进行整流,在隔离式栅极驱动器的电力输出端子处供电;缓冲电路,基于由次级绕组的第一端子提供的高电压和低电压并且基于由次级绕组的第二端子提供的高电压和低电压,在隔离式栅极驱动器的信号输出端子处提供数据信号;以及可调阻尼电路,当次级绕组的第一端子提供低电压时增加在次级绕组的第一端子上提供的阻尼量,并且当次级绕组的第二端子提供低电压时增加在次级绕组的第二端子上提供的阻尼量。
可调阻尼电路可以通过将次级绕组的第一端子经由第一阻尼电阻连接到电源电压来增加在次级绕组的第一端子上提供的阻尼量,并且可调阻尼电路可以通过将次级绕组的第二端子经由第二阻尼电阻连接到电源电压来增加在次级绕组的第二端子上提供的阻尼量。
可调阻尼电路可以包括:第一开关,包括电连接到电源电压的第一端子;第二开关,包括电连接到电源电压的第一端子;第一阻尼电阻,电连接在次级绕组的第一端子与第一开关的第二端子之间;第二阻尼电阻,电连接在次级绕组的第二端子与第二开关的第二端子之间;第一反相器,包括与次级绕组的第一端子电连接的输入端和与第一开关的栅极端子电连接的输出端;以及第二反相器,包括与次级绕组的第二端子电连接的输入端和与第二开关的栅极端子电连接的输出端。
缓冲电路可以包括:第一缓冲器,电连接到次级绕组的第一端子;以及第二缓冲器,电连接到次级绕组的第二端子。隔离式栅极驱动器还可以包括:滤波电路,连接在次级绕组与缓冲电路之间。滤波电路可以包括:第一滤波电路,将次级绕组的第一端子电连接到第一缓冲器;以及第二滤波电路,将次级绕组的第二端子电连接到第二缓冲器。
第一滤波电路可以包括:第一滤波电阻,电串联在次级绕组的第一端子与第一缓冲器的输入端之间;以及第一滤波电容,电连接在第一缓冲器的输入端与电源电压之间,并且第二滤波电路可以包括:第二滤波电阻,电串联在次级绕组的第二端子与第二缓冲器的输入端之间;以及第二滤波电容,电连接在第二缓冲器的输入端与电源电压之间。
第一滤波电路可以包括第一延迟单元、第一“与”门和第一缓冲器;第一延迟单元可以电串联在次级绕组的第一端子与第一“与”门的第一输入端之间;第一“与”门的第二输入端可以电连接到次级绕组的第一端子;以及第一“与”门的输出端可以电连接到第一缓冲器。第二滤波电路可以包括第二延迟单元、第二“与”门和第二缓冲器;第二延迟单元可以电串联在次级绕组的第二端子与第一“与”门的第一输入端之间;第二“与”门的第二输入端可以电连接到次级绕组的第二端子;以及第二“与”门的输出端可以电连接到第二缓冲器。
根据以下参考附图对本发明的优选实施例的详细描述,本发明的上述和其它特征、元件、步骤、配置、特性和优点将变得更显而易见。
附图说明
图1是常规浮栅驱动器的电路图。
图2示出了图1所示的常规浮栅驱动器的电压波形。
图3是对图1所示的常规浮栅驱动器的修改的电路图。
图4是根据本发明的第一优选实施例的浮栅驱动器的电路图。
图5是根据本发明的第二优选实施例的浮栅驱动器的电路图。
具体实施方式
现在将参考图4和图5详细描述本发明的优选实施例。注意,以下描述在所有方面都是说明性的而不是限制性的,并且不应被解释为以任何方式限制本发明的优选实施例的应用或使用。图1和图3中以及图4和图5中具有相同附图标记的组件具有相同或相似的功能。
图4是根据本发明的第一优选实施例的浮栅驱动器的电路图。如图4所示,阻尼电阻RD1和RD2、开关MD1和MD2、以及反相器INV3和INV4被包括在浮栅驱动器中。
浮栅驱动器包括具有初级绕组Lprim和次级绕组Lsec的变压器,其将浮栅驱动器划分为具有与初级绕组Lprim连接的电路的初级侧以及具有与次级绕组Lsec连接的电路的次级侧。
在初级侧,端子TXPP、TXPN连接到初级绕组。高电压和低电压(例如,正电压和负电压)可以施加到端子TXPP、TXPN。如下面说说明的,高电压和低电压可以被包括在电压脉冲中,该电压脉冲指示检测到控制信号的边沿,即从低电压到高电压的转变或从高电压到低电压的转变。
在次级侧,端子TXSP、TXSN连接到次级绕组。漏电感Llk被示为连接在次级绕组Lsec与端子TXSP之间,并且电阻器Rdamp连接在端子TXSP、TXSN之间。
包括开关S1、S2、MC1、MC2的同步整流器连接到端子TXSP、TXSN,并在输出电压VSEC处连接到电容器CSEC。浮栅驱动器以输出电压VSEC提供输出功率。开关S1、S2、MC1、MC2各自可以包括三个端子,其中,三个端子之一是控制端子,而另外两个端子提供电流可以在其中流动的通道。开关MC1的控制端子连接到端子TXSP,并且开关MC1的另外两个端子跨接在端子TXSN和电源电压VSUP-之间。开关MC2的控制端子连接到端子TXSN,并且开关MC2的另外两个端子跨接在端子TXSP和电源电压VSUP-之间。开关S1的控制端子连接到控制器(未示出),并且开关S1的另外两个端子跨接在端子TXSP和输出电压VSEC之间。开关S2的控制端子连接到控制器(未示出),并且开关S2的另外两个端子跨接在端子TXSN和输出电压VSEC之间。
共模设置电路可以包括:共模设置电阻器RCM1,连接在端子TXSN与电源电压VSUP-之间;以及共模设置电阻器RCM2,连接在端子TXSP与电源电压VSUP-之间。
缓冲电路可以连接到端子TXSP、TXSN。缓冲电路可以包括第一缓冲器BUF1和第二缓冲器BUF2。第一缓冲器BUF1可以连接到端子TXSP,并且第二缓冲器BUF2可以连接到端子TXSN。浮栅驱动器可以基于端子TXSP、TXSN处的信号而在缓冲电路的输出端处提供信号,端子TXSP、TXSN处的信号基于施加到端子TXPP、TXPN的信号。
滤波电路可以连接在端子TXSP、TXSN与缓冲电路之间。滤波电路可以包括连接到第一缓冲器BUF1的第一滤波器,并且第二滤波电路可以包括连接到第二缓冲器BUF2的第二滤波器。第一滤波器可以包括连接在端子TXSP与第一缓冲器BUF1的输入端之间的滤波电阻RFILT1,并且可以包括连接在第一缓冲器BUF1的输入端与电源电压VSUP-之间的滤波电容CFILT1;以及第二滤波器可以包括连接在端子TXSN与第二缓冲器BUF2的输入端之间的滤波电阻RFILT2,并且可以包括连接在第二缓冲器BUF2的输入端与电源电压VSUP-之间的滤波电容CFILT2。也可以使用其他合适的滤波电路,包括例如具有如下面结合图5所示的第二实施例所讨论的第一时间消隐电路和第二时间消隐电路的滤波电路。
可调阻尼电路可以连接到端子TXSP、TXSN。当端子TXSP、TXSN为低电平时,可调阻尼电路可以增加在端子TXSP、TXSN上提供的阻尼量,这样减少了次级侧的振铃。可调阻尼电路可以通过增加连接到端子TXSP、TXSN的电阻量来增加阻尼。可调阻尼电路可以包括连接到端子TXSP的第一阻尼电路和连接到端子TXSN的第二阻尼电路。可调阻尼电路可以包括开关MD1、MD2,其各自可以包括三个端子,其中,三个端子之一是控制端子,而另外两个端子提供电流可以在其中流动的通道。第一阻尼电路可以包括阻尼电阻RD1、开关MDl和反相器INV4。开关MD1的控制端子可以通过反相器INV4连接到端子TXSN,而开关MD1的另外两个端子可以跨接在端子TXSN和电源电压VSUP-之间。第二阻尼电路可以包括阻尼电阻RD2、开关MD2和反相器INV3。开关MD2的控制端子可以通过反相器INV3连接到端子TXSP,而开关MD2的另外两个端子可以跨接在端子TXSP和电源电压VSUP-之间。可调阻尼电路的其他可能配置也是可能的,所述配置在端子TXSP、TXSN为低电平时增加在端子TXSP、TXSN上提供的阻尼量以减少次级侧的振铃。
当线TXSP为低电平时,开关MD2通过反相器INV3导通,从而将阻尼电阻RD2连接在TXPP端与电源电压VSUP-之间。因此,端子TXPP的电压被下拉到电源电压VSUP-的电压。当线TXSP为低电平而线TXSN为高电平时,线TXSP通过开关MC2以及通过阻尼电阻RD2和开关MD2连接到电源电压VSUP-。当线TXSP为高电平时,开关MD2断开,并且没有附加电力通过阻尼电阻RD2耗散。因此,阻尼电阻RD2可以具有相对较小的电阻值。
当线TXSN为低电平时,开关MD1通过反相器INV4导通,从而将阻尼电阻RD1连接在线TXSN与电源电压VSUP-之间。因此,端子TXPN的电压被下拉到电源电压VSUP-的电压。当线TXSN为低电平而线TXSP为高电平时,线TXSN通过开关MC1以及通过阻尼电阻RD1和开关MD1连接到电源电压VSUP-。当线TXSN为高电平时,开关MD1断开,并且没有附加电力通过阻尼电阻RD1耗散。因此,阻尼电阻RD1可以具有相对较小的电阻值。
因此,通过切换开关MD1和MD2,可以通过选择性地使能振铃电流流过阻尼电阻RD1和RD2来动态地改变电路的总阻尼电阻。由于阻尼电阻RD1和RD2具有相对较小的电阻值,因此由漏电感Llk引起的谐振效应大大降低,并且通过经由相对较低的阻抗提供到公共地的恒定或基本恒定的连接来改善共模抗噪性。
图4所示的浮栅驱动器还可以包括滤波电路,其被示出为滤波电阻RFILT1和RFILT2以及滤波电容CFILT1和CFILT2。滤波电路提供附加地减少或防止残留的任何剩余谐振效应。滤波电路包括:第一滤波电路,包括滤波电阻RFILT1和滤波电容CFILT1;以及第二滤波电路,包括滤波电阻RFILT2和滤波电容CFILT2。第一滤波电路和第二滤波电路中的每一个提供相对较短的RC时间常数,以提供相对较快的切换,从而减少从线TXSP和TXSN输出的能量和信号上的负荷。
图4所示的电路可以使用边沿检测来检测用于栅极驱动的信号。因此,用于控制栅极驱动的脉冲可以相对较窄,从而例如通过包括相对较小的芯来使变压器能够具有相对较小的尺寸。此外,图4所示的电路可以使用单个变压器来传输电力和数据两者,并且具有较宽频率范围。例如,图4所示的电路可以在0Hz(即,DC电源)至约3MHz的范围内使用。
图5是根据本发明的第二优选实施例的浮栅驱动器的电路图。
如图5所示,可以包括延迟单元T以及“与”门AND1和AND2的组合来代替图4所示的滤波电路(滤波电阻RFILT1和RFILT2以及滤波电容CFILT1和CFILT2)。即,图4所示的滤波电路由图5所示的延迟单元T代替。图5中的滤波电路可以连接在端子TXSP、TXSN与缓冲电路之间。滤波电路可以包括连接到第一缓冲器BUF1的第一时间消隐电路和连接到第二缓冲器BUF2的第二时间消隐电路。第一时间消隐电路可以包括“与”门AND2和第一延迟单元T,并且第二时间消隐电路可以包括“与”门AND1和第二延迟单元T。在第一时间消隐电路中,“与”门AND2的输入端之一可以连接到端子TXSP,而“与”门AND2的另一输入端可以通过第一延迟单元T连接到端子TXSP;以及在第二时间消隐电路中,“与”门AND1的输入端之一可以连接到端子TXSN,而“与”门AND1的另一输入端可以通过第二延迟单元T连接到端子TXSN。
第一延迟单元T和“与”门AND1的组合提供了第一时间消隐电路,该第一时间消隐电路在小于第一延迟单元T的第一预定延迟时间τ的时间内对高于“与”门AND1的检测电平的任何信号进行滤波。类似地,第二延迟单元T和“与”门AND2的组合提供了第二时间消隐电路,该第二时间消隐电路在小于第二延迟单元T的第二预定延迟时间τ的时间内对高于“与”门AND2的检测电平的任何信号进行滤波。第一时间消隐电路和第二时间消隐电路中的每一个提供对来自线TXSP和TXSN的噪声的噪声消隐功能。例如,第一预定延迟时间τ和第二预定延迟时间τ中的每一个可以等于线TXSP或线TXSN上的振铃信号的周期的约一半,如图2所示。
类似于图3所示的电路,在图4所示的第一优选实施例和图5所示的第二优选实施例中,可以在线TXSP与TXSN之间增加电阻器Rdamp。在选择性地连接阻尼电阻RD1和RD2时,电阻器Rdamp提供恒定的阻尼电阻以耗散在变压器的漏电感Llk中积累的能量。因此,进一步地减少了变压器的次级侧的振铃的发生。电阻器Rdamp的电阻可以在约100Ω与约10kΩ之间。
例如,开关MD1、MD2、MC1、MC1、S1和S2中的每一个可以是金属氧化物半导体场效应晶体管(MOSFET)。然而,可以使用其他类型的晶体管、开关、中继器等。如果开关MD1、MD2、MC1、MC1、S1、S2是MOSFET,则控制端子可以是栅极端子,而另外两个端子可以是源极端子和漏极端子。
虽然上面已经描述了本发明的优选实施例,但是应当理解,在不脱离本发明的范围和精神的情况下,变化和修改对于本领域技术人员是显而易见的。因此,本发明的范围仅由所附的权利要求确定。

Claims (13)

1.一种隔离式栅极驱动器,包括:
变压器,包括初级绕组和次级绕组;
同步整流器,电连接在所述次级绕组和所述隔离式栅极驱动器的输出端子之间;
第一开关,包括电连接到电源电压的第一端子;
第二开关,包括电连接到所述电源电压的第一端子;
第一阻尼电阻,电连接在所述次级绕组的第一端子与所述第一开关的第二端子之间;
第二阻尼电阻,电连接在所述次级绕组的第二端子与所述第二开关的第二端子之间;
第一反相器,包括与所述次级绕组的第一端子电连接的输入端和与所述第一开关的栅极端子电连接的输出端;以及
第二反相器,包括与所述次级绕组的第二端子电连接的输入端和与所述第二开关的栅极端子电连接的输出端。
2.根据权利要求1所述的隔离式栅极驱动器,还包括:
第一缓冲器,电连接到所述次级绕组的第一端子;以及
第二缓冲器,电连接到所述次级绕组的第二端子。
3.根据权利要求1所述的隔离式栅极驱动器,还包括:
第一滤波电路,将所述次级绕组的第一端子电连接到第一缓冲器;以及
第二滤波电路,将所述次级绕组的第二端子电连接到第二缓冲器。
4.根据权利要求3所述的隔离式栅极驱动器,其中:
所述第一滤波电路包括:
第一滤波电阻,电串联在所述次级绕组的第一端子与所述第一缓冲器的输入端之间;以及
第一滤波电容,电连接在所述第一缓冲器的输入端与所述电源电压之间,以及
所述第二滤波电路包括:
第二滤波电阻,电串联在所述次级绕组的第二端子与所述第二缓冲器的输入端之间;以及
第二滤波电容,电连接在所述第二缓冲器的输入端与所述电源电压之间。
5.根据权利要求3所述的隔离式栅极驱动器,其中:
所述第一滤波电路包括第一延迟单元、第一“与”门和所述第一缓冲器;
所述第一延迟单元电串联在所述次级绕组的第一端子与所述第一“与”门的第一输入端之间;
所述第一“与”门的第二输入端电连接到所述次级绕组的第一端子;
所述第一“与”门的输出端电连接到所述第一缓冲器;
所述第二滤波电路包括第二延迟单元、第二“与”门和所述第二缓冲器;
所述第二延迟单元电串联在所述次级绕组的第二端子与所述第一“与”门的第一输入端之间;
所述第二“与”门的第二输入端电连接到所述次级绕组的第二端子;以及
所述第二“与”门的输出端电连接到所述第二缓冲器。
6.一种隔离式栅极驱动器,包括:
变压器,包括初级绕组和次级绕组;
同步整流器,通过对由所述次级绕组的第一端子提供的高电压和低压以及由所述次级绕组的第二端子提供的高电压和低电压进行整流,在所述隔离式栅极驱动器的电力输出端子处供电;
缓冲电路,基于由所述次级绕组的第一端子提供的高电压和低电压并且基于由所述次级绕组的第二端子提供的高电压和低电压,在所述隔离式栅极驱动器的信号输出端子处提供数据信号;以及
可调阻尼电路,当所述次级绕组的第一端子提供所述低电压时增加在所述次级绕组的第一端子上提供的阻尼量,并且当所述次级绕组的第二端子提供所述低电压时增加在所述次级绕组的第二端子上提供的阻尼量。
7.根据权利要求6所述的隔离式栅极驱动电路,其中:
所述可调阻尼电路通过将所述次级绕组的第一端子经由第一阻尼电阻连接到电源电压来增加在所述次级绕组的第一端子上提供的阻尼量;以及
所述可调阻尼电路通过将所述次级绕组的第二端子经由第二阻尼电阻连接到电源电压来增加在所述次级绕组的第二端子上提供的阻尼量。
8.根据权利要求6所述的隔离式栅极驱动电路,其中,所述可调阻尼电路包括:
第一开关,包括电连接到电源电压的第一端子;
第二开关,包括电连接到所述电源电压的第一端子;
第一阻尼电阻,电连接在所述次级绕组的第一端子与所述第一开关的第二端子之间;
第二阻尼电阻,电连接在所述次级绕组的第二端子与所述第二开关的第二端子之间;
第一反相器,包括与所述次级绕组的第一端子电连接的输入端和与所述第一开关的栅极端子电连接的输出端;以及
第二反相器,包括与所述次级绕组的第二端子电连接的输入端和与所述第二开关的栅极端子电连接的输出端。
9.根据权利要求6至8之一所述的隔离式栅极驱动器,其中,所述缓冲电路包括:
第一缓冲器,电连接到所述次级绕组的第一端子;以及
第二缓冲器,电连接到所述次级绕组的第二端子。
10.根据权利要求6至9之一所述的隔离式栅极驱动器,还包括:滤波电路,连接在所述次级绕组与所述缓冲电路之间。
11.根据权利要求10所述的隔离式栅极驱动器,其中,所述滤波电路包括:
第一滤波电路,将所述次级绕组的第一端子电连接到第一缓冲器;以及
第二滤波电路,将所述次级绕组的第二端子电连接到第二缓冲器。
12.根据权利要求11所述的隔离式栅极驱动器,其中:
所述第一滤波电路包括:
第一滤波电阻,电串联在所述次级绕组的第一端子与所述第一缓冲器的输入端之间;以及
第一滤波电容,电连接在所述第一缓冲器的输入端与所述电源电压之间,以及
所述第二滤波电路包括:
第二滤波电阻,电串联在所述次级绕组的第二端子与所述第二缓冲器的输入端之间;以及
第二滤波电容,电连接在所述第二缓冲器的输入端与所述电源电压之间。
13.根据权利要求11所述的隔离式栅极驱动器,其中:
所述第一滤波电路包括第一延迟单元、第一“与”门和所述第一缓冲器;
所述第一延迟单元电串联在所述次级绕组的第一端子与所述第一“与”门的第一输入端之间;
所述第一“与”门的第二输入端电连接到所述次级绕组的第一端子;
所述第一“与”门的输出端电连接到所述第一缓冲器;
所述第二滤波电路包括第二延迟单元、第二“与”门和所述第二缓冲器;
所述第二延迟单元电串联在所述次级绕组的第二端子与所述第一“与”门的第一输入端之间;
所述第二“与”门的第二输入端电连接到所述次级绕组的第二端子;以及
所述第二“与”门的输出端电连接到所述第二缓冲器。
CN202180029096.2A 2020-04-17 2021-04-16 隔离式栅极驱动器 Pending CN115413397A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US202063011735P 2020-04-17 2020-04-17
US63/011,735 2020-04-17
PCT/US2021/027600 WO2021211920A1 (en) 2020-04-17 2021-04-16 Isolated gate driver

Publications (1)

Publication Number Publication Date
CN115413397A true CN115413397A (zh) 2022-11-29

Family

ID=78085337

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202180029096.2A Pending CN115413397A (zh) 2020-04-17 2021-04-16 隔离式栅极驱动器

Country Status (4)

Country Link
US (1) US20230137936A1 (zh)
EP (1) EP4122099A4 (zh)
CN (1) CN115413397A (zh)
WO (1) WO2021211920A1 (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1990013178A1 (en) * 1989-04-19 1990-11-01 Sundstrand Corporation Gate drive circuit for power transistor
US6256214B1 (en) * 1999-03-11 2001-07-03 Ericsson Inc. General self-driven synchronous rectification scheme for synchronous rectifiers having a floating gate
US6343023B1 (en) * 2000-12-15 2002-01-29 Celestica International Inc. System and method for recovering energy in power converters
EP2171835B1 (en) * 2007-07-09 2014-07-23 Power Concepts NZ Limited Drive circuit
US9112422B1 (en) * 2010-03-09 2015-08-18 Vlt, Inc. Fault tolerant power converter
US8829949B2 (en) * 2012-01-17 2014-09-09 Franc Zajc Method and apparatus for driving a voltage controlled power switch device
US10014856B2 (en) * 2015-01-20 2018-07-03 Mitsubishi Electric Corporation Signal transmission device
JP6784607B2 (ja) * 2017-02-06 2020-11-11 株式会社京三製作所 絶縁電源、及び電力変換装置

Also Published As

Publication number Publication date
US20230137936A1 (en) 2023-05-04
WO2021211920A1 (en) 2021-10-21
EP4122099A1 (en) 2023-01-25
EP4122099A4 (en) 2024-04-10

Similar Documents

Publication Publication Date Title
JP5977920B2 (ja) パワーコンバータの入力端子電圧放電回路を実現する方法および装置
US10236677B2 (en) Semiconductor device
US7323912B2 (en) Half-bridge driver and power conversion system with such driver
CN110365214B (zh) 利用降低的电流进行有源钳位反激式转换器控制
US20020110005A1 (en) Power converter including circuits for improved operational contol of synchronous rectifiers therein
US5399913A (en) Gate-drive circuit
US7368957B2 (en) Capacitively coupled floating gate driver
US7750720B2 (en) Circuit arrangement and a method for galvanically separate triggering of a semiconductor switch
US10651752B1 (en) Flyback converter with reliable pulse-based isolated communication
CN102005731B (zh) 提供过温度保护的控制器、功率转换器及其方法
US10797608B2 (en) Flyback converter with edge-based isolated communication
US10181847B2 (en) Ring amplitude measurement and mitigation
CN111742490A (zh) 自适应电压钳位器及相关方法
US20020109477A1 (en) Inductive load driving circuit
US9583948B2 (en) Isolated digital transmission with improved EMI immunity
US20020175719A1 (en) Transistor drive circuits and methods using selective discharge of terminal capacitance
CN112821766B (zh) 驱动方法及其驱动装置
US11942925B2 (en) Management of multiple switching-synchronized measurements using combined prioritized measurement and round-robin sequence measurement
US20230137936A1 (en) Isolated gate driver
US9585233B2 (en) Interface having an improved transmitting branch
JP5322693B2 (ja) パワー半導体スイッチのドライバ回路内部で信号電圧伝送するための回路と方法
CN112769338B (zh) 一种驱动电路
CN216672983U (zh) 电路及电子设备
TWI692927B (zh) 電力電路以及驅動電路
JP3452745B2 (ja) スイッチング電源

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination