CN115404551A - 一种用于消除快速热处理过程中晶硅片位错缺陷的方法 - Google Patents

一种用于消除快速热处理过程中晶硅片位错缺陷的方法 Download PDF

Info

Publication number
CN115404551A
CN115404551A CN202211149671.5A CN202211149671A CN115404551A CN 115404551 A CN115404551 A CN 115404551A CN 202211149671 A CN202211149671 A CN 202211149671A CN 115404551 A CN115404551 A CN 115404551A
Authority
CN
China
Prior art keywords
layer
silicon
sides
silicon wafer
sheet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202211149671.5A
Other languages
English (en)
Other versions
CN115404551B (zh
Inventor
杨立功
汤佳丽
关统州
潘琦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changzhou Shichuang Energy Co Ltd
Original Assignee
Changzhou Shichuang Energy Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changzhou Shichuang Energy Co Ltd filed Critical Changzhou Shichuang Energy Co Ltd
Priority to CN202211149671.5A priority Critical patent/CN115404551B/zh
Publication of CN115404551A publication Critical patent/CN115404551A/zh
Application granted granted Critical
Publication of CN115404551B publication Critical patent/CN115404551B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • C30B33/02Heat treatment
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/06Silicon
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • C30B33/005Oxydation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67115Apparatus for thermal treatment mainly by radiation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Thermal Sciences (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

本发明属于硅片加工领域,公开了一种用于消除快速热处理过程中晶硅片位错缺陷的方法。首先,在目标热处理晶硅片下方增加垫片,然后在硅片四周均放置辅助片。所述垫片或辅助片均为下述材料中的一种或多种组合:多晶硅片;单晶硅片;非晶碳化硅薄片;以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层;以氧化硅薄片为基底层,单面或双面镀非晶硅层;以氧化硅薄片为基底层,单面或双面镀碳化硅层;以氧化铝薄片为基底层,单面或双面镀非晶硅层;等等。本发明采用垫片和辅助片相结合,从目标热处理晶硅片的角度直接改善其热能分布,减小硅片不同区域间的温度差异,从而达到消除硅片因温度不均匀诱发应力导致缺陷的目的。

Description

一种用于消除快速热处理过程中晶硅片位错缺陷的方法
技术领域
本发明属于硅片加工领域,尤其涉及一种用于消除快速热处理过程中晶硅片位错缺陷的方法。
背景技术
快速热处理(Rapid Thermal Processing,RTP)包括快速热退火(RTA)、快速热氮化(RTN)、快速热氧化(RTO)和快速热扩散(RTD)。RTP是半导体电子和光伏加工工艺中的一种常规技术手段,是在工作腔中采用热辐射方法将晶圆快速加热至设定温度(1000K~1500K左右),热处理时间通常小于1~2分钟,RTP设备可快速升至目标温度,并快速冷却,通常升降温的速度为20~250℃/s。
RTP工艺处理对象为晶硅片,而在快速升、降温过程中,由于硅片不同部位升降温速率差异而导致的热应力会带来位错缺陷的致命问题。尤其是硅片边缘,由于和工作气体相接触,存在对流、辐射等热传导途径,与硅片中心区域存在温度梯度,诱发应力产生位错缺陷。因此尽可能改善硅片在腔内的温度均匀性是关键。目前解决思路可以分为三大方向,一是结合辐照源与腔体结构的空间设计;二是优化和稳定工作气体的气流道;三是硅片支撑结构和材料;即从热传导的三种形式去改进。
专利CN 202011295994.6 中,使用氮化硅承托晶圆的边缘,选用冷却单元对工作腔进行降温时,载片台的温度下降更快从而减小载片台与工作腔中其他气体空间的温度差,避免在快速热退火过程中,晶圆边缘由于过热产生热膨胀使得晶圆整体呈现下凹形变的问题。该发明在一定程度上可缓解晶圆热处理中遇到的温度不均匀性问题,然而冷却系统仅提供在边缘载片台温度过高时才能起到作用,而当边缘载片台温度低于晶圆中心时,冷却系统会恶化温度不均匀性。
专利CN 202010884966.1给出了一种精确有效的快速热退火预热与温度补偿系统,可以准确得知晶圆中心位置与承载台边缘位置的温度差,然后通过温度差控制预热灯源和加热线圈的开关或功率大小。另外使用加热线圈和反光板进行辅助,实现反应室的温度均衡。但是该发明需要采用大量测温装置用来监控晶圆在热处理过程中的实时温度,随着晶圆尺寸的不断增加,所需测温器也会相应增加,从而大大增加设备成本,限制了大量生产空间和晶圆尺寸。另外,由于测温器的数量较多,反光板在反射灯源发光时容易造成局部区域被遮挡从而导致背面温度分布不均。
发明内容
针对现有技术中存在不足,本发明提供了一种用于消除快速热处理过程中晶硅片位错缺陷的方法。本发明通过使用具有特殊热性能的材料 制作成一定尺寸结构的垫片,通过垫片与热处理硅片之间的相互作用,即消除了被热处理硅片与支撑结构间的热传导引起的巨大温差梯度,也缓解由于硅片边缘与反应腔中的气态环境直接接触而导致的温差梯度,垫片与目标热处理硅片采用充分接触的方式,硅片在升温过程中仍不可避免出现由温差导致的变形时,垫片也按相同趋势去改变,起到自适应温度补偿的作用,改善因温差而导致硅片翘曲变形的程度,从而大大降低位错产生的概率。
本发明是通过以下技术手段实现上述技术目的的。
一种用于消除快速热处理过程中晶硅片位错缺陷的方法,包括如下步骤:
(1)在目标热处理晶硅片下方增加垫片;
所述垫片为下述材料中的一种或多种组合:
多晶硅片;
单晶硅片;
非晶碳化硅薄片;
以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层;
以氧化硅薄片为基底层,单面或双面镀非晶硅层;
以氧化硅薄片为基底层,单面或双面镀碳化硅层;
以氧化铝薄片为基底层,单面或双面镀非晶硅层;
以不锈钢为基底层,双面镀非晶硅层;
以不锈钢为基底层,双面镀碳化硅层;
以石墨薄片为基底层,双面镀非晶硅层;
所述垫片的总厚度是晶硅片厚度的0.5~20倍,垫片的尺寸≥晶硅片的尺寸。
进一步地,
当垫片为多晶硅片、单晶硅片或非晶碳化硅薄片时,厚度为0.05~5毫米;
当垫片为以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当垫片为以氧化硅薄片为基底层,单面或双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当垫片为以氧化硅薄片为基底层,单面或双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当垫片为以氧化铝薄片为基底层,单面或双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当垫片为以不锈钢为基底层,双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当垫片为以不锈钢为基底层,双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当垫片为以石墨薄片为基底层,双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
(2)在晶硅片四周均放置辅助片;
辅助片为下述材料中的一种或多种组合:
多晶硅片;
单晶硅片;
非晶碳化硅薄片;
以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层;
以氧化硅薄片为基底层,单面或双面镀非晶硅层;
以氧化硅薄片为基底层,单面或双面镀碳化硅层;
以氧化铝薄片为基底层,单面或双面镀非晶硅层;
以不锈钢为基底层,双面镀非晶硅层;
以不锈钢为基底层,双面镀碳化硅层;
以石墨薄片为基底层,双面镀非晶硅层;
所述辅助片的厚度是晶硅片厚度的1~20倍;
所述辅助片根据晶硅片的尺寸和形状变化而调整,辅助片的单边宽度≥1mm。
进一步地,
当辅助片为多晶硅片、单晶硅片或非晶碳化硅薄片时,厚度:0.1~5毫米;
当辅助片为以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当辅助片为以氧化硅薄片为基底层,单面或双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当辅助片为以氧化硅薄片为基底层,单面或双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当辅助片为以氧化铝薄片为基底层,单面或双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当辅助片为以不锈钢为基底层,双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当辅助片为以不锈钢为基底层,双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当辅助片为以石墨薄片为基底层,双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米。
本发明的有益效果为:
(1)现有技术中,晶硅片下表面由于接触不同环境(托盘与反应腔气体环境)导致局部温度差异,本技术采用垫片与目标热处理晶硅片充分接触,且垫片尺寸≥晶硅片,可有效解决局部温度差异的问题。
(2)采用辅助片与晶硅片边缘直接接触,避免了晶硅片边缘与反应腔气体环境直接接触。
(3)本发明采用垫片和辅助片相结合,从目标热处理晶硅片的角度直接改善其热能分布,减小晶硅片不同区域间的温度差异,从而达到消除晶硅片因温度不均匀诱发应力导致缺陷的目的。
附图说明
图1为本发明晶硅片下方放置垫片的示意图。
图2为本发明晶硅片四周均放置辅助片的示意图。
图3为晶硅片使用场景下的示意图。
图4为图1的立体图。
图5是图2的立体图。
图6为实施例1所得硅片结构示意图(a),表面的热电偶测温图(b)和热电偶测试硅片表面实际温度(c)。
图7为实施例2所得硅片结构示意图(a),表面的热电偶测温图(b)和热电偶测试硅片表面实际温度(c)。
图8为实施例3所得硅片结构示意图(a),表面的热电偶测温图(b)和热电偶测试硅片表面实际温度(c)。
附图标记说明如下:
垫片1,晶硅片2,辅助片3,辅助片一3-1,辅助片二3-2,辅助片三3-3,辅助片四3-4。
具体实施方式
下面结合附图以及具体实施例对本发明作进一步的说明,但本发明的保护范围并不限于此。
实施例1
目标热处理晶硅片2为方形,尺寸166mm×166mm,硅片厚度0.15mm。采用单晶硅片作为垫片1,如图1所示放置于晶硅片2的下方,尺寸180mm×180mm,单晶硅片厚度1mm;采用单晶硅片作为辅助片3,如图2所示放置于晶硅片2的四周,辅助片尺寸为170mm×5mm,厚度0.5mm,共四片拼接而成,分别为辅助片一3-1,辅助片二3-2,辅助片三3-3,辅助片四3-4,与目标热处理晶硅片2边缘相连接。结构示意图如图6的a。
热处理工艺采用1100℃30s工艺,纯氧气氛围;采用热电偶探测目标晶硅片表面温度,探头与硅片直接接触,反馈硅片表面真实温度;硅片表面共测试25点,点与点之间横向和纵向的距离均为40mm(如图6的b),对比在目标温度1100℃时的硅片表面实际温度(℃)差异(如图6的c)。
测试数据结果显示,采用上述垫片1和辅助片3的方式,目标热处理晶硅片2片内温差最大为4℃/40mm,温度分布均匀性99.8%。
实施例2
目标热处理晶硅片2为方形,尺寸182mm×91mm,硅片厚度0.12mm。采用碳化硅非晶薄片作为垫片1,放置于晶硅片2的下方,尺寸200mm×110mm,厚度0.5mm;采用单晶硅片作为辅助片3,内尺寸182mm×91mm,外尺寸200mm×110mm的方形环状体,放置于晶硅片2的四周,厚度0.3mm。结构示意图如图7的a。
热处理工艺采用1150℃30s工艺,纯氧气氛围;采用热电偶探测目标晶硅片表面温度,探头与硅片直接接触,反馈硅片表面真实温度;硅片表面共测试15点,点与点之间横向和纵向的距离均为40mm(如图7的b),对比在目标温度1150℃时的硅片表面实际温度(℃)差异(如图7的c)。
测试数据结果显示,采用上述垫片1和辅助片3的方式,目标热处理晶硅片2片内温差最大为5℃/40mm,温度分布均匀性99.65%。
实施例3
目标热处理晶硅片2为直径175mm的晶圆,硅片厚度0.2mm。采用不锈钢加非晶硅镀层作为垫片1,放置于晶硅片2的下方,垫片1直径为190mm,其中不锈钢厚度为0.5mm,双面镀非晶硅层,镀层厚度均为0.15μm;采用不锈钢加非晶硅镀层作为辅助片3,辅助片内径为175mm,外径185mm,放置于晶硅片2的四周,其中不锈钢厚度为0.5mm,双面镀非晶硅层,镀层厚度均为0.05μm。结构示意图如图8的a。
热处理工艺采用1200℃30s工艺,纯氧气氛围;采用热电偶探测目标晶硅片表面温度,探头与硅片直接接触,反馈硅片表面真实温度;硅片表面共测试17点,点1~8与中心点17之间的距离均为80mm,点9~16与中心点17之间的距离均为40mm(如图8的b),对比在目标温度1200℃时的硅片表面实际温度差异(如图8的c)。
测试数据结果显示,采用上述垫片和辅助片的方式,目标热处理晶硅片片内温差最大为4℃/40mm,温度分布均匀性99.75%。
所述实施例为本发明的优选的实施方式,但本发明并不限于上述实施方式,在不背离本发明的实质内容的情况下,本领域技术人员能够做出的任何显而易见的改进、替换或变型均属于本发明的保护范围。

Claims (6)

1.一种用于消除快速热处理过程中晶硅片位错缺陷的方法,其特征在于,包括如下步骤:
(1)在目标热处理晶硅片(2)下方增加垫片(1);
所述垫片(1)为下述材料中的一种或多种组合:
多晶硅片;
单晶硅片;
非晶碳化硅薄片;
以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层;
以氧化硅薄片为基底层,单面或双面镀非晶硅层;
以氧化硅薄片为基底层,单面或双面镀碳化硅层;
以氧化铝薄片为基底层,单面或双面镀非晶硅层;
以不锈钢为基底层,双面镀非晶硅层;
以不锈钢为基底层,双面镀碳化硅层;
以石墨薄片为基底层,双面镀非晶硅层;
(2)在晶硅片(2)四周均放置辅助片(3);
辅助片(3)为下述材料中的一种或多种组合:
多晶硅片;
单晶硅片;
非晶碳化硅薄片;
以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层;
以氧化硅薄片为基底层,单面或双面镀非晶硅层;
以氧化硅薄片为基底层,单面或双面镀碳化硅层;
以氧化铝薄片为基底层,单面或双面镀非晶硅层;
以不锈钢为基底层,双面镀非晶硅层;
以不锈钢为基底层,双面镀碳化硅层;
以石墨薄片为基底层,双面镀非晶硅层。
2.如权利要求1所述的用于消除快速热处理过程中晶硅片位错缺陷的方法,其特征在于,步骤(1)中,所述垫片(1)的总厚度是晶硅片(2)厚度的0.5~20倍,垫片(1)的尺寸≥晶硅片(2)的尺寸。
3.如权利要求1或2所述的用于消除快速热处理过程中晶硅片位错缺陷的方法,其特征在于,步骤(1)中,
当垫片(1)为多晶硅片、单晶硅片或非晶碳化硅薄片时,厚度为0.05~5毫米;
当垫片(1)为以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当垫片(1)为以氧化硅薄片为基底层,单面或双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当垫片(1)为以氧化硅薄片为基底层,单面或双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当垫片(1)为以氧化铝薄片为基底层,单面或双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当垫片(1)为以不锈钢为基底层,双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当垫片(1)为以不锈钢为基底层,双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当垫片(1)为以石墨薄片为基底层,双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米。
4.如权利要求1所述的用于消除快速热处理过程中晶硅片位错缺陷的方法,其特征在于,步骤(2)中,所述辅助片(3)的厚度是晶硅片(2)厚度的1~20倍。
5.如权利要求1或4所述的用于消除快速热处理过程中晶硅片位错缺陷的方法,其特征在于,步骤(2)中,
当辅助片(3)为多晶硅片、单晶硅片或非晶碳化硅薄片时,厚度:0.1~5毫米;
当辅助片(3)为以多晶硅片或单晶硅片为基底层,单面或双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当辅助片(3)为以氧化硅薄片为基底层,单面或双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当辅助片(3)为以氧化硅薄片为基底层,单面或双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当辅助片(3)为以氧化铝薄片为基底层,单面或双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当辅助片(3)为以不锈钢为基底层,双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米;
当辅助片(3)为以不锈钢为基底层,双面镀碳化硅层时,单面碳化硅层厚度:0.05~1微米;
当辅助片(3)为以石墨薄片为基底层,双面镀非晶硅层时,单面非晶硅层厚度:0.05~1微米。
6.如权利要求1所述的用于消除快速热处理过程中晶硅片位错缺陷的方法,其特征在于,步骤(2)中,所述辅助片(3)的单边宽度≥1mm。
CN202211149671.5A 2022-09-21 2022-09-21 一种用于消除快速热处理过程中晶硅片位错缺陷的方法 Active CN115404551B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211149671.5A CN115404551B (zh) 2022-09-21 2022-09-21 一种用于消除快速热处理过程中晶硅片位错缺陷的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211149671.5A CN115404551B (zh) 2022-09-21 2022-09-21 一种用于消除快速热处理过程中晶硅片位错缺陷的方法

Publications (2)

Publication Number Publication Date
CN115404551A true CN115404551A (zh) 2022-11-29
CN115404551B CN115404551B (zh) 2023-09-08

Family

ID=84165317

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211149671.5A Active CN115404551B (zh) 2022-09-21 2022-09-21 一种用于消除快速热处理过程中晶硅片位错缺陷的方法

Country Status (1)

Country Link
CN (1) CN115404551B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003197546A (ja) * 2001-12-28 2003-07-11 Shin Etsu Handotai Co Ltd 熱処理装置およびシリコンエピタキシャルウェーハの製造方法
JP2007080935A (ja) * 2005-09-12 2007-03-29 Dainippon Screen Mfg Co Ltd 基板熱処理装置
US20080233717A1 (en) * 2007-03-20 2008-09-25 Sumco Corporation Soi wafer and manufacturing method thereof
CN101990699A (zh) * 2008-04-17 2011-03-23 信越半导体股份有限公司 纵型热处理用晶舟及使用此晶舟的硅晶片的热处理方法
JP2012069774A (ja) * 2010-09-24 2012-04-05 Covalent Materials Corp シリコンウェーハの熱処理方法
CN112233979A (zh) * 2020-11-18 2021-01-15 华虹半导体(无锡)有限公司 防止晶圆翘曲的热退火处理方法及装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003197546A (ja) * 2001-12-28 2003-07-11 Shin Etsu Handotai Co Ltd 熱処理装置およびシリコンエピタキシャルウェーハの製造方法
JP2007080935A (ja) * 2005-09-12 2007-03-29 Dainippon Screen Mfg Co Ltd 基板熱処理装置
US20080233717A1 (en) * 2007-03-20 2008-09-25 Sumco Corporation Soi wafer and manufacturing method thereof
CN101990699A (zh) * 2008-04-17 2011-03-23 信越半导体股份有限公司 纵型热处理用晶舟及使用此晶舟的硅晶片的热处理方法
JP2012069774A (ja) * 2010-09-24 2012-04-05 Covalent Materials Corp シリコンウェーハの熱処理方法
CN112233979A (zh) * 2020-11-18 2021-01-15 华虹半导体(无锡)有限公司 防止晶圆翘曲的热退火处理方法及装置

Also Published As

Publication number Publication date
CN115404551B (zh) 2023-09-08

Similar Documents

Publication Publication Date Title
US6753272B1 (en) High-performance energy transfer method for thermal processing applications
KR0142808B1 (ko) 기판 냉각장치 및 기판 열처리장치
US20060098963A1 (en) Heat treatment apparatus using a lamp for rapidly and uniformly heating a wafer
US20110155058A1 (en) Substrate processing apparatus having a radiant cavity
CN105637629A (zh) 具有可变像素化加热的静电夹具
TW201801153A (zh) 承載盤支座
JP2006127883A (ja) ヒータ及びウェハ加熱装置
KR20010072545A (ko) 열처리실용 기판 지지부
TW201234520A (en) Wafer carrier with selective control of emissivity
JPH11195614A (ja) 熱処理装置及び熱処理方法
JP4794140B2 (ja) ヒータとウェハ加熱装置及びその製造方法
JP4143376B2 (ja) 加熱装置及び半導体素子製造装置用ヒータアセンブリ
CN115404551B (zh) 一种用于消除快速热处理过程中晶硅片位错缺陷的方法
JP4336283B2 (ja) 誘導加熱装置
US20090061539A1 (en) Substrate holding structure and method of producing semiconductor device using the same
JP5021347B2 (ja) 熱処理装置
US8116618B2 (en) Heating apparatus, substrate processing apparatus, and method of manufacturing semiconductor devices
TW202029258A (zh) 電漿處理裝置、計算方法及計算程式
JP2013004810A (ja) ウエハ加熱用ヒータ
TW515117B (en) Method of manufacturing semiconductor wafer
US20060035477A1 (en) Methods and systems for rapid thermal processing
JP2008251995A (ja) 温度情報取得装置および加熱システム
JP2005340043A (ja) 加熱装置
JP2011124466A (ja) ウェハ保持体およびそれを搭載したウェハプローバ
US20070182433A1 (en) Wafer holder, and wafer prober and semiconductor manufacturing apparatus provided therewith

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant