CN115395315A - Usb板端连接器 - Google Patents

Usb板端连接器 Download PDF

Info

Publication number
CN115395315A
CN115395315A CN202210374616.XA CN202210374616A CN115395315A CN 115395315 A CN115395315 A CN 115395315A CN 202210374616 A CN202210374616 A CN 202210374616A CN 115395315 A CN115395315 A CN 115395315A
Authority
CN
China
Prior art keywords
speed signal
low
pair
shielding
high speed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210374616.XA
Other languages
English (en)
Inventor
杨成发
龚锦川
许容宾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Harumoto Technology Shen Zhen Co ltd
Original Assignee
Harumoto Technology Shen Zhen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Harumoto Technology Shen Zhen Co ltd filed Critical Harumoto Technology Shen Zhen Co ltd
Publication of CN115395315A publication Critical patent/CN115395315A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/648Protective earth or shield arrangements on coupling devices, e.g. anti-static shielding  
    • H01R13/658High frequency shielding arrangements, e.g. against EMI [Electro-Magnetic Interference] or EMP [Electro-Magnetic Pulse]
    • H01R13/6581Shield structure
    • H01R13/6585Shielding material individually surrounding or interposed between mutually spaced contacts
    • H01R13/6586Shielding material individually surrounding or interposed between mutually spaced contacts for separating multiple connector modules
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/46Bases; Cases
    • H01R13/502Bases; Cases composed of different pieces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R13/00Details of coupling devices of the kinds covered by groups H01R12/70 or H01R24/00 - H01R33/00
    • H01R13/648Protective earth or shield arrangements on coupling devices, e.g. anti-static shielding  
    • H01R13/658High frequency shielding arrangements, e.g. against EMI [Electro-Magnetic Interference] or EMP [Electro-Magnetic Pulse]
    • H01R13/6581Shield structure

Landscapes

  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

一种USB板端连接器,通过分别为多个高速信号端子对和低速信号端子对提供屏蔽腔室,以使多个高速信号端子对的高速信号和低速信号端子对的低速信号受到的辐射干扰减到可接受的范围,如此,可有效抑制低速信号与高速信号彼此之间的辐射干扰,还可有效抑制多个高速信号端子对的高速信号彼此之间的辐射干扰,而减少USB板端连接器的低速信号和高速信号在传输过程中发生衰减和失真的程度,以满足USB板端连接器规范中对于低速信号和高速信号的信号传输要求。

Description

USB板端连接器
技术领域
本申请涉及信号传输技术,更具体而言,涉及一种可满足USB连接器规范中对于低速信号和高速信号的信号传输要求的USB板端连接器。
背景技术
USB连接器被广泛地应用在各种电子设备上进行信号传输,随着科技的进步USB连接器信号传输的需求与日俱增,因此,近年来USB连接器除了传输低速信号以外,还被要求传输高速信号,在USB3.2连接器的规范中,高速信号的传输速率从Gen1的5Gbps一直发展到Gen2*2的20Gbps,甚至在USB4连接器的规范中,高速信号的传输速率被要求到达40Gbps。
然而,现有USB连接器受限于机构设计的屏蔽效果不佳,导致高速信号与低速信号彼此之间常会有辐射干扰的问题,造成低速信号和高速信号在传输过程中发生衰减和失真等问题,而难以满足USB连接器规范中对于低速信号和高速信号的信号传输要求。因此,如何防范USB连接器在信号传输过程中发生辐射干扰的问题,将是USB连接器设计首要解决的技术问题。
发明内容
鉴于上述现有技术的缺点,本申请主要目的在于使USB板端连接器中的高速信号与低速信号彼此之间的辐射干扰,以及多个高速信号端子对的高速信号彼此之间的辐射干扰减到可接受的范围,以满足USB连接器规范中对于低速信号和高速信号的信号传输要求。
本申请提供一种USB板端连接器,所述USB板端连接器包括:顶部端子组,所述顶部端子组包含左顶部高速信号端子对、顶部低速信号端子对和右顶部高速信号端子对,所述左顶部高速信号端子对用于传输左顶部高速信号,所述顶部低速信号端子对用于传输顶部低速信号,所述右顶部高速信号端子对用于传输右顶部高速信号,所述顶部低速信号端子对位于所述左顶部高速信号端子对与所述右顶部高速信号端子对之间;底部端子组,所述底部端子组包含左底部高速信号端子对、底部低速信号端子对和右底部高速信号端子对,所述左底部高速信号端子对用于传输左底部高速信号,所述底部低速信号端子对用于传输底部低速信号,所述右底部高速信号端子对用于传输右底部高速信号,所述底部低速信号端子对位于所述左底部高速信号端子对与所述右底部高速信号端子对之间;中间横向间隔件,所述中间横向间隔件位于所述顶部端子组与所述底部端子组之间;左顶部高速信号屏蔽结构,所述左顶部高速信号屏蔽结构搭接所述中间横向间隔件,而形成左顶部高速信号屏蔽腔室,所述左顶部高速信号端子对的至少一部位位于所述左顶部高速信号屏蔽腔室内,以令所述左顶部高速信号屏蔽腔室屏蔽来自于所述顶部低速信号、所述右顶部高速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号的辐射,使所述顶部低速信号、所述右顶部高速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号对所述左顶部高速信号产生的辐射干扰减到可接受的范围;顶部低速信号屏蔽结构,所述顶部低速信号屏蔽结构搭接所述中间横向间隔件,而形成顶部低速信号屏蔽腔室,所述顶部低速信号端子对的至少一部位位于所述顶部低速信号屏蔽腔室内,以令所述顶部低速信号屏蔽腔室屏蔽来自于所述左顶部高速信号、所述右顶部高速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号的辐射,使所述左顶部高速信号、所述右顶部高速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号对所述顶部低速信号产生的辐射干扰减到可接受的范围;右顶部高速信号屏蔽结构,所述右顶部高速信号屏蔽结构搭接所述中间横向间隔件,而形成右顶部高速信号屏蔽腔室,所述右顶部高速信号端子对的至少一部位位于所述右顶部高速信号屏蔽腔室内,以令所述右顶部高速信号屏蔽腔室屏蔽来自于所述左顶部高速信号、所述顶部低速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号的辐射,使所述左顶部高速信号、所述顶部低速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号对所述右顶部高速信号产生的辐射干扰减到可接受的范围;左底部高速信号屏蔽结构,所述左底部高速信号屏蔽结构搭接所述中间横向间隔件,而形成左底部高速信号屏蔽腔室,所述左底部高速信号端子对的至少一部位位于所述左底部高速信号屏蔽腔室内,以令所述左底部高速信号屏蔽腔室屏蔽来自于所述右顶部高速信号、所述左顶部高速信号、所述顶部低速信号、所述底部低速信号或所述右底部高速信号的辐射,使所述右顶部高速信号、所述左顶部高速信号、所述顶部低速信号、所述底部低速信号或所述右底部高速信号对所述左底部高速信号产生的辐射干扰减到可接受的范围;底部低速信号屏蔽结构,所述底部低速信号屏蔽结构搭接所述中间横向间隔件,而形成底部低速信号屏蔽腔室,所述底部低速信号端子对的至少一部位位于所述底部低速信号屏蔽腔室内,以令所述底部低速信号屏蔽腔室屏蔽来自于所述左顶部高速信号、所述顶部低速信号、所述右顶部高速信号、所述左底部高速信号或所述右底部高速信号的辐射,使所述左顶部高速信号、所述顶部低速信号、所述右顶部高速信号、所述左底部高速信号或所述右底部高速信号对所述底部低速信号产生的辐射干扰减到可接受的范围;以及右底部高速信号屏蔽结构,所述右底部高速信号屏蔽结构搭接所述中间横向间隔件,而形成右底部高速信号屏蔽腔室,所述右底部高速信号端子对的至少一部位位于所述右底部高速信号屏蔽腔室内,以令所述右底部高速信号屏蔽腔室屏蔽来自于所述左顶部高速信号、所述右顶部高速信号、所述顶部低速信号、所述左底部高速信号或所述底部低速信号的辐射,使所述左顶部高速信号、所述右顶部高速信号、所述顶部低速信号、所述左底部高速信号或所述底部低速信号对所述右底部高速信号产生的辐射干扰减到可接受的范围。
可选择的,在上述USB板端连接器中,还包括第一顶部屏蔽壳体和第一底部屏蔽壳体,所述第一顶部屏蔽壳体形成所述顶部低速信号屏蔽结构的第一部分;所述第一底部屏蔽壳体形成所述底部低速信号屏蔽结构的第一部分。
可选择的,在上述USB板端连接器中,所述第一顶部屏蔽壳体具有左顶部翼片和右顶部翼片,所述左顶部翼片位于所述左顶部高速信号端子对与所述顶部低速信号端子对之间,以提供隔开所述左顶部高速信号端子对与所述顶部低速信号端子对;所述右顶部翼片位于所述右顶部高速信号端子对与所述顶部低速信号端子对之间,以提供隔开所述右顶部高速信号端子对与所述顶部低速信号端子对;所述第一底部屏蔽壳体具有左底部翼片和右底部翼片,所述左底部翼片位于所述左底部高速信号端子对与所述底部低速信号端子对之间,以提供隔开所述左底部高速信号端子对与所述底部低速信号端子对;所述右底部翼片位于所述右底部高速信号端子对与所述底部低速信号端子对之间,以提供隔开所述右底部高速信号端子对与所述底部低速信号端子对。
可选择的,在上述USB板端连接器中,还包括顶部屏蔽盖体和底部屏蔽盖体,所述顶部屏蔽盖体借由折弯方式形成所述左顶部翼片或所述右顶部翼片而构成所述第一顶部屏蔽壳体;所述底部屏蔽盖体借由折弯方式形成所述左底部翼片或所述右底部翼片而构成所述第一底部屏蔽壳体。
可选择的,在上述USB板端连接器中,还包括顶部屏蔽盖体、底部屏蔽盖体、左纵向隔板和右纵向隔板,所述左纵向隔板和所述右纵向隔板分别接合所述中间横向间隔件,并跟所述顶部屏蔽盖体和所述底部屏蔽盖体搭配,而分别形成所述左顶部高速信号屏蔽腔室、所述顶部低速信号屏蔽腔室、所述右顶部高速信号屏蔽腔室、所述左底部高速信号屏蔽腔室、所述底部低速信号屏蔽腔室和所述右底部高速信号屏蔽腔室,其中,所述左纵向隔板包含所述左顶部翼片或所述左底部翼片,所述右纵向隔板包含所述右顶部翼片或所述右底部翼片。
可选择的,在上述USB板端连接器中,所述USB板端连接器与电路基板搭配使用,其中,所述左顶部高速信号端子对具有用于搭接所述电路基板的左顶部高速信号接脚对,所述顶部低速信号端子对具有用于搭接所述电路基板的顶部低速信号接脚对,所述右顶部高速信号端子对具有用于搭接所述电路基板的右顶部高速信号接脚对,所述左顶部翼片延伸至所述左顶部高速信号接脚对与所述顶部低速信号接脚对之间,且用于搭接所述电路基板以对所述左顶部高速信号或所述顶部低速信号产生的辐射提供屏蔽,使所述左顶部高速信号与所述顶部低速信号彼此的辐射干扰减到可接受的范围,所述右顶部翼片延伸至所述右顶部高速信号接脚对与所述顶部低速信号接脚对之间,且用于搭接所述电路基板以对所述右顶部高速信号或所述顶部低速信号产生的辐射提供屏蔽,使所述右顶部高速信号与所述顶部低速信号彼此的辐射干扰减到可接受的范围;所述左底部高速信号端子对具有用于搭接所述电路基板的左底部高速信号接脚对,所述底部低速信号端子对具有用于搭接所述电路基板的底部低速信号接脚对,所述右底部高速信号端子对具有用于搭接所述电路基板的右底部高速信号接脚对,所述左底部翼片延伸至所述左底部高速信号接脚对与所述底部低速信号接脚对之间,且用于搭接所述电路基板以对所述左底部高速信号或所述底部低速信号产生的辐射提供屏蔽,使所述左底部高速信号与所述底部低速信号彼此的辐射干扰减到可接受的范围,所述右底部翼片延伸至所述右底部高速信号接脚对与所述底部低速信号接脚对之间,且用于搭接所述电路基板以对所述右底部高速信号或所述底部低速信号产生的辐射提供屏蔽,使所述右底部高速信号与所述底部低速信号彼此的辐射干扰减到可接受的范围。
可选择的,在上述USB板端连接器中,还包括第二顶部屏蔽壳体和第二底部屏蔽壳体,所述第二顶部屏蔽壳体搭接所述第一顶部屏蔽壳体以形成所述左顶部高速信号屏蔽结构、所述顶部低速信号屏蔽结构的第二部分和所述右顶部高速信号屏蔽结构,所述第二底部屏蔽壳体搭接所述第一底部屏蔽壳体以形成所述左底部高速信号屏蔽结构、所述底部低速信号屏蔽结构的第二部分和所述右底部高速信号屏蔽结构。
可选择的,在上述USB板端连接器中,所述中间横向间隔件位于所述顶部端子组与所述底部端子组之间,且具有左顶部强耦合结构、右顶部强耦合结构、左底部强耦合结构和右底部强耦合结构;所述左顶部强耦合结构位于所述左顶部高速信号端子对与所述顶部低速信号端子对之间,以提供强耦合效应而减少所述左顶部高速信号与所述顶部低速信号的彼此干扰,所述右顶部强耦合结构位于所述顶部低速信号端子对与所述右顶部高速信号端子对之间,以提供强耦合效应而减少所述顶部低速信号端子对与所述右顶部高速信号端子对的彼此干扰;所述左底部强耦合结构位于所述左底部高速信号端子对与所述底部低速信号端子对之间,以提供强耦合效应而减少所述左底部高速信号与所述底部低速信号的彼此干扰,所述右底部强耦合结构位于所述底部低速信号端子对与所述右底部高速信号端子对之间,以提供强耦合效应而减少所述底部低速信号端子对与所述右底部高速信号端子对的彼此干扰。
可选择的,在上述USB板端连接器中,所述中间横向间隔件还包括顶部间隔板和底部间隔板,而所述左顶部强耦合结构和所述右顶部强耦合结构设置于所述顶部间隔板,所述左底部强耦合结构和所述右底部强耦合结构设置于所述底部间隔板。
由上可知,本申请的USB板端连接器通过分别为多个高速信号端子对和低速信号端子对提供屏蔽腔室,以使多个高速信号端子对的高速信号和低速信号端子对的低速信号受到的辐射干扰减到可接受的范围,如此,可有效抑制低速信号与高速信号彼此之间的辐射干扰,还可有效抑制多个高速信号端子对的高速信号彼此之间的辐射干扰,而减少USB板端连接器的低速信号和高速信号在传输过程中发生衰减和失真的程度,以满足USB板端连接器规范中对于低速信号和高速信号的信号传输要求。
附图说明
图1至图12为本申请USB板端连接器的第一实施例的主要制造过程示意图;
图13为图6所示构件沿线段AA剖切的剖面图;
图14为图6所示构件沿线段BB剖切的剖面图;
图15为图11所示构件沿线段CC剖切的剖面图;
图16为图11所示构件沿线段DD剖切的剖面图;以及
图17至图27为本申请USB板端连接器的第二实施例的主要制造过程示意图。
符号说明:
1 USB板端连接器
11 顶部端子组
111 左顶部高速信号端子对
1111 左顶部高速信号接脚对
112 顶部低速信号端子对
1121 顶部低速信号接脚对
113 右顶部高速信号端子对
1131 右顶部高速信号接脚对
12 底部端子组
121 左底部高速信号端子对
1211 左底部高速信号接脚对
122 底部低速信号端子对
1221 底部低速信号接脚对
123 右底部高速信号端子对
1231 右底部高速信号接脚对
13 中间横向间隔件
131 左顶部强耦合结构
132 右顶部强耦合结构
133 左底部强耦合结构
134 右底部强耦合结构
135 顶部间隔板
136 底部间隔板
141 左顶部高速信号屏蔽结构
1411 左顶部翼片
142 顶部低速信号屏蔽结构
143 右顶部高速信号屏蔽结构
1431 右顶部翼片
144 左底部高速信号屏蔽结构
1441 左底部翼片
145 底部低速信号屏蔽结构
146 右底部高速信号屏蔽结构
1461 右底部翼片
15 金属外壳
161 顶部屏蔽盖体
162 底部屏蔽盖体
163 左纵向隔板
164 右纵向隔板
2 电路基板
E1 左顶部高速信号屏蔽腔室
E2 顶部低速信号屏蔽腔室
E3 右顶部高速信号屏蔽腔室
E4 左底部高速信号屏蔽腔室
E5 底部低速信号屏蔽腔室
E6 右底部高速信号屏蔽腔室
B1 第一顶部屏蔽壳体
B2 第一底部屏蔽壳体
B3 第二顶部屏蔽壳体
B4 第二底部屏蔽壳体
具体实施方式
关于本申请连接器的技术思想,请一并参阅本申请附图中图1至图27跟以下的实施例说明:
以下以若干实施例针对本申请进行例示说明,在以下各实施例中,相同或近似的组件均以相同的符号标示,且相同或近似的技术特征将省略说明:
第一实施例
在本申请中,如图12至图15所示,USB板端连接器1与电路基板2搭配使用以传输高速信号和低速信号,具体而言,如图1至图16所示,USB板端连接器1的组成构件可选择包括顶部端子组11、底部端子组12、中间横向间隔件13、左顶部高速信号屏蔽结构141、顶部低速信号屏蔽结构142、右顶部高速信号屏蔽结构143、左底部高速信号屏蔽结构144、底部低速信号屏蔽结构145和右底部高速信号屏蔽结构146,然,上述USB板端连接器1的组成构件亦可依实际使用选择省略其中至少一者或增加其他构件,而非以上述者为限。
如图2所示,顶部端子组11包含用于传输左顶部高速信号的左顶部高速信号端子对111、用于传输顶部低速信号的顶部低速信号端子对112和用于传输右顶部高速信号的右顶部高速信号端子对113,其中,顶部低速信号端子对112位于左顶部高速信号端子对111与右顶部高速信号端子对113之间。
另外,底部端子组12包含用于传输左底部高速信号的左底部高速信号端子对121、用于传输底部低速信号的底部低速信号端子对122和用于传输右底部高速信号的右底部高速信号端子对123,其中,底部低速信号端子对122位于左底部高速信号端子对121与右底部高速信号端子对123之间。
如图2至图3所示,中间横向间隔件13位于顶部端子组11与底部端子组12之间,以隔开顶部端子组11与底部端子组12,进而使顶部端子组11与底部端子组12彼此的电磁场等辐射干扰减到可接受的范围。
如图4至图5所示,USB板端连接器1可包括用于提供屏蔽的第一顶部屏蔽壳体B1、第一底部屏蔽壳体B2、第二顶部屏蔽壳体B3和第二底部屏蔽壳体B4。
如图13所示,第二顶部屏蔽壳体B3搭接第一顶部屏蔽壳体B1以形成左顶部高速信号屏蔽结构141。左顶部高速信号屏蔽结构141搭接中间横向间隔件13,而形成左顶部高速信号屏蔽腔室E1。左顶部高速信号端子对111的至少一部位位于左顶部高速信号屏蔽腔室E1内。应说明的是,左顶部高速信号屏蔽腔室E1为左顶部高速信号端子对113的至少一部位提供屏蔽环境,将电磁场等干扰源隔绝在左顶部高速信号屏蔽腔室E1外,以使左顶部高速信号、右顶部高速信号、左底部高速信号、底部低速信号、右底部高速信号或其他信号,对顶部低速信号产生的电磁场等辐射干扰减到可接受的范围。
如图13所示,第一顶部屏蔽壳体B1形成顶部低速信号屏蔽结构142的第一部分。如图14所示,第二顶部屏蔽壳体B3搭接第一顶部屏蔽壳体B1以形成顶部低速信号屏蔽结构142的第二部分。顶部低速信号屏蔽结构142搭接中间横向间隔件13,而形成顶部低速信号屏蔽腔室E2。顶部低速信号端子对112的至少一部位位于顶部低速信号屏蔽腔室E2内。应说明的是,顶部低速信号屏蔽腔室E2为顶部低速信号端子对112的至少一部位提供屏蔽环境,将电磁场等干扰源隔绝在顶部低速信号屏蔽腔室E2外,以使左顶部高速信号、右顶部高速信号、左底部高速信号、底部低速信号、右底部高速信号或其他信号,对顶部低速信号产生的电磁场等辐射干扰减到可接受的范围。
如图13所示,第二顶部屏蔽壳体B3搭接第一顶部屏蔽壳体B1以形成右顶部高速信号屏蔽结构143。右顶部高速信号屏蔽结构143搭接中间横向间隔件13,而形成右顶部高速信号屏蔽腔室E3。右顶部高速信号端子对113的至少一部位位于右顶部高速信号屏蔽腔室E3。应说明的是,右顶部高速信号屏蔽腔室E3为右顶部高速信号端子对113的至少一部位提供屏蔽环境,将电磁场等干扰源隔绝在右顶部高速信号屏蔽腔室E3外,以使左顶部高速信号、右顶部高速信号、左底部高速信号、底部低速信号、右底部高速信号或其他信号,对顶部低速信号产生的电磁场等辐射干扰减到可接受的范围。
另外,如图4所示,USB板端连接器1可包括顶部屏蔽盖体161,其中,第一顶部屏蔽壳体B1由顶部屏蔽盖体161构成,顶部屏蔽盖体161借由折弯方式形成位于左顶部高速信号端子对111与顶部低速信号端子对112之间的左顶部翼片1411,以借由左顶部翼片1411提供隔开左顶部高速信号端子对111与顶部低速信号端子对112,使左顶部高速信号与顶部低速信号彼此的辐射干扰减到可接受的范围。顶部屏蔽盖体161还可借由折弯方式形成位于右顶部高速信号端子对113与顶部低速信号端子对112之间的右顶部翼片1431,以借由右顶部翼片1431提供隔开右顶部高速信号端子对113与顶部低速信号端子对112,使右顶部高速信号与顶部低速信号彼此的辐射干扰减到可接受的范围。
如图10所示,左顶部高速信号端子对111、顶部低速信号端子对112和右顶部高速信号端子对113分别具有用于搭接电路基板2的左顶部高速信号接脚对1111、顶部低速信号接脚对1121和右顶部高速信号接脚对1131。左顶部翼片1411延伸至左顶部高速信号接脚对1111与顶部低速信号接脚对1121之间,且用于搭接电路基板2以对左顶部高速信号或顶部低速信号产生的辐射提供屏蔽,使左顶部高速信号与顶部低速信号彼此的辐射干扰减到可接受的范围。右顶部翼片1431延伸至右顶部高速信号接脚对1131与顶部低速信号接脚对1121之间,且用于搭接电路基板2以对右顶部高速信号或顶部低速信号产生的辐射提供屏蔽,使右顶部高速信号与顶部低速信号彼此的辐射干扰减到可接受的范围。
如图13所示,第二底部屏蔽壳体B4搭接第一底部屏蔽壳体B2以形成左底部高速信号屏蔽结构144。左底部高速信号屏蔽结构144搭接中间横向间隔件13,而形成左底部高速信号屏蔽腔室E4。左底部高速信号端子对121的至少一部位位于左底部高速信号屏蔽腔室E4内。应说明的是,左底部高速信号屏蔽腔室E4为左底部高速信号端子对121的至少一部位提供屏蔽环境,将电磁场等干扰源隔绝在左底部高速信号屏蔽腔室E4外,以使右顶部高速信号、左顶部高速信号、顶部低速信号、底部低速信号、右底部高速信号或其他信号,对左底部高速信号产生的电磁场等辐射干扰减到可接受的范围。
如图13所示,第一底部屏蔽壳体B2形成底部低速信号屏蔽结构145的第一部分。如图14所示,第二底部屏蔽壳体B4搭接第一底部屏蔽壳体B2以形成底部低速信号屏蔽结构145的第二部分。底部低速信号屏蔽结构145搭接中间横向间隔件13,而形成底部低速信号屏蔽腔室E5。底部低速信号端子对122的至少一部位位于底部低速信号屏蔽腔室E5内。应说明的是,底部低速信号屏蔽腔室E5为底部低速信号端子对122的至少一部位提供屏蔽环境,将电磁场等干扰源隔绝在底部低速信号屏蔽腔室E5外,以使左顶部高速信号、顶部低速信号、右顶部高速信号、左底部高速信号、右底部高速信号或其他信号,对底部低速信号产生的电磁场等辐射干扰减到可接受的范围。
如图13所示,第二底部屏蔽壳体B4搭接第一底部屏蔽壳体B2以形成右底部高速信号屏蔽结构146。右底部高速信号屏蔽结构146搭接中间横向间隔件13,而形成右底部高速信号屏蔽腔室E6。右底部高速信号端子对123的至少一部位位于右底部高速信号屏蔽腔室E6内。应说明的是,右底部高速信号屏蔽腔室E6为右底部高速信号端子对123的至少一部位提供屏蔽环境,将电磁场等干扰源隔绝在右底部高速信号屏蔽腔室E6外,以使左顶部高速信号、右顶部高速信号、顶部低速信号、左底部高速信号、底部低速信号或其他信号,对右底部高速信号产生的电磁场等辐射干扰减到可接受的范围。
另外,如图4所示,USB板端连接器1可包括底部屏蔽盖体162,其中,第一底部屏蔽壳体B2由底部屏蔽盖体162构成。底部屏蔽盖体162借由折弯方式形成位于左底部高速信号端子对121与底部低速信号端子对122之间的左底部翼片1441,以借由左底部翼片1441隔开左底部高速信号端子对121与底部低速信号端子对122,使左底部高速信号与底部低速信号彼此的辐射干扰减到可接受的范围。底部屏蔽盖体162还借由折弯方式形成位于右底部高速信号端子对123与底部低速信号端子对122之间的右底部翼片1461,以借由右底部翼片1461隔开右底部高速信号端子对123与底部低速信号端子对122,使右底部高速信号与底部低速信号彼此的辐射干扰减到可接受的范围。
如图10所示,左底部高速信号端子对121、底部低速信号端子对122和右底部高速信号端子对123分别具有用于搭接电路基板2的左底部高速信号接脚对1211、底部低速信号接脚对1221和右底部高速信号接脚对1231。左底部翼片1441延伸至左底部高速信号接脚对1211与底部低速信号接脚对1221之间,且用于搭接电路基板2以对左底部高速信号或底部低速信号产生的辐射提供屏蔽,使左底部高速信号与底部低速信号彼此的辐射干扰减到可接受的范围。右底部翼片1461延伸至右底部高速信号接脚对1231与底部低速信号接脚对1221之间,且用于搭接电路基板2以对右底部高速信号或底部低速信号产生的辐射提供屏蔽,使右底部高速信号与底部低速信号彼此的辐射干扰减到可接受的范围。
关于本实施例连接器的制造,请参阅图1至图12的本实施例连接器的主要制造过程示意图。如图1至图3所示,首先,分别准备中间横向间隔件13、顶部端子组11和底部端子组12,并将顶部端子组11和底部端子组12分别组设于中间横向间隔件13的上方和下方以构成第一连接器半成品。接着,如图4至图8以及图13至图14所示,分别准备多件第一顶部屏蔽壳体B1、第一底部屏蔽壳体B2、第二顶部屏蔽壳体B3、第二底部屏蔽壳体B4,并将第一顶部屏蔽壳体B1、第二顶部屏蔽壳体B3依序组设于第一连接器半成品的上方,以借由第一顶部屏蔽壳体B1形成顶部低速信号屏蔽结构142的第一部分,且借由第一顶部屏蔽壳体B1与第二顶部屏蔽壳体B3的搭配形成左顶部高速信号屏蔽结构141、顶部低速信号屏蔽结构142的第二部分和右顶部高速信号屏蔽结构143,另外,还将第一底部屏蔽壳体B2、第二底部屏蔽壳体B4依序组设于第一连接器半成品的下方,以借由第一底部屏蔽壳体B2形成底部低速信号屏蔽结构145的第一部分,且借由第一底部屏蔽壳体B2与第二底部屏蔽壳体B4的搭配形成左底部高速信号屏蔽结构144、底部低速信号屏蔽结构145的第二部分和右底部高速信号屏蔽结构146,如此,可以构成第二连接器半成品。
而后,如图11至图12所示,在第二连接器半成品上套设金属外壳15,借由金属外壳15为顶部端子组11和底部端子组12屏蔽外界的电磁场等干扰,使外界对左顶部高速信号、顶部低速信号、右顶部高速信号、左底部高速信号、底部低速信号和右底部高速信号的干扰减到可接受的范围。另外,如图15所示,金属外壳15电性接触中间横向间隔件13,使金属外壳15电性连通左顶部高速信号屏蔽结构141、顶部低速信号屏蔽结构142、右顶部高速信号屏蔽结构143、左底部高速信号屏蔽结构144、底部低速信号屏蔽结构145、右底部高速信号屏蔽结构146和中间横向间隔件13,以形成屏蔽回路而传输屏蔽信号,如此,金属外壳15可为顶部端子组11和底部端子组12提供屏蔽,以使外界对左顶部高速信号、顶部低速信号、右顶部高速信号、左底部高速信号、底部低速信号和右底部高速信号的干扰减到可接受的范围。应说明的是,左顶部高速信号屏蔽结构141和右顶部高速信号屏蔽结构143的构成非以第一顶部屏蔽壳体B1为限亦可选择借由多件金属板材构成;左底部高速信号屏蔽结构144和右底部高速信号屏蔽结构146的构成非以第一底部屏蔽壳体B2为限亦可选择借由多件金属板材构成。
另外,如图4所示,在顶部端子组11与底部端子组12之间的中间横向间隔件13具有例如由凹凸结构构成的左顶部强耦(偶)合结构131、右顶部强耦合结构132、左底部强耦合结构133和右底部强耦合结构134。左顶部强耦合结构131位于左顶部高速信号端子对111与顶部低速信号端子对112之间,以提供强耦合效应而减少左顶部高速信号与顶部低速信号的彼此干扰。右顶部强耦合结构132位于顶部低速信号端子对112与右顶部高速信号端子对113之间,以提供强耦合效应而减少顶部低速信号与右顶部高速信号的彼此干扰。左底部强耦合结构133位于左底部高速信号端子对121与底部低速信号端子对122之间,以提供强耦合效应而减少左底部高速信号与底部低速信号的彼此干扰。右底部强耦合结构134位于底部低速信号端子对122与右底部高速信号端子对123之间,以提供强耦合效应而减少底部低速信号与右底部高速信号的彼此干扰。
具体而言,如图1所示,中间横向间隔件13还包括顶部间隔板135和底部间隔板136,而左顶部强耦合结构131和右顶部强耦合结构132设置于顶部间隔板135,左底部强耦合结构133和右底部强耦合结构134设置于底部间隔板136。
第二实施例
如图17至图27所示,USB板端连接器1与电路基板2搭配使用以传输高速信号和低速信号,而组成构件可选择包括顶部端子组11、底部端子组12、中间横向间隔件13、顶部屏蔽盖体161、底部屏蔽盖体162、左纵向隔板163和右纵向隔板164。
如图20至图22所示,左纵向隔板163和右纵向隔板164分别以例如为插接的方式接合中间横向间隔件13,并跟顶部屏蔽盖体161和底部屏蔽盖体162搭配,而分别形成第一实施例所述的左顶部高速信号屏蔽腔室E1、顶部低速信号屏蔽腔室E2、右顶部高速信号屏蔽腔室E3、左底部高速信号屏蔽腔室E4、底部低速信号屏蔽腔室E5和右底部高速信号屏蔽腔室E6。在本实施例中,左纵向隔板163包含第一实施例所述的左顶部翼片1411或左底部翼片1441,右纵向隔板164包含第一实施例所述的右顶部翼片1431或右底部翼片1461。
关于本实施例连接器的制造,请参阅图18至图27的本实施例连接器的主要制造过程示意图。如图18至图19所示,首先,分别准备中间横向间隔件13、顶部端子组11和底部端子组12,并将顶部端子组11和底部端子组12分别组设于中间横向间隔件13的上方和下方以构成第一连接器半成品。接着,如图20至图21所示,分别准备顶部屏蔽盖体161、底部屏蔽盖体162、左纵向隔板163和右纵向隔板164,并令左纵向隔板163和右纵向隔板164接合中间横向间隔件13,而后,将顶部屏蔽盖体161、底部屏蔽盖体162组设于第一连接器半成品的上方和下方,以分别形成左顶部高速信号屏蔽腔室E1、顶部低速信号屏蔽腔室E2、右顶部高速信号屏蔽腔室E3、左底部高速信号屏蔽腔室E4、底部低速信号屏蔽腔室E5和右底部高速信号屏蔽腔室E6,而构成第二连接器半成品。
而后,如图25至图26所示,在第二连接器半成品上套设金属外壳15,并令金属外壳15电性接触顶部屏蔽盖体161和底部屏蔽盖体162,使金属外壳15电性连通左顶部高速信号屏蔽腔室E1、顶部低速信号屏蔽腔室E2、右顶部高速信号屏蔽腔室E3、左底部高速信号屏蔽腔室E4、底部低速信号屏蔽腔室E5和右底部高速信号屏蔽腔室E6以形成屏蔽回路,如此,金属外壳15可为顶部端子组11和底部端子组12提供屏蔽,以使外界对左顶部高速信号、顶部低速信号、右顶部高速信号、左底部高速信号、底部低速信号和右底部高速信号的干扰减到可接受的范围。
综上所述,本申请的USB板端连接器通过分别为多个高速信号端子对和低速信号端子对提供屏蔽腔室,以使多个高速信号端子对的高速信号和低速信号端子对的低速信号受到的辐射干扰减到可接受的范围,如此,可有效抑制低速信号与高速信号彼此之间的辐射干扰,还可有效抑制多个高速信号端子对的高速信号彼此之间的辐射干扰,而减少USB板端连接器的低速信号和高速信号在传输过程中发生衰减和失真的程度,以满足USB板端连接器规范中对于低速信号和高速信号的信号传输要求。
上述实施例仅例示性说明本申请的原理和效果,而非用于限制本申请。任何本领域技术人员均可在不违背本申请精神和范畴的情况下,对上述实施例进行修饰和改变。因此,本申请的权利保护范围,应如本申请权利要求所列。

Claims (9)

1.一种USB板端连接器,其特征在于,所述USB板端连接器包括:
顶部端子组,所述顶部端子组包含左顶部高速信号端子对、顶部低速信号端子对和右顶部高速信号端子对,所述左顶部高速信号端子对用于传输左顶部高速信号,所述顶部低速信号端子对用于传输顶部低速信号,所述右顶部高速信号端子对用于传输右顶部高速信号,所述顶部低速信号端子对位于所述左顶部高速信号端子对与所述右顶部高速信号端子对之间;
底部端子组,所述底部端子组包含左底部高速信号端子对、底部低速信号端子对和右底部高速信号端子对,所述左底部高速信号端子对用于传输左底部高速信号,所述底部低速信号端子对用于传输底部低速信号,所述右底部高速信号端子对用于传输右底部高速信号,所述底部低速信号端子对位于所述左底部高速信号端子对与所述右底部高速信号端子对之间;
中间横向间隔件,所述中间横向间隔件位于所述顶部端子组与所述底部端子组之间;
左顶部高速信号屏蔽结构,所述左顶部高速信号屏蔽结构搭接所述中间横向间隔件,而形成左顶部高速信号屏蔽腔室,所述左顶部高速信号端子对的至少一部位位于所述左顶部高速信号屏蔽腔室内,以令所述左顶部高速信号屏蔽腔室屏蔽来自于所述顶部低速信号、所述右顶部高速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号的辐射,使所述顶部低速信号、所述右顶部高速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号对所述左顶部高速信号产生的辐射干扰减到可接受的范围;
顶部低速信号屏蔽结构,所述顶部低速信号屏蔽结构搭接所述中间横向间隔件,而形成顶部低速信号屏蔽腔室,所述顶部低速信号端子对的至少一部位位于所述顶部低速信号屏蔽腔室内,以令所述顶部低速信号屏蔽腔室屏蔽来自于所述左顶部高速信号、所述右顶部高速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号的辐射,使所述左顶部高速信号、所述右顶部高速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号对所述顶部低速信号产生的辐射干扰减到可接受的范围;
右顶部高速信号屏蔽结构,所述右顶部高速信号屏蔽结构搭接所述中间横向间隔件,而形成右顶部高速信号屏蔽腔室,所述右顶部高速信号端子对的至少一部位位于所述右顶部高速信号屏蔽腔室内,以令所述右顶部高速信号屏蔽腔室屏蔽来自于所述左顶部高速信号、所述顶部低速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号的辐射,使所述左顶部高速信号、所述顶部低速信号、所述左底部高速信号、所述底部低速信号或所述右底部高速信号对所述右顶部高速信号产生的辐射干扰减到可接受的范围;
左底部高速信号屏蔽结构,所述左底部高速信号屏蔽结构搭接所述中间横向间隔件,而形成左底部高速信号屏蔽腔室,所述左底部高速信号端子对的至少一部位位于所述左底部高速信号屏蔽腔室内,以令所述左底部高速信号屏蔽腔室屏蔽来自于所述右顶部高速信号、所述左顶部高速信号、所述顶部低速信号、所述底部低速信号或所述右底部高速信号的辐射,使所述右顶部高速信号、所述左顶部高速信号、所述顶部低速信号、所述底部低速信号或所述右底部高速信号对所述左底部高速信号产生的辐射干扰减到可接受的范围;
底部低速信号屏蔽结构,所述底部低速信号屏蔽结构搭接所述中间横向间隔件,而形成底部低速信号屏蔽腔室,所述底部低速信号端子对的至少一部位位于所述底部低速信号屏蔽腔室内,以令所述底部低速信号屏蔽腔室屏蔽来自于所述左顶部高速信号、所述顶部低速信号、所述右顶部高速信号、所述左底部高速信号或所述右底部高速信号的辐射,使所述左顶部高速信号、所述顶部低速信号、所述右顶部高速信号、所述左底部高速信号或所述右底部高速信号对所述底部低速信号产生的辐射干扰减到可接受的范围;以及
右底部高速信号屏蔽结构,所述右底部高速信号屏蔽结构搭接所述中间横向间隔件,而形成右底部高速信号屏蔽腔室,所述右底部高速信号端子对的至少一部位位于所述右底部高速信号屏蔽腔室内,以令所述右底部高速信号屏蔽腔室屏蔽来自于所述左顶部高速信号、所述右顶部高速信号、所述顶部低速信号、所述左底部高速信号或所述底部低速信号的辐射,使所述左顶部高速信号、所述右顶部高速信号、所述顶部低速信号、所述左底部高速信号或所述底部低速信号对所述右底部高速信号产生的辐射干扰减到可接受的范围。
2.如权利要求1的USB板端连接器,其特征在于,还包括第一顶部屏蔽壳体和第一底部屏蔽壳体,所述第一顶部屏蔽壳体形成所述顶部低速信号屏蔽结构的第一部分;所述第一底部屏蔽壳体形成所述底部低速信号屏蔽结构的第一部分。
3.如权利要求2的USB板端连接器,其特征在于,所述第一顶部屏蔽壳体具有左顶部翼片和右顶部翼片,所述左顶部翼片位于所述左顶部高速信号端子对与所述顶部低速信号端子对之间,以提供隔开所述左顶部高速信号端子对与所述顶部低速信号端子对;所述右顶部翼片位于所述右顶部高速信号端子对与所述顶部低速信号端子对之间,以提供隔开所述右顶部高速信号端子对与所述顶部低速信号端子对;所述第一底部屏蔽壳体具有左底部翼片和右底部翼片,所述左底部翼片位于所述左底部高速信号端子对与所述底部低速信号端子对之间,以提供隔开所述左底部高速信号端子对与所述底部低速信号端子对;所述右底部翼片位于所述右底部高速信号端子对与所述底部低速信号端子对之间,以提供隔开所述右底部高速信号端子对与所述底部低速信号端子对。
4.如权利要求3的USB板端连接器,其特征在于,还包括顶部屏蔽盖体和底部屏蔽盖体,所述顶部屏蔽盖体借由折弯方式形成所述左顶部翼片或所述右顶部翼片而构成所述第一顶部屏蔽壳体;所述底部屏蔽盖体借由折弯方式形成所述左底部翼片或所述右底部翼片而构成所述第一底部屏蔽壳体。
5.如权利要求3的USB板端连接器,其特征在于,还包括顶部屏蔽盖体、底部屏蔽盖体、左纵向隔板和右纵向隔板,所述左纵向隔板和所述右纵向隔板分别接合所述中间横向间隔件,并跟所述顶部屏蔽盖体和所述底部屏蔽盖体搭配,而分别形成所述左顶部高速信号屏蔽腔室、所述顶部低速信号屏蔽腔室、所述右顶部高速信号屏蔽腔室、所述左底部高速信号屏蔽腔室、所述底部低速信号屏蔽腔室和所述右底部高速信号屏蔽腔室,其中,所述左纵向隔板包含所述左顶部翼片或所述左底部翼片,所述右纵向隔板包含所述右顶部翼片或所述右底部翼片。
6.如权利要求3的USB板端连接器,其特征在于,所述USB板端连接器与电路基板搭配使用,其中,所述左顶部高速信号端子对具有用于搭接所述电路基板的左顶部高速信号接脚对,所述顶部低速信号端子对具有用于搭接所述电路基板的顶部低速信号接脚对,所述右顶部高速信号端子对具有用于搭接所述电路基板的右顶部高速信号接脚对,所述左顶部翼片延伸至所述左顶部高速信号接脚对与所述顶部低速信号接脚对之间,且用于搭接所述电路基板以对所述左顶部高速信号或所述顶部低速信号产生的辐射提供屏蔽,使所述左顶部高速信号与所述顶部低速信号彼此的辐射干扰减到可接受的范围,所述右顶部翼片延伸至所述右顶部高速信号接脚对与所述顶部低速信号接脚对之间,且用于搭接所述电路基板以对所述右顶部高速信号或所述顶部低速信号产生的辐射提供屏蔽,使所述右顶部高速信号与所述顶部低速信号彼此的辐射干扰减到可接受的范围;所述左底部高速信号端子对具有用于搭接所述电路基板的左底部高速信号接脚对,所述底部低速信号端子对具有用于搭接所述电路基板的底部低速信号接脚对,所述右底部高速信号端子对具有用于搭接所述电路基板的右底部高速信号接脚对,所述左底部翼片延伸至所述左底部高速信号接脚对与所述底部低速信号接脚对之间,且用于搭接所述电路基板以对所述左底部高速信号或所述底部低速信号产生的辐射提供屏蔽,使所述左底部高速信号与所述底部低速信号彼此的辐射干扰减到可接受的范围,所述右底部翼片延伸至所述右底部高速信号接脚对与所述底部低速信号接脚对之间,且用于搭接所述电路基板以对所述右底部高速信号或所述底部低速信号产生的辐射提供屏蔽,使所述右底部高速信号与所述底部低速信号彼此的辐射干扰减到可接受的范围。
7.如权利要求1的USB板端连接器,其特征在于,还包括第二顶部屏蔽壳体和第二底部屏蔽壳体,所述第二顶部屏蔽壳体搭接所述第一顶部屏蔽壳体以形成所述左顶部高速信号屏蔽结构、所述顶部低速信号屏蔽结构的第二部分和所述右顶部高速信号屏蔽结构,所述第二底部屏蔽壳体搭接所述第一底部屏蔽壳体以形成所述左底部高速信号屏蔽结构、所述底部低速信号屏蔽结构的第二部分和所述右底部高速信号屏蔽结构。
8.如权利要求1的USB板端连接器,其特征在于,所述中间横向间隔件位于所述顶部端子组与所述底部端子组之间,且具有左顶部强耦合结构、右顶部强耦合结构、左底部强耦合结构和右底部强耦合结构;所述左顶部强耦合结构位于所述左顶部高速信号端子对与所述顶部低速信号端子对之间,以提供强耦合效应而减少所述左顶部高速信号与所述顶部低速信号的彼此干扰,所述右顶部强耦合结构位于所述顶部低速信号端子对与所述右顶部高速信号端子对之间,以提供强耦合效应而减少所述顶部低速信号与所述右顶部高速信号的彼此干扰;所述左底部强耦合结构位于所述左底部高速信号端子对与所述底部低速信号端子对之间,以提供强耦合效应而减少所述左底部高速信号与所述底部低速信号的彼此干扰,所述右底部强耦合结构位于所述底部低速信号端子对与所述右底部高速信号端子对之间,以提供强耦合效应而减少所述底部低速信号与所述右底部高速信号的彼此干扰。
9.如权利要求8的USB板端连接器,其特征在于,所述中间横向间隔件还包括顶部间隔板和底部间隔板,而所述左顶部强耦合结构和所述右顶部强耦合结构设置于所述顶部间隔板,所述左底部强耦合结构和所述右底部强耦合结构设置于所述底部间隔板。
CN202210374616.XA 2021-05-21 2022-04-11 Usb板端连接器 Pending CN115395315A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW110118559A TWI778631B (zh) 2021-05-21 2021-05-21 Usb板端連接器
TW110118559 2021-05-21

Publications (1)

Publication Number Publication Date
CN115395315A true CN115395315A (zh) 2022-11-25

Family

ID=84088055

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202210374616.XA Pending CN115395315A (zh) 2021-05-21 2022-04-11 Usb板端连接器
CN202220826430.9U Active CN217882183U (zh) 2021-05-21 2022-04-11 Usb板端连接器

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202220826430.9U Active CN217882183U (zh) 2021-05-21 2022-04-11 Usb板端连接器

Country Status (2)

Country Link
CN (2) CN115395315A (zh)
TW (1) TWI778631B (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110896177A (zh) * 2018-08-25 2020-03-20 富士康(昆山)电脑接插件有限公司 电连接器
CN109462090A (zh) * 2018-11-08 2019-03-12 昆山全方位电子科技有限公司 电连接器
CN112448235B (zh) * 2019-09-04 2022-05-31 上海莫仕连接器有限公司 电连接器及其电路板
CN211126218U (zh) * 2019-12-10 2020-07-28 电连技术股份有限公司 一种公座、母座及板对板射频连接器
TWM621334U (zh) * 2021-05-21 2021-12-21 大陸商春源科技(深圳)有限公司 Usb板端連接器

Also Published As

Publication number Publication date
TWI778631B (zh) 2022-09-21
TW202247532A (zh) 2022-12-01
CN217882183U (zh) 2022-11-22

Similar Documents

Publication Publication Date Title
EP3761454B1 (en) Plug and socket connectors
US10790630B2 (en) Universal series bus connector and manufacturing method thereof
TWM505714U (zh) 具有接地導體的高頻連接器結構
TWM521820U (zh) 電子連接器結構
CN109861035B (zh) 高速连接器
CN103579861A (zh) 传输高频信号的高密度连接器结构
US9065214B2 (en) Electrical connector having a ground contact with a solder portion and a pair of grounding contact portions
US20170033507A1 (en) Electrical receptacle connector
TW201304292A (zh) 電子連接器
TW201513483A (zh) 電連接器
CN217882183U (zh) Usb板端连接器
TWM621334U (zh) Usb板端連接器
TWI703778B (zh) 高速連接器組合及其電連接器
CN218958184U (zh) Usb线端连接器
TWM499667U (zh) 微型插頭電連接器、微型插座電連接器及電連接器組合
CN205070056U (zh) 插座电连接器
TWI635676B (zh) 高速電連接器組合及其耦接之電路板
KR102096432B1 (ko) 컨택트 어레이의 구조가 개선된 리셉터클 커넥터
WO2021168873A1 (zh) 一种多级连接器组件及母连接器
TWM619889U (zh) Usb線端連接器
CN101867100A (zh) 通用序列总线连接器及其接点阵列
TWI774194B (zh) 電子裝置及其屏蔽結構
TWI717969B (zh) 用於高頻訊號之擴充卡介面
TWI762223B (zh) 電連接器
US20220385010A1 (en) Paddle card and method for manufacturing the same, and electrical connector having the paddle card

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination