CN115357445B - 一种基于cpci架构的pci总线测试装置 - Google Patents

一种基于cpci架构的pci总线测试装置 Download PDF

Info

Publication number
CN115357445B
CN115357445B CN202211283351.9A CN202211283351A CN115357445B CN 115357445 B CN115357445 B CN 115357445B CN 202211283351 A CN202211283351 A CN 202211283351A CN 115357445 B CN115357445 B CN 115357445B
Authority
CN
China
Prior art keywords
pci
network
test
cpci
tested
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211283351.9A
Other languages
English (en)
Other versions
CN115357445A (zh
Inventor
王浩宇
李泽银
武佳骏
张皓林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China South Industries Group Automation Research Institute
Original Assignee
China South Industries Group Automation Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China South Industries Group Automation Research Institute filed Critical China South Industries Group Automation Research Institute
Priority to CN202211283351.9A priority Critical patent/CN115357445B/zh
Publication of CN115357445A publication Critical patent/CN115357445A/zh
Application granted granted Critical
Publication of CN115357445B publication Critical patent/CN115357445B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明公开了一种基于CPCI架构的PCI总线测试装置,该装置包括测试底板,所述测试底板集成有待测试CPCI主板连接接口、物理通道、测试计算机连接接口以及多通道测试网卡单元;所述待测试CPCI主板连接接口用于供待测试CPCI主板接入所述测试底板;所述物理通道用于将所述待测试CPCI主板的PCI总线路由到所述多通道测试网卡单元;所述测试计算机连接接口用于供测试计算机接入所述测试底板。该装置采用在测试底板上设置多个PCI网卡的方式,无需外接CPCI标准的外设板,即可以实现对待测试CPCI主板全部功能的测试。测试设备体积小,效率高,操作简单,可实现一键自动测试。同时,功能测试全面且经济性好。

Description

一种基于CPCI架构的PCI总线测试装置
技术领域
本发明涉及数据总线测试技术领域,特别是涉及一种设备体积小且效率高的基于CPCI架构的PCI总线测试装置。
背景技术
Compact PCI(Compact Peripheral Component Interconnect)简称CPCI,中文又称紧凑型PCI,是国际工业计算机制造者联合会(PCI Industrial ComputerManufacturer's Group,简称PICMG)于1994提出来的一种总线接口标准。CPCI架构由于其开放性的架构体系和通用的操作系统等优势广泛地应用于PC机、工控机及军用装备等领域。CPCI主板均含有CPCI总线功能,目前行业内的CPCI架构的PCI总线主控板一般支持7个外部设备,CPCI主板制作完成后需要对CPCI总线功能进行测试,保证CPCI总线功能全部正常后才能与其他设备进行连接使用。
对于CPCI总线功能的测试,目前行业内的通用做法是使用一个支持7个外部设备的标准机箱,并插入带标准PCI总线的7个外设板卡进行测试。这种方式使得测试设备体积较大。同时,由于测试设备容量有限,导致产品试验效率低下,进而大大增加了试验成本。
因此,如何提供一种设备体积小且测试效率高的总线测试装置,是迫切需要本领域技术人员解决的技术问题。
发明内容
鉴于上述问题,本发明提供一种克服上述问题或者至少部分地解决上述问题的一种基于CPCI架构的PCI总线测试装置。该装置缩小了测试设备体积,提升了产品测试效率;降低了测试设备成本以及试验成本。
本发明提供了如下方案:
一种基于CPCI架构的PCI总线测试装置,包括:
测试底板,所述测试底板集成有待测试CPCI主板连接接口、物理通道、测试计算机连接接口以及多通道测试网卡单元;
所述待测试CPCI主板连接接口用于供待测试CPCI主板接入所述测试底板;所述物理通道用于将所述待测试CPCI主板的PCI总线路由到所述多通道测试网卡单元;所述测试计算机连接接口用于供测试计算机接入所述测试底板;
所述多通道测试网卡单元包括至少两个PCI网卡,至少两个所述PCI网卡的数量与所述待测试CPCI主板支持的外部设备的数量相同;至少两个所述PCI网卡中的偶数个两两为一组且同组中的两个所述PCI网卡互连;
其中,同组的两个所述PCI网卡互为收发设备,以便通过同组的两个所述PCI网卡实现对两个目标网络通道的连通状况进行测试,所述目标网络通道为所述待测试CPCI主板与同组的两个所述PCI网卡通过外部网线形成的网络通道。
优选地:所述物理通道包括电阻网络,所述测试底板通过所述电阻网络将所述待测试CPCI主板的PCI总线路由到所述多通道测试网卡单元。
优选地:同组中的两个所述PCI网卡通过电容耦合方式互连。
优选地:所述PCI网卡的数量为奇数,所述测试计算机连接接口为偶数个所述PCI网卡以外的一个所述PCI网卡的网口。
优选地:所述PCI网卡的数量为7个,其中6个所述PCI网卡两两互连,另外1个所述PCI网卡的网口引出形成所述测试计算机连接接口。
优选地:所述测试底板还集成有电源,所述电源用于为所述待测试CPCI主板以及所述多通道测试网卡单元供电。
优选地:所述待测试CPCI主板连接接口包括CPCI连接器。
优选地:所述测试底板的时钟信号在PCB布线过程中按照6800Mil 进行等长。
优选地:所述通过同组的两个所述PCI网卡实现对两个目标网络通道的连通状况进行测试,包括:
分别为两个所述PCI网卡一一对应的配置没有主机对应的目的地址;
两个所述PCI网卡中本方PCI网卡通过与其对应的所述目的地址接收对方PCI网卡发送的目标数据包;所述目标数据包为所述测试计算机发送给所述待测试CPCI主板并由所述待测试CPCI主板发送给所述对方PCI网卡的数据包;
所述测试计算机根据所述本方PCI网卡回应ICMP协议侦的情况确定所述目标网络通道的连通状况。
优选地:两个所述PCI网卡包括第一PCI网卡以及第二PCI网卡,所述第一PCI网卡包括第一网口,所述第二PCI网卡包括第二网口;所述分别为两个所述PCI网卡一一对应的配置没有主机对应的目的地址;包括:
获取第一网口以及第二网口的MAC地址;
配置第一网口以及第二网口的IP分别为IP1与IP2;
配置第一网口所述目的地址为IP3以及第二网口所述目的地址为IP4;
配置静态ARP表项,以使发往所述IP3和所述IP4地址的数据包不再有ARP请求,所述IP3绑定解析第二网口的MAC地址,所述IP4绑定解析第一网口的MAC地址;
配置源地址转换和目的地址转换,将从所述IP1出去的数据包的源地址改为所述IP4,将从所述IP2出去的数据包的源地址改为所述IP3,将收到的目的地址为所述IP3的数据包的目的地址改为所述IP2,将收到的目的地址为所述IP4的数据包的目的地址改为所述IP1。
根据本发明提供的具体实施例,本发明公开了以下技术效果:
本申请实施例提供的一种基于CPCI架构的PCI总线测试装置,采用在测试底板上设置多个PCI网卡的方式,无需外接CPCI标准的外设板,即可以实现对待测试CPCI主板全部功能的测试。测试设备体积小,效率高,操作简单,可实现一键自动测试。同时,功能测试全面且经济性好。
当然,实施本发明的任一产品并不一定需要同时达到以上所述的所有优点。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来说,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种基于CPCI架构的PCI总线测试装置的结构示意图;
图2是本发明实施例提供的同组两个所述PCI网卡测试过程示意图;
图3是本发明实施例提供的传统采用两个设备对网络进行测试示意图;
图4是本发明实施例提供的单台设备进行自收发测试产生回环通信示意图;
图5是本发明实施例提供的单台设备进行自收发测试设置没有主机对应的收发地址后的示意图;
图6是本发明实施例提供的单台设备进行自收发测试接入测试交换机后的示意图。
图中:测试底板1、待测试CPCI主板连接接口2、物理通道3、测试计算机连接接口4、多通道测试网卡单元5、PCI网卡51、待测试CPCI主板6、测试计算机7、测试交换机8、PC机9、设备a、设备b、网口U0、网口U1、网口U2。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本发明保护的范围。
参见图1,为本发明实施例提供的一种基于CPCI架构的PCI总线测试装置,如图1所示,该装置可以包括:
测试底板1,所述测试底板1集成有待测试CPCI主板连接接口2、物理通道3、测试计算机连接接口4以及多通道测试网卡单元5;
所述待测试CPCI主板连接接口2用于供待测试CPCI主板6接入所述测试底板1;所述物理通道3用于将所述待测试CPCI主板6的PCI总线路由到所述多通道测试网卡单元5;所述测试计算机连接接口4用于供测试计算机7接入所述测试底板1;
所述多通道测试网卡单元5包括至少两个PCI网卡51,至少两个所述PCI网卡51的数量与所述待测试CPCI主板6支持的外部设备的数量相同;至少两个所述PCI网卡51中的偶数个两两为一组且同组中的两个所述PCI网卡51互连;
其中,同组的两个所述PCI网卡51互为收发设备,以便通过同组的两个所述PCI网卡51实现对两个目标网络通道的连通状况进行测试,所述目标网络通道为所述待测试CPCI主板6与同组的两个所述PCI网卡51通过外部网线形成的网络通道。
传统测试PCI总线功能是通过在标准的CPCI背板上先安装若干个标准的外设板,同时主槽上插接好被测CPCI主板,在CPCI主板上连接好测试主机、显示器、键盘和鼠标,再将电源安装到背板上,给被测CPCI主板加电,等待CPCI主板启动并进入操作系统桌面,加载全部CPCI外设板驱动后,再运行每块外设板对应的测试程序,分别测试每块CPCI外设板的功能,直到所有测试程序都测试正常说明 CPCI总线功能测试正常。其中CPCI外设板的数量与被测CPCI主板可以支撑的外部设备的数量相同。这样的方式由于设置了多个CPCI外设板因此会使得测试设备的整体体积较大。同时需要执行多种不同的测试程序,导致了传统的CPCI主板存在总线检测效率低、人力成本高。
另外,由于PCI总线可以提供多种不同的总线资源,例如,中断路由、不同的IDSEL号和不同的仲裁通道等等。而一部分外部设备在与PCI总线连接后实际使用时只会用到PCI总线的一部分功能。例如,其中一种外部设备不会用到中断路由资源,同时另一种外部设备不会用到仲裁通道。这样就要求提供的CPCI外设板需要与实际连接的外部设备一一对应,才能保证完成PCI总线所有功能的测试。而具有PCI接口的网卡(PCI网卡)在实际使用时会用到与其相连的PCI总线的所有资源。
因此,本申请实施例提供的装置采用PCI网卡51代替传统的CPCI外设板使用,只要检测到PCI网卡51可以与待检测CPCI主板6正常通信,则可以确定网络通道通信正常,也即可以确定与该PCI网卡51相连的待检测CPCI主板6相应的逻辑槽功能正常。
本申请实施例提供的装置,在测试底板上集成了与所述待测试CPCI主板6支持的外部设备的数量相同的至少两个PCI网卡51,同时将两个PCI网卡51互连形成一组,在实际测试使用时,将同组内的一个PCI网卡51作为被测设备,另一个PCI网卡51作为测试设备,无需外接其他测试设备即可进行网络通道的连通状况测试。进而可以根据网络通道的连通状态确定与作为被测设备的PCI网卡51相连的待测试CPCI主板6的逻辑槽的健康状态。通过上述方式可以有效的减小测试装置的体积。
在实际测试过程中,可以预先设定每个PCI网卡51作为被测设备的测试顺序,测试计算机只需要提供一种测试程序,待测试CPCI主板6依次将测试程序按照预设的顺序向各个PCI网卡51发出测试指令即可完成待测试CPCI主板6所有逻辑槽的健康状态测试。通过这种方式,可以简化测试所需要的测试程序的配置过程,待测试CPCI主板6只需要接收一次测试程序即可自主完成所有逻辑槽的测试,有利于提高测试的效率。
可以理解的是,本申请实施例提供的待测试CPCI主板连接接口2集成于测试底板上,该待测试CPCI主板连接接口2可以是CPCI连接器,通过CPCI连接器可以将待测试CPCI主板的所有PCI总线信号引入测试底板中。为了实现待测试CPCI主板其他类型的功能接口的测试,为使测试装置适用于更多的应用场景,本申请实施例还可以提供该装置的测试底板还可以设计为两个槽位的接口,其中一个接口可以为CPCI连接器用于实现与PCI总线相连,测试底板将PCI总线路由到外设槽并连接多通道测试网卡单元,以完成PCI总线的全功能测试。另外一个接口可支持后IO卡将待测设备除PCI总线的其他接口引出进行测试。
本申请实施例提供的物理通道的目的是将待测试CPCI主板6的PCI总线路由到所述多通道测试网卡单元5,使得待测试CPCI主板6的各个逻辑槽可以与至少两个PCI网卡51一一对应的可通信连接。具体的,所述物理通道包括电阻网络,所述测试底板通过所述电阻网络将所述待测试CPCI主板6的PCI总线路由到所述多通道测试网卡单元5。多通道网络测试板通过CPCI连接器将待测设备的所有PCI总线信号引入板卡中,并通过电阻网络将信号路由到多个千兆以太网设备上进行通信。
在实际应用中,本申请实施例提供的测试底板上的物理通道包含的连接线可以采用印制方式设置于测试底板上,以印制的方式取代配线将该测试底板制作成类似印制电路板的形式,既有利于加工制作,同时还可以使得装置整体简洁。
为了进一步的减小本申请实施例提供的装置的体积,本申请实施例可以提供同组中的两个所述PCI网卡51通过电容耦合方式互连。为了实现高度集成化并达到测试简便的目的,将测试底板上的至少两个网卡中的偶数个两两互连,其中两两互连的网卡不使用网络变压器,而采用电容耦合的方式以减小板卡PCB布局面积。
可以理解的是,在实际应用中本申请实施例提供的测试计算机连接接口可以根据实际需求确定接口类型,例如,可以选择其中一个PCI网卡51的网口作为接口。同时,由于不同的待测试CPCI主板6支持的外部设备的数量可能不同,因此需要提供的PCI网卡51的数量也不同。该PCI网卡51的数量可能是偶数也可能是奇数。当PCI网卡51的数量为偶数时,所有的PCI网卡51两两分成一组,且将同组内的两个PCI网卡51互连。然后选择所有PCI网卡51中任意一个的网口作为该测试计算机连接接口即可。当PCI网卡51的数量为奇数时,本申请实施例可以提供所述PCI网卡51的数量为奇数,所述测试计算机连接接口为偶数个所述PCI网卡51以外的一个所述PCI网卡51的网口。当PCI网卡51的数量为奇数时,将其中的偶数个进行两两互连,互连的两个PCI网卡互相可以作为收发设备实现对彼此对应的逻辑槽的网络通道测试。另外一个PCI网卡51可以将与其连接的测试计算机作为测试设备使用,实现对该PCI网卡51对应的逻辑槽的网络通道的测试。这样即可以实现所有PCI网卡51对应的网络通道的测试,又可以最大限度的减小装置的整体体积。
由于目前待测试CPCI主板6通常最多支持连接7个外部设备,为此,本申请实施例可以提供所述PCI网卡51的数量为7个,其中6个所述PCI网卡51两两互连,另外1个所述PCI网卡51的网口引出形成所述测试计算机连接接口。测试底板上的7个PCI网卡51中的6个两两互连,另一个网卡通过标准RJ45连接器引出连接测试计算机完成测试。其中两两互连的网卡不使用网络变压器,而采用电容耦合的方式以减小板卡PCB布局面积。
在实际应用中,本申请实施例提供的测试装置还需要提供用于为待测试CPCI主板6以及多通道测试网卡单元5供电的设备,为了进一步减少本申请实施例提供的装置的体积,本申请实施例还可以提供所述测试底板还集成有电源(图中未视出),所述电源用于为所述待测试CPCI主板6以及所述多通道测试网卡单元5供电。本申请实施例提供的电源可以采用CPCI电源,CPCI电源是作为Compact PCI计算机系统中重要的,且不可分割的一部分,所以该电源具有Compact PCI系统所有的优点,如可热插拔(HotSwap)、高可扩展性、高冗余性(N+1)。该系统电源同Compact PCI系统一样,最突出、最具吸引力的特点是它可以热插拔(Hot Swap)以及该电源的自身均流功能。在多块CPCI电源并行工作时,拔出或插入其中一块或几块电源而不破坏系统的正常工作,这是该系列电源最大的特色。 CPCI电源之所以具有可扩展性和冗余功能,是因为这种电源内部集成的ORing FET /二极管,可以实现输出的自动均流功能,在使用时把每路输出的均流母线连接起来就可以了,操作极其方便简单。
在设置电源后待测试CPCI主板连接接口主要功能是将待测试CPCI主板的PCI总线接入测试底板,并将电源经过滤波、去耦处理后送入待测试CPCI主板中,为待测试CPCI主板提供工作电源。物理通道主要功能是将PCI总线接入多通道测试网卡单元,并将电源经过滤波、去耦处理后送入各个PCI网卡中,为各个PCI网卡提供工作电源。
进一步的,所述测试底板的时钟信号在PCB布线过程中按照6800Mil 进行等长。根据PCI总线规范所有时钟信号需要等长,为使设备更稳定可靠地工作,测试装置的时钟信号不能按照标准子卡的2500mil长度进行等长,而需要根据本装置背板时钟信号长度进行计算。根据计算本申请实施例提供的测试装置的时钟信号在PCB布线过程中按照6800Mil 进行等长。
由于本申请实施例提供的同组内的两个PCI网卡进行互联,此时使用网络应用程序,通过抓包会发现设备并不通过两个PCI网卡各自的网口连接的网线进行通信,而是直接通过以太网协议栈内部进行了本地的回环通信,效果与同127.0.0.1(回环地址)通信相同,数据并不会通过真实的网络硬件设备,无法对网络硬件进行测试,从而无法测试PCI接口。为了解决这一问题,本申请实施例可以提供所述通过同组的两个所述PCI网卡实现对两个目标网络通道的连通状况进行测试,包括:
分别为两个所述PCI网卡一一对应的配置没有主机对应的目的地址;
两个所述PCI网卡中本方PCI网卡通过与其对应的所述目的地址接收对方PCI网卡发送的目标数据包;所述目标数据包为所述测试计算机发送给所述待测试CPCI主板并由所述待测试CPCI主板发送给所述对方PCI网卡的数据包;
所述测试计算机根据所述本方PCI网卡回应ICMP协议侦的情况确定所述目标网络通道的连通状况。其中,本方PCI网卡指的是同组内其中一个用于接收待测试CPCI主板6发送数据包的PCI网卡,对方PCI网卡指的是同组内另一个PCI网卡。
具体使用时,如图2所示,首先将PCI网卡51a作为本方PCI网卡,将PCI网卡51b作为对方PCI网卡。启动检测程序,测试计算机发出测试指令待测试CPCI主板6将数据包发送给PCI网卡51a,PCI网卡51a通过网线将数据包发送给PCI网卡51b,测试计算机监测到待测试CPCI主板6接收到PCI网卡51b回应的ICMP协议侦时,可以确定由待测试CPCI主板6到PCI网卡51a到PCI网卡51b再到待测试CPCI主板6的网络通道连通正常,可以确定与PCI网卡51a相连的待测试CPCI主板的逻辑槽L1功能正常。测试计算机监测到待测试CPCI主板6没有接收到PCI网卡51b回应的ICMP协议侦时,可以确定由待测试CPCI主板6到PCI网卡51a到PCI网卡51b再到待测试CPCI主板6的网络通道连通异常,可以确定与PCI网卡51a相连的待测试CPCI主板6的逻辑槽L1功能异常。
当逻辑槽L1检测完成后,将PCI网卡51b作为本方PCI网卡,将PCI网卡51a作为对方PCI网卡。启动检测程序,测试计算机发出测试指令待测试CPCI主板6将数据包发送给PCI网卡51b,PCI网卡51b通过网线将数据包发送给PCI网卡51a,测试计算机监测到待测试CPCI主板6接收到PCI网卡51a回应的ICMP协议侦时,可以确定由待测试CPCI主板6到PCI网卡51b到PCI网卡51a再到待测试CPCI主板6的网络通道连通正常,可以确定与PCI网卡51b相连的待测试CPCI主板的逻辑槽L2功能正常。测试计算机监测到待测试CPCI主板6没有接收到PCI网卡51a回应的ICMP协议侦时,可以确定由待测试CPCI主板6到PCI网卡51b到PCI网卡51a再到待测试CPCI主板6的网络通道连通异常,可以确定与PCI网卡51b相连的待测试CPCI主板6的逻辑槽L2功能异常。
然后按照上述方法分别对每组包含的两个PCI网卡进行测试即可完成待测试CPCI主板所有逻辑槽的测试。
具体的,两个所述PCI网卡包括第一PCI网卡以及第二PCI网卡,所述第一PCI网卡包括第一网口,所述第二PCI网卡包括第二网口;所述分别为两个所述PCI网卡一一对应的配置没有主机对应的目的地址;包括:
获取第一网口以及第二网口的MAC地址;
配置第一网口以及第二网口的IP分别为IP1与IP2;
配置第一网口所述目的地址为IP3以及第二网口所述目的地址为IP4;
配置静态ARP表项,以使发往所述IP3和所述IP4地址的数据包不再有ARP请求,所述IP3绑定解析第二网口的MAC地址,所述IP4绑定解析第一网口的MAC地址;
配置源地址转换和目的地址转换,将从所述IP1出去的数据包的源地址改为所述IP4,将从所述IP2出去的数据包的源地址改为所述IP3,将收到的目的地址为所述IP3的数据包的目的地址改为所述IP2,将收到的目的地址为所述IP4的数据包的目的地址改为所述IP1。
下面对本申请实施例提供的同组的两个所述PCI网卡实现对两个目标网络通道的连通状况进行测试的原理进行验证。
在一般情况下,如需对被测设备(设备a)的网络进行测试,需要接入一台测试设备(设备b)。
如图3所示,将设备a和设备b的网口U0、网口U1进行互联,在子网掩码为255.255.255.0的情况下,通过网络应用程序,使用ICMP协议进行网络测试。
由设备a的网口U0发起ICMP协议通信,设备b的网口U0收到ICMP协议帧后会通过以太网协议栈向设备a网口U0的IP(192.168.1.1)发起ICMP回复,网口U1同理。
如需要在单台设备情况下进行自收发测试(即本申请实施例提供的同组两个PCI网卡互为收发设备进行测试)。
如图4所示,将设备a(同组其中一个PCI网卡)的网口U0、网口U1和设备b(同组另一个PCI网卡)的网口U0、网口U1进行互联,此时使用网络应用程序,通过抓包会发现设备并不通过网口U0与网口U1连接的网线进行通信,而是直接通过以太网协议栈内部进行了本地的回环通信,效果与同IP 127.0.0.1(回环地址)通信相同,数据并不会通过真实的网络硬件设备,无法对网络硬件进行测试,从而无法测试PCI接口。
为了解决网络通信自动进入回环通信的问题,本申请实施例可以提供以下方法:
1.记下网口U0和网口U1的MAC地址;
2.设置网口U0和网口U1的IP分别为IP1(图5上192.168.1.1)与IP2(图5上192.168.1.2);
3.设置路由表,设置了两个到目的地址的路由,网口U0目的地址为IP3(例如,192.168.1.11),网口U1目的地址为IP4(例如,192.168.1.33),这两个地址是没有主机对应的;
4.设置静态ARP表项,这样发往IP3和IP4地址的数据包不会再有ARP请求,IP3绑定解析网口U1的MAC地址,IP4绑定解析网口U0的MAC地址;
5.打开NAT功能,设置源地址转换和目的地址转换,将从IP1出去的包的源地址改为IP4,将从IP2出去的包的源地址改为IP3,将收到的目的地址为IP3的包的目的地址改为IP2,将收到的目的地址为IP4的包的目的地址改为IP1。
如图5所示,在执行以上操作后,可以通过测试计算机搭载的网络应用程序由IP1向IP3发起ICMP协议通信,该数据包会经过网线被网口U1收到并由网口U1回应ICMP协议侦,双向测试通过,由网口U1发起测试结果相同,网口U0会收到ICMP协议侦并回应。
为了验证网络测试程序的ICMP协议侦确实是由外部网线进行的通信,可引入外部交换机进行测试。
如图6所示,将交换机8的网口U1数据映射到网口U2上,将网口U2连入PC机9,在PC机9上通过Wireshark进行抓包。在网口U0与网口U1使用网络应用程序进行测试期间,PC机9从网口U2上抓包可证明网络数据确实由网线进行通信而不是在协议栈进行了回环,由此可证明测试数据通过网线并通过PCI网卡,由此验证了PCI功能正常。
经过验证,如故意为PCI通信制造故障,再通过网络应用程序进行测试时,发起ICMP协议侦的网口是无法收到对向网口的ICMP回应协议侦的,可以证明该方法可以检测出PCI逻辑槽的故障。
总之,本申请提供的基于CPCI架构的PCI总线测试装置,采用在测试底板上设置多个PCI网卡的方式,无需外接CPCI标准的外设板,即可以实现对待测试CPCI主板全部功能的测试。测试设备体积小,效率高,操作简单,可实现一键自动测试。同时,功能测试全面且经济性好。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
通过以上的实施方式的描述可知,本领域的技术人员可以清楚地了解到本申请可借助软件加上必需的通用硬件平台的方式来实现。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在存储介质中,如ROM/RAM、磁碟、光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例或者实施例的某些部分所述的方法。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于系统或系统实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的系统及系统实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上所述仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (8)

1.一种基于CPCI架构的PCI总线测试装置,其特征在于,包括:
测试底板,所述测试底板集成有待测试CPCI主板连接接口、物理通道、测试计算机连接接口以及多通道测试网卡单元;
所述待测试CPCI主板连接接口用于供待测试CPCI主板接入所述测试底板;所述物理通道用于将所述待测试CPCI主板的PCI总线路由到所述多通道测试网卡单元;所述测试计算机连接接口用于供测试计算机接入所述测试底板;
所述多通道测试网卡单元包括至少两个PCI网卡,至少两个所述PCI网卡的数量与所述待测试CPCI主板支持的外部设备的数量相同;至少两个所述PCI网卡中的偶数个两两为一组且同组中的两个所述PCI网卡互连;
其中,同组的两个所述PCI网卡互为收发设备;
通过同组的两个所述PCI网卡实现对两个目标网络通道的连通状况进行测试,所述目标网络通道为所述待测试CPCI主板与同组的两个所述PCI网卡通过外部网线形成的网络通道;包括:
同组的两个所述PCI网卡包括第一PCI网卡以及第二PCI网卡,所述第一PCI网卡包括第一网口,所述第二PCI网卡包括第二网口;
分别为所述第一PCI网卡以及所述第二PCI网卡一一对应的配置没有主机对应的目的地址;包括:
获取所述第一网口以及所述第二网口的MAC地址;
配置所述第一网口以及所述第二网口的IP分别为IP1与IP2;
配置所述第一网口的所述目的地址为IP3以及所述第二网口的所述目的地址为IP4;
配置静态ARP表项,以使发往所述IP3和所述IP4的数据包不再有ARP请求,所述IP3绑定解析所述第二网口的MAC地址,所述IP4绑定解析所述第一网口的MAC地址;
配置源地址转换和目的地址转换,将从所述IP1出去的数据包的源地址改为所述IP4,将从所述IP2出去的数据包的源地址改为所述IP3,将收到的目的地址为所述IP3的数据包的目的地址改为所述IP2,将收到的目的地址为所述IP4的数据包的目的地址改为所述IP1;
所述第一PCI网卡以及所述第二PCI网卡中本方PCI网卡通过与其对应的所述目的地址接收对方PCI网卡发送的目标数据包;所述目标数据包为所述测试计算机发送给所述待测试CPCI主板并由所述待测试CPCI主板发送给所述对方PCI网卡的数据包;
所述测试计算机根据所述本方PCI网卡回应ICMP协议侦的情况确定所述目标网络通道的连通状况。
2.根据权利要求1所述的基于CPCI架构的PCI总线测试装置,其特征在于,所述物理通道包括电阻网络,所述测试底板通过所述电阻网络将所述待测试CPCI主板的PCI总线路由到所述多通道测试网卡单元。
3.根据权利要求1所述的基于CPCI架构的PCI总线测试装置,其特征在于,同组中的两个所述PCI网卡通过电容耦合方式互连。
4.根据权利要求1所述的基于CPCI架构的PCI总线测试装置,其特征在于,所述PCI网卡的数量为奇数,所述测试计算机连接接口为偶数个所述PCI网卡以外的一个所述PCI网卡的网口。
5.根据权利要求4所述的基于CPCI架构的PCI总线测试装置,其特征在于,所述PCI网卡的数量为7个,其中6个所述PCI网卡两两互连,另外1个所述PCI网卡的网口引出形成所述测试计算机连接接口。
6.根据权利要求1所述的基于CPCI架构的PCI总线测试装置,其特征在于,所述测试底板还集成有电源,所述电源用于为所述待测试CPCI主板以及所述多通道测试网卡单元供电。
7.根据权利要求1所述的基于CPCI架构的PCI总线测试装置,其特征在于,所述待测试CPCI主板连接接口包括CPCI连接器。
8.根据权利要求1所述的基于CPCI架构的PCI总线测试装置,其特征在于,所述测试底板的时钟信号在PCB布线过程中按照6800Mil 进行等长。
CN202211283351.9A 2022-10-20 2022-10-20 一种基于cpci架构的pci总线测试装置 Active CN115357445B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211283351.9A CN115357445B (zh) 2022-10-20 2022-10-20 一种基于cpci架构的pci总线测试装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211283351.9A CN115357445B (zh) 2022-10-20 2022-10-20 一种基于cpci架构的pci总线测试装置

Publications (2)

Publication Number Publication Date
CN115357445A CN115357445A (zh) 2022-11-18
CN115357445B true CN115357445B (zh) 2023-03-24

Family

ID=84007816

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211283351.9A Active CN115357445B (zh) 2022-10-20 2022-10-20 一种基于cpci架构的pci总线测试装置

Country Status (1)

Country Link
CN (1) CN115357445B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109462526A (zh) * 2019-01-08 2019-03-12 郑州云海信息技术有限公司 一种双网口网卡测试系统、方法及装置
CN112653600A (zh) * 2020-12-26 2021-04-13 苏州浪潮智能科技有限公司 基于usb网卡的网卡性能测试方法、装置及电子设备

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104077200B (zh) * 2014-06-27 2017-07-14 北京计算机技术及应用研究所 一种脱离于主机的cpci模块独立测试装置
CN107733889A (zh) * 2017-10-13 2018-02-23 郑州云海信息技术有限公司 一种虚拟机的网络访问方法、装置、设备及存储介质
CN108681497B (zh) * 2018-05-22 2022-01-25 天津市英贝特航天科技有限公司 一种cpci总线测试装置及方法
CN112260884A (zh) * 2020-09-25 2021-01-22 苏州浪潮智能科技有限公司 网卡自回路测试方法、系统、设备及可读存储介质
CN114189492A (zh) * 2021-11-29 2022-03-15 苏州浪潮智能科技有限公司 一种基于网络地址转换技术的网卡压力测试方法和系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109462526A (zh) * 2019-01-08 2019-03-12 郑州云海信息技术有限公司 一种双网口网卡测试系统、方法及装置
CN112653600A (zh) * 2020-12-26 2021-04-13 苏州浪潮智能科技有限公司 基于usb网卡的网卡性能测试方法、装置及电子设备

Also Published As

Publication number Publication date
CN115357445A (zh) 2022-11-18

Similar Documents

Publication Publication Date Title
CN110050441B (zh) 在故障情况下实时捕获流量以进行协议调试
US7644215B2 (en) Methods and systems for providing management in a telecommunications equipment shelf assembly using a shared serial bus
US6418481B1 (en) Reconfigurable matrix switch for managing the physical layer of local area network
US7734858B2 (en) Fabric interposer for blade compute module systems
US6598177B1 (en) Monitoring error conditions in an integrated circuit
US20020099972A1 (en) Method and system for selecting a master controller in a redundant control plane having plural controlllers
US6735660B1 (en) Sideband signal transmission between host and input/output adapter
US20020152421A1 (en) Diagnostic cage for testing redundant system controllers
US20220066895A1 (en) Network based debug
US11748218B2 (en) Methods, electronic devices, storage systems, and computer program products for error detection
US20070237071A1 (en) Input-output fabric conflict detection and resolution in a blade compute module system
CN114338493A (zh) 基于网络协议栈的ncsi测试方法、系统、装置及存储介质
CN211505789U (zh) 一种pcie板卡测试装置
US11218397B2 (en) Dual purpose NIC/PCIe protocol logic analyzer
CN115357445B (zh) 一种基于cpci架构的pci总线测试装置
CN112511370B (zh) 一种phy模式自主切换的信号测试系统
CN102884515B (zh) 串口重定向处理方法、设备和系统
US8391162B2 (en) Apparatus and method for testing SMNP cards
US20040162928A1 (en) High speed multiple ported bus interface reset control system
KR100293950B1 (ko) 주변소자 내부연결 버스 모니터를 이용한 장애 감지 장치 및 방법
CN218213316U (zh) 背板、测试机和测试系统
US7464257B2 (en) Mis-configuration detection methods and devices for blade systems
CN100375961C (zh) 应用于刀锋伺服系统的错误检测方法与装置
CN113904970B (zh) 一种半导体测试设备的传输系统及方法
CN115729872A (zh) 一种计算设备及pcie线缆连接的检测方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant