CN115357094A - 一种时钟监控电路及时钟监控方法 - Google Patents

一种时钟监控电路及时钟监控方法 Download PDF

Info

Publication number
CN115357094A
CN115357094A CN202211122794.XA CN202211122794A CN115357094A CN 115357094 A CN115357094 A CN 115357094A CN 202211122794 A CN202211122794 A CN 202211122794A CN 115357094 A CN115357094 A CN 115357094A
Authority
CN
China
Prior art keywords
clock
result
phase reference
reference clock
rising edge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211122794.XA
Other languages
English (en)
Inventor
马博雅
袁国顺
王立新
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN202211122794.XA priority Critical patent/CN115357094A/zh
Publication of CN115357094A publication Critical patent/CN115357094A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本发明涉及一种时钟监控电路及时钟监控方法,属于电子电路技术领域,解决了现有时钟监控方式存在的电路结构复杂、检测精度不可控等问题。一种时钟监控电路,包括:同相位参考时钟生成模块,用于生成与所述低频时钟的相位相同的同相位参考时钟;反相位参考时钟生成模块,用于生成与所述低频时钟的相位相反的反相位参考时钟;异常检测模块,用于以所述同相位参考时钟为参考,对待测时钟进行上升沿检测及下降沿计数,并根据上升沿检测及下降沿计数的结果生成所述待测时钟的时钟监控结果;或者,用于以所述反相位参考时钟为参考,对所述待测时钟进行上升沿计数及下降沿检测,并根据上升沿计数及下降沿检测的结果生成所述待测时钟的时钟监控结果。

Description

一种时钟监控电路及时钟监控方法
技术领域
本发明涉及电子电路技术领域,尤其涉及一种时钟监控电路及时钟监控方法。
背景技术
在集成电路芯片工作时,集成电路中各个部分的运作都需要时钟的控制,一旦时钟出现异常,电路的工作状态和功能将会受到极大的影响。因此,为了提高芯片的可靠性,确保集成电路能够正常发挥功能,需要时钟监控电路来监控并保证集成电路中的时钟能一直处于正常工作状态。
现有的时钟监控方式存在以下缺点:
1、现有的时钟监控电路设计复杂,功耗较大,难以实现,成本较高;
2、作为常见的时钟监控技术,脉冲生成检测技术无法生成任意占空比的检测信号,导致检测精度固定,不利于系统扩展。
发明内容
鉴于上述的分析,本发明实施例旨在提供一种时钟监控电路及时钟监控方法,用以解决现有时钟监控方式存在的电路结构复杂、检测精度不可控等问题。
一方面,本发明提供了一种时钟监控电路,所述时钟监控电路包括:
同相位参考时钟生成模块,用于生成与所述低频时钟的相位相同的同相位参考时钟;
反相位参考时钟生成模块,用于生成与所述低频时钟的相位相反的反相位参考时钟;
异常检测模块,用于以所述同相位参考时钟为参考,对待测时钟进行上升沿检测及下降沿计数,并根据上升沿检测及下降沿计数的结果生成所述待测时钟的时钟监控结果;或者,用于以所述反相位参考时钟为参考,对所述待测时钟进行上升沿计数及下降沿检测,并根据上升沿计数及下降沿检测的结果生成所述待测时钟的时钟监控结果。
在上述方案的基础上,本发明还提出了以下改进:
进一步,所述时钟监控电路还包括检测模式切换模块,用于实现同相位检测模式和反相位检测模式之间的切换;
当切换至所述同相位检测模式时,所述同相位参考时钟生成模块与所述异常检测模块相连,此时,所述异常检测模块以所述同相位参考时钟为参考;
当切换至所述反相位检测模式时,所述反相位参考时钟生成模块与所述异常检测模块相连,此时,所述异常检测模块以所述反相位参考时钟为参考。
进一步,所述同相位参考时钟和反相位参考时钟的周期均为所述低频时钟的一半;所述低频时钟的周期为所述待测时钟正常工作时的周期的2k,k为大于0的整数。
进一步,在所述异常检测模块中,当以所述同相位参考时钟为参考时,在所述同相位参考时钟的每个周期内,通过执行以下操作生成所述待测时钟的时钟监控结果:
在所述同相位参考时钟保持高电平期间,对所述待测时钟进行上升沿检测,得到上升沿检测结果;
在所述同相位参考时钟的当前周期内,对所述待测时钟进行下降沿计数,得到下降沿计数结果;
根据所述上升沿检测结果和所述下降沿计数结果,判别得到所述同相位参考时钟的当前周期内所述待测时钟的时钟监控结果。
进一步,通过执行以下操作判别得到所述同相位参考时钟的当前周期内所述待测时钟的时钟监控结果:
当上升沿检测结果为检测到上升沿时,
若下降沿计数结果为k,时钟监控结果为:待测时钟正常;
若下降沿计数结果大于k,时钟监控结果为:待测时钟的实时频率在同相位参考时钟的当前周期内变快;
若下降沿计数结果大于0且小于k,时钟监控结果为:待测时钟的实时频率在同相位参考时钟的当前周期内变慢;
若下降沿计数结果为0,时钟监控结果为:所述待测时钟在同相位参考时钟的当前周期内丢失;
当上升沿检测结果为未检测到上升沿时,
若下降沿计数结果为k,时钟监控结果为:待测时钟出现了抖动;
若下降沿计数结果大于k,时钟监控结果为:待测时钟的实时频率在同相位参考时钟的当前周期之前变快;
若下降沿计数结果大于0且小于k,时钟监控结果为:待测时钟的实时频率在同相位参考时钟的当前周期之前变慢;
若下降沿计数结果为0,时钟监控结果为:待测时钟在同相位参考时钟的当前周期之前丢失。
进一步,在所述异常检测模块中,当以所述反相位参考时钟为参考时,在所述反相位参考时钟的每个周期内,通过执行以下操作生成所述待测时钟的时钟监控结果:
在所述反相位参考时钟保持高电平期间,对所述待测时钟进行下降沿检测,得到下降沿检测结果;
在所述反相位参考时钟的当前周期内,对所述待测时钟进行上升沿计数,得到上升沿计数结果;
根据所述下降沿检测结果和所述上升沿计数结果,判别得到所述反相位参考时钟的当前周期内所述待测时钟的时钟监控结果。
进一步,通过执行以下操作判别得到所述反相位参考时钟的当前相应周期内所述待测时钟的时钟监控结果:
当下降沿检测结果为检测到下降沿时,
若上升沿计数结果为k,时钟监控结果为:待测时钟正常;
若上升沿计数结果大于k,时钟监控结果为:待测时钟的实时频率在反相位参考时钟的当前周期内变快;
若上升沿计数结果大于0且小于k,时钟监控结果为:待测时钟的实时频率在反相位参考时钟的当前周期内变慢;
若上升沿计数结果为0,时钟监控结果为:待测时钟在反相位参考时钟的当前周期内丢失;
当下降沿检测结果为未检测到下降沿时,
若上升沿计数结果为k,时钟监控结果为:待测时钟出现了抖动;
若上升沿计数结果大于k,时钟监控结果为:待测时钟的实时频率在反相位参考时钟的当前周期之前变快;
若上升沿计数结果大于0且小于k,时钟监控结果为:待测时钟的实时频率在反相位参考时钟的当前周期之前变慢;
若上升沿计数结果为0,时钟监控结果为:待测时钟在反相位参考时钟的当前周期之前丢失。
进一步,所述同相位参考时钟生成模块包括:
第一延时处理单元,用于对所述低频时钟进行延时处理,生成第一延时信号;所述第一延时处理单元的延时时间小于所述待测时钟正常工作时的周期的一半;
第一异或处理单元,用于对所述低频时钟和所述第一延时信号进行异或处理,生成所述同相位参考时钟。
进一步,所述反相位参考时钟生成模块包括:
第二延时处理单元,用于对所述低频时钟进行延时处理,生成第二延时信号;所述第二延时处理单元的延时时间等于所述待测时钟正常工作时的周期的一半;
第三延时处理单元,用于对所述第二延时信号进行延时处理,生成第三延时信号;所述第三延时处理单元的延时时间小于所述待测时钟正常工作时的周期的一半;
第二异或处理模块,用于对所述第二延时信号和所述第三延时信号进行异或处理,生成所述反相位参考时钟。
另一方面,本发明还提供了一种时钟监控方法,包括:
获取时钟监控的检测模式;所述时钟监控的检测模式包括同相位检测模式和反相位检测模式;
若检测模式为同相位检测模式,则执行:
对低频时钟进行延时及异或处理,生成同相位参考时钟;
以所述同相位参考时钟为参考,对待测时钟进行上升沿检测及下降沿计数,并根据上升沿检测及下降沿计数的结果生成所述待测时钟的时钟监控结果;
若检测模式为反相位检测模式,则执行:
对低频时钟进行延时及异或处理,生成反相位参考时钟;
以所述反相位参考时钟为参考,对所述待测时钟进行上升沿计数及下降沿检测,并根据上升沿计数及下降沿检测的结果生成所述待测时钟的时钟监控结果。
与现有技术相比,本发明至少可实现如下有益效果之一:
本发明提供的时钟监控电路和时钟监控方法,具备如下优势:
(1)通过设计同相位参考时钟生成模块和反相位参考时钟生成模块,提供了两种不同的参考时钟,通过调节延时单元的延时时间调节参考时钟的占空比,以实现对不同精度要求的待测时钟的时钟监控。具体地,当精度要求较高时,减小参考时钟的占空比;而当精度要求较低时,增大参考时钟的占空比。
(2)通过分析参考时钟与待测时钟的不同相对关系,能够获取所有类别的时钟监控结果,便于本领域技术人员快速确定待测时钟的问题类别,以便给出相应的解决方案;
(3)整个时钟监控电路的结构简单,功耗较小,便于实施,具备很强的推广价值。
本发明中,上述各技术方案之间还可以相互组合,以实现更多的优选组合方案。本发明的其他特征和优点将在随后的说明书中阐述,并且,部分优点可从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过说明书以及附图中所特别指出的内容中来实现和获得。
附图说明
附图仅用于示出具体实施例的目的,而并不认为是对本发明的限制,在整个附图中,相同的参考符号表示相同的部件。
图1为本发明实施例1提供的时钟监控电路的示意图;
图2为本发明实施例1提供的同相位参考时钟生成模块的示意图;
图3为本发明实施例1提供的低频时钟、第一延时信号、同相位参考时钟和正常工作时的待测时钟之间的相对关系示意图;
图4为本发明实施例1提供的反相位参考时钟生成模块的示意图;
图5为本发明实施例1提供的低频时钟、第二延时信号、第三延时信号、反相位参考时钟和正常工作时的待测时钟之间的相对关系示意图;
图6-图13分别为本发明实施例1提供的type类型从1000到1111对应的时钟监控变化过程示意图;
图14-图21分别为本发明实施例1提供的type类型从0000到0111对应的时钟监控变化过程示意图;
图22为本发明实施例2提供得时钟监控方法流程图。
具体实施方式
下面结合附图来具体描述本发明的优选实施例,其中,附图构成本申请一部分,并与本发明的实施例一起用于阐释本发明的原理,并非用于限定本发明的范围。
实施例1
本发明的一个具体实施例,公开了一种时钟监控电路,示意图如图1所示。该时钟监控电路包括:
同相位参考时钟生成模块,用于生成与所述低频时钟的相位相同的同相位参考时钟;
反相位参考时钟生成模块,用于生成与所述低频时钟的相位相反的反相位参考时钟;
异常检测模块,用于以所述同相位参考时钟为参考,对待测时钟进行上升沿检测及下降沿计数,并根据上升沿检测及下降沿计数的结果生成所述待测时钟的时钟监控结果;或者,用于以所述反相位参考时钟为参考,对所述待测时钟进行上升沿计数及下降沿检测,并根据上升沿计数及下降沿检测的结果生成所述待测时钟的时钟监控结果。
优选地,所述时钟监控电路还包括检测模式切换模块,用于实现同相位检测模式和反相位检测模式之间的切换;当切换至所述同相位检测模式时,所述同相位参考时钟生成模块与所述异常检测模块相连,此时,所述异常检测模块以所述同相位参考时钟为参考;当切换至所述反相位检测模式时,所述反相位参考时钟生成模块与所述异常检测模块相连,此时,所述异常检测模块以所述反相位参考时钟为参考。
在本实施例中,低频时钟的周期为待测时钟正常工作时的周期的2k,k为大于0的整数。同时,低频时钟与待测时钟正常工作时的相位相同。同相位参考时钟和反相位参考时钟的周期均为所述低频时钟的一半,因此,同相位参考时钟和反相位参考时钟的周期均为2k-1*Tclk,Tclk表示待测时钟正常工作时的周期。
在上述时钟监控电路中,同相位参考时钟生成模块如图2所示,包括第一延时处理单元和第一异或处理单元;其中,
第一延时处理单元,用于对所述低频时钟进行延时处理,生成第一延时信号;所述第一延时处理单元的延时时间小于所述待测时钟正常工作时的周期的一半;
第一异或处理单元,用于对所述低频时钟和所述第一延时信号进行异或处理,生成所述同相位参考时钟。
在同相位参考时钟生成模块,通过调节第一延时处理单元的延时时间,即可调节同相位参考时钟的占空比。在图3中,以k=1为例,描述了低频时钟(clk_lf)、第一延时信号(clk_d1)、同相位参考时钟(clk_mi)和正常工作时的待测时钟(clk)之间的相对关系。
在上述时钟监控电路中,反相位参考时钟生成模块如图4所示,包括第二延时处理单元、第三延时处理单元和第二异或处理模块;其中,
第二延时处理单元,用于对所述低频时钟进行延时处理,生成第二延时信号;所述第二延时处理单元的延时时间等于所述待测时钟正常工作时的周期的一半;
第三延时处理单元,用于对所述第二延时信号进行延时处理,生成第三延时信号;所述第三延时处理单元的延时时间小于所述待测时钟正常工作时周期的一半;
第二异或处理模块,用于对所述第二延时信号和所述第三延时信号进行异或处理,生成所述反相位参考时钟。
在反相位参考时钟生成模块,通过调节第三延时处理单元的延时时间,即可调节反相位参考时钟的占空比。在图5中,以k=1为例,描述了低频时钟(clk_lf)、第二延时信号(clk_d2)、第三延时信号(clk_d3)、反相位参考时钟(clk_ma)和正常工作时的待测时钟(clk)之间的相对关系。
在本实施例中,第一到第三延时处理单元均可采用555定时器实现,以实现预设时间的延时。
在异常检测模块中,存在两种检测方式,具体说明如下:
第一,以所述同相位参考时钟为参考
在所述异常检测模块中,在所述同相位参考时钟的每个周期内,通过执行以下操作生成所述待测时钟的时钟监控结果:
1、在所述同相位参考时钟保持高电平期间,对所述待测时钟进行上升沿检测,得到上升沿检测结果;
具体地,在同相位参考时钟保持高电平期间,对待测时钟进行上升沿检测:
若检测到上升沿,上升沿检测信号变为高电平并保持,此时,上升沿检测结果为检测到上升沿;
若未检测到上升沿,上升沿检测信号在同相位参考时钟的高电平结束时刻变为低电平,此时,上升沿检测结果为未检测到上升沿。
2、在所述同相位参考时钟的当前周期内,对所述待测时钟进行下降沿计数,得到下降沿计数结果;
需要说明的是,下降沿计数结果的初始值为0。同时,在检测到同相位参考时钟的下一个周期的上升沿时,将下降沿计数结果清零。
3、根据所述上升沿检测结果和所述下降沿计数结果,判别得到所述同相位参考时钟的当前周期内所述待测时钟的时钟监控结果。
具体地,通过执行以下操作判别得到所述同相位参考时钟的当前周期内所述待测时钟的时钟监控结果:3-1、当上升沿检测结果为检测到上升沿时,
若下降沿计数结果为k,时钟监控结果为:检测到上升沿、且待测时钟正常;此时,error=0,type=1000;k=1、type=1000时的时钟监控变化过程如图6所示;其中,signal_p表示上升沿检测信号,number_n表示下降沿计数结果。
若下降沿计数结果大于k,时钟监控结果为:检测到上升沿、且待测时钟的实时频率变快;此时,error=1,type=1001;k=1、type=1001时的时钟监控变化过程如图7所示;
若下降沿计数结果大于0且小于k,时钟监控结果为:检测到上升沿、且待测时钟的实时频率变慢;此时,error=1,type=1010;k=2、type=1010时的时钟监控变化过程如图8所示;
若下降沿计数结果为0,时钟监控结果为:检测到上升沿、且待测时钟丢失;此时,error=1,type=1011;k=1、type=1011时的时钟监控变化过程如图9所示。
3-2、当上升沿检测结果为未检测到上升沿时,
若下降沿计数结果为k,时钟监控结果为:待测时钟出现了抖动;此时,error=1,type=1100;需要说明的是,这里的抖动分为向前抖动和向后抖动。其中,向前抖动的时间小于待测时钟正常工作时的周期的一半,向后抖动的时间大于同相位参考时钟(反相位检测方式时,将“同相位参考时钟”替换为“反相位参考时钟”即可)保持高电平的时长、小于待测时钟正常工作时的周期的一半;k=1、type=1100时的时钟监控变化过程如图10所示。其中,clk、number_n分别表示待测时钟向前抖动情况下的待测时钟、下降沿计数。clk’、number_n’分别表示待测时钟向后抖动情况下的待测时钟、下降沿计数。
若下降沿计数结果大于k,时钟监控结果为:未检测到上升沿、且待测时钟的实时频率变快;此时,error=1,type=1101;k=1、type=1101时的时钟监控变化过程如图11所示。
若下降沿计数结果大于0且小于k,时钟监控结果为:未检测到上升沿、且待测时钟的实时频率变慢;此时,error=1,type=1110;k=2、type=1110时的时钟监控变化过程如图12所示。
若下降沿计数结果为0,时钟监控结果为:未检测到上升沿、且待测时钟丢失;此时,error=1,type=1111。k=1、type=1111时的时钟监控变化过程如图13所示。
第二、以反相位参考时钟为参考
在所述异常检测模块中,在所述反相位参考时钟的每个周期内,通过执行以下操作生成所述待测时钟的时钟监控结果:
1、在所述反相位参考时钟保持高电平期间,对所述待测时钟进行下降沿检测,得到下降沿检测结果;
具体地,在反相位参考时钟保持高电平期间,对待测时钟进行下降沿检测:
若检测到下降沿,下降沿检测信号变为高电平并保持,此时,下降沿检测结果为检测到下降沿;
若未检测到下降沿,下降沿检测信号在反相位参考时钟的高电平结束时刻变为低电平,此时,下降沿检测结果为未检测到下降沿。
2、在所述反相位参考时钟的当前周期内,对所述待测时钟进行上升沿计数,得到上升沿计数结果;
需要说明的是,上升沿计数结果的初始值为0。同时,在检测到反相位参考时钟的下一个周期的上升沿时,将上升沿计数结果清零。
3、根据所述下降沿检测结果和所述上升沿计数结果,判别得到所述反相位参考时钟的当前周期内所述待测时钟的时钟监控结果。
具体地,通过执行以下操作判别得到所述反相位参考时钟的当前相应周期内所述待测时钟的时钟监控结果:3-1、当下降沿检测结果为检测到下降沿时,
若上升沿计数结果为k,时钟监控结果为:检测到下降沿、且待测时钟正常;此时,error=0,type=0000;k=1、type=0000时的时钟监控变化过程如图14所示。其中,signal_n表示下降沿检测信号,number_p表示上升沿计数结果。
若上升沿计数结果大于k,时钟监控结果为:检测到下降沿、且待测时钟的实时频率变快;此时,error=1,type=0001;k=1、type=0001时的时钟监控变化过程如图15所示。
若上升沿计数结果大于0且小于k,时钟监控结果为:检测到下降沿、且待测时钟的实时频率变慢;error=1,type=0010;k=2、type=0010时的时钟监控变化过程如图16所示。
若上升沿计数结果为0,时钟监控结果为:检测到下降沿、且待测时钟丢失;此时,error=1,type=0011;k=1、type=0011时的时钟监控变化过程如图17所示。
3-2、当下降沿检测结果为未检测到下降沿时,
若上升沿计数结果为k,时钟监控结果为:未检测到下降沿、且待测时钟出现了抖动;此时,error=1,type=0100;k=1、type=0100时的时钟监控变化过程如图18所示。
若上升沿计数结果大于k,时钟监控结果为:未检测到下降沿、且待测时钟的实时频率变快;此时,error=1,type=0101;k=1、type=0101时的时钟监控变化过程如图19所示。
若上升沿计数结果大于0且小于k,时钟监控结果为:未检测到下降沿、且待测时钟的实时频率变慢;此时,error=1,type=0110;k=2、type=0110时的时钟监控变化过程如图20所示。
若上升沿计数结果为0,时钟监控结果为:未检测到下降沿、且待测时钟丢失;此时,error=1,type=0111。k=1、type=0111时的时钟监控变化过程如图21所示。
在上述过程中,error用于指示时钟监控结果正常或异常情况:当error=0时待测时钟正常,当error=1时待测时钟异常。
type用于指示时钟监控结果的具体类别;其中,type的最高位对应检测模式;当type的最高位为1时,表示当前检测模式为同相位检测模式;当type的最高位为0时,表示当前检测模式为反相位检测模式。type的低三位表示当前时钟监控结果的具体类别。
具体实时过程中,获取到时钟监控结果后,可以通过输出error和type的方式,帮助工作人员快速了解当前的时钟监控结果。
综上所述,本实施例提供的时钟监控电路,具备如下优势:
(4)通过设计同相位参考时钟生成模块和反相位参考时钟生成模块,提供了两种不同的参考时钟,通过调节延时单元的延时时间调节参考时钟的占空比,以实现对不同精度要求的待测时钟的时钟监控。具体地,当精度要求较高时,减小参考时钟的占空比;而当精度要求较低时,增大参考时钟的占空比。
(5)通过分析参考时钟与待测时钟的不同相对关系,能够获取所有类别的时钟监控结果,便于本领域技术人员快速确定待测时钟的问题类别,以便给出相应的解决方案;
(6)整个时钟监控电路的结构简单,功耗较小,便于实施,具备很强的推广价值。
实施例2
本发明的实施例2,还提供了一种时钟监控方法,流程图如图22所示,包括以下步骤:
步骤S1:获取时钟监控的检测模式;所述时钟监控的检测模式包括同相位检测模式和反相位检测模式;
步骤S2:若检测模式为同相位检测模式,则执行:
步骤S21:对低频时钟进行延时及异或处理,生成同相位参考时钟;
步骤S22:以所述同相位参考时钟为参考,对待测时钟进行上升沿检测及下降沿计数,并根据上升沿检测及下降沿计数的结果生成所述待测时钟的时钟监控结果;
步骤S3:若检测模式为反相位检测模式,则执行:
步骤S31:对低频时钟进行延时及异或处理,生成反相位参考时钟;
步骤S32:以所述反相位参考时钟为参考,对所述待测时钟进行上升沿计数及下降沿检测,并根据上升沿计数及下降沿检测的结果生成所述待测时钟的时钟监控结果。
本发明方法实施例的具体实施过程参见上述电路实施例即可,本方法实施例在此不再赘述。
由于本方法实施例与上述电路实施例原理相同,所以本方法也具有上述电路实施例相应的技术效果。
本领域技术人员可以理解,实现上述实施例方法的全部或部分流程,可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于计算机可读存储介质中。其中,所述计算机可读存储介质为磁盘、光盘、只读存储记忆体或随机存储记忆体等。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。

Claims (10)

1.一种时钟监控电路,其特征在于,所述时钟监控电路包括:
同相位参考时钟生成模块,用于生成与所述低频时钟的相位相同的同相位参考时钟;
反相位参考时钟生成模块,用于生成与所述低频时钟的相位相反的反相位参考时钟;
异常检测模块,用于以所述同相位参考时钟为参考,对待测时钟进行上升沿检测及下降沿计数,并根据上升沿检测及下降沿计数的结果生成所述待测时钟的时钟监控结果;或者,用于以所述反相位参考时钟为参考,对所述待测时钟进行上升沿计数及下降沿检测,并根据上升沿计数及下降沿检测的结果生成所述待测时钟的时钟监控结果。
2.根据权利要求1所述的时钟监控电路,其特征在于,所述时钟监控电路还包括检测模式切换模块,用于实现同相位检测模式和反相位检测模式之间的切换;
当切换至所述同相位检测模式时,所述同相位参考时钟生成模块与所述异常检测模块相连,此时,所述异常检测模块以所述同相位参考时钟为参考;
当切换至所述反相位检测模式时,所述反相位参考时钟生成模块与所述异常检测模块相连,此时,所述异常检测模块以所述反相位参考时钟为参考。
3.根据权利要求1或2所述的时钟监控电路,其特征在于,所述同相位参考时钟和反相位参考时钟的周期均为所述低频时钟的一半;所述低频时钟的周期为所述待测时钟正常工作时的周期的2k,k为大于0的整数。
4.根据权利要求3所述的时钟监控电路,其特征在于,在所述异常检测模块中,当以所述同相位参考时钟为参考时,在所述同相位参考时钟的每个周期内,通过执行以下操作生成所述待测时钟的时钟监控结果:
在所述同相位参考时钟保持高电平期间,对所述待测时钟进行上升沿检测,得到上升沿检测结果;
在所述同相位参考时钟的当前周期内,对所述待测时钟进行下降沿计数,得到下降沿计数结果;
根据所述上升沿检测结果和所述下降沿计数结果,判别得到所述同相位参考时钟的当前周期内所述待测时钟的时钟监控结果。
5.根据权利要求4所述的时钟监控电路,其特征在于,通过执行以下操作判别得到所述同相位参考时钟的当前周期内所述待测时钟的时钟监控结果:
当上升沿检测结果为检测到上升沿时,
若下降沿计数结果为k,时钟监控结果为:待测时钟正常;
若下降沿计数结果大于k,时钟监控结果为:待测时钟的实时频率在同相位参考时钟的当前周期内变快;
若下降沿计数结果大于0且小于k,时钟监控结果为:待测时钟的实时频率在同相位参考时钟的当前周期内变慢;
若下降沿计数结果为0,时钟监控结果为:所述待测时钟在同相位参考时钟的当前周期内丢失;
当上升沿检测结果为未检测到上升沿时,
若下降沿计数结果为k,时钟监控结果为:待测时钟出现了抖动;
若下降沿计数结果大于k,时钟监控结果为:待测时钟的实时频率在同相位参考时钟的当前周期之前变快;
若下降沿计数结果大于0且小于k,时钟监控结果为:待测时钟的实时频率在同相位参考时钟的当前周期之前变慢;
若下降沿计数结果为0,时钟监控结果为:待测时钟在同相位参考时钟的当前周期之前丢失。
6.根据权利要求3所述的时钟监控电路,其特征在于,在所述异常检测模块中,当以所述反相位参考时钟为参考时,在所述反相位参考时钟的每个周期内,通过执行以下操作生成所述待测时钟的时钟监控结果:
在所述反相位参考时钟保持高电平期间,对所述待测时钟进行下降沿检测,得到下降沿检测结果;
在所述反相位参考时钟的当前周期内,对所述待测时钟进行上升沿计数,得到上升沿计数结果;
根据所述下降沿检测结果和所述上升沿计数结果,判别得到所述反相位参考时钟的当前周期内所述待测时钟的时钟监控结果。
7.根据权利要求6所述的时钟监控电路,其特征在于,通过执行以下操作判别得到所述反相位参考时钟的当前相应周期内所述待测时钟的时钟监控结果:
当下降沿检测结果为检测到下降沿时,
若上升沿计数结果为k,时钟监控结果为:待测时钟正常;
若上升沿计数结果大于k,时钟监控结果为:待测时钟的实时频率在反相位参考时钟的当前周期内变快;
若上升沿计数结果大于0且小于k,时钟监控结果为:待测时钟的实时频率在反相位参考时钟的当前周期内变慢;
若上升沿计数结果为0,时钟监控结果为:待测时钟在反相位参考时钟的当前周期内丢失;
当下降沿检测结果为未检测到下降沿时,
若上升沿计数结果为k,时钟监控结果为:待测时钟出现了抖动;
若上升沿计数结果大于k,时钟监控结果为:待测时钟的实时频率在反相位参考时钟的当前周期之前变快;
若上升沿计数结果大于0且小于k,时钟监控结果为:待测时钟的实时频率在反相位参考时钟的当前周期之前变慢;
若上升沿计数结果为0,时钟监控结果为:待测时钟在反相位参考时钟的当前周期之前丢失。
8.根据权利要求1或2所述的时钟监控电路,其特征在于,所述同相位参考时钟生成模块包括:
第一延时处理单元,用于对所述低频时钟进行延时处理,生成第一延时信号;所述第一延时处理单元的延时时间小于所述待测时钟正常工作时的周期的一半;
第一异或处理单元,用于对所述低频时钟和所述第一延时信号进行异或处理,生成所述同相位参考时钟。
9.根据权利要求1或2所述的时钟监控电路,其特征在于,所述反相位参考时钟生成模块包括:
第二延时处理单元,用于对所述低频时钟进行延时处理,生成第二延时信号;所述第二延时处理单元的延时时间等于所述待测时钟正常工作时的周期的一半;
第三延时处理单元,用于对所述第二延时信号进行延时处理,生成第三延时信号;所述第三延时处理单元的延时时间小于所述待测时钟正常工作时的周期的一半;
第二异或处理模块,用于对所述第二延时信号和所述第三延时信号进行异或处理,生成所述反相位参考时钟。
10.一种时钟监控方法,其特征在于,包括:
获取时钟监控的检测模式;所述时钟监控的检测模式包括同相位检测模式和反相位检测模式;
若检测模式为同相位检测模式,则执行:
对低频时钟进行延时及异或处理,生成同相位参考时钟;
以所述同相位参考时钟为参考,对待测时钟进行上升沿检测及下降沿计数,并根据上升沿检测及下降沿计数的结果生成所述待测时钟的时钟监控结果;
若检测模式为反相位检测模式,则执行:
对低频时钟进行延时及异或处理,生成反相位参考时钟;
以所述反相位参考时钟为参考,对所述待测时钟进行上升沿计数及下降沿检测,并根据上升沿计数及下降沿检测的结果生成所述待测时钟的时钟监控结果。
CN202211122794.XA 2022-09-15 2022-09-15 一种时钟监控电路及时钟监控方法 Pending CN115357094A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211122794.XA CN115357094A (zh) 2022-09-15 2022-09-15 一种时钟监控电路及时钟监控方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211122794.XA CN115357094A (zh) 2022-09-15 2022-09-15 一种时钟监控电路及时钟监控方法

Publications (1)

Publication Number Publication Date
CN115357094A true CN115357094A (zh) 2022-11-18

Family

ID=84006246

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211122794.XA Pending CN115357094A (zh) 2022-09-15 2022-09-15 一种时钟监控电路及时钟监控方法

Country Status (1)

Country Link
CN (1) CN115357094A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117110707A (zh) * 2023-10-24 2023-11-24 芯潮流(珠海)科技有限公司 Soc集成芯片、频率测量电路及频率测量方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117110707A (zh) * 2023-10-24 2023-11-24 芯潮流(珠海)科技有限公司 Soc集成芯片、频率测量电路及频率测量方法
CN117110707B (zh) * 2023-10-24 2024-01-30 芯潮流(珠海)科技有限公司 Soc集成芯片、频率测量电路及频率测量方法

Similar Documents

Publication Publication Date Title
US8918686B2 (en) Determining data valid windows in a system and method for testing an integrated circuit device
CN203457123U (zh) 用于时钟布置的装置和系统
JP2001318130A (ja) 半導体テストシステム
US20130182511A1 (en) Digital memory system that dynamically adjusts reference voltage as a function of traffic intensity
KR100557050B1 (ko) 반도체 집적회로
JP3934339B2 (ja) 映像信号処理装置
JP2007071622A (ja) 試験装置および試験方法
CN115357094A (zh) 一种时钟监控电路及时钟监控方法
US20020008548A1 (en) Device for detecting abnormality of clock signal
JPH09128997A (ja) 多重ビットテスト用のメモリテストシステム
US7375571B1 (en) Glitch free clock multiplexer that uses a delay element to detect a transition-free period in a clock signal
US20100107026A1 (en) Semiconductor device having built-in self-test circuit and method of testing the same
US20210211133A1 (en) Clock and data recovery circuit
JP2010091482A (ja) 半導体集積回路装置及びその遅延故障テスト方法
JP5381001B2 (ja) 半導体集積回路及び半導体集積回路の試験方法
CN113282134A (zh) 热备份三模冗余计算机时间同步实现装置及方法
US8234530B2 (en) Serial interface device built-in self test
JP4819707B2 (ja) 冗長演算システムよび演算部
JP2000009809A (ja) 誤設定検出機能を具備したic試験装置
CN111371453A (zh) 信号周期测量电路与方法
US6734743B2 (en) Oscillation based cycle time measurement
JP2006329735A (ja) 時間間隔測定方法および装置
US11287471B1 (en) Electronic circuit for online monitoring a clock signal
Oh et al. Optimizing the timing center for high-speed parallel buses
JP2001319494A (ja) メモリ回路用の組込み自己試験装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination